JP2021061084A - シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 - Google Patents

シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 Download PDF

Info

Publication number
JP2021061084A
JP2021061084A JP2020208976A JP2020208976A JP2021061084A JP 2021061084 A JP2021061084 A JP 2021061084A JP 2020208976 A JP2020208976 A JP 2020208976A JP 2020208976 A JP2020208976 A JP 2020208976A JP 2021061084 A JP2021061084 A JP 2021061084A
Authority
JP
Japan
Prior art keywords
node
pull
supply voltage
power supply
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2020208976A
Other languages
English (en)
Other versions
JP7001805B2 (ja
Inventor
▲燦▼ ▲鄭▼
▲燦▼ ▲鄭▼
Can Zheng
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of JP2021061084A publication Critical patent/JP2021061084A/ja
Application granted granted Critical
Publication of JP7001805B2 publication Critical patent/JP7001805B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms

Abstract

【課題】駆動能力を向上させることができるシフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置を提供する。【解決手段】シフトレジスタは、入力信号を第1のノードN1に提供するように配置される入力手段11と、第1の電源電圧端(VGH)の電圧を出力端(OUTPUT)に提供するように配置されるプルアップ手段12と、第1の電源電圧端又は第2の電源電圧端(VGL)の電圧を第2のノードN2に提供するように配置されるプルアップ制御手段13と、第3のクロック信号を出力端に提供するように配置されるプルダウン手段14と、第1の電源電圧端の電圧を第1のノードに提供するように配置されるプルダウン制御手段15と、入力手段の第1のノードに対する漏電を低減するように配置される第1のデノイズ手段16と、プルダウン制御手段の第1のノードに対する漏電を低減するように配置される第2のデノイズ手段17と、を備える。【選択図】図1

Description

本願は、2016年8月29日に出願した中国特許出願第201610754883.4号の優先権を主張し、ここで、該中国特許出願に開示された内容全てを本願の一部として援用する。
本開示はシフトレジスタ及びその駆動方法、該シフトレジスタを備えるゲート駆動回路と表示装置に関する。
薄膜トランジスタ液晶ディスプレイ(TFT−LCD)は産業と生活のそれぞれの領域において広く適用されている。TFT−LCDは、M×N点配列の行走査マトリクス表示を採用する。表示の際、TFT−LCDは、駆動回路によって表示パネルにおける各ピクセルが駆動されて表示を行う。TFT−LCDの駆動回路は主にゲート駆動回路とデータ駆動回路を含む。そのうち、データ駆動回路は、クロック信号タイミングに応じて入力されたデータを順次ラッチして、ラッチされたデータをアナログ信号に変換した後に表示パネルのデータラインに入力するために用いられる。ゲート駆動回路は、通常シフトレジスタで実現され、前記シフトレジスタは、クロック信号をターンオン/ターンオフ電圧に変換して、それぞれ表示パネルの各ゲートラインに出力する。表示パネル上の一つのゲートラインは、通常、一つのシフトレジスタ(すなわち、シフトレジスタの一つの段階)とドッキングする。各シフトレジスタに順番にターンオン電圧を出力させることによって、表示パネルにおけるピクセルに対する行走査を実現する。
表示領域において、表示画面を改善し続けて、ユーザー体験を向上するために、高解像度かつ高ピクセル数(Pixels Per Inch、PPI)表示は研究のホットスポットになる。しかしながら、ピクセル数の向上に伴って、各行のゲートライン駆動のピクセル数も増大し、シフトレジスタの負荷が増大してしまい、よってシフトレジスタの駆動能力を向上させることは必要になる。
本開示の少なくとも一実施例は、シフトレジスタ及びその駆動方式を提供する。シフトレジスタ出力端のノイズを低下させ、シフトレジスタの駆動能力を向上させることができる。
本開示の一方面によれば、シフトレジスタであって、
第1端がシフトレジスタの入力端に接続されて該入力端から入力信号を受信するために用いられ、第2端が第1のクロック信号端に接続され、第3端が第1のノードに接続されて、第1のクロック信号端からの第1のクロック信号の制御により入力信号を第1のノードに提供するように配置される入力手段と、
第1端が第1の電源電圧端に接続され、第2端が第2のノードに接続され、第3端が該シフトレジスタの出力端に接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記出力端に提供するように配置されるプルアップ手段と、
第1端が第2のクロック信号端に接続れ、第2端が第1の電源電圧端に接続され、第3端が第2のノードに接続され、第4端が入力端に接続され、第5端が第2の電源電圧端に接続されて、入力信号の制御下により前記第1の電源電圧端の電圧を前記第2のノードに提供するか、あるいは第2のクロック信号端からの第2のクロック信号の制御により前記第2の電源電圧端の電圧を前記第2のノードに提供するように配置されるプルアップ制御手段と、
第1端が第1のノードに接続され、第2端が第3のクロック信号端に接続され、第3端が出力端に接続されて、第1のノードの電圧の制御により第3のクロック信号端からの第3のクロック信号を前記出力端に提供するように配置されるプルダウン手段と、
第1端が第1の電源電圧端に接続され、第2端が第1のノードに接続され、第3端が第2のノードに接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記第1のノードに提供するように配置されるプルダウン制御手段と、
第1端が第3のクロック信号端に接続され、第2端が出力端に接続され、第3端が第3のノードに接続されて、前記第3のノードの電圧を調節することによって前記入力手段の第1のノードに対する漏電を低減するように配置される第1のデノイズ手段と、
第1端が第4のノードに接続され、第2端が第1のノードに接続され、第3端が第2の電源電圧端に接続されて、前記第4のノードの電圧を調節することによって前記プルダウン制御手段の第1のノードに対する漏電を低減するように配置される第2のデノイズ手段と、
を備え、
ここで、第3のノードは第1のデノイズ手段と入力手段との接続点であり、第4のノードは第2のデノイズ手段とプルダウン制御手段との接続点であるシフトレジスタを提供する。
例えば、入力手段は、ゲートが第1のクロック信号端に接続され、第1極が入力端に接続され、第2極が第3のノードに接続される第1のトランジスタ、及びゲートが第1のクロック信号端に接続され、第1極が第3のノードに接続され、第2極が第1のノードに接続される第2のトランジスタを備える。
例えば、プルアップ手段は、ゲートが第2のノードに接続され、第1極が第1の電源電圧端に接続され、第2極が出力端に接続される第3のトランジスタと、第1端が第2のノードに接続され、第2端が第1の電源電圧端に接続される第1のコンデンサと、を備える。
例えば、プルアップ制御手段は、ゲートが入力端に接続され、第1極が第1の電源電圧端に接続され、第2極が第2のノードに接続される第4のトランジスタと、ゲートが第2のクロック信号端に接続され、第1極が第2のノードに接続され、第2極が第2の電源電圧端に接続される第5のトランジスタと、を備える。
例えば、プルダウン手段は、ゲートが第1のノードに接続され、第1極が出力端に接続され、第2極が第3のクロック信号端に接続される第6のトランジスタと、第1端が第1のノードに接続され、第2端が出力端に接続される第2のコンデンサと、を備える。
例えば、プルダウン制御手段は、ゲートが第2のノードに接続され、第1極が第1の電源電圧端に接続され、第2極が第4のノードに接続される第7のトランジスタと、ゲートが第2のノードに接続され、第1端が第4のノードに接続され、第2端が第1のノードに接続される第8のトランジスタと、を備える。
例えば、第1のデノイズ手段は、ゲートが出力端に接続され、第1極が第3のクロック信号端に接続され、第2極は第3のノードに接続される第9のトランジスタを備える。
例えば、第2のデノイズ手段は、ゲートが第1のノードに接続され、第1極が第4のノードに接続され、第2極が第2の電源電圧端に接続される第10のトランジスタを備える。
例えば、上述のトランジスタはいずれもP型トランジスタである。
例えば、上述の第1、第2及び第3のクロック信号端の第1、第2及び第3のクロック信号のデューティ比はいずれも33%である。
例えば、第1の電源電圧端は高電源電圧端であり、第2の電源電圧端は低電源電圧端である。
本開示の他の一方面によれば、入力手段、プルアップ手段、プルアップ制御手段、プルダウン手段、プルダウン制御手段、第1のデノイズ手段及び第2のデノイズ手段を備えるシフトレジスタに適用される駆動方法であって、
入力手段により入力信号を第1のノードに提供することと、
プルアップ手段により第1の電源電圧端の電圧を該シフトレジスタの出力端に提供することと、
プルアップ制御手段により第1の電源電圧端の電圧又は第2の電源電圧端の電圧を第2のノードに提供することと、
プルダウン手段により第3のクロック信号端からの第3のクロック信号を前記出力端に提供することと、
プルダウン制御手段により前記第1の電源電圧端の電圧を前記第1のノードに提供することと、
第1のデノイズ手段により第3のノードの電圧を調節することによって、前記入力手段の第1のノードに対する漏電を低減することと、
第2のデノイズ手段により第4のノードの電圧を調節することによって、前記プルダウン制御手段の第1のノードに対する漏電を低減することと、
を含み、
ここで、第1のノードは入力手段、プルダウン手段、プルダウン制御手段と第2のデノイズ手段の接続点であり、第2のノードはプルアップ手段、プルアップ制御手段とプルダウン制御手段の接続点であり、第3のノードは第1のデノイズ手段と入力手段の接続点であり、第4のノードは第2のデノイズ手段とプルダウン制御手段の接続点である駆動方法を提供する。
例えば、第1の電源電圧端は高電源電圧端であり、第2の電源電圧端は低電源電圧端である。
例えば、上述の第3のクロック信号端の第3のクロック信号のデューティ比は33%である。
本開示の他の一方面は、さらに、上述シフトレジスタを備えるゲート駆動回路を提供する。
本開示の他の一方面は、さらに、上述ゲート駆動回路を備える表示装置を提供する。
本開示実施例によるシフトレジスタ及びその駆動方法、該シフトレジスタを備えるゲート駆動回路及び表示装置において、直列トランジスタ構成を採用し、シーケンス制御によって、直列トランジスタの接続点で対応するレベルを投入して駆動トランジスタのゲートレベルの出力段階での漏電流を低下させ、さらにシフトレジスタ出力端のノイズを低下させ、シフトレジスタの駆動能力を向上させる。
本開示実施例によるシフトレジスタのブロック図を示す。 本開示実施例によるシフトレジスタの例示的な回路構成図を示す。 図2におけるシフトレジスタが走査する時のシーケンス図を示す。 既知のシフトレジスタの回路構成図を示す。 図2におけるシフトレジスタと図4におけるシフトレジスタは同じ回路パラメーター条件での各自の駆動トランジスタのゲートレベルの比較図を示す。 図2におけるシフトレジスタと図4におけるシフトレジスタは同じ回路パラメーター条件での各自の駆動トランジスタの出力レベルの比較図を示す。
以下、本開示実施例の図面を参照しながら、本開示実施例における技術案を明確かつ完全に記述する。勿論、記述される実施例は、本開示の一部の実施例であり、全ての実施例ではない。当業者は、本開示の実施例に基づいて創造的な労働をせずに得られる全ての他の実施例は本開示の保護を求める範囲内に属する。
本開示の全ての実施例において採用されるトランジスタは、いずれも薄膜トランジスタ又は電界効果トランジスタあるいは他の同じ特性のデバイスであればよい。本実施例において、各トランジスタのドレーンとソースの接続方式は互いに置き換えてもよい。よって、本開示実施例における各トランジスタのドレーン、ソースは実質的には区別がない。ここで、トランジスタのゲート以外の両極を区分するだけのために、そのうち一方の極をドレーンと称し、他方の極をソースと称する。
本開示はシフトレジスタを提案し、出力端のノイズを効率的に低下させ、シフトレジスタの駆動能力を向上させることができる。
図1は本開示実施例によるシフトレジスタのブロック図を示す。図1に示すように、ある実施例において、該シフトレジスタは、入力手段11、プルアップ手段12、プルアップ制御手段13、プルダウン手段14、プルダウン制御手段15、第1のデノイズ手段16と第2のデノイズ手段17を備える。
入力手段11の第1端は該シフトレジスタの入力端INPUTに接続されて該入力端INPUTから入力信号を受信することに用いられ、第2端は第1のクロック信号端CK1に接続され、第3端は第1のノードN1に接続される。該入力手段11は、第1のクロック信号端CK1における第1のクロック信号の制御により受信した入力信号を第1のノードN1に伝送するように配置される。
プルアップ手段12の第1端は第1の電源電圧端VGHに接続され、第2端は第2のノードN2に接続され、第3端は該シフトレジスタの出力端OUTPUTに接続される。該プルアップ手段12は、第2のノードN2の電圧の制御により前記第1の電源電圧端の電圧VGHを前記出力端OUTPUTに提供するように配置される。
プルアップ制御手段13の第1端は第2のクロック信号端CK2に接続され、第2端は第1の電源電圧端VGHに接続され、第3端は第2のノードN2に接続され、第4端は入力端INPUTに接続され、第5端は第2の電源電圧端VGLに接続される。該プルアップ制御手段13は、入力信号の制御により前記第1の電源電圧端VGHの電圧を前記第2のノードN2に提供するか、あるいは第2のクロック信号端からの第2のクロック信号の制御により前記第2の電源電圧端VGLの電圧を前記第2のノードN2に提供するように配置される。
プルダウン手段14の第1端は第1のノードN1に接続され、第2端は第3のクロック信号端CK3に接続され、第3端は出力端OUTPUTに接続される。該プルダウン手段14は、第1のノードN1の電圧の制御により第3のクロック信号端CK3からの第3のクロック信号を前記出力端OUTPUTに提供するように配置される。
プルダウン制御手段15の第1端は第1の電源電圧端VGHに接続され、第2端は第1のノードN1に接続され、第3端は第2のノードN2に接続される。該プルダウン制御手段15は、第2のノードN2の電圧の制御により前記第1の電源電圧端VGHの電圧を前記第1のノードN1に提供するように配置される。
第1のデノイズ手段16の第1端は第3のクロック信号端CK3に接続され、第2端は出力端OUTPUTに接続され、第3端は第3のノードN3に接続される。該第1のデノイズ手段16は、前記第3のノードN3の電圧を調節することによって、前記入力手段11の第1のノードN1に対する漏電を低減するように配置される。
第2のデノイズ手段17の第1端は第4のノードN4に接続され、第2端は第1のノードN1に接続され、第3端は第2の電源電圧端VGLに接続される。該第2のデノイズ手段17は、前記第4のノードN4の電圧を調節することによって、前記プルダウン制御手段15の第1のノードN1に対する漏電を低減するように配置される。
第3のノードN3は第1のデノイズ手段16と入力手段11との接続点であり、第4のノードN4は第2のデノイズ手段17とプルダウン制御手段15との接続点である。
第1のデノイズ手段16と第2のデノイズ手段17は、入力手段11とプルダウン制御手段15の第1のノードN1に対する漏電を低減することによって、第1のノードN1のレベルを維持し、よって該シフトレジスタの出力端のノイズを低下させる。
上述第1、第2と第3のクロック信号端の第1、第2と第3のクロック信号のデューティ比はいずれも33%である。
第1の電源電圧端VGHは高電源電圧端であり、第2の電源電圧端VGLは低電源電圧端である。
図2は、本開示実施例によるシフトレジスタの例示的な回路構成図を示す。以下、図2におけるトランジスタはいずれもゲートに低レベルが入力されるときオンになるP型トランジスタであることを例として説明する。
図2に示すように、ある実施例において、例えば、入力手段11は第1のトランジスタM1及び第2のトランジスタM2を備える。第1のトランジスタM1のゲートは第1のクロック信号端CK1に接続され、第1極は入力端INPUTに接続され、第2極は第3のノードN3に接続される。第2のトランジスタM2のゲートは第1のクロック信号端CK1に接続され、第1極は第3のノードN3に接続され、第2極は第1のノードN1に接続される。第1のクロック信号端CK1の第1のクロック信号は低レベルである時、第1のトランジスタM1と第2のトランジスタM2はそれぞれオンになり、入力端INPUTの入力信号を第1のノードN1に伝送する。
ある実施例において、例えば、プルアップ手段12は第3のトランジスタM3と第1のコンデンサC1を備える。第3のトランジスタM3のゲートは第2のノードN2に接続され、第1極は第1の電源電圧端VGHに接続され、第2極は出力端OUTPUTに接続される。第1のコンデンサC1の第1端は第2のノードN2に接続され、第2端は第1の電源電圧端VGHに接続される。第2のノードN2の電圧は低レベルである時、第3のトランジスタM3はオンになり、前記第1の電源電圧端の電圧VGHを前記出力端OUTPUTに提供する。
ある実施例において、例えば、プルアップ制御手段13は第4のトランジスタM4と第5のトランジスタM5を備える。第4のトランジスタM4のゲートは入力端INPUTに接続され、第1極は第1の電源電圧端VGHに接続され、第2極は第2のノードN2に接続される。第5のトランジスタM5のゲートは第2のクロック信号端CK2に接続され、第1極は第2のノードN2に接続され、第2極は第2の電源電圧端VGLに接続される。例えば、第2のクロック信号端CK2での第2のクロック信号が低レベルである時、第5のトランジスタM5はオンになり、前記第2の電源電圧端VGLの電圧を前記第2のノードN2に提供する。入力端INPUTでの入力信号が低レベルである時、第4のトランジスタM4はオンになり、前記第1の電源電圧端VGHの電圧を前記第2のノードN2に提供する。
ある実施例において、例えば、プルダウン手段14は第6のトランジスタM6と第2のコンデンサC2を備える。第6のトランジスタM6のゲートは第1のノードN1に接続され、第1極は出力端OUTPUTに接続され、第2極は第3のクロック信号端CK3に接続される。第2のコンデンサC2の第1端は第1のノードN1に接続され、第2端は出力端OUTPUTに接続される。第1のノードN1の電圧が低レベルである時、第6のトランジスタM6はオンになり、第3のクロック信号端CK3からの第3のクロック信号を前記出力端OUTPUTに提供する。
ある実施例において、例えば、プルダウン制御手段15は第7のトランジスタM7と第8のトランジスタM8を備える。第7のトランジスタM7のゲートは第2のノードN2に接続され、第1極は第1の電源電圧端VGHに接続され、第2極は第4のノードN4に接続される。第8のトランジスタM8のゲートは第2のノードN2に接続され、第1端は第4のノードN4に接続され、第2端は第1のノードN1に接続される。第2のノードN2の電圧が低レベルである時、第7のトランジスタM7と第8のトランジスタM8はそれぞれオンとなり、前記第1の電源電圧端VGHの電圧を前記第1のノードN1に提供する。
ある実施例において、例えば、第1のデノイズ手段16は、ゲートが出力端OUTPUTに接続され、第1極が第3のクロック信号端CK3に接続され、第2極が第3のノードN3に接続される第9のトランジスタM9を備える。出力端OUTPUTの出力信号が低レベルであり、かつ第3のクロック信号端CK3からの第3のクロック信号が低レベルである時、第9のトランジスタM9はオンになることで第3のノードN3の電圧をプルダウンし、よって上述第2のトランジスタM2が第1のノードN1に対する漏電を低減し、第1のノードN1のレベルに対する影響を低減する。すなわち、駆動トランジスタである第6のトランジスタM6のゲートレベルに対する影響を低減し、該シフトレジスタの出力端のノイズを低下させ、駆動トランジスタの駆動能力を向上する。
ある実施例において、例えば、第2のデノイズ手段17は、ゲートが第1のノードN1に接続され、第1極が第4のノードN4に接続され、第2極が第2の電源電圧端VGLに接続される第10のトランジスタM10を備える。第1のノードN1の電圧が低レベルである時、第10のトランジスタM10はオンになることで第4のノードN4の電圧をプルダウンし、よって第1のノードN1のレベルが常時低いレベルを保持できるように、上述第8のトランジスタM8の第1のノードN1に対する漏電を低減し、第1のノードN1のレベルに対する影響を低減し、すなわち、駆動トランジスタである第6のトランジスタM6のゲートレベルに対する影響を低減し、出力端ノイズを低下させ、駆動トランジスタの駆動能力を向上させる。
図2に示す入力手段11、プルアップ手段12、プルアップ制御手段13、プルダウン手段14、プルダウン制御手段15、第1のデノイズ手段16と第2のデノイズ手段17の具体的な回路構成は例示に過ぎず、各手段は、それぞれ各自の機能を実現できる限り、他の適当な回路構成を採用してもよいことは、理解すべきである。本発明はこれを制限しない。
図3は、図2におけるシフトレジスタを走査する時のシーケンス図を示す。以下、図2と図3を参照して、本開示実施例によるシフトレジスタの走査時の具体的な動作手順を説明する。
本実施例において、第1の電源電圧端VGHは高電源電圧端であり、第2の電源電圧端VGLは低電源電圧端である。
第1段階t1(入力段階)では、入力端INPUTに入力される信号と第1のクロック信号端CK1の第1のクロック信号は低レベルVL(本実施例において第2の電源電圧端VGLのレベルも代表する)であり、第3のクロック信号端CK3の第3のクロック信号は高レベルVH(本実施例において第1の電源電圧端VGHのレベルも代表する)である。第1のトランジスタM1と第2のトランジスタM2はオンとなり、入力端INPUTの低レベル信号を第1のノードN1に伝送し、この時第1のノードN1は低レベルである。P型トランジスタで低レベルを伝送する場合、閾値ロスが発生するため、第1のノードN1のレベルはVL+|vthP|であり、ただしvthPはトランジスタの閾値電圧(本実施例において全てのトランジスタの閾値電圧が等しいと想定する)である。第1のノードN1が低レベルであるため、駆動トランジスタである第6のトランジスタM6はオンになる。第3のクロック信号端CK3の第3のクロック信号が高レベルVHであるため、出力端OUTPUTは高レベルの出力信号を出力する。同時に、入力端INPUTで入力される信号が低レベルであるため、第4のトランジスタM4はオンになり、第2のノードN2のレベルを第1の電源電圧端VGHの高レベルに引き、第3のトランジスタM3はオフになる。
第2段階t2(プルダウン段階)では、入力端INPUTに入力される信号と第1のクロック信号端CK1の第1のクロック信号は高レベルVHであり、第3のクロック信号端CK3の第3のクロック信号は低レベルVLである。t1段階で第6のトランジスタM6がオンになり、第3のクロック信号端CK3の第3のクロック信号が低レベルであるため、出力端OUTPUTは低レベルの出力信号を出力する。第1のクロック信号端CK1の第1のクロック信号が高レベルであるため、第1のトランジスタM1と第2のトランジスタM2はオフになる。第2のノードN2のレベルがt1段階では高レベルに引かれるため、第7のトランジスタM7と第8のトランジスタM8はオフとになり、第6のトランジスタM6のゲートはフローティング状態である。コンデンサは、その両端の電圧差をそのまま保持する特性を持つので、第2のコンデンサC2の両端の電圧差(VL+|VthP|-VH)がそのまま保持され、よって第1のノードN1のレベルは出力端OUTPUTのレベルの低下と共に低下し、最後に2VL+|VthP|-VHに安定される。第6のトランジスタM6は線形領域で動作されて、第3のクロック信号端CK3の第3のクロック信号を閾値ロスなしに出力端OUTPUTに伝送し、出力端OUTPUTの出力信号のレベルはVLである。この間に、低レベルの出力端OUTPUTの出力信号は第9のトランジスタM9をターンオンさせ、第3のノードN3のレベルをプルダウンして、第2のトランジスタM2の漏電流を低減することによって、第1のノードN1のレベルに対する影響を低減する。すなわち、駆動トランジスタ(第6のトランジスタM6)のゲートレベルに対する影響を低減して、該シフトレジスタの出力端のノイズを低下させる。同時に、第1のノードN1のレベルは低レベルであり、第10のトランジスタM10はオンになって、第4のノードN4のレベルをプルダウンさせることによって、第8のトランジスタM8の漏電流を低減し、よって第1のノードN1のレベルが常時低いレベルを保持できるように、第1のノードN1のレベルに対する影響を低減する。すなわち、駆動トランジスタ(第6のトランジスタM6)のゲートレベルに対する影響を低減し、出力端ノイズを低下させ、駆動トランジスタの駆動能力を向上させる。
第3段階t3(プルアップ段階)は、2つのサブ段階に分割される。第1サブ段階では、第3のクロック信号端CK3の第3のクロック信号は高レベルVHに立ち上がり、第2のコンデンサC2はその両端電圧差をそのまま保持する特性をもつので、第1のノードN1のレベルもVL+|VthP|に立ち上がる。第6のトランジスタM6はターンオン状態のままであり、出力端OUTPUTの出力信号のレベルを第3のクロック信号端CK3の第3のクロック信号の高レベルVHまでプルアップさせる。第2サブ段階では、第2のクロック信号端CK2の第2のクロック信号が低レベルに立ち下がって、第5のトランジスタM5がオンになり、第2のノードN2のレベルがプルダウンされて、第3のトランジスタM3がオンになり、出力端OUTPUTの出力信号のレベルが高レベルVHを保持する。同時に、第7のトランジスタM7と第8のトランジスタM8がオンになって、第1のノードN1のレベルを高レベルVHに引き、第6のトランジスタM6がオフされる。
第4段階t4(保持段階)では、第2のクロック信号端CK2の第2のクロック信号は周期的に低レベルに立ち下がり、第2のノードN2のレベルを低レベルに保持させるので、第3のトランジスタM3はオン状態を保持し、出力端OUTPUTの出力信号のレベルを高レベルVHに安定させる。第2のノードN2の低レベルは第7のトランジスタM7と第8のトランジスタM8をオンにし、第1のノードN1のレベルを高レベルVHに安定させる。第1のクロック信号端CK1の第1のクロック信号は周期的に低レベルに立ち下がり、第1のトランジスタM1と第2のトランジスタM2もオンにし、第1のノードN1のレベルを高レベルVHに安定させる。よって、出力端OUTPUTの安定的な出力を保証し、ノイズを低下させる。
その後、次のフレームが来るまで、前記シフトレジスタは入力端INPUTの低レベル信号を受信した後、新たに上述各段階を実行する。
上述第1、第2と第3のクロック信号端の第1、第2と第3のクロック信号のデューティ比はいずれも33%である。
本開示実施例によるシフトレジスタは、直列トランジスタ構成(例えば、M1とM2とは直列で、M7とM8とは直列である)を採用し、シーケンス制御によって、直列トランジスタの接続点(例えば、N3、N4)に対応するレベルを投入してその漏電流を低減し(例えば、第2のトランジスタM2の漏電流と第8のトランジスタM8の漏電流を低減し)、プルダウン段階(すなわち、出力段階)の駆動トランジスタのゲートレベル(すなわち、第1のノードN1のレベル)に対する影響を低下させ、さらに出力端ノイズを解消し、シフトレジスタの駆動能力を向上させる。
本開示は、さらに、上述シフトレジスタの駆動方式を提供する。以下、図1と図3を参照して該方法を説明する。ある実施例において、例えば、図1に示すように、シフトレジスタは、入力手段11、プルアップ手段12、プルアップ制御手段13、プルダウン手段14、プルダウン制御手段15、第1のデノイズ手段16と第2のデノイズ手段17を備える。該シフトレジスタの駆動方法は、
入力手段11により入力信号を第1のノードN1に提供することと、
プルアップ手段12により第1の電源電圧端VGHの電圧を該シフトレジスタの出力端OUTPUTに提供することと、
プルアップ制御手段13により第1の電源電圧端VGHの電圧又は第2の電源電圧端VGLの電圧を第2のノードN2に提供することと、
プルダウン手段14により第3のクロック信号端CK3からの第3のクロック信号を前記出力端OUTPUTに提供することと、
プルダウン制御手段15により前記第1の電源電圧端VGHの電圧を前記第1のノードN1に提供することと、
第1のデノイズ手段16により第3のノードN3の電圧を調節することによって、前記入力手段11に第1のノードN1に対する漏電を低減することと、
第2のデノイズ手段17により第4のノードN4の電圧を調節することによって、前記プルダウン制御手段15の第1のノードN1に対する漏電を低減することと、
を含み、
ここで、第1のノードN1は入力手段11、プルダウン手段14、プルダウン制御手段15と第2のデノイズ手段17の接続点であり、第2のノードはプルアップ手段12、プルアップ制御手段13とプルダウン制御手段15の接続点であり、第3のノードN3は第1のデノイズ手段16と入力手段11の接続点であり、第4のノードN4は第2のデノイズ手段17とプルダウン制御手段15の接続点である。
本実施例において、第1の電源電圧端VGHは高電源電圧端であり、第2の電源電圧端VGLは低電源電圧端であり、前記第3のクロック信号端CK3の第3のクロック信号のデューティ比は33%である。
図4は、従来のシフトレジスタの回路構成図を示し、図5-6は、それぞれ図2におけるシフトレジスタと図4におけるシフトレジスタは同じ回路パラメーター条件での各自の駆動トランジスタのゲートレベルと出力レベルの比較図を示す。図5-6に示すように、本開示実施例のシフトレジスタと図4に示す従来のシフトレジスタの駆動能力とを比較すれば分かるように、デバイスサイズ、デバイスモデル、駆動パルス幅、負荷(10kΩ、60PF)が同じである条件の場合、出力段階では、本開示実施例のシフトレジスタにおける駆動トランジスタのゲートレベルは、該従来のシフトレジスタの駆動トランジスタのゲートレベルより、低電位保持効果に優れている。よって、本開示実施例のシフトレジスタにおける駆動トランジスタの出力レベルは該従来のシフトレジスタの駆動トランジスタの出力レベルと比べると、その遅延も対応に小さい。
本開示実施例によるシフトレジスタは、直列トランジスタ構成を採用し、シーケンス制御によって、直列トランジスタの接続点で対応するレベルを投入してその漏電流を低減し、プルダウン段階(すなわち、出力段階)の駆動トランジスタのゲートレベルに対する影響を低下させ、さらに出力端ノイズを解消し、シフトレジスタの駆動能力を向上させる。
本開示実施例は、さらに、上述した実施例におけるシフトレジスタを備えるゲート駆動回路を提供する。前記ゲート駆動回路におけるシフトレジスタは、上述実施例におけるシフトレジスタと同じ長所を持つため、ここで説明を省略する。
本開示実施例は、さらに、上述した実施例におけるゲート駆動回路を備える表示装置を提供する。例示的には、表示装置は、有機発光ダイオード表示パネル、電子ペーパー、携帯電話、パネルコンピューター、テレビ、ディスプレイ、ノートパソコン、デジタルフォトフレーム、ナビゲーターなど、表示機能を持ついずれの製品又は部品であればよい。
本開示実施例によるシフトレジスタ及びその駆動方法、該シフトレジスタを備えるゲート駆動回路及び表示装置において、直列トランジスタ構成を採用し、シーケンス制御によって、直列トランジスタの接続点で対応するレベルを投入して駆動トランジスタのゲートレベルの出力段階の漏電流を低下させ、さらにシフトレジスタの出力端のノイズを低下させ、シフトレジスタの駆動能力を向上させる。
ここまで説明したのは、本開示の具体的な実施方式に過ぎず、本開示の保護範囲はそれに限られない。当業者が本開示が開示した技術範囲内に容易に想定できる変更又は置換えは、本開示の保護範囲内に入るべきである。よって、本開示の保護範囲は、前記のクレームの保護範囲に従うべきである。
11 入力手段
12 プルアップ手段
13 プルアップ制御手段
14 プルダウン手段
15 プルダウン制御手段
16 デノイズ手段
17 デノイズ手段

Claims (14)

  1. シフトレジスタであって、
    第1端が前記シフトレジスタの入力端に接続されて前記入力端から入力信号を受信するために用いられ、第2端が第1のクロック信号端に接続され、第3端が第1のノードに接続されて、第1のクロック信号端からの第1のクロック信号の制御により入力信号を第1のノードに提供するように配置される入力手段と、
    第1端が第1の電源電圧端に接続され、第2端が第2のノードに接続され、第3端前記シフトレジスタの出力端に接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記出力端に提供するように配置されるプルアップ手段と、
    第1端が第2のクロック信号端に接続され、第2端が第1の電源電圧端に接続され、第3端が第2のノードに接続され、第4端が入力端に接続され、第5端が第2の電源電圧端に接続されて、入力信号の制御により前記第1の電源電圧端の電圧を前記第2のノードに提供するか、あるいは第2のクロック信号端からの第2のクロック信号の制御により前記第2の電源電圧端の電圧を前記第2のノードに提供するように配置されるプルアップ制御手段と、
    第1端が第1のノードに接続され、第2端が第3のクロック信号端に接続され、第3端が出力端に接続されて、第1のノードの電圧の制御により第3のクロック信号端からの第3のクロック信号を前記出力端に提供するように配置されるプルダウン手段と、
    第1端が第1の電源電圧端に接続され、第2端が第1のノードに接続され、第3端が第2のノードに接続されて、第2のノードの電圧の制御により前記第1の電源電圧端の電圧を前記第1のノードに提供するように配置されるプルダウン制御手段と、
    第1端が第3のクロック信号端に接続され、第2端が出力端に接続され、第3端が第3のノードに接続されて、前記第3のノードの電圧を調節することによって前記入力手段の第1のノードに対する漏電を低減するように配置される第1のデノイズ手段と、
    第1端が第4のノードに接続され、第2端が第1のノードに接続され、第3端が第2の電源電圧端に接続されて、前記第4のノードの電圧を調節することによって前記プルダウン制御手段の第1のノードに対する漏電を低減するように配置される第2のデノイズ手段と、
    を備え、
    前記第3のノードは第1のデノイズ手段と入力手段との接続点であり、前記第4のノードは第2のデノイズ手段とプルダウン制御手段との接続点であるシフトレジスタ。
  2. 入力手段は、
    ゲートが第1のクロック信号端に接続され、第1極が入力端に接続sれ、第2極が第3のノードに接続される第1のトランジスタと、
    ゲートが第1のクロック信号端に接続され、第1極が第3のノードに接続され、第2極が第1のノードに接続される第2のトランジスタと、
    を備える、請求項1に記載のシフトレジスタ。
  3. プルアップ手段は、
    ゲートが第2のノードに接続され、第1極が第1の電源電圧端に接続され、第2極が出力端に接続される第3のトランジスタと、
    第1端が第2のノードに接続され、第2端が第1の電源電圧端に接続される第1のコンデンサと、
    を備える、請求項2に記載のシフトレジスタ。
  4. プルアップ制御手段は、
    ゲートが入力端に接続され、第1極が第1の電源電圧端に接続され、第2極が第2のノードに接続される第4のトランジスタと、
    ゲートが第2のクロック信号端に接続され、第1極が第2のノードに接続され、第2極が第2の電源電圧端に接続される第5のトランジスタと、
    を備える、請求項3に記載のシフトレジスタ。
  5. プルダウン手段は、
    ゲートが第1のノードに接続され、第1極が出力端に接続され、第2極が第3のクロック信号端に接続される第6のトランジスタと、
    第1端が第1のノードに接続され、第2端が出力端に接続される第2のコンデンサと、
    を備える、請求項4に記載のシフトレジスタ。
  6. プルダウン制御手段は、ゲートが第2のノードに接続され、第1極が第1の電源電圧端に接続され、第2極が第4のノードに接続される第7のトランジスタと、
    ゲートが第2のノードに接続され、第1端が第4のノードに接続され、第2端が第1のノードに接続される第8のトランジスタと、
    を備える、請求項5に記載のシフトレジスタ。
  7. 第1のデノイズ手段は、
    ゲートが出力端に接続され、第1極が第3のクロック信号端に接続され、第2極が第3のノードに接続される第9のトランジスタ
    を備える、請求項6に記載のシフトレジスタ。
  8. 第2のデノイズ手段は、
    ゲートが第1のノードに接続され、第1極が第4のノードに接続され、第2極が第2の電源電圧端に接続される第10のトランジスタ
    を備える、請求項7に記載のシフトレジスタ。
  9. 前記トランジスタはいずれもP型トランジスタである、
    請求項2ないし8のいずれか一項に記載のシフトレジスタ。
  10. 前記第1、第2と第3のクロック信号端の第1、第2と第3のクロック信号のデューティ比はいずれも33%である、
    請求項1に記載のシフトレジスタ。
  11. 第1の電源電圧端は高電源電圧端であり、第2の電源電圧端は低電源電圧端である、
    請求項1に記載のシフトレジスタ。
  12. 入力手段、プルアップ手段、プルアップ制御手段、プルダウン手段、プルダウン制御手段、第1のデノイズ手段及び第2のデノイズ手段を備えるシフトレジスタに適用される駆動方式であって、
    入力手段により入力信号を、第1のノードに提供することと、
    プルアップ手段により第1の電源電圧端の電圧を該シフトレジスタの出力端に提供することと、
    プルアップ制御手段により第1の電源電圧端の電圧又は第2の電源電圧端の電圧を、第2のノードに提供することと、
    プルダウン手段により第3のクロック信号端からの第3のクロック信号を前記出力端に提供することと、
    プルダウン制御手段により前記第1の電源電圧端の電圧を前記第1のノードに提供することと、
    第1のデノイズ手段により第3のノードの電圧を調節することによって、前記入力手段の第1のノードに対する漏電を低減することと、
    第2のデノイズ手段により第4のノードの電圧を調節することによって、前記プルダウン制御手段の第1のノードに対する漏電を低減することと、
    を含み、
    前記第1のノードは、入力手段、プルダウン手段、プルダウン制御手段と第2のデノイズ手段の接続点であり、前記第2のノードはプルアップ手段とプルアップ制御手段とプルダウン制御手段の接続点であり、前記第3のノードは第1のデノイズ手段と入力手段の接続点であり、前記第4のノードは第2のデノイズ手段とプルダウン制御手段の接続点であり、
    前記第1の電源電圧端は高電源電圧端であり、前記第2の電源電圧端は低電源電圧端であり、
    前記第3のクロック信号端の第3のクロック信号のデューティ比は33%である駆動方法。
  13. 請求項1ないし11のいずれか一項に記載のシフトレジスタを備えるゲート駆動回路。
  14. 請求項13に記載のゲート駆動回路を備える表示装置。
JP2020208976A 2016-08-29 2020-12-17 シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 Active JP7001805B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201610754883.4 2016-08-29
CN201610754883.4A CN106297697B (zh) 2016-08-29 2016-08-29 移位寄存器及其操作方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2018500805A Division JP6893909B2 (ja) 2016-08-29 2017-06-29 シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置

Publications (2)

Publication Number Publication Date
JP2021061084A true JP2021061084A (ja) 2021-04-15
JP7001805B2 JP7001805B2 (ja) 2022-02-04

Family

ID=57675334

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2018500805A Active JP6893909B2 (ja) 2016-08-29 2017-06-29 シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置
JP2020208976A Active JP7001805B2 (ja) 2016-08-29 2020-12-17 シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2018500805A Active JP6893909B2 (ja) 2016-08-29 2017-06-29 シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置

Country Status (4)

Country Link
US (2) US10223993B2 (ja)
JP (2) JP6893909B2 (ja)
CN (1) CN106297697B (ja)
WO (1) WO2018040711A1 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106297697B (zh) 2016-08-29 2017-09-15 京东方科技集团股份有限公司 移位寄存器及其操作方法
CN106601176A (zh) * 2017-01-16 2017-04-26 京东方科技集团股份有限公司 移位寄存器单元电路、驱动方法、移位寄存器和显示装置
CN106601181B (zh) * 2017-03-08 2018-10-16 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN106652918A (zh) * 2017-03-20 2017-05-10 京东方科技集团股份有限公司 一种goa单元及其驱动方法、goa电路、显示装置
KR102348667B1 (ko) * 2017-06-15 2022-01-06 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 포함하는 디스플레이 장치
CN109147635B (zh) * 2017-06-27 2021-04-16 上海天马有机发光显示技术有限公司 一种移位寄存器、其驱动方法及显示装置
CN107123389B (zh) * 2017-07-03 2020-11-03 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN107316599B (zh) * 2017-07-07 2020-09-22 上海天马有机发光显示技术有限公司 移位寄存单元、其驱动方法及显示面板
CN107845403B (zh) 2017-11-07 2021-04-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109389927B (zh) 2018-02-09 2020-04-24 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN110299116B (zh) * 2018-03-23 2021-01-26 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN110503927B (zh) * 2018-05-16 2020-11-10 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN108538238A (zh) * 2018-05-24 2018-09-14 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN108766380B (zh) * 2018-05-30 2020-05-29 武汉华星光电技术有限公司 Goa电路
KR102615274B1 (ko) * 2018-06-07 2023-12-18 삼성디스플레이 주식회사 구동 장치 및 이를 포함하는 표시 장치
CN109817144B (zh) * 2019-01-31 2022-09-23 合肥鑫晟光电科技有限公司 栅极驱动电路和显示装置
TWI714293B (zh) * 2019-10-03 2020-12-21 友達光電股份有限公司 移位暫存電路
CN111354309A (zh) * 2020-04-15 2020-06-30 京东方科技集团股份有限公司 显示驱动模组、显示驱动方法和显示装置
CN111754944B (zh) * 2020-07-30 2021-11-09 京东方科技集团股份有限公司 移位寄存单元及其驱动方法、栅极驱动电路和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015026051A (ja) * 2013-07-24 2015-02-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 走査駆動装置、および有機発光表示装置
JP2015518625A (ja) * 2012-04-13 2015-07-02 京東方科技集團股▲ふん▼有限公司 シフトレジスタ素子及びその駆動方法、並びにシフトレジスタを備えた表示装置
US20150348596A1 (en) * 2014-05-30 2015-12-03 Boe Technology Group Co., Ltd. Shift register unit, gate driving circuit, driving method and display apparatus

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US8610655B2 (en) 2007-05-10 2013-12-17 Samsung Display Co., Ltd. Method for removing noise, switching circuit for performing the same and display device having the switching circuit
KR102007906B1 (ko) * 2012-09-28 2019-08-07 삼성디스플레이 주식회사 표시 패널
CN103035298B (zh) * 2012-12-14 2015-07-15 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103077689B (zh) * 2013-01-15 2015-06-03 北京大学深圳研究生院 移位寄存器单元、栅极驱动电路、数据驱动电路及显示器
CN103198781B (zh) * 2013-03-01 2015-04-29 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动装置及显示装置
CN103426414B (zh) * 2013-07-16 2015-12-09 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
KR102218479B1 (ko) * 2015-01-26 2021-02-23 삼성디스플레이 주식회사 센싱 구동 회로 및 이를 포함하는 표시 장치
KR20160092584A (ko) 2015-01-27 2016-08-05 삼성디스플레이 주식회사 게이트 구동회로
CN104715710B (zh) * 2015-04-10 2016-10-19 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置
CN104835476B (zh) * 2015-06-08 2017-09-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN105118417B (zh) * 2015-09-25 2017-07-25 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105679229A (zh) 2016-04-20 2016-06-15 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106297697B (zh) 2016-08-29 2017-09-15 京东方科技集团股份有限公司 移位寄存器及其操作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015518625A (ja) * 2012-04-13 2015-07-02 京東方科技集團股▲ふん▼有限公司 シフトレジスタ素子及びその駆動方法、並びにシフトレジスタを備えた表示装置
JP2015026051A (ja) * 2013-07-24 2015-02-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 走査駆動装置、および有機発光表示装置
US20150348596A1 (en) * 2014-05-30 2015-12-03 Boe Technology Group Co., Ltd. Shift register unit, gate driving circuit, driving method and display apparatus

Also Published As

Publication number Publication date
US10223993B2 (en) 2019-03-05
WO2018040711A1 (zh) 2018-03-08
JP2019532452A (ja) 2019-11-07
USRE49782E1 (en) 2024-01-02
CN106297697A (zh) 2017-01-04
US20180357974A1 (en) 2018-12-13
JP7001805B2 (ja) 2022-02-04
CN106297697B (zh) 2017-09-15
JP6893909B2 (ja) 2021-06-23

Similar Documents

Publication Publication Date Title
JP7001805B2 (ja) シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置
CN109147635B (zh) 一种移位寄存器、其驱动方法及显示装置
US10803823B2 (en) Shift register unit, gate driving circuit, and driving method
JP6114378B2 (ja) シフトレジスタ素子及びその駆動方法、並びにシフトレジスタを備えた表示装置
WO2017067432A1 (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
US20180122289A1 (en) Shift register, driving method, gate driving circuit and display device
CN107316599B (zh) 移位寄存单元、其驱动方法及显示面板
US10825413B2 (en) Shift register circuit, gate driving circuit and method for driving the same, and display apparatus
US11227524B2 (en) Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device
US9824656B2 (en) Gate driver unit, gate driver circuit and driving method thereof, and display device
US9019192B2 (en) Shift register unit, shift register circuit, array substrate and display device
US11581051B2 (en) Shift register and driving method thereof, gate drive circuit, and display device
US10204585B2 (en) Shift register unit, gate driving device, display device and driving method
WO2016095468A1 (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示装置
CN106782285B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US20130070891A1 (en) Shift register of lcd devices
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
US20220343841A1 (en) Signal generation circuit, signal generation method, signal generation module and display device
WO2021223565A1 (zh) 移位寄存器、驱动方法、驱动控制电路及显示装置
CN112687230B (zh) 移位寄存器、栅极驱动电路和显示面板
US10650768B2 (en) Shift register unit and driving method thereof, gate driving circuit and display panel
CN110197697B (zh) 移位寄存器、栅极驱动电路以及显示设备
US20160275849A1 (en) Display devices
US20180040273A1 (en) Shift register unit, driving method, gate driving circuit and display apparatus
US20220020324A1 (en) Shift register unit, driving method thereof, gate driving circuit, and display device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201228

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201228

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211129

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211224

R150 Certificate of patent or registration of utility model

Ref document number: 7001805

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150