JP2017184185A - 撮像装置、撮像システム、および、移動体 - Google Patents

撮像装置、撮像システム、および、移動体 Download PDF

Info

Publication number
JP2017184185A
JP2017184185A JP2016072990A JP2016072990A JP2017184185A JP 2017184185 A JP2017184185 A JP 2017184185A JP 2016072990 A JP2016072990 A JP 2016072990A JP 2016072990 A JP2016072990 A JP 2016072990A JP 2017184185 A JP2017184185 A JP 2017184185A
Authority
JP
Japan
Prior art keywords
input node
pixel
signal
capacitance
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016072990A
Other languages
English (en)
Other versions
JP6664259B2 (ja
JP2017184185A5 (ja
Inventor
慧 落合
Kei Ochiai
慧 落合
秀央 小林
Hidehisa Kobayashi
秀央 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2016072990A priority Critical patent/JP6664259B2/ja
Priority to US15/462,624 priority patent/US10477131B2/en
Publication of JP2017184185A publication Critical patent/JP2017184185A/ja
Publication of JP2017184185A5 publication Critical patent/JP2017184185A5/ja
Application granted granted Critical
Publication of JP6664259B2 publication Critical patent/JP6664259B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B15/00Systems controlled by a computer
    • G05B15/02Systems controlled by a computer electric
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/70Determining position or orientation of objects or cameras
    • G06T7/73Determining position or orientation of objects or cameras using feature-based methods
    • G06T7/74Determining position or orientation of objects or cameras using feature-based methods involving reference images or patches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/667Camera operation mode switching, e.g. between still and video, sport and normal or high- and low-resolution modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/44Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
    • H04N25/447Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array by preserving the colour pattern with or without loss of information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/702SSIS architectures characterised by non-identical, non-equidistant or non-planar pixel layout
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/703SSIS architectures incorporating pixels for producing signals other than image signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/771Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising storage means other than floating diffusion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters

Abstract

【課題】ノイズを低減した撮像装置を提供する。
【解決手段】画素は101、光電変換で生じた電荷を受ける入力ノード205を有する増幅トランジスタ207、リセットトランジスタ206、容量制御部210を含む。リセットトランジスタがオフである状態で、容量制御部が入力ノードの容量211を第1の容量値C1から第1の容量値C1より大きい第2の容量値C2に切り替える。その後、入力ノードの容量がC2に制御された状態で、リセットトランジスタがオフからオンに制御される。当該リセット動作の後に、入力ノードの容量がC1である状態で増幅トランジスタが画素信号を出力する。
【選択図】図2

Description

本発明は撮像装置、撮像システム、および、移動体に関する。
特許文献1に記載の撮像装置は複数の画素を備える。各画素は、光電変換により生じた電荷を保持するフローティングディフュージョン領域(以下、FD領域)と、当該FD領域で電荷電圧変換された電圧を増幅して出力する増幅部とを含む。
特許文献1の撮像装置は、さらに、異なる画素に含まれる複数のFD領域の間の接続および非接続を制御するFD接続トランジスタを備える。個々のFD領域の容量値と比べて、互いに接続された複数のFD領域からなるノードの容量値は大きい。つまり、FD接続トランジスタが複数のFD領域を互いに接続することで、FD領域の容量値を変化させることができる。FD領域での電荷電圧変換係数は当該FD領域の容量値に基づいて決まる。そのため、特許文献1の撮像装置においては、FD接続トランジスタのオンおよびオフに応じて、撮像時のゲインを変えることができる。
特開2010−193437号公報
撮像装置の動作において、一般に、画素からの信号を出力する前にFD領域の電圧がリセットされる。FD領域の電圧をリセットするリセット動作は、リセットトランジスタがオンすることによって行われている。特許文献1の撮像装置は、特許文献1の図3に示されるように、FD接続トランジスタがオフの状態で信号を出力するモードを持つ。そのモードにおいてFD領域の電圧をリセットする際に、FD接続トランジスタをオンしている。
しかしながら、特許文献1は、リセットトランジスタをオンするタイミングと、FD接続トランジスタをオンするタイミングとの関係について、明確に開示していない。本発明者らは、リセットトランジスタをオンするタイミングと、FD接続トランジスタをオンするタイミングとの関係次第で、ノイズが生じる可能性があるという課題を見出した。
例えば、リセットトランジスタとFD接続トランジスタとが同時にオンすると、各トランジスタのゲートとFD容量とのカップリングのために、FD領域の電圧が大きく変動する。トランジスタの動作に伴ってFD領域の電圧が大きく変動すると、FD領域の電圧を正確にリセットすることができない可能性がある。結果として、正確な信号を出力することが困難となる。
あるいは、複数のFD領域を互いに接続した状態で信号を出力するモードと、複数のFD領域を接続しない状態で信号を用いる撮影モードとで、リセット動作が異なる場合がある。この場合に、リセット動作によるFD領域の電圧変動の大きさが異なりうる。結果としてシェーディングなどのノイズが生じる可能性がある。
なお、引用文献1ではFD接続トランジスタによって、FD領域の容量を変化させている。しかし、上述のノイズの課題は、FD領域の容量を変えるための他の構成においても、同様に生じうる。
このような課題に鑑み、本発明はノイズを低減することを目的とする。
本発明の1つの側面に係る実施例の撮像装置は、光電変換によって生じた電荷を受ける入力ノードを有し、前記入力ノードの電圧に基づく信号を出力する出力部と、オンとオフとに制御され、前記オンのときに前記入力ノードの電圧をリセットするリセット部と、制御信号を受けるゲート電極を有し、前記制御信号に応じて前記入力ノードの容量を第1の容量値と前記第1の容量値より大きい第2の容量値とに制御する制御部と、をそれぞれが含む複数の画素ユニットを備え、前記入力ノードの容量が前記第1の容量値である状態で、前記出力部が前記信号を出力する第1のモードと、前記入力ノードの容量が前記第2の容量値である状態で、前記出力部が前記信号を出力する第2のモードと、を有し、前記第1のモードにおいて、前記リセット部が前記オフである状態で、前記制御部が前記入力ノードの容量を前記第1の容量値から前記第2の容量値に切り替え、その後、前記入力ノードの容量が前記第2の容量値である状態で、前記リセット部が前記オフから前記オンに制御されるリセット動作と、前記リセット動作の後に、前記入力ノードの容量が前記第1の容量値である状態で前記出力部が前記信号を出力する出力動作と、を行う、ことを特徴とする。
本発明によれば、ノイズを低減することができる。
撮像装置の全体構成を模式的に示す図。 撮像装置の画素の等価回路を示す図。 撮像装置の駆動に用いられる制御信号のタイミングチャート図。 撮像装置の駆動に用いられる制御信号のタイミングチャート図。 撮像装置の全体構成を模式的に示す図。 撮像装置の画素の等価回路を示す図。 撮像装置の駆動に用いられる制御信号のタイミングチャート図。 撮像装置の駆動に用いられる制御信号のタイミングチャート図。 光電変換システムの実施例のブロック図。 移動体の実施例のブロック図。
[実施例1]
図1は、第1の実施例に係る撮像装置の全体構成を模式的に示したブロック図である。画素部100に、複数の画素101が配置される。本実施例では、1つの画素101が1つの画素ユニットを構成する。複数の画素101は複数の行、および、複数の列を含む行列状に配されている。画素101は、光電変換により生じた電荷に基づく画素信号を出力する。それぞれの画素101に対して、赤R、緑G、または、青Bのいずれかのカラーフィルタが割り当てられる。したがって、配置されたカラーフィルタを透過する色を持つ光が画素101に入射する。複数のカラーフィルタが、通常、ベイヤー状に配置されている。
本実施例では1行目からK行目に渡って画素101が配されている。また一列の画素101に対応して、複数の出力線VLが配される。具体的に、4本の出力線VL1、VL2、VL3、VL4が配される。N+1行目の画素101は出力線VL1に接続される。ここで、Nは0以上の整数である。同様に、N+2行目の画素101、N+3行目の画素101、および、N+4行目の画素101は、それぞれ、出力線VL2、出力線VL3、および、出力線VL4に接続される。このような構成により、複数の行に含まれる画素101の画素信号を並列して読み出すことができる。以降、本実施例の説明において、4つの出力線VLを互いに区別するときには、符号の末尾に数字を付す。4つの出力線VLを特に区別しないときは、単にVLとのみ標記する。
垂直走査回路102は、画素101の駆動を制御する制御信号を、行ごとに、画素101に供給する。本実施例では、行ごとに、5種類の制御信号が供給される。したがって、垂直走査回路102は各行に配された5つの制御線に接続される。なお、図1では、各行の5つの制御線をまとめて1つの配線で示している。
本実施例では、一列の画素101に対応して、4つの列アンプ103が配される。垂直走査回路102によって選択された4行の画素101の信号が、4つの出力線VLを介して並行に4つの列アンプ103に入力される。列アンプ103は画素101から読みだされる画素信号を増幅する。列アンプ103によって増幅された画素信号が、列アンプ103から出力される。
各列アンプ103に対応して、比較器104が配される。また、参照信号発生回路105が、複数の比較器104に共通に接続される。比較器104には、列アンプ103により増幅された画素信号と、参照信号発生回路105で生成されるランプ波形の参照信号とが入力される。比較器104は、画素信号と参照信号と電圧の大きさを比較して、信号電圧の大小信号が反転する時にハイレベルからローレベル若しくはローレベルからハイレベルに出力を遷移させる。
カウンタ106は、複数の記憶部5に共通に接続される。カウンタ106は、参照信号発生回路105からの参照信号の出力に合わせてカウント動作を行い、カウント値を出力する。記憶部107は、対応する比較器104の出力が遷移するタイミングで、カウンタ106から出力されているカウント値をデジタルデータとして記憶する。
記憶部107に記憶されたデジタルデータは、水平走査回路108によって列毎に信号処理回路109に順次読み出される。信号処理回路109は、CDS(Corelated Dual Sampling)処理や加算などの処理を行う。
上述の画素101からの画素信号の読み出し動作は、垂直走査回路102で画素部100の画素行を選択しながら行われる。なお、列アンプ103、比較器104、記憶部107が、列回路を構成する。
図2は画素101の等価回路を示す。フォトダイオード(以下、PDと表記する)201は、光電変換により入射光を電荷に変換する。つまり、PD201は光電変換部の1つの例である。本実施例では、画素101が並列に接続された2つのPD201aとPD201bとを含む。換言すると、本実施例の画素101は、複数の光電変換部を含んでいる。
2つのPD201aとPD201bとは、それぞれ、電荷を蓄積する第1導電型(例えば、N型)の半導体領域を含む。第1導電型の半導体領域は、隣接する第2導電型(例えば、P型)の半導体領域とPN接合を構成する。PD201aの第1導電型の半導体領域と、PD201bの第1導電型の半導体領域とは、互いに電気的に分離されている。
PD201aとPD201bとは、単一のマイクロレンズの下に配される。PD201aで生じた電荷に基づく画素信号と、PD201bで生じた電荷に基づく画素信号とを、個別に読み出すことで、焦点検出を行うことができる。一方、PD201aで生じた電荷とPD201bで生じた電荷とを加算することができる。当該加算された電荷に基づく画素信号は、画像生成に利用されうる。
転送トランジスタ203a、および、転送トランジスタ203bは、それぞれ、PD201aで生じた電荷、PD201bで生じた電荷を、入力ノード205に転送する。転送トランジスタ203a、および、転送トランジスタ203bは、画素101の転送部を構成する。転送トランジスタ203aのゲートは、転送制御線PTXAに接続される。転送トランジスタ203bのゲートは、転送制御線PTXBに接続される。
入力ノード205は、転送トランジスタ203a、203bを介して転送された電荷を受ける。入力ノード205は電気的にフローティングになるように構成される。そのため、入力ノード205に、転送された電荷の量に応じた電圧が生じる。つまり、入力ノード205は電荷電圧変換の機能を持つ。撮像装置が半導体基板に形成される場合には、入力ノード205は例えば第1導電型のフローティングディフュージョン領域(以下、FD領域)によって構成される。
入力ノード205は、増幅トランジスタ207のゲートに接続される。増幅トランジスタ207は、不図示の増幅トランジスタ207は入力ノード205の電圧に基づく信号を出力線VLへ出力する。つまり、入力ノード205および増幅トランジスタ207が、画素101の出力部を構成する。例えば、増幅トランジスタ207のドレインには電源電圧Vddが供給される。そして、増幅トランジスタ207と、出力線VLに接続された電流源とが、ソースフォロア回路を構成する。このような構成により、増幅トランジスタ207は出力部を構成しうる。別の例として、増幅トランジスタ207が差動増幅回路を構成してもよい。なお、入力ノード205は、前述のFD領域、増幅トランジスタ207のゲート電極、および、両者を接続する導電部材によって構成されてもよい。
リセットトランジスタ206は、入力ノード205の電圧をリセットする。リセットトランジスタ206のドレインはリセット電圧、例えば、電源電圧Vddを供給するノードに接続される。したがって、リセットトランジスタ206がオンすると、入力ノード205の電圧がリセットされる。リセットトランジスタ206のゲートは、リセット制御線PRESに電気的に接続されている。リセット制御線PRESに供給される制御信号PRESにより、リセットトランジスタ206はオンとオフとに制御される。本実施例では、リセットトランジスタ206は、入力ノード205をリセットするリセット部を構成する。
増幅トランジスタ207と出力線VLとの間の電気経路に、選択トランジスタ208が配される。選択トランジスタ208のゲートは選択制御線PSELに電気的に接続されている。制御信号PSELに応じて、選択トランジスタ208はオンとオフとに制御される。選択トランジスタ208がオンのときに、対応する増幅トランジスタ207から出力線VLに画素信号が出力される。1つの出力線VLに接続された複数の画素101のうち、一部の画素101の選択トランジスタ208がオンし、他の画素101の選択トランジスタ208がオフすることにより、画素信号を出力する画素101が選択される。1つの出力線VLに接続された2つ以上の画素101が同時に選択されてもよい。
入力ノード205には、容量制御部210が接続される。容量制御部210は、制御信号PFDINCを受けるゲート電極を少なくとも有する。容量制御部210のゲート電極は、前述のFD領域の隣に配された第2導電型の半導体領域の上に、絶縁膜を介して配される。容量制御部210は、制御信号PFDINCに応じて、入力ノード205の容量を、第1の容量値C1と、第1の容量値C1より大きい第2の容量値C2とに制御する。
例えば、容量制御部210は、FD領域、ゲート電極、および、FD領域と同じ導電型を有する半導体領域とを含むトランジスタによって構成されうる。本実施例では、図2の等価回路における容量211が、FD領域と同じ導電型を有する半導体領域によって構成されている。容量211は、FD領域と同じ導電型を有する半導体領域のもつPN接合の容量成分を含む。
制御信号PFDINCに応じて、容量制御部210を構成するトランジスタがオンおよびオフに制御される。これにより、入力ノード205と容量211との接続および非接続が切り替わる。容量211が接続されていないとき、入力ノード205の容量は、第1の容量値C1である。容量211が接続されたとき、入力ノード205の容量は、第2の容量値C2である。
このように、容量制御部210および容量211は、入力ノード205の容量を可変とする容量可変手段として機能する。このような構成により、入力ノード205に転送された電荷の量に対する増幅トランジスタ207から出力される画素信号の変換比、すなわちゲインを切り替えることができる。一般に、入力ノード205の容量と、ゲインとは派比例の関係にある。容量211が入力ノード205に接続されたときのゲインは、容量211が入力ノード205に接続されていないときのゲインより小さくなる。このように、本実施例の撮像装置は、制御信号PFDINCに応じて画素101のゲインを切り替えることができる。
なお、容量制御部210は、図2で示されたトランジスタおよび容量211の分離された2つの素子を含む構成には限定されない。容量制御部210は、制御信号PFDINCに応じて、入力ノード205の容量を、第1の容量値C1と、第1の容量値C1より大きい第2の容量値C2とに制御することが可能であればよい。他の例として、MOS型容量を用いることで、容量制御部210の機能を実現することができる。例えば、MOS型トランジスタのソース及びドレインを短絡した端子と、ゲート端子との間の容量を用いたMOS型容量である。このMOS型容量は、端子間の電圧により容量が変化する可変容量素子として機能し得る。そのため、入力ノード205の容量を可変とする容量可変手段として適用可能である。あるいは、別の例として、MOS型容量は、MOS型トランジスタのソース及びドレインの一方を省略した構成であってもよい。具体的には、上述のFD領域と同じ導電型の半導体領域を省略する構成が用いられる。
容量制御部210により撮影条件に適した撮像を行うことができる。入力ノード205の容量を大きくすると、ゲインは小さくなるが、蓄積可能な電荷量が多くなる。そのため、入射光量が多い撮影条件に好適な設定となる。逆に、入力ノード205の容量を小さくすると、蓄積可能な電荷量は少なくなるが、ゲインが大きくなる。そのため、入射光量が少ない撮影条件に好適な設定となる。
続いて、本実施例の撮像装置の動作について説明する。本実施例の撮像装置は、第1のモードと第2のモードとを持つ。第1のモードと第2のモードとは、例えば、被写体からの入射光量等の撮影条件に基づいて切り替えられる。第1のモードでは、入力ノード205の容量値が第1の容量値C1である状態で、画素101の出力部が画素信号を出力する。第2のモードでは、入力ノード205の容量値が第2の容量値C2である状態で、画素101の出力部が画素信号を出力する。
図3のタイミングチャートを用いて、第2のモードの動作を説明する。図3は画素101に供給される制御信号のタイミングチャートを示す。上述の通り、本実施例では4行の画素101が並行して画素信号を出力する。図3において、N行目からN+3行目の画素101に共通して与えられる制御信号(符号の末尾が1)と、N+4行目からN+7行目の画素101に共通して与えられる制御信号(符号の末尾が2)とが示されている。制御信号がハイレベルのときに、対応するトランジスタがオンする。制御信号がローレベルのときに、対応するトランジスタがオフする。
時刻t1から時刻t9において、N行目〜N+3行目の画素101から画素信号が読み出される。続いて、時刻t10から時刻t18において、N+4行目〜N+7行目の画素101から画素信号が読み出される。読み出しを行う期間には、対応する制御信号PSELがハイレベルになっている。また、第2のモードでは、制御信号PFDINCが常時ハイレベルである。そのため、入力ノード205の容量は、常に、第2の容量値C2に制御されている。
まず、N行〜N+3行の画素101から画素信号が読み出し動作について説明する。時刻t1から時刻t2は、リセットトランジスタ206がオンしている。この期間に、入力ノード205の電圧をリセットするリセット動作が行われている。
続いて、時刻t2から時刻t3の期間に、画素101の増幅トランジスタ207は、画素信号として、リセット時のノイズを含むノイズ信号を出力する。出力されたノイズ信号は列回路においてアナログデジタル変換(以下、AD変換)される。
時刻t3から時刻t4の期間に、転送トランジスタ203aがPD201aの電荷を入力ノード205に転送する。その後、時刻t4から時刻t5の期間に、画素101の増幅トランジスタ207は、画素信号として、PD201aで生じた電荷に基づく第1の光信号(以下、A信号)を出力線VLへ出力する。出力されたA信号は列回路においてAD変換される。
時刻t5から時刻t6の期間に、転送トランジスタ203aおよび転送トランジスタ203bがオンする。これにより、PD201aの電荷、および、PD201bの電荷がそれぞれ入力ノード205に転送される。転送されたPD201aの電荷およびPD201bの電荷は、入力ノード205において加算される。したがって、時刻t6から時刻t7の期間に、PD201aの電荷およびPD201bの電荷に基づく第2の光信号(以下、A+B信号)が出力される。出力されたA信号は列回路においてAD変換される。
ここで、制御信号PFDINCがハイレベルであるため、入力ノード205の容量が第2の容量値C2である状態で、画素101の増幅トランジスタ207は、上述のノイズ信号、A信号、および、A+B信号を出力する出力動作を行う。
デジタル信号に変換されたノイズ信号、A信号、および、A+B信号は、それぞれ、水平走査回路108によって信号処理回路109に転送される。信号処理回路109は、ノイズ信号、A信号、および、A+B信号を用いてCDS処理を行う。
次に、時刻t8にて駆動信号PRESがハイレベルとなり、リセット動作が行われる。時刻t9にて制御信号PSELをローレベルとすることで、N行目からN+3行目の画素101の画素信号の読み出し動作が終了する。
時刻t10から時刻t18では、上記の時刻t1から時刻t9の動作が、N+4行目からN+7行目の画素101に対して行われる。これらの動作は、N行目からN+3行目の画素101からの画素信号の読み出しと同じである。
図4のタイミングチャートを用いて、第1のモードの動作を説明する。図4は画素101に供給される制御信号のタイミングチャートを示す。図4において、N行目からN+3行目の画素101に共通して与えられる制御信号(符号の末尾が1)と、N+4行目からN+7行目の画素101に共通して与えられる制御信号(符号の末尾が2)とが示されている。制御信号がハイレベルのときに、対応するトランジスタがオンする。制御信号がローレベルのときに、対応するトランジスタがオフする。
時刻t1から時刻t11において、N行目〜N+3行目の画素101から画素信号が読み出される。続いて、時刻t12から時刻t22において、N+4行目〜N+7行目の画素101から画素信号が読み出される。読み出しを行う期間には、対応する制御信号PSELがハイレベルになっている。
第2のモードと異なる点として、第1のモードでは、入力ノード205の容量が第1の容量値C1に制御された状態で、増幅トランジスタ207が画素信号を出力する。そのため、一部の期間で、制御信号PFDINCがローレベルである。具体的には、時刻t2から時刻t9までの期間、制御信号PFDINC1がローレベルである。また、時刻t13から時刻t21までの期間、制御信号PFDINC2がローレベルである。
それ以外の動作は、第2のモードと同様である。図3および図4のステートの欄に、対応する動作を示してある。これらの動作について詳細な説明は省略する。
第1のモードにおいては、入力ノード205の容量が第1の容量値C1に制御された状態で、増幅トランジスタ207が画素信号を出力する。言い換えると、入力ノード205に容量211が接続されていない状態で、増幅トランジスタ207が画素信号を出力する。しかし、入力ノード205のリセット動作は、入力ノード205に容量211が接続された状態で行われる。入力ノード205と容量211との間に電位差があると、入力ノード205へのリーク電流が発生する可能性がある。入力ノード205に容量211が接続された状態で入力ノード205の電圧をリセットすることにより、両者の電圧をほぼ等しくすることができる。結果として、このようなリーク電流によるノイズを低減できる。
本実施例では、画素101からの画素信号の読み出しが終わった後に、入力ノード205のリセット動作を行う。N行目〜N+3行目の画素101を例に、このリセット動作を説明する。まず、時刻t9において制御信号PFDINCがハイレベルになる。このとき、制御信号PRESはローレベルである。したがって、リセットトランジスタ206がオフである状態で、入力ノード205の容量が第1の容量値C1から、第2の容量値C2に切り替えられる。その後、時刻t9に制御信号PRESがハイレベルになる。このとき、制御信号PFDINCはハイレベルである。したがって、入力ノード205の容量が第2の容量値C2である状態で、リセットトランジスタ206がオフからオンに制御される。以上により、入力ノード205のリセット動作が行われる。この状態が、次のフレームの画素信号を読み出す時まで維持される。次のフレームの画素信号を読み出す時に、再び、制御信号PFDINCがローレベルになる。つまり、入力ノード205の容量が第1の容量値C1に制御された状態で、画素信号が出力される。
このように、本実施例では、容量制御部210が入力ノード205の容量を第1の容量値C1からそれよりも大きい第2の容量値C2に切り替えた後に、リセットトランジスタ206がオンする。この制御により、リセット動作による入力ノード205の電圧の変動を低減することができる。これはリセットトランジスタ206が動作する時に、入力ノード205の容量が大きいため、カップリングによる電圧の変動を小さくできるからである。
上述のように、リセット動作の後に、次のフレームの画素信号を出力する出力動作を行う。もし、リセット動作において入力ノード205の電圧が大きく変動すると、出力動作までにその電圧の変動が静定しない可能性がある。結果として、ノイズが生じる可能性がある。リセット動作による入力ノード205の電圧の変動を低減することで、これらのノイズを低減することができる。
また、1つのリセット制御線PRESが1000列以上の画素101に接続される場合、画素101の位置に応じて制御信号PRESの波形が変化する可能性がある。複数の画素101において入力ノード205とリセットトランジスタ206のゲートとの寄生容量が同じであっても、リセットトランジスタ206のゲートに供給される制御信号PRESが異なると、入力ノード205の電位変動は異なる可能性がある。そうすると、列ごとに入力ノード205のリセット状態がばらつく可能性がある。このリセット状態のばらつきは、シェーディングなどによる画質の低下の原因となる可能性がある。リセット動作による入力ノード205の電圧の変動を低減することで、列ごとのリセット状態のばらつきを小さくできる。結果として、シェーディングを低減し、画質を向上させることができる。
以上に説明したとおり、本実施形態においては、容量制御部210が入力ノード205の容量を第1の容量値C1からそれよりも大きい第2の容量値C2に切り替えた後に、リセットトランジスタ206がオフからオンに制御される。このような構成によれば、ノイズを低減することができる。
[実施例2]
別の実施例を説明する。本実施形態は、1つの画素ユニットが複数の画素を含む点で実施例1と異なる。また、1つの画素ユニットに含まれる複数の画素は、画素ユニットに含まれる回路の一部を共有している。そのため、画素から画素信号を読み出すための動作が、実施例1と異なる。以下では実施例1と異なる部分を主に説明する。実施例1と同じ部分については、説明を省略する。
図5は、第2の実施例に係る撮像装置の全体構成を模式的に示したブロック図である。画素部100に、複数の画素101が配置される。複数の画素101が行列状に配されていること、および、カラーフィルタが各画素101に割り当てられることは、実施例1と同様である。本実施例では、2つの画素101が1つの画素ユニット150を構成する。そこで本実施例では、画素ユニット150を単位として行を定義する。図5に示されるように、K行の画素ユニット150が配される。この場合、画素101は2×K行に渡って配置されることになる。
本実施例では、一列の画素101に対応して、2本の出力線VL1、VL2が配される。1つの画素ユニット150は、出力線VL1および出力線VL2の両方に接続される。
垂直走査回路102は、画素101の駆動を制御する制御信号を、行ごとに、画素101に供給する。本実施例では、1つの画素ユニット150、すなわち、2つの画素101に対して、8種類の制御信号が供給される。したがって、垂直走査回路102は行ごとに配された8つの制御線に接続される。なお、図5では、8つの制御線をまとめて1つの配線で示している。
列アンプ103、比較器104、参照信号発生回路105、カウンタ106、記憶部107、水平走査回路108、信号処理回路109の構成は、実施例1と同じである。ただし、本実施例では、1つの列に対して、2つの列回路が配される。
図6は画素101の等価回路を示す。1つの画素ユニット150に含まれる2つの画素101を、便宜的に第1の画素101および第2の画素101と呼ぶ。第1の画素101は、光電変換部として、PD201aおよびPD201bを含む。PD201aおよびPD201bは、実施例1のPD201aおよびPD201bと同じである。第2の画素101は、光電変換部として、PD202aおよびPD202bを含む。便宜的に異なる符号が付されているが、PD202aおよびPD202bは、実施例1のPD201aおよびPD201bと同じである。PD201aおよびPD201bは単一のマイクロレンズの下に配される。PD202aおよびPD202bは別の単一のマイクロレンズの下に配される。光電変換部についての詳細な説明は省略する。
第1の画素101は、転送トランジスタ203a、および、転送トランジスタ203bを含む。転送トランジスタ203a、および、転送トランジスタ203bは、それぞれ、実施例1の転送トランジスタ203a、および、転送トランジスタ203bと同じである。ただし、転送トランジスタ203aのゲートは転送制御線PTXAに接続される。転送トランジスタ203bのゲートは転送制御線PTXBに接続される。また、第2の画素101は、転送トランジスタ204a、および、転送トランジスタ204bを含む。便宜的に異なる符号が付されているが、転送トランジスタ204a、および、転送トランジスタ204bは、それぞれ、実施例1の転送トランジスタ203a、および、転送トランジスタ203bと同じである。ただし、転送トランジスタ204aのゲートは転送制御線PTXCに接続される。転送トランジスタ204bのゲートは転送制御線PTXDに接続される。転送部についての詳細な説明は省略する。
1つの画素ユニット150は、入力ノード205、リセットトランジスタ206、増幅トランジスタ207、容量制御部210、容量211を含む。これらは実施例1と同様であるため、個々の説明は省略する。このように、本実施例においては、1つの画素ユニット150に含まれる2つの画素101が、例えば、増幅トランジスタ207を共有している。そのため、1画素あたりに配されるトランジスタの数を低減することができる。
1つの画素ユニット150は、選択トランジスタ208および選択トランジスタ209を含む。選択トランジスタ208および選択トランジスタ209は、それぞれ、実施例1の選択トランジスタ208と同じ機能をもつ。選択トランジスタ208は、増幅トランジスタ207と出力線VL1とを接続する。また、選択トランジスタ208は、増幅トランジスタ207と出力線VL2とを接続する。選択トランジスタ208のゲートは、制御線PSELAに接続される。選択トランジスタ209のゲートは制御線PSELBに接続される。このような構成により、画素ユニット150の画素信号を、複数の出力線VLのうち任意の1つに出力することができる。
続いて、本実施例の撮像装置の動作について説明する。本実施例の撮像装置は、第1のモードと第2のモードとを持つ。第1のモードと第2のモードとは、例えば、被写体からの入射光量等の撮影条件に基づいて切り替えられる。第1のモードでは、入力ノード205の容量値が第1の容量値C1である状態で、画素ユニット150の出力部が画素信号を出力する。第2のモードでは、入力ノード205の容量値が第2の容量値C2である状態で、画素ユニット150の出力部が画素信号を出力する。
図7のタイミングチャートを用いて、第2のモードの動作を説明する。図7は画素101に供給される制御信号のタイミングチャートを示す。図7には、N−2行目〜N+1行目までの画素ユニット150に供給される選択制御信号PSELA(N−2)〜PSELA(N+1)、PSELB(N−2)〜(N+1)が示されている。複数の行に供給される複数の選択制御信号が示されるため、符号の末尾が対応する行を示している。また、図7には、N行目の画素ユニット150およびN+1行目の画素ユニット150に共通して与えられる制御信号PRES、PFDINC、PTXA、PTXB、PTXC、PTXDが示されている。制御信号がハイレベルのときに、対応するトランジスタがオンする。制御信号がローレベルのときに、対応するトランジスタがオフする。
図7の時刻t1から時刻t4までの期間で、N−2行目の画素ユニット150およびN−1行目の画素ユニット150の画素信号が並行して読み出される。また、時刻t5から時刻t13までの期間で、N行目の画素ユニット150の画素信号と、N+1行目の画素ユニット150の画素信号とが、並行して読み出される。各画素ユニット150は2つの画素101を含むため、さらに、時刻t14から時刻t22までの期間で、N行目の画素ユニット150の画素信号と、N+1行目の画素ユニット150の画素信号とが、並行して読み出される。時刻t5から時刻t13までの期間に、各画素ユニット150に含まれる第1の画素101の画素信号が読み出される。また、時刻t14から時刻t22までの期間に、各画素ユニット150に含まれる第2の画素101の画素信号が読み出される。
各期間の動作は、実施例1と同様である。そのため、詳細な説明は省略する。図7のステートの欄に、対応する動作を示してある。これらの動作について詳細な説明は省略する。ただし、N行目の画素ユニット150の画素信号と、N+1行目の画素ユニット150の画素信号とが、互いに異なる出力線VLへ出力されるように、選択制御信号PSELA、および、選択制御信号PSELBが構成される。例えば、N行目の画素ユニット150へ供給される制御信号PSELA(N)がハイレベルの期間は、N+1行目の画素ユニット150へ供給される制御信号PSELA(N+1)はローレベルであり、一方、選択制御信号PSELB(N+1)がハイレベルである。また、1つの画素ユニット150に含まれる2つの画素101のどちらから画素信号が読み出されるかは、制御信号PTXA、制御信号PTXB、制御信号PTXC、および、制御信号PTXDによって制御される。
本実施例では、N−2行目およびN−1行目の画素ユニット150の画素信号を読み出す期間において、N行目およびN+1行目の画素ユニット150の入力ノード205のリセットが解除される。この動作を予備選択と呼ぶ。なお、リセットが解除された状態とは、リセットトランジスタ206がオフの状態のことである。
本実施例では、2つの画素101が1つの入力ノード205を共有する。この場合、第1の画素101の画素信号を読み出すためのリセット動作と、第2の画素101の画素信号を読み出すためのリセット動作との間で、リセット動作が開始されてからリセットが解除されるまでの時間が異なる可能性がある。結果として、行毎に筋状のノイズが生じる可能性がある。上述の予備選択を行うことで、リセットトランジスタのゲート絶縁膜中にトラップされた電荷の放出が促進され、リセットレベルの変動によるシェーディングやパターンノイズを低減することができる。
具体的に、時刻t1から時刻t4までの期間では制御信号PSELB(N−2)および制御信号PSELA(N−1)によって、N−2行目とN−1行目の画素ユニット150が選択されている。一方、N行目とN+1行目の画素ユニット150は非選択の状態である。しかし、前述の予備選択を行うため、時刻t2でN行目およびN+1行目の画素ユニット150へ供給される制御信号PRESをローレベルする。これにより、N行目およびN+1行目の画素ユニット150の入力ノード205のリセットが解除された状態となる。その後、時刻t3にて、制御信号PRESがハイレベルになり、N行目およびN+1行目の画素ユニット150の入力ノード205に対してリセット動作が行われる。時刻t4にて制御信号PSELB(N−2)と制御信号PSELA(N−1)がローレベルとなることで、N−2行とN−1行目の画素ユニット150を選択している状態が終了する。その後、時刻t5にて制御信号PSELA(N)と制御信号PSELB(N+1)がハイレベルになる。これにより、N行目の画素ユニット150およびN+1行目の画素ユニット150が選択される。以降の動作は、実施例1と同様である。
第2のモードでは、制御信号PFDINCがハイレベルである。そのため、入力ノード205の容量が第2の容量値C2である状態で、各画素ユニット150の増幅トランジスタ207は、ノイズ信号、A信号、および、A+B信号を出力する出力動作を行う。
図8のタイミングチャートを用いて、第1のモードの動作を説明する。図8は画素101に供給される制御信号のタイミングチャートを示す。図8には、図7と同じ制御信号が示されている。
図8の時刻t1から時刻t6までの期間で、N−2行目の画素ユニット150およびN−1行目の画素ユニット150の画素信号が並行して読み出される。また、時刻t7から時刻t17までの期間で、N行目の画素ユニット150の画素信号と、N+1行目の画素ユニット150の画素信号とが、並行して読み出される。各画素ユニット150は2つの画素101を含むため、さらに、時刻t18から時刻t28までの期間で、N行目の画素ユニット150の画素信号と、N+1行目の画素ユニット150の画素信号とが、並行して読み出される。時刻t7から時刻t17までの期間と、時刻t118から時刻t28までの期間とでは、各画素ユニット150に含まれる異なる画素101の画素信号が読み出される。
第2のモードと異なる点として、第1のモードでは、入力ノード205の容量が第1の容量値C1に制御された状態で、増幅トランジスタ207が画素信号を出力する。そのため、一部の期間で、制御信号PFDINCがローレベルである。具体的には、時刻t8から時刻t15までの期間、および、時刻t19から時刻t26までの期間、制御信号PFDINC1がローレベルである。
さらに、本実施例では、予備選択を行っている期間の一部でも、入力ノード205の容量が第1の容量値C1に制御される。具体的には、時刻t2から時刻t4までの期間、制御信号PFDINCがローレベルである。予備選択の期間において、入力ノード205の容量を第1の容量値C1に制御することで、第1の画素101のリセット動作と、第2の画素101のリセット動作とで、入力ノード205のリセット後の電圧のばらつきを低減することができる。これにより、行ごとの筋状のノイズを低減することができる。
容量制御部210に関する動作を除いて、第1のモードの動作は、第2のモードの動作と同様である。図7および図8のステートの欄に、対応する動作を示してある。これらの動作について詳細な説明は省略する。
実施例1と同様に、第1のモードにおいては、入力ノード205の容量が第1の容量値C1に制御された状態で、増幅トランジスタ207が画素信号を出力する。言い換えると、入力ノード205に容量211が接続されていない状態で、増幅トランジスタ207が画素信号を出力する。しかし、入力ノード205のリセット動作は、入力ノード205に容量211が接続された状態で行われる。入力ノード205と容量211との間に電位差があると、入力ノード205へのリーク電流が発生する可能性がある。入力ノード205に容量211が接続された状態で入力ノード205の電圧をリセットすることにより、両者の電圧をほぼ等しくすることができる。結果として、このようなリーク電流によるノイズを低減できる。
本実施例では、画素101からの画素信号の読み出しの前に、入力ノード205のリセット動作を行う。N行目およびN+1行目の画素ユニット150の第1の画素101を例に、このリセット動作を説明する。まず、時刻t4において制御信号PFDINCがハイレベルになる。このとき、制御信号PRESはローレベルである。したがって、リセットトランジスタ206がオフである状態で、入力ノード205の容量が第1の容量値C1から、第2の容量値C2に切り替えられる。その後、時刻t5に制御信号PRESがハイレベルになる。このとき、制御信号PFDINCはハイレベルである。したがって、入力ノード205の容量が第2の容量値C2である状態で、リセットトランジスタ206がオフからオンに制御される。以上により、入力ノード205のリセット動作が行われる。その後、時刻t8に制御信号PFDINCがローレベルになり、入力ノード205の容量が第2の容量値C2から、第1の容量値C1に切り替えられる。そして、時刻t9に制御信号PRESがローレベルになり、リセットが解除される。以後、入力ノード205の容量が第1の容量値C1に制御された状態で、画素信号が出力される。
このように、本実施例では、容量制御部210が入力ノード205の容量を第1の容量値C1からそれよりも大きい第2の容量値C2に切り替えた後に、リセットトランジスタ206がオンする。この制御により、リセット動作による入力ノード205の電圧の変動を低減することができる。これはリセットトランジスタ206が動作する時に、入力ノード205の容量が大きいため、カップリングによる電圧の変動を小さくできるからである。
もし、リセット動作において入力ノード205の電圧が大きく変動すると、出力動作までにその電圧の変動が静定しない可能性がある。結果として、ノイズが生じる可能性がある。リセット動作による入力ノード205の電圧の変動を低減することで、これらのノイズを低減することができる。
図7および図8に示される動作では、先に、N行目の画素ユニット150の第1の画素101(図5のRで示された画素)の画素信号とN+1行目の画素ユニット150の第2の画素101(図5のGで示された画素)の画素信号とが読み出される。次に、N行目の画素ユニット150の第2の画素101(図5のGで示された画素)の画素信号とN+1行目の画素ユニット150の第1の画素101(図5のRで示された画素)の画素信号が読み出される。しかし、画素ユニット150の中での順番は、これらに限定されない。
変形例では、先に、N行目の画素ユニット150の第1の画素101(図5のRで示された画素)の画素信号とN+1行目の画素ユニット150の第1の画素101(図5のRで示された画素)の画素信号とが並行して読み出される。その後、N行目の画素ユニット150の第2の画素101(図5のGで示された画素)の画素信号とN+1行目の画素ユニット150の第2の画素101(図5のGで示された画素)の画素信号とが並行して読み出される。
また、さらに別の変形例では、N行目の画素ユニット150の第2の画素101の画素信号と、N+1行目の画素ユニット150の第1の画素ユニット101の画素信号とが並行に読み出される。次に、N+1行目の画素ユニット150の第2の画素101の画素信号と、N+2行目の画素ユニット150の第1の画素ユニット101の画素信号とが並行に読み出される。それから、N+2行目の画素ユニット150の第2の画素101の画素信号と、N+3行目の画素ユニット150の第1の画素ユニット101の画素信号とが並行に読み出される。このように、様々な読み出しの順序を用いることができる。
以上に説明したとおり、本実施例においては、容量制御部210が入力ノード205の容量を第1の容量値C1からそれよりも大きい第2の容量値C2に切り替えた後に、リセットトランジスタ206がオフからオンに制御される。このような構成によれば、ノイズを低減することができる。
特に、本実施例は2つの画素101が1つの入力ノード205および1つの増幅トランジスタ207を共有している。そのため、1つの入力ノード205において、第1の画素101の画素信号を読み出した後に行われるリセット動作から、第2の画素101の画素信号の読み出しまでの期間が短い。また、予備選択を行う場合にも同様に、リセット動作から画素信号の読み出しまでの時間が短い。そのため、入力ノード205の電圧の変動を小さくすることによるノイズ低減の効果が実施例1に比較して顕著である。
[実施例3]
本発明に係る撮像システムの実施例について説明する。撮像システムとして、デジタルスチルカメラ、デジタルカムコーダ、カメラヘッド、複写機、ファックス、携帯電話、車載カメラ、観測衛星などがあげられる。図9に、撮像システムの例としてデジタルスチルカメラのブロック図を示す。
図9において、1001はレンズの保護のためのバリア、1002は被写体の光学像を撮像装置1004に結像させるレンズ、1003はレンズ1002を通った光量を可変するための絞りである。1004は上述の各実施例で説明した撮像装置であって、レンズ1002により結像された光学像を画像データとして変換する。ここで、撮像装置1004の半導体基板にはAD変換部が形成されているものとする。1007は撮像装置1004より出力された撮像データに各種の補正やデータを圧縮する信号処理部である。そして、図9において、1008は撮像装置1004および信号処理部1007に、各種タイミング信号を出力するタイミング発生部、1009はデジタルスチルカメラ全体を制御する全体制御部である。1010は画像データを一時的に記憶する為のフレームメモリ部、1011は記録媒体に記録または読み出しを行うためのインターフェース部、1012は撮像データの記録または読み出しを行う為の半導体メモリ等の着脱可能な記録媒体である。そして、1013は外部コンピュータ等と通信する為のインターフェース部である。ここで、タイミング信号などは撮像システムの外部から入力されてもよく、撮像システムは少なくとも撮像装置1004と、撮像装置1004から出力された撮像信号を処理する信号処理部1007とを有すればよい。
本実施例では、撮像装置1004とAD変換部とが別の半導体基板に設けられた構成を説明した。しかし、撮像装置1004とAD変換部とが同一の半導体基板に形成されていてもよい。また、撮像装置1004と信号処理部1007とが同一の半導体基板に形成されていてもよい。
また、それぞれの画素101が第1の光電変換部101Aと、第2の光電変換部101Bを含むように構成されてもよい。信号処理部1007は、第1の光電変換部101Aで生じた電荷に基づく信号と、第2の光電変換部101Bで生じた電荷に基づく信号とを処理し、撮像装置1004から被写体までの距離情報を取得するように構成されてもよい。
撮像システムの実施例において、撮像装置1004には、実施例1乃至実施例2のいずれかの撮像装置が用いられる。このような構成によれば、ノイズの低減された画像を取得することができる。
[実施例4]
図10は、車戴カメラに関する撮像システムの一例を示したものである。撮像システム2000は、上述した実施例の撮像装置2010を有する。撮像システム2000は、撮像装置2010により取得された複数の画像データに対し、画像処理を行う画像処理部2030と、撮像システム2000により取得された複数の画像データから視差(視差画像の位相差)の算出を行う視差算出部2040を有する。また、撮像システム2000は、算出された視差に基づいて対象物までの距離を算出する距離計測部2050と、算出された距離に基づいて衝突可能性があるか否かを判定する衝突判定部2060と、を有する。ここで、視差算出部2040や距離計測部2050は、対象物までの距離情報を取得する距離情報取得手段の一例である。すなわち、距離情報とは、視差、デフォーカス量、対象物までの距離等に関する情報である。衝突判定部2060はこれらの距離情報のいずれかを用いて、衝突可能性を判定してもよい。距離情報取得手段は、専用に設計されたハードウェアによって実現されてもよいし、ソフトウェアモジュールによって実現されてもよい。また、FPGA(Field Programmable Gate Array)やASIC(Application Specific Integrated Circuit)などによって実現されてもよいし、これらの組合せによって実現されてもよい。
撮像システム2000は車両情報取得装置2310と接続されており、車速、ヨーレート、舵角などの車両情報を取得することができる。また、撮像システム2000は、衝突判定部2060での判定結果に基づいて、車両に対して制動力を発生させる制御信号を出力する制御装置である制御ECU2410が接続されている。また、撮像システム2000は、衝突判定部2060での判定結果に基づいて、ドライバーへ警報を発する警報装置2420とも接続されている。例えば、衝突判定部2060の判定結果として衝突可能性が高い場合、制御ECU2410はブレーキをかける、アクセルを戻す、エンジン出力を抑制するなどして衝突を回避、被害を軽減する車両制御を行う。警報装置2420は音等の警報を鳴らす、カーナビゲーションシステムなどの画面に警報情報を表示する、シートベルトやステアリングに振動を与えるなどしてユーザに警告を行う。
本実施例では車両の周囲、例えば前方または後方を撮像システム2000で撮像する。図10(b)に、車両前方を撮像する場合の撮像システムを示した。また、上記では、他の車両と衝突しないように制御する例を説明したが、他の車両に追従して自動運転する制御や、車線からはみ出さないように自動運転する制御などにも適用可能である。さらに、撮像システムは、自車両等の車両に限らず、例えば、船舶、航空機あるいは産業用ロボットなどの移動体(移動装置)に適用することができる。加えて、移動体に限らず、高度道路交通システム(ITS)等、広く物体認識を利用する機器に適用することができる。
101 画素
150 画素ユニット
205 入力ノード
206 リセットトランジスタ
207 増幅トランジスタ
210 容量制御部

Claims (13)

  1. 光電変換によって生じた電荷を受ける入力ノードを有し、前記入力ノードの電圧に基づく信号を出力する出力部と、
    オンとオフとに制御され、前記オンのときに前記入力ノードの電圧をリセットするリセット部と、
    制御信号を受けるゲート電極を有し、前記制御信号に応じて前記入力ノードの容量を第1の容量値と前記第1の容量値より大きい第2の容量値とに制御する制御部と、をそれぞれが含む複数の画素ユニットを備え、
    前記入力ノードの容量が前記第1の容量値である状態で、前記出力部が前記信号を出力する第1のモードと、
    前記入力ノードの容量が前記第2の容量値である状態で、前記出力部が前記信号を出力する第2のモードと、を有し、
    前記第1のモードにおいて、
    前記リセット部が前記オフである状態で、前記制御部が前記入力ノードの容量を前記第1の容量値から前記第2の容量値に切り替え、その後、前記入力ノードの容量が前記第2の容量値である状態で、前記リセット部が前記オフから前記オンに制御されるリセット動作と、
    前記リセット動作の後に、前記入力ノードの容量が前記第1の容量値である状態で前記出力部が前記信号を出力する出力動作と、を行う、
    ことを特徴とする撮像装置。
  2. 前記第2のモードにおいて、
    前記入力ノードの容量が前記第2の容量値に制御された状態で前記リセット部が前記オフから前記オンに制御される第2のリセット動作と、
    前記第2のリセット動作の後に、前記入力ノードの容量が前記第2の容量値である状態で前記出力部が前記信号を出力する第2の出力動作と、を行い、
    前記第2のリセット動作から前記第2の出力動作までの間、前記入力ノードの容量が前記第2の容量値に維持される、
    ことを特徴とする請求項1に記載の撮像装置。
  3. 前記複数の画素ユニットのそれぞれが、前記電荷を前記入力ノードに転送する転送部を備え、
    前記出力動作は、
    前記電荷が転送される前に、前記出力部が第1の信号を出力する第1の出力動作と、
    前記電荷が転送された後に、前記出力部が第2の信号を出力する第2の出力動作と、を含む、
    ことを特徴とする請求項1または請求項2に記載の撮像装置。
  4. 前記複数の画素ユニットのそれぞれが、複数の光電変換部を含み、
    前記入力ノードが、前記複数の光電変換部のそれぞれで生じた電荷を受ける、
    ことを特徴とする請求項1乃至請求項3のいずれか一項に記載の撮像装置。
  5. 前記複数の光電変換部が、単一のマイクロレンズの下に配される、
    ことを特徴とする請求項4に記載の撮像装置。
  6. 前記複数の光電変換部それぞれで生じた電荷が、前記入力ノードにおいて加算される、
    ことを特徴とする請求項5に記載の撮像装置。
  7. 前記複数の光電変換部のそれぞれが、互いに異なるマイクロレンズの下に配される、
    ことを特徴とする請求項4に記載の撮像装置。
  8. 前記複数の画素ユニットは、前記複数の複数の列を構成するように配置され、
    前記複数の列の1つに対応して、複数の出力線が配される、
    ことを特徴とする請求項1乃至請求項7のいずれか一項に記載の撮像装置。
  9. 前記複数の出力線は、少なくとも第1の出力線と、第2の出力線とを含み、
    前記複数の画素ユニットのそれぞれは、前記出力部と前記第1の出力線とを接続する第1の選択トランジスタと、前記出力部と前記第2の出力線とを接続する第2の選択トランジスタと、を含む、
    ことを特徴とする請求項8に記載の撮像装置。
  10. 前記の出力線に対応した複数の列回路を含み、
    前記複数の列回路の間に、前記複数の画素ユニットが配置される、
    ことを特徴とする請求項8または請求項9に記載の撮像装置。
  11. 前記入力ノードを構成する第1導電型のフローティングディフュージョン領域と、
    前記フローティングディフュージョン領域の隣に配された第2導電型の半導体領域と、を備え、
    前記ゲート電極は、前記半導体領域の上に絶縁膜を介して配置される、
    ことを特徴とする請求項1乃至請求項10のいずれか一項に記載の撮像装置。
  12. 請求項1乃至請求項11のいずれか一項に記載の撮像装置と、
    前記撮像装置からの信号を処理する信号処理装置と、を備えた撮像システム。
  13. 移動体であって、
    請求項1乃至12のいずれか一項に記載の撮像装置と、
    前記撮像装置からの信号に基づく視差画像から、対象物までの距離情報を取得する距離情報取得手段と、
    前記距離情報に基づいて前記移動体を制御する制御手段と、を有することを特徴とする移動体。
JP2016072990A 2016-03-31 2016-03-31 撮像装置、撮像システム、および、移動体 Active JP6664259B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2016072990A JP6664259B2 (ja) 2016-03-31 2016-03-31 撮像装置、撮像システム、および、移動体
US15/462,624 US10477131B2 (en) 2016-03-31 2017-03-17 Imaging device, imaging system, and mobile object

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016072990A JP6664259B2 (ja) 2016-03-31 2016-03-31 撮像装置、撮像システム、および、移動体

Publications (3)

Publication Number Publication Date
JP2017184185A true JP2017184185A (ja) 2017-10-05
JP2017184185A5 JP2017184185A5 (ja) 2019-05-09
JP6664259B2 JP6664259B2 (ja) 2020-03-13

Family

ID=59960423

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016072990A Active JP6664259B2 (ja) 2016-03-31 2016-03-31 撮像装置、撮像システム、および、移動体

Country Status (2)

Country Link
US (1) US10477131B2 (ja)
JP (1) JP6664259B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019155906A1 (ja) * 2018-02-09 2019-08-15 ソニーセミコンダクタソリューションズ株式会社 撮像装置、及び電子機器
CN114500893A (zh) * 2022-01-26 2022-05-13 北京京东方光电科技有限公司 图像传感器及其控制方法、显示面板
WO2023248939A1 (ja) * 2022-06-20 2023-12-28 ヌヴォトンテクノロジージャパン株式会社 撮像素子および撮像装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6746301B2 (ja) * 2015-11-30 2020-08-26 キヤノン株式会社 撮像装置の駆動方法、撮像装置、撮像システム
US10926875B2 (en) * 2016-12-14 2021-02-23 Sanmina Corporation Devices and methods for facilitating capture of unmanned aerial vehicles
JP2019129215A (ja) * 2018-01-24 2019-08-01 キヤノン株式会社 撮像装置および表示装置
JP2020108061A (ja) * 2018-12-28 2020-07-09 キヤノン株式会社 撮像装置及び撮像システム
CN114375276A (zh) * 2019-10-09 2022-04-19 小鹰公司 具有前掠翼的短距起降载具

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008079001A (ja) * 2006-09-21 2008-04-03 Matsushita Electric Ind Co Ltd 固体撮像装置
JP2009017219A (ja) * 2007-07-04 2009-01-22 Canon Inc 撮像装置及びその処理方法
JP2010193437A (ja) * 2009-01-21 2010-09-02 Canon Inc 固体撮像装置
JP2013051576A (ja) * 2011-08-31 2013-03-14 Sony Corp 撮像装置および撮像方法、並びに電子機器
JP2015012127A (ja) * 2013-06-28 2015-01-19 ソニー株式会社 固体撮像素子および電子機器
JP2016025332A (ja) * 2014-07-24 2016-02-08 キヤノン株式会社 撮像装置並びにその駆動方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4317115B2 (ja) * 2004-04-12 2009-08-19 国立大学法人東北大学 固体撮像装置、光センサおよび固体撮像装置の動作方法
JP4459099B2 (ja) * 2005-03-18 2010-04-28 キヤノン株式会社 固体撮像装置及びカメラ
TWI531239B (zh) * 2010-05-28 2016-04-21 Hamamatsu Photonics Kk Solid-state imaging device
KR101728713B1 (ko) * 2010-10-08 2017-04-21 (주) 지안 넓은 동적범위를 갖는 씨모스 이미지 센서 및 이미지 센싱 방법
JP5664175B2 (ja) * 2010-11-29 2015-02-04 ソニー株式会社 固体撮像装置とその駆動方法、及び電子機器
JP6024103B2 (ja) * 2011-06-30 2016-11-09 ソニー株式会社 撮像素子、撮像素子の駆動方法、撮像素子の製造方法、および電子機器
KR101313691B1 (ko) * 2011-12-26 2013-10-02 주식회사 동부하이텍 이미지 센서
US9666631B2 (en) * 2014-05-19 2017-05-30 Omnivision Technologies, Inc. Photodiode and filter configuration for high dynamic range image sensor
JP6369233B2 (ja) * 2014-09-01 2018-08-08 ソニー株式会社 固体撮像素子及びその信号処理方法、並びに電子機器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008079001A (ja) * 2006-09-21 2008-04-03 Matsushita Electric Ind Co Ltd 固体撮像装置
JP2009017219A (ja) * 2007-07-04 2009-01-22 Canon Inc 撮像装置及びその処理方法
JP2010193437A (ja) * 2009-01-21 2010-09-02 Canon Inc 固体撮像装置
JP2013051576A (ja) * 2011-08-31 2013-03-14 Sony Corp 撮像装置および撮像方法、並びに電子機器
JP2015012127A (ja) * 2013-06-28 2015-01-19 ソニー株式会社 固体撮像素子および電子機器
JP2016025332A (ja) * 2014-07-24 2016-02-08 キヤノン株式会社 撮像装置並びにその駆動方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019155906A1 (ja) * 2018-02-09 2019-08-15 ソニーセミコンダクタソリューションズ株式会社 撮像装置、及び電子機器
US11082645B2 (en) 2018-02-09 2021-08-03 Sony Semiconductor Solutions Corporation Imaging apparatus and electronic equipment
US11438531B2 (en) 2018-02-09 2022-09-06 Sony Semiconductor Solutions Corporation Imaging apparatus and electronic equipment
US11606518B2 (en) 2018-02-09 2023-03-14 Sony Semiconductor Solutions Corporation Imaging apparatus and electronic equipment
US11943549B2 (en) 2018-02-09 2024-03-26 Sony Semiconductor Solutions Corporation Imaging apparatus and electronic equipment
CN114500893A (zh) * 2022-01-26 2022-05-13 北京京东方光电科技有限公司 图像传感器及其控制方法、显示面板
CN114500893B (zh) * 2022-01-26 2023-07-25 北京京东方光电科技有限公司 图像传感器及其控制方法、显示面板
WO2023248939A1 (ja) * 2022-06-20 2023-12-28 ヌヴォトンテクノロジージャパン株式会社 撮像素子および撮像装置

Also Published As

Publication number Publication date
US10477131B2 (en) 2019-11-12
US20170289480A1 (en) 2017-10-05
JP6664259B2 (ja) 2020-03-13

Similar Documents

Publication Publication Date Title
US11496704B2 (en) Photoelectric conversion device having select circuit with a switch circuit having a plurality of switches, and imaging system
US10609316B2 (en) Imaging device and imaging system
JP6664259B2 (ja) 撮像装置、撮像システム、および、移動体
JP6750876B2 (ja) 固体撮像装置及びその駆動方法
JP7374639B2 (ja) 光電変換装置及び撮像システム
US11736813B2 (en) Imaging device and equipment
JP2019102916A (ja) 固体撮像装置、撮像システム、および固体撮像装置の駆動方法
CN109547715B (zh) 成像设备和驱动方法,成像系统以及移动物体
JP2019135815A (ja) 撮像装置
US10992886B2 (en) Solid state imaging device, imaging system, and drive method of solid state imaging device
US20220201233A1 (en) Photoelectric conversion device and imaging system
JP2019047267A (ja) 固体撮像装置、撮像システム、及び移動体
US20240080588A1 (en) Photoelectric conversion device and imaging system
JP2019009672A (ja) 撮像装置及びその駆動方法
US20200389638A1 (en) Photoelectric conversion apparatus, method of driving photoelectric conversion apparatus, photoelectric conversion system, and moving body
JP7297546B2 (ja) 光電変換装置、撮像システム、移動体、および積層用の半導体基板
JP2021097382A (ja) 撮像装置及び撮像システム
US20230179893A1 (en) Photoelectric conversion device
US20230179881A1 (en) Photoelectric conversion device
US20230247332A1 (en) Photoelectric conversion device and method of driving photoelectric conversion device
JP7451139B2 (ja) 光電変換装置及び撮像システム
US20240031709A1 (en) Photoelectric conversion device, method of driving photoelectric conversion device, and imaging system
JP2023084647A (ja) 光電変換装置
JP2023042083A (ja) 光電変換装置
JP2023124491A (ja) 光電変換装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190323

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190323

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20191213

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200121

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200218

R151 Written notification of patent or utility model registration

Ref document number: 6664259

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151