JP2017168809A - 半導体装置、又は該半導体装置を有する記憶装置 - Google Patents

半導体装置、又は該半導体装置を有する記憶装置 Download PDF

Info

Publication number
JP2017168809A
JP2017168809A JP2016205706A JP2016205706A JP2017168809A JP 2017168809 A JP2017168809 A JP 2017168809A JP 2016205706 A JP2016205706 A JP 2016205706A JP 2016205706 A JP2016205706 A JP 2016205706A JP 2017168809 A JP2017168809 A JP 2017168809A
Authority
JP
Japan
Prior art keywords
transistor
wiring
insulating film
metal oxide
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016205706A
Other languages
English (en)
Other versions
JP2017168809A5 (ja
JP6863709B2 (ja
Inventor
隆徳 松嵜
Takanori Matsuzaki
隆徳 松嵜
加藤 清
Kiyoshi Kato
清 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2017168809A publication Critical patent/JP2017168809A/ja
Publication of JP2017168809A5 publication Critical patent/JP2017168809A5/ja
Application granted granted Critical
Publication of JP6863709B2 publication Critical patent/JP6863709B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/403Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4097Bit-line organisation, e.g. bit-line layout, folded bit lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Dram (AREA)

Abstract

【課題】記憶容量の大きい記憶装置を提供する。【解決手段】記憶装置は、第1トランジスタと、回路と、を有し、回路は、第2乃至第2n+1トランジスタと、第1乃至第n容量素子と、第1配線と、第1乃至第n保持ノードと、を有し(nは2以上の整数)、第1トランジスタ、及び第2i+1トランジスタは、バックゲートを有し(iは1以上n以下の整数)、第2iトランジスタの第1端子は、第i保持ノードを介して、第2i+1トランジスタのゲートと、第i容量素子の第1端子と、に電気的に接続され、第1トランジスタの第1端子は、第2iトランジスタの第2端子と電気的に接続され、第2i−1トランジスタの第2端子は、前記第2i+1トランジスタの第1端子と電気的に接続され、第1トランジスタのバックゲートは、第2i+1トランジスタのバックゲートと、に電気的に接続される。【選択図】図1

Description

本発明の一態様は、半導体装置、又は該半導体装置を有する記憶装置に関する。
なお本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の技術分野は、物、方法、又は、製造方法に関するものである。又は、本発明の一態様は、プロセス、マシン、マニュファクチャ、又は、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、液晶表示装置、発光装置、蓄電装置、撮像装置、記憶装置、プロセッサ、電子機器、それらの駆動方法、それらの製造方法、それらの検査方法、又はそれらのシステムを一例として挙げることができる。
近年、パーソナルコンピュータ、スマートフォン、デジタルカメラなどさまざまな電子機器に、セントラルプロセシングユニット(CPU)や記憶装置、センサなどを有する電子機器が用いられており、当該電子機器は、微細化、及び低消費電力など様々な面で改良が進められている。
特に、近年扱われているデータ量は増加しており、大きな記憶容量を有する記憶装置が求められている。特許文献1及び特許文献2では、多値のデータの書き込み、読み出しを可能にした半導体装置について開示している。
更に、電子機器の小型化が進んできており、それに伴い、電子機器の有する半導体装置の微細化が求められている。つまり、微細化と大容量化の両方の特徴を持つ記憶装置が求められている。
特開2012−256400号公報 特開2014−199707号公報
T. Ohmaru et al., "Eight−bit CPU with Nonvolatile Registers Capable of Holding Data for 40 Days at 85℃ Using Crystalline In−Ga−Zn Oxide Thin Film Transistors," Ext. Abstr. Solid−State Devices and Materials, 2012, pp.1144−1145. H. Kobayashi et al., "Processor with 4.9−μs break−even time in power gating using crystalline In−Ga−Zn−oxide transistor," Cool Chips XVI, Session VI, 2013. S. Niclas et al., "Zero Area Overhead State Retention Flip Flop Utilizing Crystalline In−Ga−Zn Oxide Thin Film Transistor with Simple Power Control Implemented in a 32−bit CPU," Ext. Abstr. Solid−State Devices and Materials, 2013, pp. 1088−1089. H. Tamura et al., "Embedded SRAM and Cortex−M0 Core with Backup Circuits Using a 60−nm Crystalline Oxide Semiconductor for Power Gating," Cool Chips XVII, Session XII, 2014. A.Isobe et al., "A 32−bit CPU with Zero Standby Power and 1.5−clock Sleep/2.5−clock Wake−up Achieved by Utilizing a 180−nm C−axis Aligned Crystalline In−Ga−Zn Oxide Transistor," IEEE Symp. VLSI circuits, 2014, pp.49−50. T. Atsumi et al., "DRAM Using Crystalline Oxide Semiconductor for Access Transistors and not Requiring Refresh for More Than Ten Days," International Memory Workshop, 2012, pp. 99−102. S. Nagatsuka et al., "A 3bit/cell Nonvolatile Memory with Crystalline In−Ga−Zn−O TFT," International Memory Workshop, 2013, pp. 188−191. T. Ishizu et al., "SRAM with C−Axis Aligned Crystalline Oxide Semiconductor: Power Leakage Reduction Technique for Microprocessor Caches," International Memory Workshop, 2014, pp. 103−106. T. Onuki et al ., "DRAM with Storage Capacitance of 3.9 fF using CAAC−OS Transistor with L of 60 nm and having More Than 1−h Retention Characteristics ," Ext. Abstr. Solid−State Devices and Materials, 2014, pp. 430−431. T. Matsuzaki et al., "A 128kb 4bit/cell nonvolatile memory with crystalline In−Ga−Zn oxide FET using Vt cancel write method," ISSCC Dig. Tech. Papers, pp. 306−307, Feb., 2015. Y. Kobayashi et al., "Scaling to 100nm Channel Length of Crystalline In−Ga−Zn−Oxide Thin Film Transistors with Extremely Low Off−State Current," Ext. Abstr. Solid−State Devices and Materials, 2013, pp. 930−931. Y. Yakubo et al., "High−speed and Low−leakage Characteristics of 60−nm C−axis Aligned Crystalline Oxide Semiconductor FET with GHz−ordered Cutoff Frequency," Ext. Abstr. Solid−State Devices and Materials, 2014, pp. 648−649.
2つのトランジスタと、1つの容量素子と、を有するメモリセル(2T1C型のメモリセルともいう)は、第1トランジスタ(書き込みトランジスタ)の第1端子に、保持ノードを介して、容量素子の第1端子と、第2トランジスタ(読み出しトランジスタ)のゲートと、が電気的に接続される構成を有する。このようなメモリセルは、該保持ノードの充放電によってデータを記憶するため、原理的に劣化が起こらない。そのため、該メモリセルはフラッシュメモリより劣化に起因するエラーが発生しにくい。また、書き込みトランジスタに酸化物半導体をチャネル形成領域に有するトランジスタを適用することによって、ソフトエラーに対する耐性を有することができる。また、酸化物半導体をチャネル形成領域に有するトランジスタは、オフ電流が極めて小さい特性を有するので、書き込みトランジスタを介した、保持ノードの電荷によるリーク電流を小さくすることができる。そのため、保持電荷に対してリフレッシュ動作を行う必要はなく、長時間データを保持することができる。
ところで、2T1C型のメモリセルは、容量素子の制御電圧を変動させることによって、該メモリセルの保持ノードの電位を変動させることができる(ブースティング効果)。これを利用して、2T1C型のメモリセルで構成したNAND型の記憶装置において、非選択のメモリセルの有する容量端子の制御電圧から該メモリセルの保持ノードの電位を変動させることによって、非選択のメモリセルの読み出しトランジスタに流れる電流の制御を行うことができる。
しかし、該メモリセルの保持ノードの電位を上昇させたとき、該保持ノードに接続されている素子、例えば、トランジスタや容量素子などに電気的に大きな負担がかかる。該素子の耐圧が低い場合、保持ノードの電位が上昇したときに該素子に静電破壊が生じてしまい、該素子を有する記憶装置の故障に繋がる。
また、電子機器の小型化が進むにつれて、記憶装置の微細化も求められている。記憶装置を微細化したとき、記憶装置が有する素子の耐圧が低くなる傾向があるため、該素子が静電破壊などによって故障しないようなメモリセルの構成が必要となる。
本発明の一態様は、新規な半導体装置を提供することを課題の一つとする。又は、本発明の一態様は、新規な半導体装置を有する記憶装置を提供することを課題の一とする。又は、本発明の一態様は、新規な半導体装置を有する記憶装置を使用した電子機器を提供することを課題の一とする。又は、本発明の一態様は、新規な半導体装置を有する記憶装置を利用したシステムを提供することを課題の一とする。
又は、本発明の一態様は、データ容量の大きい記憶装置を提供することを課題の一とする。又は、本発明の一態様は、微細化された記憶装置を提供することを課題の一とする。又は、本発明の一態様は、消費電力の低い記憶装置を提供することを課題の一とする。
なお本発明の一態様の課題は、上記列挙した課題に限定されない。上記列挙した課題は、他の課題の存在を妨げるものではない。なお他の課題は、以下の記載で述べる、本項目で言及していない課題である。本項目で言及していない課題は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した記載、及び他の課題のうち、少なくとも一つの課題を解決するものである。なお、本発明の一態様は、上記列挙した記載、及び他の課題の全てを解決する必要はない。
(1)
本発明の一態様は、第1トランジスタと、回路と、を有し、回路は、第2乃至第2n+1トランジスタと、第1乃至第n容量素子と、第1配線と、第1乃至第n保持ノードと、を有し(nは2以上の整数)、第2i+1トランジスタは、バックゲートを有し(iは1以上n以下の整数)、第2iトランジスタの第1端子は、第i保持ノードを介して、第2i+1トランジスタのゲートと、第i容量素子の第1端子と、に電気的に接続され、第1トランジスタの第1端子は、第2iトランジスタの第2端子と電気的に接続され、第2i−1トランジスタの第2端子は、第2i+1トランジスタの第1端子と電気的に接続され、第2j−1トランジスタのバックゲートは、第2j+1トランジスタのバックゲートと電気的に接続されていることを特徴とする半導体装置である(jは2以上n以下の整数)。
(2)
又は、本発明の一態様は、前記(1)において、第1トランジスタは、チャネル形成領域にシリコンを有し、第2乃至第2n+1トランジスタは、チャネル形成領域に酸化物半導体を有することを特徴とする半導体装置である。
(3)
又は、本発明の一態様は、前記(1)において、第1トランジスタは、バックゲートを有し、第1トランジスタのバックゲートは、第3トランジスタのバックゲートと電気的に接続されていることを特徴とする半導体装置である。
(4)
又は、本発明の一態様は、前記(3)において、第1乃至第2n+1トランジスタは、チャネル形成領域に酸化物半導体を有することを特徴とする半導体装置である。
(5)
又は、本発明の一態様は、前記(1)乃至(4)のいずれか一において、さらに第1トランジスタと回路とを有するメモリセルアレイを有することを特徴とする半導体装置である。さらに、メモリセルアレイは複数の第1トランジスタと、複数の回路とを有していてもよい。
(6)
又は、本発明の一態様は、前記(5)に記載のメモリセルアレイを複数有し、複数のメモリセルアレイは、互いに重畳された領域を有することを特徴とする半導体装置である。
(7)
又は、本発明の一態様は、前記(1)乃至(6)のいずれか一において、第i保持ノードは、Mビット(Mは1以上の整数)のデータを保持する機能を有することを特徴とする半導体装置である。
(8)
又は、本発明の一態様は、前記(1)乃至(7)のいずれか一に記載の半導体装置と、駆動回路と、を有する記憶装置である。
(9)
又は、本発明の一態様は、前記(8)において、記憶容量が1テラバイト以上である記憶装置である。
(10)
又は、本発明の一態様は、前記(8)、又は前記(9)に記載の記憶装置と、筐体と、を有する電子機器である。
下記に、記憶装置が有しうる記憶容量の大きさについて説明する。
図2(C)は、チャネル形成領域に酸化物半導体を有するトランジスタ(以下、OSトランジスタと呼ぶ)を用いて作製した不揮発性メモリの積層構造を示す模式図である。なお、本明細書中では、OSトランジスタを用いた不揮発性メモリをNOSRAM(Nonvolaite Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。
図2(A)、(B)はNOSRAMを積層させて多値化を実現する場合の概念図を表している。一層からなるNOSRAMをメモリセルの最小単位とした場合、1個のメモリセルにJビット(2値、Jは1以上の整数)のデータを格納し、これをK層(Kは2以上の整数)の積層とすることで、NOSRAMは全体でJ×Kビット(2J×K値)のデータを保持することが可能になる。図2(B)は1個のメモリセルに4ビットのデータを格納する場合(J=4)の概念図を示している。図2(A)は上記メモリセルを4層積層させ(K=4)、4×4=16ビットを1ワードとした場合の概念図を示している。
図2(D)に示す回路図は、上記Jビットのデータを保持することが可能なメモリセル6100の構成例を示している。メモリセル6100は、トランジスタOS1、トランジスタOS2及び容量素子C0を有することが好ましい。トランジスタOS1のソース又はドレインの一方は、トランジスタOS2のゲートに電気的に接続されている。また、容量素子C0の一方の端子は、トランジスタOS2のゲートに電気的に接続されている。
トランジスタOS1、トランジスタOS2はOSトランジスタを用いることが好ましい。OSトランジスタはオフ電流が極めて低いために、トランジスタOS1をオフにすることで、トランジスタOS2のゲートに書き込まれたデータを長期間保持することが可能になる。
トランジスタOS1、トランジスタOS2は、第1のゲート及び第2のゲート(BG)を有することが好ましい。第1のゲートと第2のゲートは、チャネル形成領域を間に介して、互いに重畳する領域を有することが好ましい。トランジスタOS1、トランジスタOS2は第2のゲートを有することで、トランジスタのしきい値電圧を制御することが可能になる。また、トランジスタのオン電流を増大させることが可能になる。
図2(C)に示す模式図は、記憶装置6000の構成例を示している。記憶装置6000は、メモリセル6100の積層によって構成されている。記憶装置6000は、SiトランジスタからなるCMOS層と、OSトランジスタからなる第1乃至第4のOS層を有する。CMOS層の上に第1乃至第4のOS層が形成されている。第1乃至第4のOS層は、メモリセル6100をそれぞれ有する。また、CMOS層は、上記メモリセルを制御する機能を有する。
図3は、記憶装置6000において、第1のOS層と第2のOS層のより詳細な構成例を示している。図3の左半分は、回路図を示し、図3の右半分は、回路図に対応する断面図を示している。
第1のOS層において、トランジスタOS1のゲートは配線WL1に電気的に接続され、トランジスタOS1のソース又はドレインの他方は配線BL1に電気的に接続されている。トランジスタOS2のソース又はドレインの一方は、配線SL1に電気的に接続され、トランジスタOS2のソース又はドレインの他方は、配線RBL1に電気的に接続されている。また、容量素子C0の他方の端子は配線CNODE1に電気的に接続されている。
第2のOS層において、トランジスタOS1のゲートは配線WL2に電気的に接続され、トランジスタOS1のソース又はドレインの他方は配線BL2に電気的に接続されている。トランジスタOS2のソース又はドレインの一方は、配線SL2に電気的に接続され、トランジスタOS2のソース又はドレインの他方は、配線RBL2に電気的に接続されている。また、容量素子C0の他方の端子は配線CNODE2に電気的に接続されている。
第3のOS層において、トランジスタOS1のゲートは配線WL3に電気的に接続され、トランジスタOS1のソース又はドレインの他方は配線BL3に電気的に接続されている。トランジスタOS2のソース又はドレインの一方は、配線SL3に電気的に接続され、トランジスタOS2のソース又はドレインの他方は、配線RBL3に電気的に接続されている。また、容量素子C0の他方の端子は配線CNODE3に電気的に接続されている。
第4のOS層において、トランジスタOS1のゲートは配線WL4に電気的に接続され、トランジスタOS1のソース又はドレインの他方は配線BL4に電気的に接続されている。トランジスタOS2のソース又はドレインの一方は、配線SL4に電気的に接続され、トランジスタOS2のソース又はドレインの他方は、配線RBL4に電気的に接続されている。また、容量素子C0の他方の端子は配線CNODE4に電気的に接続されている。
フラッシュメモリは、書き換え回数に制限があり、記憶されたデータを更新する際に、古いデータを消去する必要がある。記憶装置6000は、書き換え回数に制限がなく、1012回以上のデータ書き換えが可能である。また、記憶装置6000は、古いデータを消去することなしに、新たなデータを書き込むことが可能である。また、記憶装置6000は、フラッシュメモリよりも低電圧で書き込みと読み出しを行うことが可能である。また、OSトランジスタは積層が容易なため、記憶装置6000は、容易に多値化を実現することが可能である。
表1は、NOSRAMに用いられるOSトランジスタのテクノロジーノードと、メモリセル6100の占有面積(F/cell、Cell Area)と、メモリセル6100の1ビットあたりの占有面積(F/bit、Area per bit)を表している。なお、1ビットあたりの占有面積(以下、ビット面積と呼ぶ)は、図2(C)に示すようにメモリセル6100を含むメモリセルアレイを4層積層させた場合の値を示している。なお、OSトランジスタのテクノロジーノードとは、主にOSトランジスタのチャネル長のことをいう。表1には、比較として、3次元NANDフラッシュメモリを用いて作製した256GByte(ギガバイト)のSSD(Solid State Drive)の値を載せている。
次に、メモリセル6100を含むメモリセルアレイの積層数を変化させた場合のビット面積について考える。図4は、縦軸にビット面積、横軸にメモリセル6100の積層数をあてはめた場合のグラフを示している。図4より、15nmノードのOSトランジスタを用いて作製したメモリセル6100を含むメモリセルアレイは、4層構成にすることで、256GByteのSSDと、同等のビット面積を有することがわかる。また、10nmノードのOSトランジスタを用いて作製したメモリセル6100を含むメモリセルアレイは、6層構成にすることで、1TByte(テラバイト)のSSDと、同等のビット面積を有することがわかる。
図5は、これまでに学会等で報告したOSトランジスタのチャネル長の変遷を示したものである(非特許文献1乃至12を参照する)。図5において、1)乃至12)はそれぞれ非特許文献1乃至12で開示されたOSトランジスタのチャネル長を示している。図5より、OSトランジスタは半年でチャネル長が1/2になるようにスケーリングを達成していることが確認された。また、比較として、図5にはSiトランジスタ(以下、Si−FETと呼ぶ)の例を載せている。Si−FETに比べて、OSトランジスタはより短期間で微細化を達成していることが確認された。また、図5より、2016年には、OSトランジスタはSi−FETのチャネル長に追いつく可能性が示された。
本発明の一態様によって、新規な半導体装置を提供することができる。又は、本発明の一態様によって、新規な半導体装置を有する記憶装置を提供することができる。又は、本発明の一態様によって、新規な半導体装置を有する記憶装置を使用した電子機器を提供することができる。又は、本発明の一態様によって、新規な半導体装置を有する記憶装置を利用したシステムを提供することができる。
又は、本発明の一態様によって、データ容量の大きい記憶装置を提供することができる。又は、本発明の一態様によって、微細化された記憶装置を提供することができる。又は、本発明の一態様によって、消費電力の低い記憶装置を提供することができる。
なお本発明の一態様の効果は、上記列挙した効果に限定されない。上記列挙した効果は、他の効果の存在を妨げるものではない。なお他の効果は、以下の記載で述べる、本項目で言及していない効果である。本項目で言及していない効果は、当業者であれば明細書又は図面等の記載から導き出せるものであり、これらの記載から適宜抽出することができる。なお、本発明の一態様は、上記列挙した効果、及び他の効果のうち、少なくとも一つの効果を有するものである。従って本発明の一態様は、場合によっては、上記列挙した効果を有さない場合もある。
半導体装置を構成するストリングの一例を示す回路図。 記憶装置の構成例を示す概念図、回路図及び模式図。 記憶装置の構成例を示す回路図及び断面図。 メモリセルの積層数と記憶装置のビット面積の関係を示す図。 OSトランジスタのチャネル長の変遷を示す図。 半導体装置を構成するストリングの一例を示す回路図。 半導体装置を構成するストリングの一例を示す回路図。 半導体装置を構成するストリングの一例を示す回路図。 半導体装置を構成するストリングの一例を示す回路図。 半導体装置を構成するストリングの動作例を示すタイミングチャート。 半導体装置を構成するストリングの動作例を示すタイミングチャート。 半導体装置を示すブロック図。 半導体装置を示すブロック図。 半導体装置を示すブロック図。 半導体装置を示すブロック図。 半導体装置を示すブロック図。 記憶装置の一例を示すブロック図。 電子部品の作製例を示すフローチャート、及び電子部品の一例を示す斜視図。 電子機器の一例を示す図。 RFタグの使用例を示す斜視図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す断面図及びエネルギーバンド図。 酸素が拡散する経路を示す断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 トランジスタの構成例を示す上面図及び断面図。 ストリングの構成例を示す断面図。 ストリングの構成例を示す断面図。 ストリングが有するトランジスタの構成例を示す断面図。 ストリングが有するトランジスタの構成例を示す断面図。 ストリングの構成例を示す断面図。 ストリングの構成例を示す断面図。 ストリングの構成例を示す断面図。 ストリングの構成例を示す断面図。 CAAC−OS及び単結晶酸化物半導体のXRDによる構造解析を説明する図、ならびにCAAC−OSの制限視野電子回折パターンを示す図。 CAAC−OSの断面TEM像、ならびに平面TEM像及びその画像解析像。 nc−OSの電子回折パターンを示す図、及びnc−OSの断面TEM像。 a−like OSの断面TEM像。 In−Ga−Zn酸化物の電子照射による結晶部の変化を示す図。 実施例1に係るトランジスタを示す断面図。 ドレイン電流−ゲート電圧特性。 ドレイン電流−ゲート電圧特性。 2次元の構造モデルを用いた計算において仮定したトランジスタの模式図。 実施例1に係る計算結果。 実施例1に係る計算結果。 実施例1に係る計算結果。
「電子機器」、「電子部品」、「モジュール」、「半導体装置」の記載について説明する。一般的に、「電子機器」とは、例えば、パーソナルコンピュータ、携帯電話、タブレット端末、電子書籍端末、ウェアラブル端末、AV機器(AV;Audio Visual)、電化製品、住宅設備機器、業務用設備機器、デジタルサイネージ、自動車、又は、システムを有する電気製品などをいう場合がある。また、「電子部品」、又は「モジュール」とは、電子機器が有するプロセッサ、記憶装置、センサ、バッテリ、表示装置、発光装置、インターフェース機器、RFタグ(RF;Radio Frequency)、受信装置、送信装置などをいう場合がある。また、「半導体装置」とは、半導体素子を用いた装置、又は、電子部品又はモジュールが有する、半導体素子を適用した駆動回路、制御回路、論理回路、信号生成回路、信号変換回路、電位レベル変換回路、電圧源、電流源、切り替え回路、増幅回路、記憶回路、メモリセル、表示回路、表示画素などをいう場合がある。
ただし、上述のカテゴライズは一例であり、本明細書などに記載する「電子機器」、「電子部品」、「モジュール」、「半導体装置」は、上述のカテゴライズに限定されない。「電子機器」、「電子部品」、「モジュール」、「半導体装置」は、それらが有する役割、機能、構成要素、使用状況、定義などによっては区別が曖昧となり、互いに厳密に判別できない場合がある。例えば、表示装置は、上述の定義では「電子部品」に該当するが、表示装置がテレビジョン受像機などの電化製品を指す場合は、「電子機器」にも該当し得る。また、例えば、記憶回路は、上述の定義では「半導体装置」に該当するが、記憶回路を記憶装置の一種としてみなす場合、「電子部品」又は「モジュール」にも該当し得る。また、例えば、「半導体装置」を半導体素子が適用された装置という意味で捉えた場合、半導体素子が用いられた「電子機器」、「電子部品」、又は「モジュール」は、全て「半導体装置」とみなすことができる。
したがって、本明細書に記載の「電子機器」は、「電子部品」、「モジュール」、又は「半導体装置」と言い換えることができる場合がある。同様に、本明細書に記載の「電子部品」は、「電子機器」、「モジュール」、又は「半導体装置」と言い換えることができる場合がある。また、同様に、本明細書に記載の「モジュール」は、「電子機器」、「電子部品」、又は「半導体装置」と言い換えることができる場合がある。また、同様に、本明細書に記載の「半導体装置」は、「電子機器」、「電子部品」、又は「モジュール」と言い換えることができる場合がある。
(実施の形態1)
本実施の形態では、開示する発明の記憶装置の有する半導体装置の一例について説明する。
<構成例>
図1に、本発明の一態様の半導体装置に係るメモリセルアレイのストリングの一例を示す。ストリング101は、メモリセルを2個有する構成となっている。ストリング101は、回路部MCSと、トランジスタSWと、を有し、回路部MCSは、メモリセルMC[1]と、メモリセルMC[2]と、を有する。
トランジスタSWは、バックゲートを有する。なお、トランジスタSWは、OSトランジスタであることが好ましい。また、場合によっては、又は状況によっては、トランジスタSWはバックゲートを有さず、且つチャネル形成領域にシリコンを有するトランジスタであってもよい。
メモリセルMC[1]は、トランジスタWOS[1]と、トランジスタROS[1]と、容量素子C[1]と、を有し、特に、トランジスタWOS[1]と、トランジスタROS[1]と、は、バックゲートを有する。なお、トランジスタWOS[1]と、トランジスタROS[1]と、は、それぞれOSトランジスタであることが好ましい。
メモリセルMC[2]は、トランジスタWOS[2]と、トランジスタROS[2]と、容量素子C[2]と、を有し、特に、トランジスタWOS[2]と、トランジスタROS[2]と、は、バックゲートを有する。なお、トランジスタWOS[2]と、トランジスタROS[2]と、は、それぞれOSトランジスタであることが好ましい。
トランジスタWOS[1]の第1端子は、トランジスタROS[1]のゲートと、容量素子C[1]の第1端子と、に電気的に接続され、その接続部がノードFN[1]となっている。トランジスタWOS[1]のゲートは、配線WLOS[1]と電気的に接続され、容量素子C[1]の第2端子は、配線WLC[1]と電気的に接続されている。
トランジスタWOS[2]の第1端子は、トランジスタROS[2]のゲートと、容量素子C[2]の第1端子と、に電気的に接続され、その接続部がノードFN[2]となっている。トランジスタWOS[2]のゲートは、配線WLOS[2]と電気的に接続され、容量素子C[2]の第2端子は、配線WLC[2]と電気的に接続されている。
トランジスタWOS[1]の第2端子と、トランジスタWOS[2]の第2端子と、トランジスタSWの第1端子と、は、配線BLと電気的に接続されている。トランジスタWOS[1]のバックゲートと、トランジスタWOS[2]のバックゲートと、は、配線WBGと電気的に接続されている。トランジスタSWのゲートは、配線SGと電気的に接続されている。トランジスタROS[1]のバックゲートと、トランジスタROS[2]のバックゲートと、トランジスタSWのバックゲートと、は、配線RBGと電気的に接続されている。トランジスタSWの第2端子は、トランジスタROS[1]の第1端子と電気的に接続され、トランジスタROS[1]の第2端子は、トランジスタROS[2]の第1端子と電気的に接続され、トランジスタROS[2]の第2端子は、配線SLと電気的に接続されている。
ここで、本発明の一態様の半導体装置に係るストリング101の有するトランジスタROS[1]又はトランジスタROS[2]の有するバックゲートの役割について説明する。トランジスタROS[1]のバックゲート、及びトランジスタROS[2]のバックゲートに配線RBGから電位を印加することによって、トランジスタROS[1]、及びトランジスタROS[2]のそれぞれのしきい値電圧を制御することができる。
ところで、トランジスタROS[1]の第1端子又は第2端子の一方に電位が入力されたとき、トランジスタROS[1]のゲートに入力されるノードFN[1]の電位によって、トランジスタROS[1]の第1端子又は第2端子の他方から出力される電位が決まる。このとき、トランジスタROS[1]のバックゲートに高レベル電位を印加して、トランジスタROS[1]のしきい値電圧をプラス側にシフトさせることによって、トランジスタROS[1]の第1端子又は第2端子の他方から出力される電位を昇圧することができる。つまり、トランジスタROS[1]のしきい値電圧を制御することで、トランジスタROS[1]の第1端子又は第2端子の他方から出力される電位を調節することができる。この効果を利用することによって、トランジスタROS[1]の第1端子又は第2端子の他方の電位を、ノードFN[1]の電位とほぼ同等の電位として、出力することができる。ノードFN[1]とほぼ同等の電位を、そのままトランジスタROS[1]の第1端子又は第2端子の他方から出力することができるため、ADコンバータなどの変換回路を必要とせずに、ノードFN[1]の電位を読み出すことができる。トランジスタROS[2]についても同様に、トランジスタROS[2]のしきい値電圧を制御することで、トランジスタROS[2]の第1端子又は第2端子の他方から出力される電位を調節することができる。この効果を利用することによって、トランジスタROS[2]の第1端子又は第2端子の他方の電位を、ノードFN[2]の電位とほぼ同等の電位として、出力することができる。
本発明の一態様の半導体装置に係るストリング101は、トランジスタROS[1]の第1端子又は第2端子の一方に電位が入力されたとき、トランジスタROS[1]のバックゲートに高レベル電位を入力することによって、ノードFN[1]とほぼ同等の電位をトランジスタROS[1]の第1端子又は第2端子の他方から出力する構成であるとする。また、トランジスタROS[2]についても同様に、本発明の一態様のストリング101は、トランジスタROS[2]の第1端子又は第2端子の一方に電位が入力されたとき、トランジスタROS[2]のバックゲートに高レベル電位を入力することによって、ノードFN[2]とほぼ同等の電位をトランジスタROS[2]の第1端子又は第2端子の他方から出力する構成であるとする。
なお、ストリング101では、トランジスタWOS[1]のバックゲートと、トランジスタWOS[2]のバックゲートと、が、配線WBGと電気的に接続されている構成となっているが、本発明の一態様は、これに限定されない。
例えば、図6(A)に示すストリング102のとおり、トランジスタWOS[1]のバックゲートと、トランジスタWOS[2]のバックゲートと、のそれぞれに配線WBG[1]と、配線WBG[2]と、を電気的に接続した構成としてもよい。この構成により、トランジスタWOS[1]、及びトランジスタWOS[2]を、それぞれ独立に、しきい値電圧の制御を行うことができる。
また、例えば、図6(B)に示すストリング103のとおり、トランジスタWOS[1]のバックゲートをトランジスタWOS[1]のゲートに電気的に接続し、トランジスタWOS[2]のバックゲートをトランジスタWOS[2]のゲートに電気的に接続した構成としてもよい。この構成により、トランジスタWOS[1]、及びトランジスタWOS[2]に流れるオン電流を増加することができる。
また、例えば、図7に示すストリング104のとおり、トランジスタWOS[1]、及びトランジスタWOS[2]にバックゲートを設けない構成としてもよい。
なお、図6(A)、図6(B)、及び図7に示すストリング102乃至ストリング104のそれぞれのトランジスタSWは、場合によっては、又は状況によっては、トランジスタSWはバックゲートを有さず、且つチャネル形成領域にシリコンを有するトランジスタであってもよい。
なお、ストリング101乃至ストリング104では、メモリセルを2個有する構成としているが、本発明の一態様は、これに限定されない。例えば、メモリセルの個数を3個以上有する構成としてもよい。その一例として、図8のストリング105に、図1のストリング101のメモリセルの数を3個以上にした構成を示す。
ストリング105は、回路部MCSと、トランジスタSWと、を有し、回路部MCSは、メモリセルMC[1]乃至メモリセルMC[m]と、を有する(mは3以上の整数)。なお、トランジスタSWは、OSトランジスタであり、バックゲートを有する。
メモリセルMC[1]は、トランジスタWOS[1]と、トランジスタROS[1]と、容量素子C[1]と、を有している。なお、トランジスタWOS[1]と、トランジスタROS[1]と、は、それぞれOSトランジスタであり、バックゲートを有する。
メモリセルMC[i]は、トランジスタWOS[i]と、トランジスタROS[i]と、容量素子C[i]と、を有している(iは2以上m以下の整数)。なお、トランジスタWOS[i]と、トランジスタROS[i]と、は、それぞれOSトランジスタであり、バックゲートを有する。
トランジスタWOS[1]の第1端子は、トランジスタROS[1]のゲートと、容量素子C[1]の第1端子と、に電気的に接続され、その接続部がノードFN[1]となっている。トランジスタWOS[1]のゲートは、配線WLOS[1]と電気的に接続され、容量素子C[1]の第2端子は、配線WLC[1]と電気的に接続されている。
トランジスタWOS[i]の第1端子は、トランジスタROS[i]のゲートと、容量素子C[i]の第1端子と、に電気的に接続され、その接続部がノードFN[i]となっている。トランジスタWOS[i]のゲートは、配線WLOS[i]と電気的に接続され、容量素子C[i]の第2端子は、配線WLC[i]と電気的に接続されている。
トランジスタWOS[1]乃至トランジスタWOS[m]のそれぞれの第2端子と、トランジスタSWの第1端子と、は、配線BLと電気的に接続されている。トランジスタWOS[1]乃至トランジスタWOS[m]のそれぞれのバックゲートは、配線WBGと電気的に接続されている。トランジスタSWのゲートは、配線SGと電気的に接続されている。トランジスタROS[1]乃至トランジスタROS[m]のそれぞれのバックゲートと、トランジスタSWのバックゲートと、は、配線RBGと電気的に接続されている。トランジスタSWの第2端子は、トランジスタROS[1]の第1端子と電気的に接続され、トランジスタROS[i−1]の第2端子は、トランジスタROS[i]の第1端子と電気的に接続され、トランジスタROS[m]の第2端子は、配線SLと電気的に接続されている。
なお、図8では、ストリング105、回路部MCS、メモリセルMC[1]、メモリセルMC[i]、メモリセルMC[m]、配線WLOS[1]、配線WLOS[i]、配線WLOS[m]、配線WLC[1]、配線WLC[i]、配線WLC[m]、配線WOS[1]、配線WOS[i]、配線WOS[m]、配線BL、配線SL、配線SG、配線WBG、配線RBG、トランジスタSW、トランジスタWOS[1]、トランジスタWOS[i]、トランジスタWOS[m]、トランジスタROS[1]、トランジスタROS[i]、トランジスタROS[m]、容量素子C[1]、容量素子C[i]、容量素子C[m]、ノードFN[1]、ノードFN[i]、ノードFN[m]のみ記載しており、これら以外の回路、配線、信号、符号などについては省略している。
上述したストリング105の構成を適用することによって、ストリング101よりも記憶容量の大きくすることができ、且つストリング101とほぼ同等の動作で、書き込み及び読み出しを行うことができる。
また、ストリング105のトランジスタSWは、バックゲートを有さず、且つトランジスタSWのチャネル形成領域にシリコンを有するトランジスタであってもよい。その場合の構成を図9のストリング106に示す。なお、図9では、トランジスタSWの極性をn型としているが、本発明の一態様はそれに限定せず、トランジスタSWの極性をp型としてもよい。
<動作例>
ストリング101を有する半導体装置の動作例について、図10、及び図11を用いて説明する。なお、ストリング101は、メモリセル1個に対して4値(2ビット)の記憶が可能であるとする。また、4値とは、”00”、”01”、”10”、及び”11”の4つの情報のことをいう。また、”00”乃至”11”の情報を表す電位を、それぞれV00、V01、V10、V11とする。
<<書き込み動作>>
図10は、ストリング101において、ノードFN[1]、及びノードFN[2]にデータを書き込む動作のタイミングチャートを示している。
図10のタイミングチャートは、時刻T0乃至時刻T4における、配線WLOS[1]、配線WLOS[2]、配線WLC[1]、配線WLC[2]、配線SL、配線BL、ノードFN[1]、ノードFN[2]、配線WBG、配線RBG、配線SGの電位の変化を示している。図10のタイミングチャートでは、配線WLOS[1]、配線WLOS[2]、配線WLC[1]、配線WLC[2]、配線WBG、配線RBG、配線SGは、入力電位として高レベル電位(図中ではHighと表記する。)、又は低レベル電位(図中では、Lowと表記する。)の電位が印加され、素子にその電位の入力を行う。また、配線SL、配線BLには、V00、V01、V10、及びV11のいずれかの電位が印加され、ノードFN[1]、ノードFN[2]は、V00、V01、V10、及びV11のいずれかの電位が保持される。また、各配線、各ノードに入力、保持される電位は、上記に述べた電位に限定されず、場合によって、又は、状況に応じて、上記に述べた以外の電位を入力、又は保持してもよい。
図10のタイミングチャートは、一例としてノードFN[1]にV01を書き込み、ノードFN[2]にV11を書き込む動作を示している。具体的には、時刻T1から時刻T2までの間にノードFN[1]にV01を書き込み、時刻T3から時刻T4までの間にノードFN[2]にV11を書き込む動作を行っている。
〔時刻T0から時刻T1まで〕
時刻T0から時刻T1までにおいて、メモリセルMC[1]に、配線WLOS[1]からの低レベル電位と、配線WLC[1]からの低レベル電位と、が入力される。加えて、メモリセルMC[2]に、配線WLOS[2]からの低レベル電位と、配線WLC[2]からの低レベル電位と、が入力される。更に、メモリセルMC[1]、及びメモリセルMC[2]に、配線WBGからの低レベル電位が入力される。
このため、トランジスタWOS[1]、及びトランジスタWOS[2]は、共にオフ状態となる。また、容量素子C[1]の第2端子、及び容量素子C[2]の第2端子が、共に低レベル電位なので、ノードFN[1]、及びノードFN[2]の電位の変動(ブースティング効果)はそれぞれ起こらない。そして、トランジスタWOS[1]のバックゲート、及びトランジスタWOS[2]のバックゲートに、低レベル電位が入力されるため、トランジスタWOS[1]のしきい値電圧、及びトランジスタWOS[2]のしきい値電圧の変動は起こらない。
メモリセルMC[1]、及びメモリセルMC[2]の両方に、配線SLからのV00の電位と、配線BLからのV00の電位と、配線RBGからの高レベル電位と、が入力される。そして、トランジスタSWに、配線SGからの低レベル電位が入力される。
これにより、トランジスタROS[1]のバックゲート、トランジスタROS[2]のバックゲート、及びトランジスタSWのバックゲートに、高レベル電位が入力されるため、トランジスタROS[1]、トランジスタROS[2]、及びトランジスタSWのしきい値電圧がマイナス方向に変動する。
〔時刻T1から時刻T2まで〕
時刻T1から時刻T2までにおいて、配線WLOS[1]の電位が高レベル電位に昇圧される。これによって、トランジスタWOS[1]のゲートに高レベル電位が入力されるため、トランジスタWOS[1]がオン状態となる。
また、時刻T1から時刻T2までにおいて、配線WLC[2]の電位が高レベル電位に昇圧される。このとき、容量素子C[2]の容量結合によって、ノードFN[2]の電位が上がる。ノードFN[2]の電位の上昇量は、メモリセルMC[2]の構成によって決まる容量結合係数に、配線WLC[2]の電位の昇圧した量を乗じた値となる。本明細書では、ノードFN[2]の電位の上昇量は、配線WLC[2]の電位の昇圧した量と同じ値として説明する。つまり、これは、メモリセルMC[2]における容量結合係数を1としていることに相当する。
時刻T1において、配線BLから高レベル電位が入力される。ここでの高レベル電位とは、V11以上の電位であることが好ましい(図10のタイミングチャートでは、配線BLにV11の電位がプリチャージされている。)。トランジスタWOS[1]がオン状態なので、ノードFN[1]の電位は、その高レベル電位に昇圧される。
また、時刻T1において、ノードFN[1]に書き込む電位として、配線SLからV01の電位が入力される。
時刻T1から、ノードFN[1]に配線BLから高レベル電位が入力されて、十分な時間が経ったとき、配線BLからの電位の供給を終了して、配線BLをフローティング状態にする。ここで、配線SGから高レベル電位を入力して、トランジスタSWをオン状態とする。
このとき、トランジスタROS[1]、及びトランジスタROS[2]のゲートは、それぞれ高レベル電位となっており、且つそれぞれのしきい値電圧がマイナス側にシフトしているため、トランジスタROS[1]、及びトランジスタROS[2]はオン状態となる。このため、配線BLにチャージされた電荷が、トランジスタSW、トランジスタROS[1]、及びトランジスタROS[2]を介して、配線SLに流れていき、配線BLの電位は、配線SLとほぼ等しい電位となる。すなわち、配線BLの電位はV01となり、ノードFN[1]の電位もV01となる。
〔時刻T2から時刻T3まで〕
時刻T2から時刻T3までにおいて、配線WLOS[1]の電位が低レベル電位に降圧される。これによって、トランジスタWOS[1]のゲートに低レベル電位が入力されるため、トランジスタWOS[1]がオフ状態となる。
加えて、配線SGの電位が低レベル電位に降圧される。これによって、トランジスタSWのゲートに低レベル電位が入力されるため、トランジスタSWはオフ状態となる。そのため、配線BLと配線SLとの間は、電気的に非導通となる。
また、時刻T2から時刻T3までにおいて、配線WLC[2]の電位を低レベル電位に降圧する。このとき、容量素子C[2]の容量結合によって、ノードFN[2]の電位が下がる。このため、ノードFN[2]の電位は、時刻T0から時刻T1までの間でノードFN[2]が保持していた電位に戻る。
〔時刻T3から時刻T4まで〕
時刻T3から時刻T4までにおいて、配線WLOS[2]の電位が高レベル電位に昇圧される。これによって、トランジスタWOS[2]のゲートに高レベル電位が入力されるため、トランジスタWOS[2]がオン状態となる。
また、時刻T3から時刻T4までにおいて、配線WLC[1]の電位が高レベル電位に昇圧される。このとき、容量素子C[1]の容量結合によって、ノードFN[1]の電位が上がる。ノードFN[1]の電位の上昇量は、メモリセルMC[1]の構成によって決まる容量結合係数に、配線WLC[1]の電位の昇圧した量を乗じた値となる。本明細書では、ノードFN[1]の電位の上昇量は、配線WLC[1]の電位の昇圧した量と同じ値として説明する。つまり、これは、メモリセルMC[1]における容量結合係数を1としていることに相当する。
時刻T3において、配線BLから高レベル電位が入力される。ここでの高レベル電位とは、V11以上の電位であることが好ましい(図10のタイミングチャートでは、配線BLにV11の電位がプリチャージされている。)。トランジスタWOS[2]がオン状態なので、ノードFN[2]の電位は、その高レベル電位に昇圧される。
また、時刻T3において、ノードFN[2]に書き込む電位として、配線SLからV11の電位が入力される。
時刻T3から、ノードFN[2]に配線BLからの高レベル電位が入力されて、十分な時間が経ったとき、配線BLからの電位の供給を終了して、配線BLをフローティング状態にする。ここで、配線SGから高レベル電位を入力して、トランジスタSWをオン状態とする。
このとき、トランジスタROS[1]、及びトランジスタROS[2]のゲートは、それぞれ高レベル電位となっており、且つそれぞれのしきい値電圧がマイナス側にシフトしているため、トランジスタROS[1]、及びトランジスタROS[2]はオン状態となる。このため、配線BLにチャージされた電荷が、トランジスタSW、トランジスタROS[1]、及びトランジスタROS[2]を介して、配線SLに流れていき、配線BLの電位は、配線SLとほぼ等しい電位となる。すなわち、配線BLの電位はV11となり、ノードFN[2]の電位もV11となる。
<<読み出し動作>>
図11は、ストリング101において、ノードFN[1]、及びノードFN[2]からデータを読み出す動作のタイミングチャートを示している。
図11のタイミングチャートの説明については、図10のタイミングチャートの記載を参酌する。
図11のタイミングチャートは、一例として、図10のタイミングチャートの時刻T0乃至時刻T4においてノードFN[1]、及びノードFN[2]に書き込んだ電位の読み出し動作を示している。具体的には、時刻T6から時刻T7までの間にノードFN[1]からV01を読み出し、時刻T8から時刻T9までの間にノードFN[2]からV11を読み出す動作を行っている。
〔時刻T5から時刻T6まで〕
時刻T5から時刻T6までにおいて、メモリセルMC[1]に、配線WLOS[1]からの低レベル電位と、配線WLC[1]からの低レベル電位と、が入力される。加えて、メモリセルMC[2]に、配線WLOS[2]からの低レベル電位と、配線WLC[2]からの低レベル電位と、が入力される。更に、メモリセルMC[1]、及びメモリセルMC[2]に、配線WBGからの低レベル電位が入力される。
このため、トランジスタWOS[1]、及びトランジスタWOS[2]は、共にオフ状態となる。また、容量素子C[1]の第2端子、及び容量素子C[2]の第2端子が、共に低レベル電位なので、ノードFN[1]、及びノードFN[2]の電位の変動(ブースティング効果)はそれぞれ起こらない。そして、トランジスタWOS[1]のバックゲート、及びトランジスタWOS[2]のバックゲートに、低レベル電位が入力されるため、トランジスタWOS[1]のしきい値電圧、及びトランジスタWOS[2]のしきい値電圧の変動は起こらない。
メモリセルMC[1]、及びメモリセルMC[2]の両方に、配線SLからのV00の電位と、配線BLからのV00の電位と、配線RBGからの高レベル電位と、が入力される。そして、トランジスタSWに、配線SGからの低レベル電位が入力される。
これにより、トランジスタROS[1]のバックゲート、トランジスタROS[2]のバックゲート、及びトランジスタSWのバックゲートに、高レベル電位が入力されるため、トランジスタROS[1]、トランジスタROS[2]、及びトランジスタSWのしきい値電圧がマイナス方向に変動する。
〔時刻T6から時刻T7まで〕
時刻T6から時刻T7までにおいて、配線WLC[2]の電位が高レベル電位に昇圧される。このとき、容量素子C[2]の容量結合によって、ノードFN[2]の電位が上がる。ノードFN[2]の電位の上昇量は、時刻T1から時刻T2までの間の動作の説明をしたとおり、メモリセルMC[2]の容量結合係数を1としているので、配線WLC[2]の電位の昇圧した量と同じとなる。
時刻T6において、配線BLから高レベル電位が入力される。ここでの高レベル電位とは、V11以上の電位であることが好ましい(図11のタイミングチャートでは、配線BLにV11の電位がプリチャージされている。)。
時刻T6から、配線BLを高レベル電位にして十分な時間が経ったとき、配線SGから高レベル電位を入力して、トランジスタSWをオン状態とする。
このとき、トランジスタROS[2]のゲートは高レベル電位となっており、且つしきい値電圧がマイナス側にシフトしているため、トランジスタROS[2]はオン状態となる。
また、トランジスタROS[1]のゲートはV01の電位となっており、且つしきい値電圧がマイナス側にシフトしているため、トランジスタROS[1]は完全なオン状態となっていない。そのため、トランジスタROS[1]のソース−ドレイン間において、電位差が生じることとなる。このときのトランジスタROS1のソース−ドレイン間の電位差は、トランジスタROS[1]のゲートの電位に依存する。そのため、ノードFN[1]の電位によって、トランジスタROS[1]のソース−ドレイン間の電位差が定まる。つまり、配線BLと配線SLとの間は、電気的に導通状態となるが、トランジスタROS1のソース−ドレイン間において、電位差が生じるため、配線SLの電位は、配線BLと異なる電位となる。このとき、配線SLの電位は、トランジスタROS[1]のゲートの電位に依存し、配線SLからV01の電位が出力される。
これにより、配線SLから、ノードFN[1]に保持された電位を読み出すことができる。
〔時刻T7から時刻T8まで〕
時刻T7から時刻T8までにおいて、配線SGの電位が低レベル電位に降圧される。これによって、トランジスタSWのゲートに低レベル電位が入力されるため、トランジスタSWはオフ状態となる。そのため、配線BLと配線SLとの間は、電気的に非導通となる。
また、時刻T7から時刻T8までにおいて、配線WLC[2]の電位を低レベル電位に降圧する。このとき、容量素子C[2]の容量結合によって、ノードFN[2]の電位が下がる。このため、ノードFN[2]の電位は、時刻T5から時刻T6までの間でノードFN[2]が保持していた電位に戻る。
〔時刻T8から時刻T9まで〕
時刻T8から時刻T9までにおいて、配線WLC[1]の電位が高レベル電位に昇圧される。このとき、容量素子C[1]の容量結合によって、ノードFN[1]の電位が上がる。ノードFN[1]の電位の上昇量は、時刻T3から時刻T4までの間の動作の説明をしたとおり、メモリセルMC[1]の容量結合係数を1としているので、配線WLC[1]の電位の昇圧した量と同じとなる。
時刻T8において、配線BLから高レベル電位が入力される。ここでの高レベル電位とは、V11以上の電位であることが好ましい(図11のタイミングチャートでは、配線BLにV11の電位がプリチャージされている。)。
時刻T8から、配線BLを高レベル電位がにして十分な時間が経ったとき、配線SGから高レベル電位を入力して、トランジスタSWをオン状態とする。
このとき、トランジスタROS[1]のゲートは高レベル電位となっており、且つしきい値電圧がマイナス側にシフトしているため、トランジスタROS[1]はオン状態となる。
また、トランジスタROS[2]のゲートはV11の電位となっており、且つしきい値電圧がマイナス側にシフトしているため、トランジスタROS[2]は完全なオン状態となる。そのため、トランジスタROS[2]のソース−ドレイン間において、電位差が生じず、配線SLの電位は配線BLとほぼ等しい電位となる。つまり、配線BLと配線SLとの間は、電気的に導通状態となり、配線SLにはV11の電位が出力される。
これにより、配線SLから、ノードFN[2]に保持された電位を読み出すことができる。
なお、上述の動作例では、4値(2ビット)の情報の記憶が可能なメモリセルを有するストリング101について説明したが、本発明の一態様は、これに限定されない。本発明の一態様は、例えば、8値(3ビット)、16値(4ビット)などのような、5値以上の情報の記憶が可能なメモリセルを有するストリング101で構成された半導体装置であってもよい。該半導体装置は、上述した動作例と同様に、書き込み及び読み出し動作を行うことができる。
半導体装置の構成を上述した構成例とし、該半導体装置の動作方法を上述した動作例とすることによって、データ保持の容量が大きい記憶装置、又は、保持データの変化の無い記憶装置、又は、消費電力の低い記憶装置、又は、書き込み動作又は読み出し動作にかかる時間を短くした記憶装置を実現することができる。なお、上述した複数の効果は、互いに同時に実現できる場合もある。
なお、本実施の形態において、本発明の一態様として述べた一例は、他の複数の例と適宜組み合わせることができる。
なお、本実施の形態において、本発明の一態様について述べた。又は、他の実施の形態において、本発明の一態様について述べる。ただし、本発明の一態様は、これらに限定されない。つまり、本実施の形態及び他の実施の形態では、様々な発明の態様が記載されているため、本発明の一態様は、特定の態様に限定されない。例えば、本発明の一態様として、トランジスタのチャネル形成領域、ソースドレイン領域などが、酸化物半導体を有する場合の例を示したが、本発明の一態様は、これに限定されない。場合によっては、又は、状況に応じて、本発明の一態様における様々なトランジスタ、トランジスタのチャネル形成領域、又は、トランジスタのソースドレイン領域などは、様々な半導体を有していてもよい。場合によっては、又は、状況に応じて、本発明の一態様における様々なトランジスタ、トランジスタのチャネル形成領域、又は、トランジスタのソースドレイン領域などは、例えば、シリコン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウム、又は、有機半導体などの少なくとも一つを有していてもよい。又は例えば、場合によっては、又は、状況に応じて、本発明の一態様における様々なトランジスタ、トランジスタのチャネル形成領域、又は、トランジスタのソースドレイン領域などは、酸化物半導体を有していなくてもよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態2)
本実施の形態では、実施の形態1で述べたストリング105を使用した半導体装置の構成の一例について説明する。
<構成例1>
図12は、ストリング105をn個並べて、メモリセルアレイを構成した半導体装置200を示している(nは1以上の整数)。半導体装置200は、ストリング105[1]乃至ストリング105[n]を有する。なお、ストリング105[j]は、j列目に配置されているストリングを指す(jは1以上n以下の整数)。ストリング105[j]は、メモリセルMC[1,j]乃至メモリセルMC[m,j]を有する。つまり、半導体装置200は、列方向にm個、行方向にn個、すなわちm×n個のメモリセルを有し、メモリセルMC[1,1]乃至メモリセルMC[m,n]によって、半導体装置200のメモリセルアレイが構成されている。なお、i行目j列目に位置するメモリセルは、メモリセルMC[i,j]と表記する(iは1以上m以下の整数)。
ストリング105[1]乃至ストリング105[n]は、それぞれトランジスタSW[1]乃至トランジスタSW[n]を有する。トランジスタSW[1]乃至トランジスタSW[n]は、ストリング105[1]乃至ストリング105[n]のいずれかを選択するためのトランジスタである。
ストリング105[j]は、配線BL[j]と、配線SG[j]と、配線SL[j]と、配線WLOS[1,j]乃至配線WLOS[m,j]と、配線WLC[1]乃至配線WLC[m]と、配線WBGと、配線RBGと、に電気的に接続されている。
メモリセルMC[i,j]は、配線BL[j]と、配線WBGと、配線RBGと、配線WLOS[i,j]と、配線WLC[i]と、電気的に接続されている。なお、メモリセルMC[i,j]の有する回路素子、及び該回路素子の接続構成は、実施の形態1で述べたストリング105の有するメモリセルMC[i]の記載を参酌する。
次に、半導体装置200の書き込み及び読み出し動作において、その対象となるメモリセルの選択方法について説明する。メモリセルMC[i,j]にデータの書き込み又は読み出しを行うとき、配線SG[j]に高レベル電位を入力して、トランジスタSW[j]をオン状態にする。加えて、配線WLOS[i,j]に信号を入力して、メモリセルMC[i,j]の有する書き込みトランジスタ(上述の実施の形態1におけるストリング105のトランジスタWOS[i])をオン状態にする。つまり、これらの動作を行うことによって、ストリング105[j]のメモリセルMC[i,j]を選択することができる。
半導体装置200のメモリセルMC[i,j]へのデータの書き込み動作、及びメモリセルMC[i,j]からのデータの読み出し動作は、上述のとおり、メモリセルMC[i,j]を選択して行う。具体的な書き込み動作、及び読み出し動作は、実施の形態1の動作例の記載を参酌する。
なお、図12では、半導体装置200、ストリング105[1]、ストリング105[j]、ストリング105[n]、回路部MCS[1]、回路部MCS[j]、回路部MCS[n]、配線WLOS[1,1]、配線WLOS[1,j]、配線WLOS[1,n]、配線WLOS[i,1]、配線WLOS[i,j]、配線WLOS[i,n]、配線WLOS[m,1]、配線WLOS[m,j]、配線WLOS[m,n]、配線WLC[1]、配線WLC[i]、配線WLC[m]、配線BL[1]、配線BL[j]、配線BL[n]、配線SL[1]、配線SL[j]、配線SL[n]、配線SG[1]、配線SG[j]、配線SG[n]、配線WBG、配線RBG、トランジスタSW[1]、トランジスタSW[j]、トランジスタSW[n]、メモリセルMC[1,1]、メモリセルMC[i,1]、メモリセルMC[m,1]、メモリセルMC[1,j]、メモリセルMC[i,j]、メモリセルMC[m,j]、メモリセルMC[1,n]、メモリセルMC[i,n]、メモリセルMC[m,n]のみ記載しており、これら以外の回路、配線、信号、符号などについては省略している。
<構成例2>
図13は、ストリング105を、列方向にm個、行方向にn個、すなわちm×n個行列状に配置してメモリセルアレイを構成した半導体装置210である。半導体装置210は、ストリング105[1,1]乃至ストリング105[m,n]を有する。なお、ストリング105[i,j](図13に図示しない。)は、i行目j列目に配置されているストリングを指す。ストリング105[i,j]は、メモリセルMC[1]乃至メモリセルMC[k]を有する。つまり、半導体装置210は、列方向にm×k個、行方向にn個、すなわちm×k×n個のメモリセルを有し、これらのメモリセルによって、半導体装置210のメモリセルアレイが構成されている。
ストリング105[1,1]乃至ストリング105[m,n]は、それぞれトランジスタSW[1,1]乃至トランジスタSW[m,n]を有する。トランジスタSW[1,1]乃至トランジスタSW[m,n]は、ストリング105[1,1]乃至ストリング105[m,n]のいずれかを選択するためのトランジスタである。
ストリング105[i,j]は、配線BL[j]と、配線SG[i,j]と、配線SL[j]と、配線WLOS(1)[i,j]乃至配線WLOS(k)[i,j]と、配線WLC(1)[i]乃至配線WLC(k)[i]と、配線WBG[i]と、配線RBG[i]と、に電気的に接続されている(kは1以上の整数である)。
ストリング105[i,j]に有するメモリセルMC[h]は、配線BL[j]と、配線WBG[i]と、配線RBG[i]と、配線WLOS(h)[i,j]と、配線WLC(h)[i]と、電気的に接続されている(hは1以上k以下の整数)。なお、メモリセルMC[i,j]の有する回路素子、及び該回路素子の接続構成は、実施の形態1で述べたストリング105の有するメモリセルMC[i]の記載を参酌する。
また、配線WLC(h)[i]は、ストリング105[i,1]乃至ストリング105[i,n]のそれぞれが有するメモリセルMC[h]と電気的に接続されている。つまり、配線WLC(h)[i]から選択したいメモリセルに電位(信号)を入力(伝達)する場合、一つの配線WLC(h)[i]を通って、ストリング105[i,1]乃至ストリング105[i,n]のそれぞれが有するメモリセルMC[h]に対して電位(信号)が入力(伝達)される構成となっている。
次に、半導体装置210の書き込み及び読み出し動作において、その対象となるメモリセルの選択方法について説明する。ストリング105[i,j]に有するメモリセルMC[h]にデータの書き込み又は読み出しを行うとき、配線SG[i,j]に高レベル電位を入力して、トランジスタSW[j]をオン状態にする。加えて、配線WLOS(h)[i,j]に信号を入力して、ストリング105[i,j]内のメモリセルMC[h]の有する書き込みトランジスタ(上述の実施の形態1におけるストリング105のトランジスタWOS[i])をオン状態にする。つまり、これらの動作を行うことによって、ストリング105[j]のメモリセルMC[i,j]を選択することができる。
半導体装置210のメモリセルMC[i,j]へのデータの書き込み動作、及びメモリセルMC[i,j]からのデータの読み出し動作は、上述のとおり、メモリセルMC[i,j]を選択して行う。具体的な書き込み動作、及び読み出し動作は、実施の形態1の動作例の記載を参酌する。
なお、図13では、半導体装置210、ストリング105[1,1]、ストリング105[m,1]、ストリング105[1,n]、ストリング105[m,n]、回路部MCS[1,1]、回路部MCS[m,1]、回路部MCS[1,n]、回路部MCS[m,n]、配線WLOS(1)[1,1]、配線WLOS(1)[1,n]、配線WLOS(k)[1,1]、配線WLOS(k)[1,n]、配線WLOS(1)[m,1]、配線WLOS(k)[m,1]、配線WLOS(1)[m,n]、配線WLOS(k)[m,n]、配線WLC(1)[1]、配線WLC(k)[1]、配線WLC(1)[m]、配線WLC(k)[m]、配線BL[1]、配線BL[n]、配線SL[1]、配線SL[n]、配線SG[1,1]、配線SG[1,n]、配線SG[m,1]、配線SG[m,n]、配線WBG[1]、配線WBG[m]、配線RBG[1]、配線RBG[m]、トランジスタSW[1,1]、トランジスタSW[m,1]、トランジスタSW[1,n]、トランジスタSW[m,n]、メモリセルMC[1]、メモリセルMC[k]のみ記載しており、これら以外の回路、配線、信号、符号などについては省略している。なお、メモリセルMC[1]、及びメモリセルMC[k]は、ストリング105[1,1]、ストリング105[m,1]、ストリング105[1,n]、ストリング105[m,n]において、共通の符号を用いている。
<構成例3>
図14では、構成例1及び構成例2で述べた半導体装置とは別の構成の半導体装置を示している。
半導体装置220は、構成例1で説明した半導体装置200を複数有し、複数の半導体装置200が互いに重畳された領域を有する。なお、図14では、メモリセルMC[1,1]、メモリセルMC[m,1]、メモリセルMC[1,n]、メモリセルMC[m,n]のみのメモリセルを図示しており、その他のメモリセルは省略している。
なお、各層の半導体装置200が有するトランジスタSW[1]乃至トランジスタSW[n]と、メモリセル内のトランジスタ(トランジスタWOS[1]乃至トランジスタWOS[m]、及びトランジスタROS[1]乃至トランジスタROS[n])と、は、同じ材料で形成することが好ましい。これによって、トランジスタSW[1]乃至トランジスタSW[n]と、メモリセル内のトランジスタと、を同一の層内に設けることができる。
なお、図14では、各層の半導体装置200が有するトランジスタSW[1]乃至トランジスタSW[n]と、メモリセル内のトランジスタと、を同一の層内に図示しているが、本発明の一態様は、これに限定されない。例えば、図15の半導体装置221に示すとおり、トランジスタSW[1]乃至トランジスタSW[n]を、メモリセル内のトランジスタとの同一の層に設けず、別の層として回路層20に設ける構成であってもよい。また、図15では、半導体装置200の下層に、回路層20を設けているが、半導体装置200の上層に設けてもよい。なお、図14において半導体装置200と回路層20を電気的に接続する配線は、見易くするため太一点鎖線でまとめて図示しており、それぞれの配線が電気的にまとまって接続されていることを示しているわけではないことを注釈する。また、例えば、図16の半導体装置222に示すとおり、トランジスタSW[1]乃至トランジスタSW[n]を、メモリセル内のトランジスタとの同一の層に設けず、外部回路10の内部に設けて、半導体装置220の外に外部回路10を設けた構成であってもよい。
特に、トランジスタSW[1]乃至トランジスタSW[n]と、メモリセル内のトランジスタと、が異なる材料で形成されているとき、図15、図16に示した構成を適用するのが好ましい。例えば、トランジスタSW[1]乃至トランジスタSW[n]のチャネル形成領域はシリコンを有し、メモリセル内のトランジスタのチャネル形成領域は酸化物半導体を有している場合、上述したような構成を適用するのが好ましい。
このように、メモリセルアレイを積層させることによって、1ビットあたりの占有面積を小さくすることができる。つまり、積層したメモリセルアレイを有する記憶装置の記憶容量を大きくすることができる。例えば、10nmノードのOSトランジスタを用いて、メモリセルアレイを6層構成にした場合、記憶装置の記憶容量を1TByte近傍まで大きくすることができる。
また、記憶装置の構成を、メモリセルアレイを積層させる構成ではなく、メモリセルの数を増やす、1個のメモリセルが保持するビット数を増やす、などの構成にすることによっても、該記憶装置の記憶容量を1TByte近傍まで大きくすることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態3)
本発明の一態様に係る記憶装置の構成の一例について、図17を用いながら説明する。
図17に記憶装置の構成の一例を示す。記憶装置2600は、周辺回路2601、及びメモリセルアレイ2610を有する。周辺回路2601は、ローデコーダ2621、ワード線ドライバ回路2622、ビット線ドライバ回路2630、出力回路2640、コントロールロジック回路2660を有する。なお、メモリセルアレイ2610には、実施の形態1で説明したストリング101を有しているものとする。
ビット線ドライバ回路2630は、カラムデコーダ2631、プリチャージ回路2632、センスアンプ2633、及び書き込み回路2634を有する。プリチャージ回路2632は、実施の形態1で説明したストリング101と接続されている配線SL、又は配線BL(図17に図示していない。)をプリチャージする機能を有する。センスアンプ2633は、配線SL、又は配線BLから読み出されたデータ信号を増幅する機能を有する。増幅されたデータ信号は、出力回路2640を介して、デジタルのデータ信号RDATAとして記憶装置2600の外部に出力される。
また、記憶装置2600には、外部から電源電圧として低電源電圧(VSS)、周辺回路2601用の高電源電圧(VDD)、メモリセルアレイ2610用の高電源電圧(VIL)が供給される。
また、記憶装置2600には、制御信号(CE、WE、RE)、アドレス信号ADDR、データ信号WDATAが外部から入力される。アドレス信号ADDRは、ローデコーダ2621及びカラムデコーダ2631に入力され、データ信号WDATAは書き込み回路2634に入力される。
コントロールロジック回路2660は、外部からの入力信号(CE、WE、RE)を処理して、ローデコーダ2621、カラムデコーダ2631の制御信号を生成する。CEは、チップイネーブル信号であり、WEは、書き込みイネーブル信号であり、REは、読み出しイネーブル信号である。コントロールロジック回路2660が処理する信号は、これに限定されるものではなく、必要に応じて、他の制御信号を入力すればよい。
なお、上述の各回路あるいは各信号は、必要に応じて、適宜、取捨することができる。
また、pチャネル型Siトランジスタと、後述する実施の形態の酸化物半導体(好ましくはIn、Ga、及びZnを含む酸化物)をチャネル形成領域に含むトランジスタを用い、記憶装置2600に適用することで、小型の記憶装置2600を提供できる。また、消費電力低減することが可能な記憶装置2600を提供できる。また、動作速度を向上することが可能な記憶装置2600を提供できる。特に、Siトランジスタはpチャネル型のみとすることで、製造コストを低く抑えることができる。
なお、本実施の形態の構成例は、図17の構成に限定されない。例えば、実施の形態2で説明した半導体装置221を適用した場合、センスアンプ2633、又はプリチャージ回路2632を回路層20に設ける、などのように適宜構成を変更してもよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態4)
本実施の形態では、上述の実施の形態で説明した半導体装置を有する記憶装置を電子部品として適用する例、及び該電子部品を具備する電子機器に適用する例について、図18、図19を用いて説明する。
<電子部品>
図18(A)では上述の実施の形態で説明し半導体装置を有する記憶装置を電子部品として適用する例について説明する。なお電子部品は、半導体パッケージ、又はIC(Integrated Circuit)用パッケージともいう。この電子部品は、端子取り出し方向や、端子の形状に応じて、複数の規格や名称が存在する。そこで、本実施の形態では、その一例について説明することにする。
上記実施の形態1に示すようなトランジスタで構成される半導体装置は、組み立て工程(後工程)を経て、プリント基板に脱着可能な部品が複数合わさることで完成する。
後工程については、図18(A)に示す各工程を経ることで完成させることができる。具体的には、前工程で得られる素子基板が完成(ステップS1)した後、基板の裏面を研削する(ステップS2)。この段階で基板を薄膜化することで、前工程での基板の反り等を低減し、部品としての小型化を図るためである。
基板の裏面を研削して、基板を複数のチップに分離するダイシング工程を行う。そして、分離したチップを個々にピックアップしてリードフレーム上に搭載し接合する、ダイボンディング工程を行う(ステップS3)。このダイボンディング工程におけるチップとリードフレームとの接着は、樹脂による接着や、テープによる接着等、適宜製品に応じて適した方法を選択する。なお、ダイボンディング工程は、インターポーザ上に搭載し接合してもよい。
なお、本実施の形態において、基板の一方の面に素子が形成されていたとき、基板の一方の面を表面とし、該基板の他方の面(該基板の素子が形成されていない側の面)を裏面とする。
次いでリードフレームのリードとチップ上の電極とを、金属の細線(ワイヤー)で電気的に接続する、ワイヤーボンディングを行う(ステップS4)。金属の細線には、銀線や金線を用いることができる。また、ワイヤーボンディングは、ボールボンディングや、ウェッジボンディングを用いることができる。
ワイヤーボンディングされたチップは、エポキシ樹脂等で封止される、モールド工程が施される(ステップS5)。モールド工程を行うことで電子部品の内部が樹脂で充填され、機械的な外力による内蔵される回路部やワイヤーに対するダメージを低減することができ、また水分や埃による特性の劣化を低減することができる。
次いでリードフレームのリードをメッキ処理する。そしてリードを切断及び成形加工する(ステップS6)。このめっき処理によりリードの錆を防止し、後にプリント基板に実装する際のはんだ付けをより確実に行うことができる。
次いでパッケージの表面に印字処理(マーキング)を施す(ステップS7)。そして最終的な検査工程(ステップS8)を経て電子部品が完成する(ステップS9)。
以上説明した電子部品は、実施の形態1、実施の形態2で説明した半導体装置、又は実施の形態3で説明した記憶装置を含む構成とすることができる。そのため、信頼性に優れた電子部品を実現することができる。
また、完成した電子部品の斜視模式図を図18(B)に示す。図18(B)では、電子部品の一例として、QFP(Quad Flat Package)の斜視模式図を示している。図18(B)に示す電子部品4700は、リード4701及び回路部4703を示している。図18(B)に示す電子部品4700は、例えばプリント基板4702に実装される。このような電子部品4700が複数組み合わされて、それぞれがプリント基板4702上で電気的に接続されることで電子機器の内部に搭載することができる。完成した回路基板4704は、電子機器等の内部に設けられる。
<電子機器>
次に上述した電子部品を適用した電子機器について説明する。
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機、医療機器などが挙げられる。これら電子機器の具体例を図19に示す。
図19(A)は携帯型ゲーム機であり、筐体5201、筐体5202、表示部5203、表示部5204、マイクロホン5205、スピーカ5206、操作キー5207、スタイラス5208等を有する。本発明の一態様にかかる半導体装置は、携帯型ゲーム機の各種集積回路に用いることができる。なお、図19(A)に示した携帯型ゲーム機は、2つの表示部5203と表示部5204とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。
図19(B)は携帯情報端末であり、筐体5601、筐体5602、表示部5603、表示部5604、接続部5605、操作キー5606等を有する。本発明の一態様の半導体装置は、携帯情報端末の各種集積回路に用いることができる。表示部5603は筐体5601に設けられており、表示部5604は筐体5602に設けられている。そして、筐体5601と筐体5602とは、接続部5605により接続されており、筐体5601と筐体5602の間の角度は、接続部5605により変更が可能である。表示部5603における映像を、接続部5605における筐体5601と筐体5602との間の角度に従って、切り替える構成としても良い。また、表示部5603及び表示部5604の少なくとも一方に、位置入力装置としての機能が付加された表示装置を用いるようにしても良い。なお、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。或いは、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。
図19(C)はノート型パーソナルコンピュータであり、筐体5401、表示部5402、キーボード5403、ポインティングデバイス5404等を有する。本発明の一態様の半導体装置は、ノート型パーソナルコンピュータの各種集積回路に用いることができる。
図19(D)はウェアラブル端末の一種であるスマートウォッチであり、筐体5901、表示部5902、操作ボタン5903、操作子5904、バンド5905などを有する。本発明の一態様の半導体装置は、スマートウォッチの各種集積回路に用いることができる。また、表示部5902に、位置入力装置としての機能が付加された表示装置を用いるようにしてもよい。また、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。あるいは、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。また、操作ボタン5903にスマートウォッチを起動する電源スイッチ、スマートウォッチのアプリケーションを操作するボタン、音量調整ボタン、または表示部5902を点灯、あるいは消灯するスイッチなどのいずれかを備えることができる。また、図19(D)に示したスマートウォッチでは、操作ボタン5903の数を2個示しているが、スマートウォッチの有する操作ボタンの数は、これに限定されない。また、操作子5904は、スマートウォッチの時刻合わせを行うリューズとして機能する。また、操作子5904は、時刻合わせ以外に、スマートウォッチのアプリケーションを操作する入力インターフェースとして、用いるようにしてもよい。なお、図19(D)に示したスマートウォッチでは、操作子5904を有する構成となっているが、これに限定せず、操作子5904を有さない構成であってもよい。
図19(E)はビデオカメラであり、筐体5801、筐体5802、表示部5803、操作キー5804、レンズ5805、接続部5806等を有する。本発明の一態様の半導体装置は、ビデオカメラの各種集積回路に用いることができる。操作キー5804及びレンズ5805は筐体5801に設けられており、表示部5803は筐体5802に設けられている。そして、筐体5801と筐体5802とは、接続部5806により接続されており、筐体5801と筐体5802の間の角度は、接続部5806により変更が可能である。表示部5803における映像を、接続部5806における筐体5801と筐体5802との間の角度に従って切り替える構成としてもよい。
図19(F)は自動車であり、車体5701、車輪5702、ダッシュボード5703、ライト5704等を有する。本発明の一態様の半導体装置は、自動車の各種集積回路に用いることができる。
図19(G)は電気冷凍冷蔵庫であり、筐体5301、冷蔵室用扉5302、冷凍室用扉5303等を有する。本発明の一態様の半導体装置は、電気冷凍冷蔵庫の各種集積回路に用いることができる。
図19(H)は、情報端末の機能を有する携帯電話であり、筐体5501、表示部5502、マイク5503、スピーカ5504、操作ボタン5505を有する。また、表示部5502に、位置入力装置としての機能が付加された表示装置を用いるようにしてもよい。また、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。あるいは、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。また、操作ボタン5505に携帯電話を起動する電源スイッチ、携帯電話のアプリケーションを操作するボタン、音量調整ボタン、または表示部5502を点灯、あるいは消灯するスイッチなどのいずれかを備えることができる。また、図19(H)に示した携帯電話では、操作ボタン5505の数を2個示しているが、携帯電話の有する操作ボタンの数は、これに限定されない。また、図示していないが、図19(H)に示した携帯電話は、カメラを有する構成であってもよい。また、図示していないが、図19(H)に示した携帯電話は、フラッシュライト、または照明の用途として発光装置を有する構成であってもよい。また、図示していないが、図19(H)に示した携帯電話は、筐体5501の内部にセンサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線などを測定する機能を含むもの)を有する構成であってもよい。特に、ジャイロ、加速度センサなどの傾きを検出するセンサを有する検出装置を設けることで、図19(H)に示す携帯電話の向き(鉛直方向に対して携帯電話がどの向きに向いているか)を判断して、表示部5502の画面表示を、携帯電話の向きに応じて自動的に切り替えるようにすることができる。また、特に、指紋、静脈、虹彩、または声紋など生体情報を取得するセンサを有する検出装置を設けることで、生体認証機能を有する携帯電話を実現することができる。
次に、本発明の一態様の半導体装置又は記憶装置を備えることができる表示装置の使用例について説明する。一例としては、表示装置は、画素を有する。画素は、例えば、トランジスタや表示素子を有する。又は、表示装置は、画素を駆動する駆動回路を有する。駆動回路は、例えば、トランジスタを有する。例えば、これらのトランジスタとして、他の実施の形態で述べたトランジスタを採用することができる。
例えば、本明細書等において、表示素子、表示素子を有する装置である表示装置、発光素子、及び発光素子を有する装置である発光装置は、様々な形態を用いること、又は様々な素子を有することが出来る。表示素子、表示装置、発光素子又は発光装置は、例えば、EL(エレクトロルミネッセンス)素子(有機物及び無機物を含むEL素子、有機EL素子、無機EL素子)、LEDチップ(白色LEDチップ、赤色LEDチップ、緑色LEDチップ、青色LEDチップなど)、トランジスタ(電流に応じて発光するトランジスタ)、プラズマディスプレイパネル(PDP)、電子放出素子、カーボンナノチューブを用いた表示素子、液晶素子、電子インク、エレクトロウェッティング素子、電気泳動素子、MEMS(マイクロ・エレクトロ・メカニカル・システム)を用いた表示素子(例えば、グレーティングライトバルブ(GLV)、デジタルマイクロミラーデバイス(DMD)、DMS(デジタル・マイクロ・シャッター)、MIRASOL(登録商標)、IMOD(インターフェロメトリック・モジュレーション)素子、シャッター方式のMEMS表示素子、光干渉方式のMEMS表示素子、圧電セラミックディスプレイなど)、又は、量子ドットなどの少なくとも一つを有している。これらの他にも、表示素子、表示装置、発光素子又は発光装置は、電気的又は磁気的作用により、コントラスト、輝度、反射率、透過率などが変化する表示媒体を有していてもよい。EL素子を用いた表示装置の一例としては、ELディスプレイなどがある。電子放出素子を用いた表示装置の一例としては、フィールドエミッションディスプレイ(FED)又はSED方式平面型ディスプレイ(SED:Surface−conduction Electron−emitter Display)などがある。液晶素子を用いた表示装置の一例としては、液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶ディスプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレイ)などがある。電子インク、電子粉流体(登録商標)、又は電気泳動素子を用いた表示装置の一例としては、電子ペーパーなどがある。量子ドットを各画素に用いた表示装置の一例としては、量子ドットディスプレイなどがある。なお、量子ドットは、表示素子としてではなく、バックライトの一部に設けてもよい。量子ドットを用いることにより、色純度の高い表示を行うことができる。なお、半透過型液晶ディスプレイや反射型液晶ディスプレイを実現する場合には、画素電極の一部、又は、全部が、反射電極としての機能を有するようにすればよい。例えば、画素電極の一部、又は、全部が、アルミニウム、銀、などを有するようにすればよい。さらに、その場合、反射電極の下に、SRAMなどの記憶回路を設けることも可能である。これにより、さらに、消費電力を低減することができる。なお、LEDチップを用いる場合、LEDチップの電極や窒化物半導体の下に、グラフェンやグラファイトを配置してもよい。グラフェンやグラファイトは、複数の層を重ねて、多層膜としてもよい。このように、グラフェンやグラファイトを設けることにより、その上に、窒化物半導体、例えば、結晶を有するn型GaN半導体層などを容易に成膜することができる。さらに、その上に、結晶を有するp型GaN半導体層などを設けて、LEDチップを構成することができる。なお、グラフェンやグラファイトと、結晶を有するn型GaN半導体層との間に、AlN層を設けてもよい。なお、LEDチップが有するGaN半導体層は、MOCVDで成膜してもよい。ただし、グラフェンを設けることにより、LEDチップが有するGaN半導体層は、スパッタ法で成膜することも可能である。また、MEMS(マイクロ・エレクトロ・メカニカル・システム)を用いた表示素子においては、表示素子が封止されている空間(例えば、表示素子が配置されている素子基板と、素子基板に対向して配置されている対向基板との間)に、乾燥剤を配置してもよい。乾燥剤を配置することにより、MEMSなどが水分によって動きにくくなることや、劣化しやすくなることを防止することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態5)
本実施の形態では、本発明の一態様の記憶装置を備えることができるRFタグの使用例について、図20を用いながら、説明する。RFタグの用途は広範にわたるが、例えば、紙幣、硬貨、有価証券類、無記名債券類、証書類(運転免許証や住民票等、図20(A)参照)、記録媒体(DVDやビデオテープ等、図20(B)参照)、包装用容器類(包装紙やボトル等、図20(C)参照)、乗り物類(自転車等、図20(D)参照)、身の回り品(鞄や眼鏡等)、食品類、植物類、動物類、人体、衣類、生活用品類、薬品や薬剤を含む医療品、又は電子機器(液晶表示装置、EL表示装置、テレビジョン装置、又は携帯電話)等の物品、若しくは各物品に取り付ける荷札(図20(E)、図20(F)参照)等に設けて使用することができる。
本発明の一態様に係るRFタグ4000は、表面に貼る、又は埋め込むことにより、物品に固定される。例えば、本であれば紙に埋め込み、有機樹脂からなるパッケージであれば当該有機樹脂の内部に埋め込み、各物品に固定される。本発明の一態様に係るRFタグ4000は、小型、薄型、軽量を実現するため、物品に固定した後もその物品自体のデザイン性を損なうことがない。また、紙幣、硬貨、有価証券類、無記名債券類、又は証書類等に本発明の一態様に係るRFタグ4000を設けることにより、認証機能を設けることができ、この認証機能を活用すれば、偽造を防止することができる。また、包装用容器類、記録媒体、身の回り品、食品類、衣類、生活用品類、又は電子機器等に本発明の一態様に係るRFタグを取り付けることにより、検品システム等のシステムの効率化を図ることができる。また、乗り物類であっても、本発明の一態様に係るRFタグを取り付けることにより、盗難などに対するセキュリティ性を高めることができる。
以上のように、本発明の一態様に係わるRFタグを本実施の形態に挙げた各用途に用いることにより、情報の書込みや読み出しを含む動作電力を低減できるため、最大通信距離を長くとることが可能となる。また、電力が遮断された状態であっても情報を極めて長い期間保持可能であるため、書き込みや読み出しの頻度が低い用途にも好適に用いることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態6)
本実施の形態では、開示する発明の一態様に係るトランジスタについて説明する。
なお、本発明の一態様に係るトランジスタは、実施の形態8で説明するnc−OS又はCAAC−OSを有することが好ましい。
<トランジスタの構成例1>
図21(A)乃至図21(C)は、トランジスタ1400aの上面図及び断面図である。図21(A)は上面図である。図21(B)は、図21(A)に示す一点鎖線A1−A2に対応する断面図であり、図21(C)は、図21(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図21(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400aのチャネル長方向、一点鎖線A3−A4をトランジスタ1400aのチャネル幅方向と呼ぶ場合がある。
トランジスタ1400aは、基板1450と、基板1450上の絶縁膜1401と、絶縁膜1401上の導電膜1414と、導電膜1414を覆うように形成された絶縁膜1402と、絶縁膜1402上の絶縁膜1403と、絶縁膜1403上の絶縁膜1404と、絶縁膜1404上に、金属酸化物1431、金属酸化物1432の順で形成された積層と、金属酸化物1432の上面及び側面と接する導電膜1421と、同じく金属酸化物1432の上面及び側面と接する導電膜1423と、導電膜1421上の導電膜1422と、導電膜1423上の導電膜1424と、導電膜1422、導電膜1424上の絶縁膜1405と、金属酸化物1431、金属酸化物1432、導電膜1421乃至導電膜1424及び絶縁膜1405と接する金属酸化物1433と、金属酸化物1433上の絶縁膜1406と、絶縁膜1406上の導電膜1411と、導電膜1411上の導電膜1412と、導電膜1412上の導電膜1413と、導電膜1413を覆うように形成された絶縁膜1407と、絶縁膜1407上の絶縁膜1408を有する。なお、金属酸化物1431、金属酸化物1432及び金属酸化物1433をまとめて、金属酸化物1430と呼称する。
金属酸化物1432は半導体であり、トランジスタ1400aのチャネルとしての機能を有する。
また、金属酸化物1431及び金属酸化物1432は、領域1441及び領域1442を有する。領域1441は、導電膜1421と、金属酸化物1431、金属酸化物1432が接する領域の近傍に形成され、領域1442は、導電膜1423と、金属酸化物1431、金属酸化物1432が接する領域の近傍に形成される。
領域1441、領域1442は低抵抗領域としての機能を有する。金属酸化物1431、金属酸化物1432は、領域1441を有することで、導電膜1421との間のコンタクト抵抗を低減させることが可能になる。同様に、金属酸化物1431、金属酸化物1432は、領域1442を有することで、導電膜1423との間のコンタクト抵抗を低減させることが可能になる。
導電膜1421、導電膜1422は、トランジスタ1400aのソース電極又はドレイン電極の一方としての機能を有する。導電膜1423、導電膜1424は、トランジスタ1400aのソース電極又はドレイン電極の他方としての機能を有する。
導電膜1422は導電膜1421よりも酸素を透過しにくい機能を有する。これにより、酸化による導電膜1421の導電率の低下を防ぐことが可能になる。
同様に、導電膜1424は導電膜1423よりも酸素を透過しにくい機能を有する。これにより、酸化による導電膜1423の導電率の低下を防ぐことが可能になる。
導電膜1411乃至導電膜1413は、トランジスタ1400aの第1のゲート電極としての機能を有する。
導電膜1411、導電膜1413は、導電膜1412よりも酸素を透過しにくい機能を有する。これにより、酸化による導電膜1412の導電率の低下を防ぐことが可能になる。
絶縁膜1406は、トランジスタ1400aの第1のゲート絶縁膜としての機能を有する。
導電膜1414は、トランジスタ1400aの第2のゲート電極としての機能を有する。
導電膜1411乃至導電膜1413と導電膜1414は同じ電位が与えられてもよいし、異なる電位が与えられてもよい。また導電膜1414は、場合によっては省略してもよい。
絶縁膜1401乃至絶縁膜1404は、トランジスタ1400aの下地絶縁膜としての機能を有する。また、絶縁膜1402乃至絶縁膜1404は、トランジスタ1400aの第2のゲート絶縁膜としての機能も有する。
絶縁膜1405乃至1408は、トランジスタ1400aの保護絶縁膜又は層間絶縁膜としての機能を有する。
図21(C)に示すように、金属酸化物1432の側面は、導電膜1411に囲まれている。上記構成をとることで、導電膜1411の電界によって、金属酸化物1432を電気的に取り囲むことができる。ゲート電極の電界によって、半導体を電気的に取り囲むトランジスタの構造を、surrounded channel(s−channel)構造とよぶ。そのため、金属酸化物1432の全体(バルク)にチャネルが形成される。s−channel構造は、トランジスタのソース−ドレイン間に大電流を流すことができ、トランジスタのオン電流を高くすることができる。
s−channel構造は、高いオン電流が得られるため、LSI(Large Scale Integration)など微細化されたトランジスタが要求される半導体装置に適した構造といえる。トランジスタを微細化できるため、該トランジスタを有する半導体装置は、集積度の高い、高密度化された半導体装置とすることが可能となる。
トランジスタ1400aにおいて、ゲート電極として機能する領域は、絶縁膜1405などに形成された開口部1415を埋めるように自己整合(self align)的に形成される。
図21(B)に示すように、導電膜1411と導電膜1422は、絶縁膜を間に介して、互いに重なる領域を有する。同様に、導電膜1411と導電膜1423は、絶縁膜を間に介して、互いに重なる領域を有する。これらの領域は、ゲート電極と、ソース電極又はドレイン電極との間に生じた寄生容量として機能し、トランジスタ1400aの動作速度を低下させる原因になり得る。トランジスタ1400aは、絶縁膜1405を設けることで、上述の寄生容量を低下させることが可能になる。絶縁膜1405は、比誘電率の低い材料からなることが好ましい。
図22(A)は、トランジスタ1400aの中央部を拡大したものである。図22(A)において、導電膜1411の底面が、絶縁膜1406及び金属酸化物1433を介して、金属酸化物1432の上面と平行に面する領域の長さを、幅Lとして示す。幅Lは、ゲート電極の線幅を表す。また、図22(A)において、導電膜1421と導電膜1423の間の長さを、幅LSDとして示す。幅LSDは、ソース電極とドレイン電極との間の長さを表す。
幅LSDは最小加工寸法で決定されることが多い。図22(A)に示すように、幅Lは、幅LSDよりも小さい。すなわち、トランジスタ1400aは、ゲート電極の線幅を、最小加工寸法より小さくすることが可能になる。具体的には、幅Lは、5nm以上且つ60nm以下、好ましくは5nm以上且つ30nm以下とすることが可能になる。
図22(A)において、導電膜1421及び導電膜1422の厚さの合計、又は、導電膜1423及び導電膜1424の厚さの合計を高さHSDと表す。
絶縁膜1406の厚さを、高さHSD以下とすることで、ゲート電極からの電界がチャネル形成領域全体に印加することが可能になり好ましい。絶縁膜1406の厚さは、30nm以下、好ましくは10nm以下とする。
また、導電膜1422と導電膜1411の間に形成される寄生容量、及び、導電膜1424と導電膜1411の間に形成される寄生容量の値は、絶縁膜1405の厚さに反比例する。例えば、絶縁膜1405の厚さを、絶縁膜1406の厚さの3倍以上、好ましくは5倍以上とすることで、寄生容量は無視できるほど小さくなり、好ましい。その結果、トランジスタ1400aを高周波数で動作させることが可能になる。
以下、トランジスタ1400aの各構成要素について説明を行う。
<<金属酸化物層>>
まず、金属酸化物1431乃至金属酸化物1433に適用可能な金属酸化物について説明を行う。
トランジスタ1400aは、非導通状態においてソースとドレインとの間を流れる電流(オフ電流)が低いことが好適である。オフ電流が低いトランジスタとしては、チャネル形成領域に酸化物半導体を有するトランジスタが挙げられる。
金属酸化物1432は、例えば、インジウム(In)を含む酸化物半導体である。金属酸化物1432は、例えば、インジウムを含むと、キャリア移動度(電子移動度)が高くなる。また、金属酸化物1432は、元素Mを含むと好ましい。元素Mは、好ましくは、アルミニウム(Al)、ガリウム(Ga)、イットリウム(Y)又はスズ(Sn)などとする。そのほかの元素Mに適用可能な元素としては、ホウ素(B)、シリコン(Si)、チタン(Ti)、鉄(Fe)、ニッケル(Ni)、ゲルマニウム(Ge)、ジルコニウム(Zr)、モリブデン(Mo)、ランタン(La)、セリウム(Ce)、ネオジム(Nd)、ハフニウム(Hf)、タンタル(Ta)、タングステン(W)、マグネシウム(Mg)などがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。元素Mは、例えば、酸素との結合エネルギーが高い元素である。例えば、酸素との結合エネルギーがインジウムよりも高い元素である。又は、元素Mは、例えば、金属酸化物のエネルギーギャップを大きくする機能を有する元素である。また、金属酸化物1432は、亜鉛(Zn)を含むと好ましい。金属酸化物は、亜鉛を含むと結晶化しやすくなる場合がある。
ただし、金属酸化物1432は、インジウムを含む酸化物半導体に限定されない。金属酸化物1432は、例えば、亜鉛スズ酸化物、ガリウムスズ酸化物などの、インジウムを含まず、亜鉛を含む酸化物半導体、ガリウムを含む酸化物半導体、スズを含む酸化物半導体などであっても構わない。
金属酸化物1432は、例えば、エネルギーギャップが大きい酸化物半導体を用いる。金属酸化物1432のエネルギーギャップは、例えば、2.5eV以上且つ4.2eV以下、好ましくは2.8eV以上且つ3.8eV以下、さらに好ましくは3eV以上且つ3.5eV以下とする。
金属酸化物1432は、後述するCAAC−OS膜であることが好ましい。
例えば、金属酸化物1431及び金属酸化物1433は、金属酸化物1432を構成する酸素以外の元素一種以上、又は二種以上から構成される金属酸化物である。金属酸化物1432を構成する酸素以外の元素一種以上、又は二種以上から金属酸化物1431及び金属酸化物1433が構成されるため、金属酸化物1431と金属酸化物1432との界面、及び金属酸化物1432と金属酸化物1433との界面において、界面準位が形成されにくい。
なお、金属酸化物1431がIn−M−Zn酸化物のとき、In及びMの和を100atomic%としたとき、好ましくはInが50atomic%未満、Mが50atomic%より高く、さらに好ましくはInが25atomic%未満、Mが75atomic%より高いとする。金属酸化物1431をスパッタリング法で成膜する場合、In:M:Zn=1:3:2、In:M:Zn=1:3:4などの原子数比を満たすスパッタリングターゲットを用いることができる。
また、金属酸化物1432がIn−M−Zn酸化物のとき、In及びMの和を100atomic%としたとき、好ましくはInが25atomic%より高く、Mが75atomic%未満、さらに好ましくはInが34atomic%より高く、Mが66atomic%未満とする。金属酸化物1432をスパッタリング法で成膜する場合、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1などの原子数比を満たすスパッタリングターゲットを用いることができる。特に、スパッタリングターゲットとして、原子数比がIn:Ga:Zn=4:2:4.1を用いる場合、成膜される金属酸化物1432の原子数比は、In:Ga:Zn=4:2:3近傍となる場合がある。
また、金属酸化物1433がIn−M−Zn酸化物のとき、In及びMの和を100atomic%としたとき、好ましくはInが50atomic%未満、Mが50atomic%より高く、さらに好ましくはInが25atomic%未満、Mが75atomic%より高くする。例えば、In:M:Zn=1:3:2、In:M:Zn=1:3:4などが好ましい。また、金属酸化物1433は、金属酸化物1431と同種の金属酸化物を用いても構わない。
また、金属酸化物1431又は金属酸化物1433がインジウムを含まなくても構わない場合がある。例えば、金属酸化物1431又は金属酸化物1433が酸化ガリウムであっても構わない。
次に、金属酸化物1431乃至金属酸化物1433の積層により構成される金属酸化物1430の機能及びその効果について、図22(B)に示すエネルギーバンド構造図を用いて説明する。図22(B)は、図22(A)にY1−Y2の鎖線で示した部位のエネルギーバンド構造を示している。また、図22(B)は、トランジスタ1400aのチャネル形成領域とその近傍のエネルギーバンド構造を示している。
図22(B)中、Ec1404、Ec1431、Ec1432、Ec1433、Ec1406は、それぞれ、絶縁膜1404、金属酸化物1431、金属酸化物1432、金属酸化物1433、絶縁膜1406の伝導帯下端のエネルギーを示している。
ここで、真空準位と伝導帯下端のエネルギーとの差(「電子親和力」ともいう。)は、真空準位と価電子帯上端のエネルギーとの差(イオン化ポテンシャルともいう。)からエネルギーギャップを引いた値となる。なお、エネルギーギャップは、分光エリプソメータを用いて測定できる。また、真空準位と価電子帯上端のエネルギー差は、紫外線光電子分光分析(UPS:Ultraviolet Photoelectron Spectroscopy)装置を用いて測定できる。
絶縁膜1404と絶縁膜1406は絶縁体であるため、Ec1406とEc1404は、Ec1431、Ec1432、及びEc1433よりも真空準位に近い(電子親和力が小さい)。
金属酸化物1432は、金属酸化物1431及び金属酸化物1433よりも電子親和力の大きい金属酸化物を用いる。例えば、金属酸化物1432として、金属酸化物1431及び金属酸化物1433よりも電子親和力の0.07eV以上且つ1.3eV以下、好ましくは0.1eV以上且つ0.7eV以下、さらに好ましくは0.15eV以上且つ0.4eV以下大きい金属酸化物を用いる。なお、電子親和力は、真空準位と伝導帯下端のエネルギーとの差である。
なお、インジウムガリウム酸化物は、小さい電子親和力と、高い酸素ブロック性を有する。そのため、金属酸化物1433がインジウムガリウム酸化物を含むと好ましい。ガリウム原子割合[Ga/(In+Ga)]は、例えば、70%以上、好ましくは80%以上、さらに好ましくは90%以上とする。
このとき、ゲート電圧を印加すると、金属酸化物1431、金属酸化物1432、金属酸化物1433のうち、電子親和力の大きい金属酸化物1432にチャネルが形成される。
そのため、電子は、金属酸化物1431、金属酸化物1433の中ではなく、金属酸化物1432の中を主として移動する。そのため、金属酸化物1431と絶縁膜1404との界面、あるいは、金属酸化物1433と絶縁膜1406との界面に、電子の流れを阻害する界面準位が多く存在したとしても、トランジスタのオン電流にはほとんど影響を与えない。金属酸化物1431、金属酸化物1433は、絶縁膜のように機能する。
金属酸化物1431と金属酸化物1432との間には、金属酸化物1431と金属酸化物1432との混合領域を有する場合がある。また、金属酸化物1432と金属酸化物1433との間には、金属酸化物1432と金属酸化物1433との混合領域を有する場合がある。混合領域は、界面準位密度が低くなる。そのため、金属酸化物1431、金属酸化物1432及び金属酸化物1433の積層体は、それぞれの界面近傍において、エネルギーが連続的に変化する(連続接合ともいう。)バンド構造となる。
金属酸化物1431と金属酸化物1432の界面、あるいは、金属酸化物1432と金属酸化物1433との界面は、上述したように界面準位密度が小さいため、金属酸化物1432中で電子の移動が阻害されることが少なく、トランジスタのオン電流を高くすることが可能になる。
例えば、トランジスタ中の電子の移動は、チャネル形成領域の物理的な凹凸が大きい場合に阻害される。トランジスタのオン電流を高くするためには、例えば、金属酸化物1432の上面又は下面(被形成面、ここでは金属酸化物1431の上面)の、1μm×1μmの範囲における二乗平均平方根(RMS:Root Mean Square)粗さが1nm未満、好ましくは0.6nm未満、さらに好ましくは0.5nm未満、より好ましくは0.4nm未満とすればよい。また、1μm×1μmの範囲における平均面粗さ(Raともいう。)が1nm未満、好ましくは0.6nm未満、さらに好ましくは0.5nm未満、より好ましくは0.4nm未満とすればよい。また、1μm×1μmの範囲における最大高低差(P−Vともいう。)が10nm未満、好ましくは9nm未満、さらに好ましくは8nm未満、より好ましくは7nm未満とすればよい。RMS粗さ、Ra及びP−Vは、エスアイアイ・ナノテクノロジー株式会社製走査型プローブ顕微鏡システムSPA−500などを用いて測定することができる。
チャネルの形成される領域中の欠陥準位密度が高い場合にも、電子の移動は阻害される。例えば、金属酸化物1432が酸素欠損(Vとも表記。)を有する場合、酸素欠損のサイトに水素が入り込むことでドナー準位を形成することがある。以下では酸素欠損のサイトに水素が入り込んだ状態をVHと表記する場合がある。VHは電子を散乱するため、トランジスタのオン電流を低下させる要因となる。なお、酸素欠損のサイトは、水素が入るよりも酸素が入る方が安定する。したがって、金属酸化物1432中の酸素欠損を低減することで、トランジスタのオン電流を高くすることができる場合がある。
例えば、金属酸化物1432のある深さにおいて、又は、金属酸化物1432のある領域において、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)で測定される水素濃度は、1×1016atoms/cm以上、2×1020atoms/cm以下、好ましくは1×1016atoms/cm以上、5×1019atoms/cm以下、より好ましくは1×1016atoms/cm以上、1×1019atoms/cm以下、さらに好ましくは1×1016atoms/cm以上、5×1018atoms/cm以下とする。
金属酸化物1432の酸素欠損を低減するために、例えば、絶縁膜1404に含まれる過剰酸素を、金属酸化物1431を介して金属酸化物1432まで移動させる方法などがある。この場合、金属酸化物1431は、酸素透過性を有する層(酸素を通過又は透過させる層)であることが好ましい。
なお、トランジスタがs−channel構造を有する場合、金属酸化物1432の全体にチャネルが形成される。したがって、金属酸化物1432が厚いほどチャネル領域は大きくなる。即ち、金属酸化物1432が厚いほど、トランジスタのオン電流を高くすることができる。
また、トランジスタのオン電流を高くするためには、金属酸化物1433は薄いほど好ましい。金属酸化物1433は、例えば、10nm未満、好ましくは5nm以下、さらに好ましくは3nm以下の領域を有していればよい。一方、金属酸化物1433は、チャネルの形成される金属酸化物1432へ、隣接する絶縁体を構成する酸素以外の元素(水素、シリコンなど)が入り込まないようブロックする機能を有する。そのため、金属酸化物1433は、ある程度の厚さを有することが好ましい。金属酸化物1433は、例えば、0.3nm以上、好ましくは1nm以上、さらに好ましくは2nm以上の厚さの領域を有していればよい。また、金属酸化物1433は、絶縁膜1404などから放出される酸素の外方拡散を抑制するために、酸素をブロックする性質を有すると好ましい。
また、信頼性を高くするためには、金属酸化物1431は厚く、金属酸化物1433は薄いことが好ましい。金属酸化物1431は、例えば、10nm以上、好ましくは20nm以上、さらに好ましくは40nm以上、より好ましくは60nm以上の厚さの領域を有していればよい。金属酸化物1431の厚さを、厚くすることで、隣接する絶縁体と金属酸化物1431との界面からチャネルの形成される金属酸化物1432までの距離を離すことができる。ただし、半導体装置の生産性が低下する場合があるため、金属酸化物1431は、例えば、200nm以下、好ましくは120nm以下、さらに好ましくは80nm以下の厚さの領域を有していればよい。
例えば、金属酸化物1432と金属酸化物1431との間に、例えば、SIMS分析において、1×1016atoms/cm以上、1×1019atoms/cm未満、好ましくは1×1016atoms/cm以上、5×1018atoms/cm未満、さらに好ましくは1×1016atoms/cm以上、2×1018atoms/cm未満のシリコン濃度となる領域を有する。また、金属酸化物1432と金属酸化物1433との間に、SIMSにおいて、1×1016atoms/cm以上、1×1019atoms/cm未満、好ましくは1×1016atoms/cm以上、5×1018atoms/cm未満、さらに好ましくは1×1016atoms/cm以上、2×1018atoms/cm未満のシリコン濃度となる領域を有する。
また、金属酸化物1432の水素濃度を低減するために、金属酸化物1431及び金属酸化物1433の水素濃度を低減すると好ましい。金属酸化物1431及び金属酸化物1433は、SIMSにおいて、1×1016atoms/cm以上、2×1020atoms/cm以下、好ましくは1×1016atoms/cm以上、5×1019atoms/cm以下、より好ましくは1×1016atoms/cm以上、1×1019atoms/cm以下、さらに好ましくは1×1016atoms/cm以上、5×1018atoms/cm以下の水素濃度となる領域を有する。また、金属酸化物1432の窒素濃度を低減するために、金属酸化物1431及び金属酸化物1433の窒素濃度を低減すると好ましい。金属酸化物1431及び金属酸化物1433は、SIMSにおいて、1×1016atoms/cm以上、5×1019atoms/cm未満、好ましくは1×1016atoms/cm以上、5×1018atoms/cm以下、より好ましくは1×1016atoms/cm以上、1×1018atoms/cm以下、さらに好ましくは1×1016atoms/cm以上、5×1017atoms/cm以下の窒素濃度となる領域を有する。
金属酸化物1431乃至金属酸化物1433の成膜は、スパッタリング法、CVD(Chemical Vapor Deposition)法、MBE(Molecular Beam Epitaxy)法又はPLD(Pulsed Laser Deposition)法、ALD(Atomic Layer Deposition)法などを用いて行えばよい。
金属酸化物1431、金属酸化物1432を形成した後に、第1の加熱処理を行うと好ましい。第1の加熱処理は、250℃以上且つ650℃以下、好ましくは450℃以上且つ600℃以下、さらに好ましくは520℃以上且つ570℃以下で行えばよい。第1の加熱処理は、不活性ガス雰囲気、又は酸化性ガスを10ppm以上、1%以上もしくは10%以上含む雰囲気で行う。第1の加熱処理は減圧状態で行ってもよい。又は、第1の加熱処理は、不活性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上又は10%以上含む雰囲気で加熱処理を行ってもよい。第1の加熱処理によって、金属酸化物1431、金属酸化物1432の結晶性を高めることや、水素や水などの不純物を除去することが可能になる。
上述の3層構造は一例である。例えば、金属酸化物1431又は金属酸化物1433のない2層構造としても構わない。又は、金属酸化物1431の上もしくは下、又は金属酸化物1433上もしくは下に、金属酸化物1431、金属酸化物1432及び金属酸化物1433として例示した半導体のいずれか一を有する4層構造としても構わない。又は、金属酸化物1431の上、金属酸化物1431の下、金属酸化物1433の上、金属酸化物1433の下のいずれか二箇所以上に、金属酸化物1431、金属酸化物1432及び金属酸化物1433として例示した半導体のいずれか一を有するn層構造(nは5以上の整数)としても構わない。
<<基板>>
基板1450としては、例えば、絶縁体基板、半導体基板又は導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの単体半導体基板、又は炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えばSOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。又は、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体又は半導体が設けられた基板、半導体基板に導電体又は絶縁体が設けられた基板、導電体基板に半導体又は絶縁体が設けられた基板などがある。又は、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
また、基板1450として、可とう性基板を用いてもよい。なお、可とう性基板上にトランジスタを設ける方法としては、非可とう性の基板上にトランジスタを作製した後、トランジスタを剥離し、可とう性基板である基板1450に転置する方法もある。その場合には、非可とう性基板とトランジスタとの間に剥離層を設けるとよい。なお、基板1450として、繊維を編みこんだシート、フィルム又は箔などを用いてもよい。また、基板1450が伸縮性を有してもよい。また、基板1450は、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有してもよい。又は、元の形状に戻らない性質を有してもよい。基板1450の厚さは、例えば、5μm以上且つ700μm以下、好ましくは10μm以上且つ500μm以下、さらに好ましくは15μm以上且つ300μm以下とする。基板1450を薄くすると、半導体装置を軽量化することができる。また、基板1450を薄くすることで、ガラスなどを用いた場合にも伸縮性を有する場合や、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有する場合がある。そのため、落下などによって基板1450上の半導体装置に加わる衝撃などを緩和することができる。即ち、丈夫な半導体装置を提供することができる。
可とう性基板である基板1450としては、例えば、金属、合金、樹脂もしくはガラス、又はそれらの繊維などを用いることができる。可とう性基板である基板1450は、線膨張率が低いほど環境による変形が抑制されて好ましい。可とう性基板である基板1450としては、例えば、線膨張率が1×10−3/K以下、5×10−5/K以下、又は1×10−5/K以下である材質を用いればよい。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート、アクリル、ポリテトラフルオロエチレン(PTFE)などがある。特に、アラミドは、線膨張率が低いため、可とう性基板である基板1450として好適である。
<<下地絶縁膜>>
絶縁膜1401は、基板1450と導電膜1414を電気的に分離させる機能を有する。
絶縁膜1401又は絶縁膜1402は、単層構造又は積層構造の絶縁膜で形成される。絶縁膜を構成する材料には、例えば、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどがある。
また、絶縁膜1402として、TEOS(Tetra−Ethyl−Ortho−Silicate)若しくはシラン等と、酸素若しくは亜酸化窒素等とを反応させて形成した段差被覆性の良い酸化シリコンを用いてもよい。
また、絶縁膜1402を成膜した後、その上面の平坦性を高めるためにCMP法等を用いた平坦化処理を行ってもよい。
絶縁膜1404は、酸化物を含むことが好ましい。特に加熱により一部の酸素が脱離する酸化物材料を含むことが好ましい。好適には、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物を用いることが好ましい。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物膜は、加熱により一部の酸素が脱離する。絶縁膜1404から脱離した酸素は金属酸化物1430に供給され、金属酸化物1430の酸素欠損を低減することが可能となる。その結果、トランジスタの電気特性の変動を抑制し、信頼性を高めることができる。
化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物膜は、例えば、TDS(Thermal Desorption Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1.0×1018atoms/cm以上、好ましくは3.0×1020atoms/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては100℃以上且つ700℃以下、又は100℃以上且つ500℃以下の範囲が好ましい。
絶縁膜1404は、金属酸化物1430に酸素を供給することができる酸化物を含むことが好ましい。例えば、酸化シリコン又は酸化窒化シリコンを含む材料を用いることが好ましい。
又は、絶縁膜1404として、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等の金属酸化物を用いてもよい。
絶縁膜1404に酸素を過剰に含有させるためには、例えば酸素雰囲気下にて絶縁膜1404の成膜を行えばよい。又は、成膜後の絶縁膜1404に酸素を導入して酸素を過剰に含有する領域を形成してもよく、双方の手段を組み合わせてもよい。
例えば、成膜後の絶縁膜1404に、酸素(少なくとも酸素ラジカル、酸素原子、酸素イオンのいずれかを含む)を導入して酸素を過剰に含有する領域を形成する。酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、プラズマ処理などを用いることができる。
酸素導入方法には、酸素を含むガスを用いることができる。酸素を含むガスとしては、例えば酸素、亜酸化窒素、二酸化窒素、二酸化炭素、一酸化炭素などを用いることができる。また、酸素導入処理において、酸素を含むガスに希ガスを含ませてもよい。又は、水素等を含ませてもよい。例えば、二酸化炭素、水素及びアルゴンの混合ガスを用いるとよい。
また、絶縁膜1404を成膜した後、その上面の平坦性を高めるためにCMP法等を用いた平坦化処理を行ってもよい。
絶縁膜1403は、絶縁膜1404に含まれる酸素が、導電膜1414に含まれる金属と結びつき、絶縁膜1404に含まれる酸素が減少することを防ぐパッシベーション機能を有する。
絶縁膜1403は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキングできる機能を有する。絶縁膜1403を設けることで、金属酸化物1430からの酸素の外部への拡散と、外部から金属酸化物1430への水素、水等の入り込みを防ぐことができる。
絶縁膜1403としては、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。なお、窒化物絶縁膜の代わりに、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜を設けてもよい。酸化物絶縁膜としては、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等がある。
トランジスタ1400aは、電荷捕獲層に電子を注入することで、しきい値電圧を制御することが可能になる。電荷捕獲層は、絶縁膜1402又は絶縁膜1403に設けることが好ましい。例えば、絶縁膜1403を酸化ハフニウム、酸化アルミニウム、酸化タンタル、アルミニウムシリケート等で形成することで、電荷捕獲層として機能させることができる。
<<ゲート電極>>
導電膜1411乃至導電膜1414して、銅(Cu)、タングステン(W)、モリブデン(Mo)、金(Au)、アルミニウム(Al)、マンガン(Mn)、チタン(Ti)、タンタル(Ta)、ニッケル(Ni)、クロム(Cr)、鉛(Pb)、錫(Sn)、鉄(Fe)、コバルト(Co)、ルテニウム(Ru)、白金(Pt)、イリジウム(Ir)、ストロンチウム(Sr)の低抵抗材料からなる単体、合金、又はこれらを主成分とする化合物を含む導電膜の単層又は積層とすることが好ましい。特に、耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましい。また、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。さらに、Cu−Mn合金を用いると、酸素を含む絶縁体との界面に酸化マンガンを形成し、酸化マンガンがCuの拡散を抑制する機能を持つので好ましい。
<<ソース電極、ドレイン電極>>
導電膜1421乃至導電膜1424として、銅(Cu)、タングステン(W)、モリブデン(Mo)、金(Au)、アルミニウム(Al)、マンガン(Mn)、チタン(Ti)、タンタル(Ta)、ニッケル(Ni)、クロム(Cr)、鉛(Pb)、錫(Sn)、鉄(Fe)、コバルト(Co)、ルテニウム(Ru)、白金(Pt)、イリジウム(Ir)、ストロンチウム(Sr)の低抵抗材料からなる単体、合金、又はこれらを主成分とする化合物を含む導電膜の単層又は積層とすることが好ましい。特に、耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましい。また、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。さらに、Cu−Mn合金を用いると、酸素を含む絶縁体との界面に酸化マンガンを形成し、酸化マンガンがCuの拡散を抑制する機能を持つので好ましい。
また、導電膜1421乃至導電膜1424には、酸化イリジウム、酸化ルテニウム、ストロンチウムルテナイトなど、貴金属を含む導電性酸化物を用いることが好ましい。これらの導電性酸化物は、酸化物半導体と接しても酸化物半導体から酸素を奪うことが少なく、酸化物半導体の酸素欠損を作りにくい。
<<低抵抗領域>>
領域1441、領域1442は、例えば、導電膜1421、導電膜1423が、金属酸化物1431、金属酸化物1432の酸素を引き抜くことで形成される。酸素の引き抜きは、高い温度で加熱するほど起こりやすい。トランジスタの作製工程には、いくつかの加熱工程があることから、領域1441、領域1442には酸素欠損が形成される。また、加熱により該酸素欠損のサイトに水素が入りこみ、領域1441、領域1442に含まれるキャリア濃度が増加する。その結果、領域1441、領域1442が低抵抗化する。
<<ゲート絶縁膜>>
絶縁膜1406は、比誘電率の高い絶縁体を有することが好ましい。例えば、絶縁膜1406は、酸化ガリウム、酸化ハフニウム、アルミニウム及びハフニウムを有する酸化物、アルミニウム及びハフニウムを有する酸化窒化物、シリコン及びハフニウムを有する酸化物、又はシリコン及びハフニウムを有する酸化窒化物などを有することが好ましい。
また、絶縁膜1406は、酸化シリコン又は酸化窒化シリコンと、比誘電率の高い絶縁体と、の積層構造を有することが好ましい。酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため、比誘電率の高い絶縁体と組み合わせることで、熱的に安定且つ比誘電率の高い積層構造とすることができる。例えば、酸化アルミニウム、酸化ガリウム又は酸化ハフニウムを金属酸化物1433側に有することで、酸化シリコン又は酸化窒化シリコンに含まれるシリコンが、金属酸化物1432に混入することを抑制することができる。
また、例えば、酸化シリコン又は酸化窒化シリコンを金属酸化物1433側に有することで、酸化アルミニウム、酸化ガリウム又は酸化ハフニウムと、酸化シリコン又は酸化窒化シリコンと、の界面にトラップセンターが形成される場合がある。該トラップセンターは、電子を捕獲することでトランジスタのしきい値電圧をプラス方向に変動させることができる場合がある。
<<層間絶縁膜、保護絶縁膜>>
絶縁膜1405は、比誘電率の低い絶縁体を有することが好ましい。例えば、絶縁膜1405は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン又は樹脂などを有することが好ましい。又は、絶縁膜1405は、酸化シリコン又は酸化窒化シリコンと、樹脂と、の積層構造を有することが好ましい。酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定且つ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート又はアクリルなどがある。
絶縁膜1407は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキングできる機能を有する。絶縁膜1407を設けることで、金属酸化物1430からの酸素の外部への拡散と、外部から金属酸化物1430への水素、水等の入り込みを防ぐことができる。
絶縁膜1407としては、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。なお、窒化物絶縁膜の代わりに、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜を設けてもよい。酸化物絶縁膜としては、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等がある。
酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果が高いので絶縁膜1407に適用するのに好ましい。
絶縁膜1407は、スパッタリング法、又はCVD法などにより酸素を含むプラズマを用いて成膜することで、絶縁膜1405、絶縁膜1406の側面及び表面に、酸素を添加することが可能になる。また、絶縁膜1407を成膜した後、何れかのタイミングにおいて、第2の加熱処理を行うことが好ましい。第2の加熱処理によって、絶縁膜1405、絶縁膜1406に添加された酸素が、絶縁膜中を拡散し、金属酸化物1430に到達し、金属酸化物1430の酸素欠損を低減することが可能になる。
図23(A)(B)は、絶縁膜1407を成膜する際に絶縁膜1405、絶縁膜1406に添加された酸素が、第2の加熱処理によって絶縁膜中を拡散し、金属酸化物1430に到達する様子を描いた模式図である。図23(A)は、図21(B)の断面図において、酸素が拡散する様子を矢印で示している。同様に、図23(B)は、図21(C)の断面図において、酸素が拡散する様子を矢印で示している。
図23(A)、図23(B)に示すように、絶縁膜1406の側面に添加された酸素が、絶縁膜1406の内部を拡散し、金属酸化物1430に到達する。また、絶縁膜1407と絶縁膜1405の界面近傍に、酸素を過剰に含む領域1461、領域1462及び領域1463が形成される場合がある。領域1461乃至1463に含まれる酸素は、絶縁膜1405、絶縁膜1404を経由し、金属酸化物1430に到達する。絶縁膜1405が酸化シリコンを含み、絶縁膜1407が酸化アルミニウムを含む場合、領域1461乃至1463は、シリコンとアルミニウムと酸素の混合層が形成される場合がある。
絶縁膜1407は、酸素をブロックする機能を有し、酸素が絶縁膜1407より上方に拡散することを防ぐ。同様に、絶縁膜1403は、酸素をブロックする機能を有し、酸素が絶縁膜1403より下方に拡散することを防ぐ。
なお、第2の加熱処理は、絶縁膜1405、絶縁膜1406に添加された酸素が金属酸化物1430まで拡散する温度で行えばよい。例えば、第1の加熱処理についての記載を参照しても構わない。又は、第2の加熱処理は、第1の加熱処理よりも低い温度が好ましい。第1の加熱処理と第2の加熱処理の温度差は、20℃以上且つ150℃以下、好ましくは40℃以上且つ100℃以下とする。これにより、絶縁膜1404から余分に酸素が放出することを抑えることができる。なお、第2の加熱処理は、同等の加熱処理を各層の成膜時の加熱によって兼ねることができる場合、行わなくてもよい場合がある。
このように、金属酸化物1430は、絶縁膜1407の成膜及び第2の加熱処理によって、上下方向から酸素が供給されることが可能になる。
また、In−M−Zn酸化物など、酸化インジウムを含む膜を絶縁膜1407として成膜することで、絶縁膜1405、絶縁膜1406に酸素を添加してもよい。
絶縁膜1408には、酸化アルミニウム、窒化酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどから選ばれた一種以上含む絶縁体を用いることができる。また、絶縁膜1408には、ポリイミド樹脂、ポリアミド樹脂、アクリル樹脂、シロキサン樹脂、エポキシ樹脂、フェノール樹脂等の樹脂を用いることもできる。また、絶縁膜1408は上記材料の積層であってもよい。
<トランジスタの構成例2>
図21に示すトランジスタ1400aは、導電膜1414及び絶縁膜1402、絶縁膜1403を省略してもよい。その場合の例を図24に示す。
図24(A)乃至図24(C)は、トランジスタ1400bの上面図及び断面図である。図24(A)は上面図である。図24(B)は、図24(A)に示す一点鎖線A1−A2に対応する断面図であり、図24(C)は、図24(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図24(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400bのチャネル長方向、一点鎖線A3−A4をトランジスタ1400bのチャネル幅方向と呼ぶ場合がある。
<トランジスタの構成例3>
図21に示すトランジスタ1400aにおいて、導電膜1421、導電膜1423は、ゲート電極(導電膜1411乃至導電膜1413)と重なる部分の膜厚を薄くしてもよい。その場合の例を図25に示す。
図25(A)乃至図25(C)は、トランジスタ1400cの上面図及び断面図である。図25(A)は上面図である。図25(B)は、図25(A)に示す一点鎖線A1−A2に対応する断面図であり、図25(C)は、図25(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図25(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400cのチャネル長方向、一点鎖線A3−A4をトランジスタ1400cのチャネル幅方向と呼ぶ場合がある。
図25(B)のトランジスタ1400cにおいて、ゲート電極と重なる部分の導電膜1421が薄膜化され、その上を導電膜1422が覆っている。同様に、ゲート電極と重なる部分の導電膜1423が薄膜化され、その上を導電膜1424が覆っている。
トランジスタ1400cは、図25(B)に示すような構成にすることで、ゲート電極とソース電極との間の距離、又は、ゲート電極とドレイン電極との間の距離を長くすることが可能になり、ゲート電極とソース電極及びドレイン電極との間に形成される寄生容量を低減することが可能になる。その結果、高速動作が可能なトランジスタを得ることが可能になる。
<トランジスタの構成例4>
図25に示すトランジスタ1400cにおいて、A3−A4方向に、金属酸化物1431、1432の幅を広げてもよい。その場合の例を図26に示す。
図26(A)乃至図26(C)は、トランジスタ1400dの上面図及び断面図である。図26(A)は上面図である。図26(B)は、図26(A)に示す一点鎖線A1−A2に対応する断面図であり、図26(C)は、図26(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図26(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400dのチャネル長方向、一点鎖線A3−A4をトランジスタ1400dのチャネル幅方向と呼ぶ場合がある。
トランジスタ1400dは、図26に示す構成にすることで、オン電流を増大させることが可能になる。
<トランジスタの構成例5>
図25に示すトランジスタ1400cにおいて、A3−A4方向に、金属酸化物1431、金属酸化物1432から成る領域(以下、フィンと呼ぶ)を複数設けてもよい。その場合の例を図27に示す。
図27(A)乃至図27(C)は、トランジスタ1400eの上面図及び断面図である。図27(A)は上面図である。図27(B)は、図27(A)に示す一点鎖線A1−A2に対応する断面図であり、図27(C)は、図27(A)に示す一点鎖線A3−A4に対応する断面図である。なお、図27(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。なお、一点鎖線A1−A2をトランジスタ1400eのチャネル長方向、一点鎖線A3−A4をトランジスタ1400eのチャネル幅方向と呼ぶ場合がある。
トランジスタ1400eは、金属酸化物1431a、金属酸化物1432aから成る第1のフィンと、金属酸化物1431b、金属酸化物1432bから成る第2のフィンと、金属酸化物1431c、金属酸化物1432cから成る第3のフィンと、を有している。
トランジスタ1400eは、チャネルが形成される金属酸化物1432a乃至金属酸化物1432cを、ゲート電極が取り囲むことで、チャネル全体にゲート電界を印加することが可能になり、オン電流が高いトランジスタを得ることが可能になる。
<トランジスタの構成例6>
図28(A)乃至図28(D)は、トランジスタ1400fの上面図及び断面図である。図28(A)は、トランジスタ1400fの上面図であり、図28(B)は図28(A)に示す一点鎖線A1−A2に対応する断面図であり、図28(C)は図28(A)に示す一点鎖線A3−A4に対応する断面図である。なお、一点鎖線A1−A2をチャネル長方向、一点鎖線A3−A4をチャネル幅方向という場合がある。トランジスタ1400fもトランジスタ1400a等と同様に、s−channel構造のトランジスタである。トランジスタ1400fでは、ゲート電極を構成する導電膜1412の側面に接して、絶縁膜1409が設けられている。絶縁膜1409及び導電膜1412が、絶縁膜1407及び絶縁膜1408に覆われている。絶縁膜1409はトランジスタ1400fのサイドウォール絶縁膜として機能する。トランジスタ1400aと同様に、ゲート電極を導電膜1411乃至導電膜1413の積層としてもよい。
絶縁膜1406及び導電膜1412は、少なくとも一部が導電膜1414及び金属酸化物1432と重なる。導電膜1412のチャネル長方向の側面端部と絶縁膜1406のチャネル長方向の側面端部は概略一致していることが好ましい。ここで、絶縁膜1406はトランジスタ1400fのゲート絶縁膜として機能し、導電膜1412はトランジスタ1400fのゲート電極として機能する。
金属酸化物1432は、金属酸化物1433及び絶縁膜1406を介して導電膜1412と重なる領域を有する。金属酸化物1431の外周が金属酸化物1432の外周と概略一致し、金属酸化物1433の外周が金属酸化物1431及び金属酸化物1432の外周よりも外側に位置することが好ましい。ここでは、金属酸化物1433の外周が金属酸化物1431の外周よりも外側に位置する形状となっているが、本実施の形態に示すトランジスタはこれに限られるものではない。例えば、金属酸化物1431の外周が金属酸化物1433の外周より外側に位置してもよいし、金属酸化物1431の側面端部と、金属酸化物1433の側面端部とが概略一致する形状としてもよい。
図28(D)に図28(B)の部分拡大図を示す。図28(D)に示すように、金属酸化物1430には、領域1461a、1461b、1461c、1461d及び1461eが形成されている。領域1461b乃至領域1461eは、領域1461aと比較してドーパントの濃度が高く、低抵抗化されている。さらに、領域1461b及び領域1461cは、領域1461d及び領域1461eと比較して水素の濃度が高く、より低抵抗化されている。例えば、領域1461aは、領域1461b又は領域1461cのドーパントの最大濃度に対して、5%以下の濃度の領域、2%以下の濃度の領域、又は1%以下の濃度の領域とすればよい。なお、ドーパントを、ドナー、アクセプター、不純物又は元素と言い換えてもよい。
図28(D)に示すように、金属酸化物1430において、領域1461aは導電膜1412と概ね重なる領域であり、領域1461b、領域1461c、領域1461d及び領域1461eは、領域1461aを除いた領域である。領域1461b及び領域1461cにおいては、金属酸化物1433の上面が絶縁膜1407と接する。領域1461d及び領域1461eにおいては、金属酸化物1433の上面が絶縁膜1409又は絶縁膜1406と接する。つまり、図28(D)に示すように、領域1461bと領域1461dの境界は、絶縁膜1407と絶縁膜1409の側面端部の境界と重なる部分である。領域1461cと領域1461eの境界についても同様である。ここで、領域1461d及び領域1461eの一部が、金属酸化物1432の導電膜1412と重なる領域(チャネル形成領域)の一部と重なることが好ましい。例えば、領域1461d及び領域1461eのチャネル長方向の側面端部は、導電膜1412の側面端部より距離dだけ導電膜1412の内側に位置することが好ましい。このとき、絶縁膜1406の膜厚t406及び距離dは、0.25t406<d<t406を満たすことが好ましい。
このように、金属酸化物1430の導電膜1412と重なる領域の一部に領域1461d及び領域1461eが形成される。これにより、トランジスタ1400fのチャネル形成領域と低抵抗化された領域1461d及び領域1461eが接し、領域1461d及び領域1461eと、領域1461aとの間に、高抵抗のオフセット領域が形成されないため、トランジスタ1400fのオン電流を増大させることができる。さらに、領域1461d及び領域1461eのチャネル長方向の側面端部が上記の範囲を満たして形成されることで、領域1461d及び領域1461eがチャネル形成領域に対して深く形成されすぎて常に導通状態になってしまうことも防ぐことができる。
領域1461b、領域1461c、領域1461d及び領域1461eは、イオン注入法などのイオンドーピング処理により形成される。このため、図28(D)に示すように、領域1461dと領域1461aの境界は、金属酸化物1433の上面から金属酸化物1431の下面まで深くなるにしたがって、一点鎖線A1−A2のA1側の方向に向かって形成される場合がある。このときの距離dは、一点鎖線A1−A2方向において導電膜1412の最も内側に位置する、領域1461dと領域1461aの境界と、導電膜1412の一点鎖線A1−A2方向におけるA1側の側面端部との距離とする。同様に、領域1461eと領域1461aの境界が、金属酸化物1433上面から金属酸化物1431の下面まで深くなるにしたがって、一点鎖線A1−A2のA2側の方向に向かって形成される場合がある。このときの距離dは、一点鎖線A1−A2方向において導電膜1412の最も内側に位置する、領域1461eと領域1461aの境界と、導電膜1412の一点鎖線A1−A2方向におけるA2側の側面端部との距離とする。
この場合、例えば、金属酸化物1431中に形成される領域1461d及び領域1461eが導電膜1412と重なる領域に形成されない場合がある。この場合、金属酸化物1431又は金属酸化物1432に形成される領域1461d及び領域1461eの少なくとも一部が導電膜1412と重なる領域に形成されることが好ましい。
また、金属酸化物1431、金属酸化物1432及び金属酸化物1433の絶縁膜1407との界面近傍に低抵抗領域1451及び低抵抗領域1452が形成されることが好ましい。低抵抗領域1451及び低抵抗領域1452は、絶縁膜1407に含まれる元素の少なくとも一が含まれる。低抵抗領域1451及び低抵抗領域1452の一部が、金属酸化物1432の導電膜1412と重なる領域(チャネル形成領域)と概略接するか、当該領域の一部と重なることが好ましい。
また、金属酸化物1433は絶縁膜1407と接する領域が大きいため、低抵抗領域1451及び低抵抗領域1452は金属酸化物1433に形成されやすい。金属酸化物1433における低抵抗領域1451と低抵抗領域1452は、金属酸化物1433の低抵抗領域1451及び低抵抗領域1452ではない領域(例えば、金属酸化物1433の導電膜1412と重なる領域)より、絶縁膜1407に含まれる元素の濃度が高い。
領域1461b中に低抵抗領域1451が形成され、領域1461c中に低抵抗領域1452が形成される。金属酸化物1430の理想的な構造は、例えば、添加元素の濃度が最も高い領域が低抵抗領域1451、1452であり、次に濃度が高い領域が、領域1461b、領域1461c―1461eの低抵抗領域1451、1452を含まない領域であり、濃度が最も低い領域が領域1461aであることである。添加元素とは、領域1461b、1461cを形成するためのドーパント、及び低抵抗領域1451、1452に絶縁膜1407から添加される元素が該当する。
なおトランジスタ1400fでは低抵抗領域1451、1452が形成される構成としているが、本実施の形態に示す半導体装置は、必ずしもこれに限られるものではない。例えば、領域1461b及び領域1461cの抵抗が十分低い場合、低抵抗領域1451及び低抵抗領域1452を形成する必要はない。
<トランジスタの構成例7>
図29(A)及び図29(B)は、トランジスタ1680の上面図及び断面図である。図29(A)は上面図であり、図29(A)に示す一点鎖線A−B方向の断面が図29(B)に相当する。なお、図29(A)及び図29(B)では、図の明瞭化のために一部の要素を拡大、縮小、又は省略して図示している。また、一点鎖線A−B方向をチャネル長方向と呼称する場合がある。
図29(B)に示すトランジスタ1680は、第1のゲートとして機能する導電膜1689と、第2のゲートとして機能する導電膜1688と、半導体1682と、ソース及びドレインとして機能する導電膜1683及び導電膜1684と、絶縁膜1681と、絶縁膜1685と、絶縁膜1686と、絶縁膜1687と、を有する。
導電膜1689は、絶縁表面上に設けられる。導電膜1689と、半導体1682とは、絶縁膜1681を間に挟んで、互いに重なる。また、導電膜1688と、半導体1682とは、絶縁膜1685、絶縁膜1686及び絶縁膜1687を間に挟んで、互いに重なる。また、導電膜1683及び導電膜1684は、半導体1682に、接続されている。
導電膜1689及び導電膜1688の詳細は、図21に示す導電膜1411乃至導電膜1414の記載を参照すればよい。
導電膜1689と導電膜1688は、異なる電位が与えられてもよいし、同時に同じ電位が与えられてもよい。トランジスタ1680は、第2のゲート電極として機能する導電膜1688を設けることで、しきい値を安定化させることが可能になる。なお、導電膜1688は、場合によっては省略してもよい。
半導体1682の詳細は、図21に示す金属酸化物1432の記載を参照すればよい。また、半導体1682は、一層でも良いし、複数の半導体層の積層でも良い。
導電膜1683及び導電膜1684の詳細は、図21に示す導電膜1421乃至1424の記載を参照すればよい。
絶縁膜1681の詳細は、図21に示す絶縁膜1406の記載を参照すればよい。
なお、図29(B)では、半導体1682、導電膜1683及び導電膜1684上に、順に積層された絶縁膜1685乃至絶縁膜1687が設けられている場合を例示しているが、半導体1682、導電膜1683及び導電膜1684上に設けられる絶縁膜は、一層でも良いし、複数の絶縁膜の積層でも良い。
半導体1682に酸化物半導体を用いた場合、絶縁膜1686は、化学量論的組成以上の酸素が含まれており、加熱により上記酸素の一部を半導体1682に供給する機能を有する絶縁膜であることが望ましい。ただし、絶縁膜1686を半導体1682上に直接設けると、絶縁膜1686の形成時に半導体1682にダメージが与えられる場合、図29(B)に示すように、絶縁膜1685を半導体1682と絶縁膜1686の間に設けると良い。絶縁膜1685は、その形成時に半導体1682に与えるダメージが絶縁膜1686の場合よりも小さく、なお且つ、酸素を透過する機能を有する絶縁膜であることが望ましい。ただし、半導体1682に与えられるダメージを小さく抑えつつ、半導体1682上に絶縁膜1686を直接形成することができるのであれば、絶縁膜1685は必ずしも設けなくとも良い。
例えば、絶縁膜1685及び絶縁膜1686として、酸化シリコン又は酸化窒化シリコンを含む材料を用いることが好ましい。又は、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等の金属酸化物を用いることもできる。
絶縁膜1687は、酸素、水素、水の拡散を防ぐブロッキング効果を有することが、望ましい。或いは、絶縁膜1687は、水素、水の拡散を防ぐブロッキング効果を有することが、望ましい。
絶縁膜は、密度が高くて緻密である程、また未結合手が少なく化学的に安定である程、より高いブロッキング効果を示す。酸素、水素、水の拡散を防ぐブロッキング効果を示す絶縁膜は、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等を用いて、形成することができる。水素、水の拡散を防ぐブロッキング効果を示す絶縁膜は、例えば、窒化シリコン、窒化酸化シリコン等を用いることができる。
絶縁膜1687が水、水素などの拡散を防ぐブロッキング効果を有する場合、パネル内の樹脂や、パネルの外部に存在する水、水素などの不純物が、半導体1682に侵入するのを防ぐことができる。半導体1682に酸化物半導体を用いる場合、酸化物半導体に侵入した水又は水素の一部は電子供与体(ドナー)となるため、上記ブロッキング効果を有する絶縁膜1687を用いることで、トランジスタ1680の閾値電圧がドナーの生成によりシフトするのを防ぐことができる。
また、半導体1682に酸化物半導体を用いる場合、絶縁膜1687が酸素の拡散を防ぐブロッキング効果を有することで、酸化物半導体からの酸素が外部に拡散するのを防ぐことができる。よって、酸化物半導体中において、ドナーとなる酸素欠損が低減されるので、トランジスタ1680の閾値電圧がドナーの生成によりシフトするのを防ぐことができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態7)
本実施の形態では、実施の形態6に示したトランジスタの構成例を、実施の形態1に示したストリング101乃至ストリング106(以下、総称してストリング100と呼ぶことにする)に適用したデバイスの構成例について、図30乃至図37を用いて説明を行う。
<素子を積層させた構成例1>
図30(A)、図30(B)はストリング100の断面図の一部を示している。図30(A)は、ストリング100を構成するトランジスタのチャネル長方向の断面図を表している。また、図30(B)は、ストリング100を構成するトランジスタのチャネル幅方向の断面図を表している。
図30(A)、図30(B)に示すストリング100は、下から順に、層L0乃至層L12を有している。
層L0は、基板1700を有する。
層L1は、基板1700に形成されたトランジスタTrAと、素子分離層1701と、導電体1710、導電体1711などの複数の導電体を有する。
層L2は、配線1730、配線1731などの複数の配線を有する。
層L3は、導電体1712、導電体1713などの複数の導電体と、複数の配線(図示しない)を有する。
層L4は、絶縁体1706と、トランジスタTrBと、絶縁体1702と、絶縁体1703と、導電体1714、導電体1715などの複数の導電体を有する。
層L5は、配線1732、配線1733などの複数の配線を有する。
層L6は、導電体1716などの複数の導電体を有する。
層L7は、トランジスタTrCと、絶縁体1704、絶縁体1705と、導電体1717などの複数の導電体を有する。
層L8は、配線1734、配線1735などの複数の配線を有する。
層L9は、導電体1718などの複数の導電体と、複数の配線(図示しない)を有する。
層L10は、配線1736などの複数の配線を有する。
層L11は、容量素子C1と、導電体1719などの複数の導電体とを有している。また、容量素子C1は、第1の電極1751と、第2の電極1752と、絶縁体1753と、を有している。
層L12は、配線1737などの複数の配線を有している。
トランジスタTrB、トランジスタTrCは、実施の形態6に示したOSトランジスタを適用することが好ましい。図30(A)、図30(B)は、トランジスタTrB、トランジスタTrCに、図25(A)乃至図25(C)に示すトランジスタ1400cを適用した例を示している。
トランジスタTrAは、トランジスタTrB、及びトランジスタTrCとは異なる半導体材料で形成されることが好ましい。図30(A)、図30(B)では、トランジスタTrAにSiトランジスタを適用した例を示している。
図30(A)、図30(B)では、トランジスタTrB、及びトランジスタTrCは、バックゲート電極として導電膜1414を有している。ただし、ストリング100がストリング104であり、且つトランジスタWOS[1]又はトランジスタWOS[2]がトランジスタTrB又はトランジスタTrCに相当する場合、トランジスタTrB又はトランジスタTrCは、バックゲートを有する構成でなくてもよい。
基板1700としては、シリコンや炭化シリコンからなる単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムからなる化合物半導体基板や、SOI基板などを用いることができる。
また、基板1700として、例えば、ガラス基板、石英基板、プラスチック基板、金属基板、可撓性基板、貼り合わせフィルム、繊維状の材料を含む紙、又は基材フィルム、などを用いてもよい。また、ある基板を用いて半導体素子を形成し、その後、別の基板に半導体素子を転置してもよい。図30(A)、図30(B)では、一例として、基板1700に単結晶シリコンウエハを用いた例を示している。
図32(A)、図32(B)を用いて、トランジスタTrAの詳細について説明を行う。図32(A)はトランジスタTrAのチャネル長方向の断面図を示し、図32(B)はトランジスタTrAのチャネル幅方向の断面図を示している。トランジスタTrAは、ウェル1792に設けられたチャネル形成領域1793と、低濃度不純物領域1794及び高濃度不純物領域1795(これらを合わせて単に不純物領域とも呼ぶ)と、高濃度不純物領域1795に接して設けられた導電性領域1796と、チャネル形成領域1793上に設けられたゲート絶縁膜1797と、ゲート絶縁膜1797上に設けられたゲート電極1790と、ゲート電極1790の側面に設けられた側壁絶縁層1798、側壁絶縁層1799とを有する。なお、導電性領域1796には、金属シリサイド等を用いてもよい。なお、導電性領域1796は、低濃度不純物領域1794に接して設けられてもよい。
図32(B)において、トランジスタTrAはチャネル形成領域1793が凸形状を有し、その側面及び上面に沿ってゲート絶縁膜1797及びゲート電極1790が設けられている。このような形状を有するトランジスタをFIN型トランジスタと呼ぶ。本実施の形態では、半導体基板の一部を加工して凸部を形成する場合を示したが、SOI基板を加工して凸形状を有する半導体層を形成してもよい。
なお、トランジスタTrAは、FIN型トランジスタに限定されず、図33(A)、図33(B)に示すプレーナー型トランジスタを用いてもよい。図33(A)は、トランジスタTrAのチャネル長方向の断面図を示し、図33(B)はトランジスタTrAのチャネル幅方向の断面図を示している。図33に示す符号は、図32に示す符号と同一である。
図30(A)、図30(B)において、絶縁体1702乃至絶縁体1706は、水素、水等に対するブロッキング効果を有することが好ましい。水、水素等は酸化物半導体中にキャリアを生成する要因の一つであるので、水素、水等に対するブロッキング層を設けることにより、トランジスタTrB及びトランジスタTrCの信頼性を向上させることが可能になる。水素、水等に対するブロッキング効果を有する絶縁物には、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)等がある。
配線1730乃至配線1737、及び、導電体1710乃至導電体1719には、銅(Cu)、タングステン(W)、モリブデン(Mo)、金(Au)、アルミニウム(Al)、マンガン(Mn)、チタン(Ti)、タンタル(Ta)、ニッケル(Ni)、クロム(Cr)、鉛(Pb)、錫(Sn)、鉄(Fe)、コバルト(Co)の低抵抗材料からなる単体、もしくは合金、又はこれらを主成分とする化合物を含む導電膜の単層又は積層とすることが好ましい。特に、耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましい。また、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。さらに、Cu−Mn合金を用いると、酸素を含む絶縁体との界面に酸化マンガンを形成し、酸化マンガンがCuの拡散を抑制する機能を持つので好ましい。
図30において、符号及びハッチングパターンが与えられていない領域は、絶縁体で構成されている。上記絶縁体には、酸化アルミニウム、窒化酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどから選ばれた一種以上の材料を含む絶縁体を用いることができる。また、当該領域には、ポリイミド樹脂、ポリアミド樹脂、アクリル樹脂、シロキサン樹脂、エポキシ樹脂、フェノール樹脂等の有機樹脂を用いることもできる。なお、本明細書において、酸化窒化物とは、窒素よりも酸素の含有量が多い化合物をいい、窒化酸化物とは、酸素よりも窒素の含有量が多い化合物をいう。
実施の形態1に示したストリング101乃至ストリング104の有するトランジスタWOS[1]、トランジスタWOS[2]、トランジスタROS[1]、トランジスタROS[2]、及びトランジスタSWにOSトランジスタを適用した場合、トランジスタWOS[1]、トランジスタWOS[2]、トランジスタROS[1]、トランジスタROS[2]、及びトランジスタSWは、層L4又は層L7に形成されることが好ましい。
実施の形態1に示したストリング101乃至ストリング104の有するトランジスタSWにSiトランジスタを適用した場合、トランジスタSWは層L1に形成されることが好ましい。
実施の形態1に示したストリング105の有するトランジスタWOS[1]乃至トランジスタWOS[m]、トランジスタROS[1]乃至トランジスタROS[m]、及びトランジスタSWにOSトランジスタを適用した場合、トランジスタWOS[1]乃至トランジスタWOS[m]、トランジスタROS[1]乃至トランジスタROS[m]、及びトランジスタSWは、層L4又は層L7に形成されることが好ましい。
実施の形態1に示したストリング106の有するトランジスタWOS[1]乃至トランジスタWOS[m]、トランジスタROS[1]乃至トランジスタROS[m]、トランジスタSWの少なくともいずれか一にOSトランジスタを適用した場合、該OSトランジスタは、層L4又は層L7に形成されることが好ましい。また、ストリング106の有するトランジスタSWは、層L1に形成されることが好ましい。
実施の形態1に示したストリング101乃至ストリング104の有する容量素子C[1]及び容量素子C[2]は、容量素子C1として層L11に形成されることが好ましい。
実施の形態1示したストリング105、又はストリング106の有する容量素子C[1]乃至容量素子C[m]は、容量素子C1として層L11に形成されることが好ましい。
ストリング100の周辺に形成される駆動回路をOSトランジスタで形成する場合、該OSトランジスタは層L4又は層L7に形成してもよい。
ストリング100の周辺に形成される駆動回路をSiトランジスタで形成する場合、該Siトランジスタは層L1に形成してもよい。
ストリング100は、図30に示す構成にすることで、占有面積を小さくし、ストリング内のメモリセルを高集積化することが可能になる。
なお、本発明の一態様は、図30に示す構成例に限定せず、ストリング101乃至ストリング105の有する全てのトランジスタにOSトランジスタを適用して、図34に示すストリング100の構成例としてもよい。図34に示すストリング100は、トランジスタTrAを形成せずに、基板1700上にトランジスタTrBを形成した構成となっている。この場合、基板1700として、ガラス基板を用いるのが好ましい。
なお、本発明の一態様は、図30に示す構成例に限定せず、容量素子C1を形成する層は、層L11に限定せず、トランジスタTrBとトランジスタTrCとの間の層、又はトランジスタTrAとトランジスタTrBとの間の層であってもよい。また、例えば、図35に示すストリング100の構成としてもよい。図35は、図34に示すストリング100の容量素子C1を基板1700上とトランジスタTrBとの間に設けた構成となっている。また、図30(A)、及び図30(B)の容量素子C1では、トレンチ型の容量素子となっているが、容量素子C1をプレーナー型とすれば、トランジスタTrB又はトランジスタTrCと同一の層に容量素子C1を形成することができる(図示しない。)。
なお、実施の形態1に示すストリング101乃至ストリング106を図30(A)、図30(B)の構造として適用する場合、図30(A)、図30(B)に図示しているトランジスタ(TrA、TrB、TrC)の数、また容量素子(C1)の数に過不足が生じる場合がある。この場合、層L4、層L7、層L11の数を増減する、また同じ層内で素子を追加する、などといったように図30(A)、図30(B)の構造を適宜変更すればよい。
<素子を積層させた構成例2>
また、図30に示したストリング100の有する全てのOSトランジスタを、同一の層に形成する構成としてもよい。その場合の例を、図31(A)、図31(B)に示す。図30と同様に、図31(A)はストリング100を構成するトランジスタのチャネル長方向の断面図を表し、図31(B)はストリング100を構成するトランジスタのチャネル幅方向の断面図を表している。
図31(A)、図31(B)は、層L6乃至L8が省かれ、層L5の上に層L9が形成されている点で、図30(A)、図30(B)に示す断面図と相違する。図31(A)、図31(B)のその他の詳細は、図30(A)、図30(B)の記載を参酌する。
実施の形態1に示したストリング101乃至ストリング104の有するトランジスタWOS[1]、トランジスタWOS[2]、トランジスタROS[1]、トランジスタROS[2]、及びトランジスタSWにOSトランジスタを適用した場合、トランジスタWOS[1]、トランジスタWOS[2]、トランジスタROS[1]、トランジスタROS[2]、及びトランジスタSWは、層L4に形成されることが好ましい。
実施の形態1に示したストリング101乃至ストリング104の有するトランジスタSWにSiトランジスタを適用した場合、トランジスタSWは層L1に形成されることが好ましい。
実施の形態1に示したストリング105の有するトランジスタWOS[1]乃至トランジスタWOS[m]、トランジスタROS[1]乃至トランジスタROS[m]、及びトランジスタSWにOSトランジスタを適用した場合、トランジスタWOS[1]乃至トランジスタWOS[m]、トランジスタROS[1]乃至トランジスタROS[m]、及びトランジスタSWは、層L4に形成されることが好ましい。
実施の形態1に示したストリング106の有するトランジスタWOS[1]乃至トランジスタWOS[m]、及びトランジスタROS[1]乃至トランジスタROS[m]にOSトランジスタを適用した場合、トランジスタWOS[1]乃至トランジスタWOS[m]、及びトランジスタROS[1]乃至トランジスタROS[m]は、層L4に形成されることが好ましい。また、ストリング106の有するトランジスタSWは、層L1に形成されることが好ましい。
実施の形態1に示したストリング101乃至ストリング104の有する容量素子C[1]及び容量素子C[2]は、容量素子C1として層L11に形成されることが好ましい。
実施の形態1示したストリング105、又はストリング106の有する容量素子C[1]乃至容量素子C[m]は、容量素子C1として層L11に形成されることが好ましい。
ストリング100の周辺に形成される駆動回路をOSトランジスタで形成する場合、該OSトランジスタは層L4に形成してもよい。
ストリング100の周辺に形成される駆動回路をSiトランジスタで形成する場合、該Siトランジスタは層L1に形成してもよい。
ストリング100は、図31(A)、図31(B)に示す構成にすることで、製造工程を単純化することが可能になる。
なお、本発明の一態様は、図31に示す構成例に限定せず、ストリング101乃至ストリング105の有する全てのトランジスタにOSトランジスタを適用して、図36に示すストリング100の構成例としてもよい。図36に示すストリング100は、トランジスタTrAを形成せずに、基板1700上にトランジスタTrBを形成した構成となっている。この場合、基板1700として、ガラス基板を用いるのが好ましい。
なお、本発明の一態様は、図31に示す構成例に限定せず、容量素子C1を形成する層は、層L11に限定せず、トランジスタTrAとトランジスタTrBとの間の層であってもよい。また、例えば、図37に示すストリング100の構成としてもよい。図37は、図36に示すストリング100の容量素子C1を基板1700上とトランジスタTrBとの間に設けた構成となっている。また、図31(A)、及び図31(B)の容量素子C1では、トレンチ型の容量素子となっているが、容量素子C1をプレーナー型とすれば、トランジスタTrB又はトランジスタTrCと同一の層に容量素子C1を形成することができる(図示しない。)。
なお、実施の形態1に示すストリング101乃至ストリング106を図31(A)、図31(B)の構造として適用する場合、図31(A)、図31(B)に図示しているトランジスタ(TrA、TrB、TrC)の数、また容量素子(C1)の数に過不足が生じる場合がある。この場合、層L4、層L11の数を増減する、また同じ層内で素子を追加する、などといったように図31(A)、図31(B)の構造を適宜変更すればよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態8)
本実施の形態では、上記実施の形態で説明したOSトランジスタに適用可能な酸化物半導体膜の構造について説明する。
<酸化物半導体の構造>
以下では、酸化物半導体の構造について説明する。
酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、CAAC−OS(c−axis−aligned crystalline oxide semiconductor)、多結晶酸化物半導体、nc−OS(nanocrystalline oxide semiconductor)、擬似非晶質酸化物半導体(a−like OS:amorphous−like oxide semiconductor)及び非晶質酸化物半導体などがある。
また別の観点では、酸化物半導体は、非晶質酸化物半導体と、それ以外の結晶性酸化物半導体と、に分けられる。結晶性酸化物半導体としては、単結晶酸化物半導体、CAAC−OS、多結晶酸化物半導体及びnc−OSなどがある。
非晶質構造は、一般に、等方的であって不均質構造を持たない、準安定状態で原子の配置が固定化していない、結合角度が柔軟である、短距離秩序は有するが長距離秩序を有さない、などといわれている。
逆の見方をすると、安定な酸化物半導体を完全な非晶質(completely amorphous)酸化物半導体とは呼べない。また、等方的でない(例えば、微小な領域において周期構造を有する)酸化物半導体を、完全な非晶質酸化物半導体とは呼べない。一方、a−like OSは、等方的でないが、鬆(ボイドともいう。)を有する不安定な構造である。不安定であるという点では、a−like OSは、物性的に非晶質酸化物半導体に近い。
<CAAC−OS>
まずは、CAAC−OSについて説明する。
CAAC−OSは、c軸配向した複数の結晶部(ペレットともいう。)を有する酸化物半導体の一種である。
CAAC−OSをX線回折(XRD:X−Ray Diffraction)によって解析した場合について説明する。例えば、空間群R−3mに分類されるInGaZnOの結晶を有するCAAC−OSに対し、out−of−plane法による構造解析を行うと、図38(A)に示すように回折角(2θ)が31°近傍にピークが現れる。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OSでは、結晶がc軸配向性を有し、c軸がCAAC−OSの膜を形成する面(被形成面ともいう。)、又は上面に略垂直な方向を向いていることが確認できる。なお、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、空間群Fd−3mに分類される結晶構造に起因する。そのため、CAAC−OSは、該ピークを示さないことが好ましい。
一方、CAAC−OSに対し、被形成面に平行な方向からX線を入射させるin−plane法による構造解析を行うと、2θが56°近傍にピークが現れる。このピークは、InGaZnOの結晶の(110)面に帰属される。そして、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行っても、図38(B)に示すように明瞭なピークは現れない。一方、単結晶InGaZnOに対し、2θを56°近傍に固定してφスキャンした場合、図38(C)に示すように(110)面と等価な結晶面に帰属されるピークが6本観察される。したがって、XRDを用いた構造解析から、CAAC−OSは、a軸及びb軸の配向が不規則であることが確認できる。
次に、電子回折によって解析したCAAC−OSについて説明する。例えば、InGaZnOの結晶を有するCAAC−OSに対し、CAAC−OSの被形成面に平行にプローブ径が300nmの電子線を入射させると、図38(D)に示すような回折パターン(制限視野電子回折パターンともいう。)が現れる場合がある。この回折パターンには、InGaZnOの結晶の(009)面に起因するスポットが含まれる。したがって、電子回折によっても、CAAC−OSに含まれるペレットがc軸配向性を有し、c軸が被形成面又は上面に略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプローブ径が300nmの電子線を入射させたときの回折パターンを図38(E)に示す。図38(E)より、リング状の回折パターンが確認される。したがって、プローブ径が300nmの電子線を用いた電子回折によっても、CAAC−OSに含まれるペレットのa軸及びb軸は配向性を有さないことがわかる。なお、図38(E)における第1リングは、InGaZnOの結晶の(010)面及び(100)面などに起因すると考えられる。また、図38(E)における第2リングは(110)面などに起因すると考えられる。
また、透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって、CAAC−OSの明視野像と回折パターンとの複合解析像(高分解能TEM像ともいう。)を観察すると、複数のペレットを確認することができる。一方、高分解能TEM像であってもペレット同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を明確に確認することができない場合がある。そのため、CAAC−OSは、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
図39(A)に、試料面と略平行な方向から観察したCAAC−OSの断面の高分解能TEM像を示す。高分解能TEM像の観察には、球面収差補正(Spherical Aberration Corrector)機能を用いた。球面収差補正機能を用いた高分解能TEM像を、特にCs補正高分解能TEM像と呼ぶ。Cs補正高分解能TEM像は、例えば、日本電子株式会社製原子分解能分析電子顕微鏡JEM−ARM200Fなどによって観察することができる。
図39(A)より、金属原子が層状に配列している領域であるペレットを確認することができる。ペレット一つの大きさは1nm以上のものや、3nm以上のものがあることがわかる。したがって、ペレットを、ナノ結晶(nc:nanocrystal)と呼ぶこともできる。また、CAAC−OSを、CANC(C−Axis Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。ペレットは、CAAC−OSの被形成面又は上面の凹凸を反映しており、CAAC−OSの被形成面又は上面と平行となる。
また、図39(B)及び図39(C)に、試料面と略垂直な方向から観察したCAAC−OSの平面のCs補正高分解能TEM像を示す。図39(D)及び図39(E)は、それぞれ図39(B)及び図39(C)を画像処理した像である。以下では、画像処理の方法について説明する。まず、図39(B)を高速フーリエ変換(FFT:Fast Fourier Transform)処理することでFFT像を取得する。次に、取得したFFT像において原点を基準に、2.8nm−1から5.0nm−1の間の範囲を残すマスク処理する。次に、マスク処理したFFT像を、逆高速フーリエ変換(IFFT:Inverse Fast Fourier Transform)処理することで画像処理した像を取得する。こうして取得した像をFFTフィルタリング像と呼ぶ。FFTフィルタリング像は、Cs補正高分解能TEM像から周期成分を抜き出した像であり、格子配列を示している。
図39(D)では、格子配列の乱れた箇所を破線で示している。破線で囲まれた領域が、一つのペレットである。そして、破線で示した箇所がペレットとペレットとの連結部である。破線は、六角形状であるため、ペレットが六角形状であることがわかる。なお、ペレットの形状は、正六角形状とは限らず、非正六角形状である場合が多い。
図39(E)では、格子配列の揃った領域と、別の格子配列の揃った領域と、の間を点線で示し、格子配列の向きを破線で示している。点線近傍においても、明確な結晶粒界を確認することはできない。点線近傍の格子点を中心に周囲の格子点を繋ぐと、歪んだ六角形、五角形又は七角形などが形成できる。即ち、格子配列を歪ませることによって結晶粒界の形成を抑制していることがわかる。これは、CAAC−OSが、a−b面方向において原子間の結合距離が稠密でないことや、金属元素が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためと考えられる。
以上に示すように、CAAC−OSは、c軸配向性を有し、且つa−b面方向において複数のペレット(ナノ結晶)が連結し、歪みを有した結晶構造となっている。よって、CAAC−OSを、CAA crystal(c−axis−aligned a−b−plane−anchored crystal)を有する酸化物半導体と称することもできる。
CAAC−OSは結晶性の高い酸化物半導体である。酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、逆の見方をするとCAAC−OSは不純物や欠陥(酸素欠損など)の少ない酸化物半導体ともいえる。
なお、不純物は、酸化物半導体の主成分以外の元素で、水素、炭素、シリコン、遷移金属元素などがある。例えば、シリコンなどの、酸化物半導体を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体から酸素を奪うことで酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(又は分子半径)が大きいため、酸化物半導体の原子配列を乱し、結晶性を低下させる要因となる。
酸化物半導体が不純物や欠陥を有する場合、光や熱などによって特性が変動する場合がある。例えば、酸化物半導体に含まれる不純物は、キャリアトラップとなる場合や、キャリア発生源となる場合がある。例えば、酸化物半導体中の酸素欠損は、キャリアトラップとなる場合や、水素を捕獲することによってキャリア発生源となる場合がある。
不純物及び酸素欠損の少ないCAAC−OSは、キャリア密度の低い酸化物半導体である。具体的には、8×1011cm−3未満、好ましくは1×1011cm−3未満、さらに好ましくは1×1010cm−3未満であり、1×10−9cm−3以上のキャリア密度の酸化物半導体とすることができる。そのような酸化物半導体を、高純度真性又は実質的に高純度真性な酸化物半導体と呼ぶ。CAAC−OSは、不純物濃度が低く、欠陥準位密度が低い。即ち、安定な特性を有する酸化物半導体であるといえる。
<nc−OS>
次に、nc−OSについて説明する。
nc−OSをXRDによって解析した場合について説明する。例えば、nc−OSに対し、out−of−plane法による構造解析を行うと、配向性を示すピークが現れない。即ち、nc−OSの結晶は配向性を有さない。
また、例えば、InGaZnOの結晶を有するnc−OSを薄片化し、厚さが34nmの領域に対し、被形成面に平行にプローブ径が50nmの電子線を入射させると、図40(A)に示すようなリング状の回折パターン(ナノビーム電子回折パターン)が観測される。また、同じ試料にプローブ径が1nmの電子線を入射させたときの回折パターン(ナノビーム電子回折パターン)を図40(B)に示す。図40(B)より、リング状の領域内に複数のスポットが観測される。したがって、nc−OSは、プローブ径が50nmの電子線を入射させることでは秩序性が確認されないが、プローブ径が1nmの電子線を入射させることでは秩序性が確認される。
また、厚さが10nm未満の領域に対し、プローブ径が1nmの電子線を入射させると、図40(C)に示すように、スポットが略正六角状に配置された電子回折パターンを観測される場合がある。したがって、厚さが10nm未満の範囲において、nc−OSが秩序性の高い領域、即ち結晶を有することがわかる。なお、結晶が様々な方向を向いているため、規則的な電子回折パターンが観測されない領域もある。
図40(D)に、被形成面と略平行な方向から観察したnc−OSの断面のCs補正高分解能TEM像を示す。nc−OSは、高分解能TEM像において、補助線で示す箇所などのように結晶部を確認することのできる領域と、明確な結晶部を確認することのできない領域と、を有する。nc−OSに含まれる結晶部は、1nm以上10nm以下の大きさであり、特に1nm以上3nm以下の大きさであることが多い。なお、結晶部の大きさが10nmより大きく100nm以下である酸化物半導体を微結晶酸化物半導体(microcrystalline oxide semiconductor)と呼ぶことがある。nc−OSは、例えば、高分解能TEM像では、結晶粒界を明確に確認できない場合がある。なお、ナノ結晶は、CAAC−OSにおけるペレットと起源を同じくする可能性がある。そのため、以下ではnc−OSの結晶部をペレットと呼ぶ場合がある。
このように、nc−OSは、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OSは、分析方法によっては、a−like OSや非晶質酸化物半導体と区別が付かない場合がある。
なお、ペレット(ナノ結晶)間で結晶方位が規則性を有さないことから、nc−OSを、RANC(Random Aligned nanocrystals)を有する酸化物半導体、又はNANC(Non−Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。
nc−OSは、非晶質酸化物半導体よりも規則性の高い酸化物半導体である。そのため、nc−OSは、a−like OSや非晶質酸化物半導体よりも欠陥準位密度が低くなる。ただし、nc−OSは、異なるペレット間で結晶方位に規則性が見られない。そのため、nc−OSは、CAAC−OSと比べて欠陥準位密度が高くなる。
<a−like OS>
a−like OSは、nc−OSと非晶質酸化物半導体との間の構造を有する酸化物半導体である。
図41に、a−like OSの高分解能断面TEM像を示す。ここで、図41(A)は電子照射開始時におけるa−like OSの高分解能断面TEM像である。図41(B)は4.3×10/nmの電子(e)照射後におけるa−like OSの高分解能断面TEM像である。図41(A)及び図41(B)より、a−like OSは電子照射開始時から、縦方向に延伸する縞状の明領域が観察されることがわかる。また、明領域は、電子照射後に形状が変化することがわかる。なお、明領域は、鬆又は低密度領域と推測される。
鬆を有するため、a−like OSは、不安定な構造である。以下では、a−like OSが、CAAC−OS及びnc−OSと比べて不安定な構造であることを示すため、電子照射による構造の変化を示す。
試料として、a−like OS、nc−OS及びCAAC−OSを準備する。いずれの試料もIn−Ga−Zn酸化物である。
まず、各試料の高分解能断面TEM像を取得する。高分解能断面TEM像により、各試料は、いずれも結晶部を有する。
なお、InGaZnOの結晶の単位格子は、In−O層を3層有し、またGa−Zn−O層を6層有する、計9層がc軸方向に層状に重なった構造を有することが知られている。これらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその値は0.29nmと求められている。したがって、以下では、格子縞の間隔が0.28nm以上0.30nm以下である箇所を、InGaZnOの結晶部と見なした。なお、格子縞は、InGaZnOの結晶のa−b面に対応する。
図42は、各試料の結晶部(22箇所から30箇所)の平均の大きさを調査した例である。なお、上述した格子縞の長さを結晶部の大きさとしている。図42より、a−like OSは、TEM像の取得などに係る電子の累積照射量に応じて結晶部が大きくなっていくことがわかる。図42より、TEMによる観察初期においては1.2nm程度の大きさだった結晶部(初期核ともいう。)が、電子(e)の累積照射量が4.2×10/nmにおいては1.9nm程度の大きさまで成長していることがわかる。一方、nc−OS及びCAAC−OSは、電子照射開始時から電子の累積照射量が4.2×10/nmまでの範囲で、結晶部の大きさに変化が見られないことがわかる。図42より、電子の累積照射量によらず、nc−OS及びCAAC−OSの結晶部の大きさは、それぞれ1.3nm程度及び1.8nm程度であることがわかる。なお、電子線照射及びTEMの観察は、日立透過電子顕微鏡H−9000NARを用いた。電子線照射条件は、加速電圧を300kV、電流密度を6.7×10/(nm・s)、照射領域の直径を230nmとした。
このように、a−like OSは、電子照射によって結晶部の成長が見られる場合がある。一方、nc−OS及びCAAC−OSは、電子照射による結晶部の成長がほとんど見られない。即ち、a−like OSは、nc−OS及びCAAC−OSと比べて、不安定な構造であることがわかる。
また、鬆を有するため、a−like OSは、nc−OS及びCAAC−OSと比べて密度の低い構造である。具体的には、a−like OSの密度は、同じ組成の単結晶の密度の78.6%以上92.3%未満となる。また、nc−OSの密度及びCAAC−OSの密度は、同じ組成の単結晶の密度の92.3%以上100%未満となる。単結晶の密度の78%未満となる酸化物半導体は、成膜すること自体が困難である。
例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、菱面体晶構造を有する単結晶InGaZnOの密度は6.357g/cmとなる。よって、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、a−like OSの密度は5.0g/cm以上5.9g/cm未満となる。また、例えば、In:Ga:Zn=1:1:1[原子数比]を満たす酸化物半導体において、nc−OSの密度及びCAAC−OSの密度は5.9g/cm以上6.3g/cm未満となる。
なお、同じ組成の単結晶が存在しない場合、任意の割合で組成の異なる単結晶を組み合わせることにより、所望の組成における単結晶に相当する密度を見積もることができる。所望の組成の単結晶に相当する密度は、組成の異なる単結晶を組み合わせる割合に対して、加重平均を用いて見積もればよい。ただし、密度は、可能な限り少ない種類の単結晶を組み合わせて見積もることが好ましい。
以上のように、酸化物半導体は、様々な構造をとり、それぞれが様々な特性を有する。なお、酸化物半導体は、例えば、非晶質酸化物半導体、a−like OS、nc−OS、CAAC−OSのうち、二種以上を有する積層膜であってもよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
本実施例では、OSトランジスタの特性の測定結果及び計算結果について説明する。
図43(A)は、トランジスタ7000aのチャネル長方向の断面図である。トランジスタ7000aは、ガラス基板7001と、ガラス基板7001上の導電膜7002と、導電膜7002を覆うように形成された絶縁膜7003と、絶縁膜7003上の金属酸化物7004と、金属酸化物7004上の絶縁膜7005と、絶縁膜7005上の導電膜7006と、金属酸化物7004上及び導電膜7006上の絶縁膜7007を有する。金属酸化物7004は、導電膜7006と重ならない領域に、低抵抗化された領域7008及び領域7009を有する。絶縁膜7007には領域7008に達する開口部および領域7009に達する開口部が設けられ、当該開口部に導電膜7010及び導電膜7011がそれぞれ形成される。
導電膜7006は、第1のゲート電極としての機能を有する。導電膜7002は、第2のゲート電極としての機能を有する。絶縁膜7005は、第1のゲート絶縁膜としての機能を有する。絶縁膜7003は、第2のゲート絶縁膜および下地絶縁膜としての機能を有する。領域7008は、ソース領域又はドレイン領域の一方としての機能を有する。領域7009は、ソース領域又はドレイン領域の他方としての機能を有する。導電膜7010は、ソース電極又はドレイン電極の一方としての機能を有する。導電膜7011は、ソース電極又はドレイン電極の他方としての機能を有する。絶縁膜7007は、保護絶縁膜としての機能を有する。
トランジスタ7000aは、第1のゲート電極および第2のゲート電極を有する。このように、ゲート電極を2つ有するトランジスタの構造をデュアルゲート構造と呼ぶ場合がある。
図43(B)は、トランジスタ7000bのチャネル長方向の断面図である。トランジスタ7000bは、トランジスタ7000aから第2のゲート電極として機能する導電膜7002を省略した構成である。トランジスタ7000bでは、絶縁膜7003は下地絶縁膜としての機能を有する。
トランジスタ7000bは、第1ゲート電極を有するが、第2のゲート電極は有さない。このように、ゲート電極を1つ有するトランジスタの構造をシングルゲート構造と呼ぶ場合がある。
トランジスタ7000aの作製方法について説明する。ガラス基板7001上に10nmのチタンと100nmの銅の積層膜を成膜し、当該積層膜を加工して導電膜7002を形成した。その後、実効酸化膜厚(EOT)が210nmの絶縁膜7003を成膜した。次に、直流(DC)スパッタリング法により、30nmの金属酸化物7004を成膜した。なお、金属酸化物7004はCAAC−OS膜とした。続いて、EOTが100nmの絶縁膜を成膜し、当該絶縁膜を加工して絶縁膜7005を形成した。次に、導電膜を成膜し、当該導電膜を加工して導電膜7006を形成した。そして、アルゴンプラズマ処理により、金属酸化物7004の領域7008および領域7009を低抵抗化した。続いて、絶縁膜7007を成膜した。その後、絶縁膜7007に、領域7008に達する開口部を設け、当該開口部に10nmのチタンと100nmの銅の積層膜である導電膜7010を成膜した。また、絶縁膜7007に、領域7009に達する開口部を設け、当該開口部に10nmのチタンと100nmの銅の積層膜である導電膜7011を成膜した。
トランジスタ7000bの作製の際は、導電膜7002の形成を行わずに、ガラス基板7001上にEOTが160nmの絶縁膜7003を成膜した。これ以降の工程は、トランジスタ7000aの作製工程と同様である。
なお、トランジスタ7000aおよびトランジスタ7000bのいずれの場合においても、チャネル長は6μm、チャネル幅は50μmである。
また、トランジスタ7000aにおける、絶縁膜7005と絶縁膜7003の容量の合計は、トランジスタ7000bにおける絶縁膜7005の容量の1.63倍である。
本実施例では、トランジスタ7000aおよびトランジスタ7000bをそれぞれ20個ずつ作製し、ドレイン電圧を20Vとしてドレイン電流−ゲート電圧(Id−Vg)特性を測定した。図44(A)は20個のトランジスタ7000aのId−Vg特性で、図44(B)は20個のトランジスタ7000bのId−Vg特性である。トランジスタ7000aおよびトランジスタ7000bのいずれにおいても、各トランジスタ間におけるId−Vg特性のばらつきは非常に小さいことが示された。さらに、トランジスタ7000aでは、ゲート電圧が0Vの場合のドレイン電流が1.0×10−12Aより小さい値を示しており、ノーマリーオフの特性が達成できていることが示された。
図45にId−Vg特性を線形スケールで示す。実線は、20個のトランジスタ7000aの、各ゲート電圧におけるドレイン電流の平均値を示し、破線は、20個のトランジスタ7000bの、各ゲート電圧におけるドレイン電流の平均値を示し、点線は、20個のトランジスタ7000bの、各ゲート電圧におけるドレイン電流の平均値を1.63倍した値を示す。なお、前述のように、トランジスタ7000aにおける、絶縁膜7005と絶縁膜7003の容量の合計は、トランジスタ7000bにおける絶縁膜7005の容量の1.63倍である。
ゲート電圧が15Vの場合において、20個のトランジスタ7000aのドレイン電流の平均値は336μAであり、20個のトランジスタ7000bのドレイン電流の平均値は189μAである。つまり、20個のトランジスタ7000aのドレイン電流の平均値は、20個のトランジスタ7000bのドレイン電流の平均値の1.78倍であり、ゲート絶縁膜の容量比から想定される値(1.63倍)よりドレイン電流が大きいことが示された。
上記現象の理由を考察するため、図46(A)、(B)に示す2次元の構造モデルを用いて計算を行った。図46(A)に示す構造のトランジスタ7020aは、導電膜7021と、導電膜7021上の絶縁膜7022と、絶縁膜7022上の金属酸化物7023と、金属酸化物7023上の絶縁膜7024と、絶縁膜7024上の導電膜7025と、金属酸化物7023の側面に接する導電膜7026および導電膜7027と、を有する。
導電膜7025は、第1のゲート電極としての機能を有する。導電膜7021は、第2のゲート電極としての機能を有する。絶縁膜7024は、第1のゲート絶縁膜としての機能を有する。絶縁膜7022は、第2のゲート絶縁膜としての機能を有する。導電膜7026は、ソース電極又はドレイン電極の一方としての機能を有する。導電膜7027は、ソース電極又はドレイン電極の他方としての機能を有する。
つまり、トランジスタ7020aはデュアルゲート構造のトランジスタであり、トランジスタ7000aの構造に対応する。
なお、金属酸化物7023は、酸化物半導体とした。
図46(B)に示す構造のトランジスタ7020bは、絶縁膜7028と、絶縁膜7028上の金属酸化物7023と、金属酸化物7023上の絶縁膜7024と、絶縁膜7024上の導電膜7025と、を有する。また、絶縁膜7028上に設けられ、金属酸化物7023の側面と接する導電膜7026および導電膜7027を有する。なお、絶縁膜7028は、下地絶縁膜としての機能を有する。
つまり、トランジスタ7020bはシングルゲート構造のトランジスタであり、トランジスタ7000bの構造に対応する。
本実施例では、金属酸化物7023中に浅いトラップ準位を仮定した計算と、トランジスタの自己発熱による金属酸化物7023の電子移動度の増加を考慮した計算を行った。計算ソフトはSILVACO社のATLASを用いた。
本実施例における計算では、トランジスタ7020aにおいて、絶縁膜7022の膜厚と絶縁膜7024の膜厚は等しくした。また、トランジスタ7020aおよびトランジスタ7020bのいずれの場合においても、チャネル長は5μm、金属酸化物7023の膜厚は50nmとした。
また、トランジスタ7020bにおいて、絶縁膜7028の膜厚は1μmとした。なお、発熱を考慮した計算では、トランジスタ7020aとトランジスタ7020bの大きさが等しくなるように、トランジスタ7020aが有する導電膜7021の下部に絶縁膜7028を設けた。
下記の数式(1)に、線形領域におけるドレイン電流を表す、グラジュアルチャネル近似の式を示す。数式(1)において、μは半導体の移動度、Lはチャネル長、Wはチャネル幅、Vはゲート電圧、Vthはしきい値電圧、Vはドレイン電圧、CGIは単位面積あたりのGI容量をそれぞれ示す。
数式(1)に示すように、線形領域におけるドレイン電流はGI容量に比例する。つまり、ドレイン電流はGI容量の比からおおよそ求めることができる。ここで、GI容量とは、トランジスタ7020aでは絶縁膜7022の容量と絶縁膜7024の容量の合計を示し、トランジスタ7020bでは絶縁膜7024の容量を示す。本実施例では、トランジスタ7020aのドレイン電流とトランジスタ7020bのドレイン電流の比が、トランジスタ7020aのGI容量とトランジスタ7020bのGI容量の比にどの程度従っているかを示す指標として、下記の数式(2)に示すパラメータrを導入した。
なお、数式(2)に示すCGI,appは、見かけ上の単位面積あたりのGI容量を示し、下記の数式(3)から求められる。また、CGI,strは、絶縁膜7022の膜厚および絶縁膜7024の膜厚から求められる構造的な単位面積あたりのGI容量を示す。DGはデュアルゲート構造のトランジスタであるトランジスタ7020aを示し、SGはシングルゲート構造のトランジスタであるトランジスタ7020bを示す。
数式(2)より、トランジスタ7020aのドレイン電流がGI容量の比に従っている場合は、rは1に等しく、トランジスタ7020aのドレイン電流がGI容量の比から予測される値よりも大きい場合は、rは1より大きくなる。
なお、パラメータrを求める際、ゲート電圧は15V、ドレイン電圧は5Vとした。
図47に、金属酸化物7023中の浅いトラップ準位および、トランジスタの自己発熱による金属酸化物7023の電子移動度の増大のいずれも仮定しない場合の、パラメータrと絶縁膜7024(絶縁膜7022)の膜厚の関係を示す。当該計算条件では、絶縁膜7024(絶縁膜7022)の膜厚によらず、rはほぼ1.00であり、トランジスタ7020aのドレイン電流はGI容量の比に従っている。つまり、トランジスタ7000aがデュアルゲート構造であることだけでは、図45に示すようにトランジスタ7000aのドレイン電流がトランジスタ7000bのドレイン電流と比べてGI容量比以上に増加することを説明できないということを示している。
図48に、金属酸化物7023中の浅いトラップ準位を仮定した場合の、パラメータrと絶縁膜7024(絶縁膜7022)の膜厚の関係を示す。電子トラップがある場合、ドレイン電流は小さくなる。本実施例では、下記の数式(4)に示すようなテール型の分布を持つ電子トラップを仮定した計算を行った。数式(4)において、Eは電子トラップのエネルギー準位、Eは金属酸化物7023の伝導帯の下端のエネルギー準位、NTAは電子トラップのエネルギー準位がEである場合の電子トラップの体積密度、WTAはエネルギー減衰特性をそれぞれ示す。本実施例では、NTA=1.0×1018cm−3eV−1、WTA=0.05eVとして計算を行った。
図48より、rは1.00より大きく、トランジスタ7000aのドレイン電流がトランジスタ7000bのドレイン電流と比べてGI容量比以上に増加することが示された。この結果は、デュアルゲート構造のトランジスタでは、浅いトラップ準位によってドレイン電流が減少する割合が小さくなることを示している。さらに、絶縁膜7024の膜厚が小さいほどrが大きくなった。つまり、絶縁膜7024の膜厚および絶縁膜7022の膜厚が小さいほどrが大きくなった。絶縁膜7024の膜厚および絶縁膜7022の膜厚が大きい場合、GI容量は小さくなり、電子がトラップされる割合が大きくなる。このため、絶縁膜7024の膜厚および絶縁膜7022の膜厚が大きい場合は、デュアルゲート構造によりドレイン電流の減少を抑制する効果は、絶縁膜7024の膜厚および絶縁膜7022の膜厚が小さい場合より大きくなる。
図49に、トランジスタの自己発熱による金属酸化物7023の電子移動度の増大を考慮した場合の、パラメータrと絶縁膜7024(絶縁膜7022)の膜厚の関係を示す。なお、金属酸化物7023の熱伝導度は0.014Wcm−1−1とした。ジュールの法則により、トランジスタに大電流が流れた場合、トランジスタの自己発熱量が大きくなり、また金属酸化物7023の電子移動度が増加する。本実施例では金属酸化物7023の電子移動度のモデルとして、下記の数式(5)に示す式を用いた。数式(5)において、Tは絶対温度、μe,300は絶対温度が300Kである場合の電子移動度をそれぞれ示す。
図49より、rが1.00より大きくなったことが示された。つまり、トランジスタ7020aの方がトランジスタ7020bより電子移動度が大きくなったことが示された。これは、トランジスタ7020aの方がトランジスタ7020bよりトランジスタの温度が高くなったことを示している。これは、電子移動度が温度に伴って変化しない場合であっても、デュアルゲート構造のトランジスタの方がシングルゲート構造のトランジスタより電流が大きくなるためである。また、絶縁膜7024の膜厚が小さいほど、rが大きくなった。つまり、絶縁膜7024および絶縁膜7022の膜厚が小さいほど、rが大きくなった。これは、絶縁膜7024および絶縁膜7022の膜厚が小さいほど、GI容量が大きく、またジュール熱も大きいためである。
(本明細書等の記載に関する付記)
以上の実施の形態、及び実施例における各構成の説明について、以下に付記する。
<実施の形態で述べた本発明の一態様に関する付記>
各実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて、本発明の一態様とすることができる。また、1つの実施の形態の中に、複数の構成例が示される場合は、互いに構成例を適宜組み合わせることが可能である。
なお、ある一つの実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の内容(一部の内容でもよい)と、一つ若しくは複数の別の実施の形態で述べる内容(一部の内容でもよい)との少なくとも一つの内容に対して、適用、組み合わせ、又は置き換えなどを行うことができる。
なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。
なお、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、その実施の形態において述べる別の図(一部でもよい)と、一つ若しくは複数の別の実施の形態において述べる図(一部でもよい)との少なくとも一つの図に対して、組み合わせることにより、さらに多くの図を構成させることができる。
<序数詞に関する付記>
本明細書等において、「第1」、「第2」、「第3」という序数詞は、構成要素の混同を避けるために付したものである。従って、構成要素の数を限定するものではない。また、構成要素の順序を限定するものではない。また例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素が、他の実施の形態、あるいは特許請求の範囲において「第2」に言及された構成要素とすることもありうる。また例えば、本明細書等の実施の形態の一において「第1」に言及された構成要素を、他の実施の形態、あるいは特許請求の範囲において省略することもありうる。
<図面を説明する記載に関する付記>
実施の形態について図面を参照しながら説明している。但し、実施の形態は多くの異なる態様で実施することが可能であり、趣旨及びその範囲から逸脱することなく、その形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、実施の形態の記載内容に限定して解釈されるものではない。なお、実施の形態の発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。
また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。構成同士の位置関係は、各構成を描写する方向に応じて適宜変化する。そのため、配置を示す語句は、明細書で説明した記載に限定されず、状況に応じて適切に言い換えることができる。
また、「上」や「下」の用語は、構成要素の位置関係が直上又は直下で、且つ、直接接していることを限定するものではない。例えば、「絶縁層A上の電極B」の表現であれば、絶縁層Aの上に電極Bが直接接して形成されている必要はなく、絶縁層Aと電極Bとの間に他の構成要素を含むものを除外しない。
また本明細書等において、ブロック図では、構成要素を機能毎に分類し、互いに独立したブロックとして示している。しかしながら実際の回路等においては、構成要素を機能毎に切り分けることが難しく、一つの回路に複数の機能が係わる場合や、複数の回路にわたって一つの機能が関わる場合があり得る。そのため、ブロック図のブロックは、明細書で説明した構成要素に限定されず、状況に応じて適切に言い換えることができる。
また、図面において、大きさ、層の厚さ、又は領域は、説明の便宜上任意の大きさに示したものである。よって、必ずしもそのスケールに限定されない。なお図面は明確性を期すために模式的に示したものであり、図面に示す形状又は値などに限定されない。例えば、ノイズによる信号、電圧、若しくは電流のばらつき、又は、タイミングのずれによる信号、電圧、若しくは電流のばらつきなどを含むことが可能である。
また、図面において、上面図(平面図、レイアウト図ともいう)や斜視図などにおいて、図面の明確性を期すために、一部の構成要素の記載を省略している場合がある。
また、図面において、同一の要素又は同様な機能を有する要素、同一の材質の要素、あるいは同時に形成される要素等には同一の符号を付す場合があり、その繰り返しの説明は省略する場合がある。
<言い換え可能な記載に関する付記>
本明細書等において、トランジスタの接続関係を説明する際、ソースとドレインとの一方を、「ソース又はドレインの一方」(又は第1電極、又は第1端子)と表記し、ソースとドレインとの他方を「ソース又はドレインの他方」(又は第2電極、又は第2端子)と表記している。これは、トランジスタのソースとドレインは、トランジスタの構造又は動作条件等によって変わるためである。なおトランジスタのソースとドレインの呼称については、ソース(ドレイン)端子や、ソース(ドレイン)電極等、状況に応じて適切に言い換えることができる。
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配線」が一体となって形成されている場合なども含む。
また、本明細書等において、電圧と電位は、適宜言い換えることができる。電圧は、基準となる電位からの電位差のことであり、例えば基準となる電位をグラウンド電位(接地電位)とすると、電圧を電位に言い換えることができる。グラウンド電位は必ずしも0Vを意味するとは限らない。なお電位は相対的なものであり、基準となる電位によっては、配線等に与える電位を変化させる場合がある。
なお本明細書等において、「膜」、「層」などの語句は、場合によっては、又は、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。又は、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。又は、場合によっては、又は、状況に応じて、「膜」、「層」などの語句を使わずに、別の用語に入れ替えることが可能である。例えば、「導電層」又は「導電膜」という用語を、「導電体」という用語に変更することが可能な場合がある。又は、例えば、「絶縁層」「絶縁膜」という用語を、「絶縁体」という用語に変更することが可能な場合がある。
なお本明細書等において、「配線」、「信号線」、「電源線」などの用語は、場合によっては、又は、状況に応じて、互いに入れ替えることが可能である。例えば、「配線」という用語を、「信号線」という用語に変更することが可能な場合がある。また、例えば、「配線」という用語を、「電源線」などの用語に変更することが可能な場合がある。また、その逆も同様で、「信号線」「電源線」などの用語を、「配線」という用語に変更することが可能な場合がある。「電源線」などの用語は、「信号線」などの用語に変更することが可能な場合がある。また、その逆も同様で「信号線」などの用語は、「電源線」などの用語に変更することが可能な場合がある。
<語句の定義に関する付記>
以下では、上記実施の形態中で言及した語句の定義について説明する。
<<半導体について>>
本明細書において、「半導体」と表記した場合でも、例えば、導電性が十分低い場合は「絶縁体」としての特性を有する場合がある。また、「半導体」と「絶縁体」は境界が曖昧であり、厳密に区別できない場合がある。したがって、本明細書に記載の「半導体」は、「絶縁体」と言い換えることができる場合がある。同様に、本明細書に記載の「絶縁体」は、「半導体」と言い換えることができる場合がある。
また、「半導体」と表記した場合でも、例えば、導電性が十分高い場合は「導電体」としての特性を有する場合がある。また、「半導体」と「導電体」は境界が曖昧であり、厳密に区別できない場合がある。したがって、本明細書に記載の「半導体」は、「導電体」と言い換えることができる場合がある。同様に、本明細書に記載の「導電体」は、「半導体」と言い換えることができる場合がある。
なお、半導体の不純物とは、例えば、半導体層を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物である。不純物が含まれることにより、例えば、半導体にDOS(Density of States)が形成されることや、キャリア移動度が低下することや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、主成分以外の遷移金属などがあり、特に、例えば、水素(水にも含まれる)、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、例えば水素などの不純物の混入によって酸素欠損を形成する場合がある。また、半導体がシリコン層である場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
<<トランジスタについて>>
本明細書において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域又はドレイン電極)とソース(ソース端子、ソース領域又はソース電極)の間にチャネル形成領域を有しており、ドレインとチャネル形成領域とソースとを介して電流を流すことができるものである。なお、本明細書等において、チャネル形成領域とは、電流が主として流れる領域をいう。
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができるものとする。
<<スイッチについて>>
本明細書等において、スイッチとは、導通状態(オン状態)、又は、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有するものをいう。又は、スイッチとは、電流を流す経路を選択して切り替える機能を有するものをいう。
一例としては、電気的スイッチ又は機械的なスイッチなどを用いることができる。つまり、スイッチは、電流を制御できるものであればよく、特定のものに限定されない。
電気的なスイッチの一例としては、トランジスタ(例えば、バイポーラトランジスタ、MOSトランジスタなど)、ダイオード(例えば、PNダイオード、PINダイオード、ショットキーダイオード、MIM(Metal Insulator Metal)ダイオード、MIS(Metal Insulator Semiconductor)ダイオード、ダイオード接続のトランジスタなど)、又はこれらを組み合わせた論理回路などがある。
なお、スイッチとしてトランジスタを用いる場合、トランジスタの「導通状態」とは、トランジスタのソース電極とドレイン電極が電気的に短絡されているとみなせる状態をいう。また、トランジスタの「非導通状態」とは、トランジスタのソース電極とドレイン電極が電気的に遮断されているとみなせる状態をいう。なおトランジスタを単なるスイッチとして動作させる場合には、トランジスタの極性(導電型)は特に限定されない。
機械的なスイッチの一例としては、デジタルマイクロミラーデバイス(DMD)のように、MEMS(マイクロ・エレクトロ・メカニカル・システム)技術を用いたスイッチがある。そのスイッチは、機械的に動かすことが可能な電極を有し、その電極が動くことによって、導通と非導通とを制御して動作する。
<<チャネル長について>>
本明細書等において、チャネル長とは、例えば、トランジスタの上面図において、半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、又はチャネルが形成される領域における、ソース(ソース領域又はソース電極)とドレイン(ドレイン領域又はドレイン電極)との間の距離をいう。
なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。
<<チャネル幅について>>
本明細書等において、チャネル幅とは、例えば、上面図において半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、又はチャネルが形成される領域における、ソースとドレインとが向かい合っている部分の長さをいう。
なお、一つのトランジスタにおいて、チャネル幅がすべての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル幅は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル幅は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。
なお、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、実効的なチャネル幅と呼ぶ。)と、トランジスタの上面図において示されるチャネル幅(以下、見かけ上のチャネル幅と呼ぶ。)と、が異なる場合がある。例えば、立体的な構造を有するトランジスタでは、実効的なチャネル幅が、トランジスタの上面図において示される見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細且つ立体的な構造を有するトランジスタでは、半導体の側面に形成されるチャネル領域の割合が大きくなる場合がある。その場合は、上面図において示される見かけ上のチャネル幅よりも、実際にチャネルの形成される実効的なチャネル幅の方が大きくなる。
ところで、立体的な構造を有するトランジスタにおいては、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
そこで、本明細書では、トランジスタの上面図において、半導体とゲート電極とが重なる領域における、ソースとドレインとが向かい合っている部分の長さである見かけ上のチャネル幅を、「囲い込みチャネル幅(SCW:Surrounded Channel Width)」と呼ぶ場合がある。また、本明細書では、単にチャネル幅と記載した場合には、囲い込みチャネル幅又は見かけ上のチャネル幅を指す場合がある。又は、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅、囲い込みチャネル幅などは、断面TEM像などを取得して、その画像を解析することなどによって、値を決定することができる。
なお、トランジスタの電界効果移動度や、チャネル幅当たりの電流値などを計算して求める場合、囲い込みチャネル幅を用いて計算する場合がある。その場合には、実効的なチャネル幅を用いて計算する場合とは異なる値をとる場合がある。
<<接続について>>
なお、本明細書等において、XとYとが接続されている、と記載する場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とを含むものとする。したがって、所定の接続関係、例えば、図又は文章に示された接続関係に限定されず、図又は文章に示された接続関係以外のものも含むものとする。
ここで使用するX、Yなどは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、又は、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅又は電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
なお、XとYとが電気的に接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とを含むものとする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、接続されている、とのみ明示的に記載されている場合と同じであるとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。又は、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。又は、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
<<平行、垂直について>>
本明細書において、「平行」とは、二つの直線が−10°以上且つ10°以下の角度で配置されている状態をいう。したがって、−5°以上且つ5°以下の場合も含まれる。また、「略平行」とは、二つの直線が−30°以上且つ30°以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80°以上且つ100°以下の角度で配置されている状態をいう。したがって、85°以上且つ95°以下の場合も含まれる。また、「略垂直」とは、二つの直線が60°以上且つ120°以下の角度で配置されている状態をいう。
<<三方晶、菱面体晶について>>
本明細書において、結晶が三方晶又は菱面体晶である場合、六方晶系として表す。
OS1 トランジスタ
OS2 トランジスタ
C0 容量素子
BL1 配線
BL2 配線
BL3 配線
BL4 配線
RBL1 配線
RBL2 配線
RBL3 配線
RBL4 配線
SL1 配線
SL2 配線
SL3 配線
SL4 配線
WL1 配線
WL2 配線
WL3 配線
WL4 配線
CNODE1 配線
CNODE2 配線
CNODE3 配線
CNODE4 配線
MCS 回路部
MC[1] メモリセル
MC[2] メモリセル
MC[i] メモリセル
MC[m] メモリセル
WOS[1] トランジスタ
WOS[2] トランジスタ
WOS[i] トランジスタ
WOS[m] トランジスタ
ROS[1] トランジスタ
ROS[2] トランジスタ
ROS[i] トランジスタ
ROS[m] トランジスタ
SW トランジスタ
C[1] 容量素子
C[2] 容量素子
C[i] 容量素子
C[m] 容量素子
FN[1] ノード
FN[2] ノード
FN[i] ノード
FN[m] ノード
BL 配線
SL 配線
WLOS[1] 配線
WLOS[2] 配線
WLOS[i] 配線
WLOS[m] 配線
WLC[1] 配線
WLC[2] 配線
WLC[i] 配線
WLC[m] 配線
WBG 配線
WBG[1] 配線
WBG[2] 配線
RBG 配線
MCS[1] 回路部
MCS[j] 回路部
MCS[n] 回路部
MCS[1,1] 回路部
MCS[m,1] 回路部
MCS[1,n] 回路部
MCS[m,n] 回路部
MC[1,1] メモリセル
MC[i,1] メモリセル
MC[m,1] メモリセル
MC[1,j] メモリセル
MC[i,j] メモリセル
MC[m,j] メモリセル
MC[1,n] メモリセル
MC[i,n] メモリセル
MC[m,n] メモリセル
MC[k] メモリセル
SW[1] トランジスタ
SW[j] トランジスタ
SW[n] トランジスタ
SW[1,1] トランジスタ
SW[m,1] トランジスタ
SW[1,n] トランジスタ
SW[m,n] トランジスタ
BL[1] 配線
BL[j] 配線
BL[n] 配線
SL[1] 配線
SL[j] 配線
SL[n] 配線
SG[1] 配線
SG[j] 配線
SG[n] 配線
SG[1,1] 配線
SG[m,1] 配線
SG[1,n] 配線
SG[m,n] 配線
WLOS[1,1] 配線
WLOS[1,j] 配線
WLOS[1,n] 配線
WLOS[i,1] 配線
WLOS[i,j] 配線
WLOS[i,n] 配線
WLOS[m,1] 配線
WLOS[m,j] 配線
WLOS[m,n] 配線
WLOS(1)[1,1] 配線
WLOS(1)[1,n] 配線
WLOS(k)[1,1] 配線
WLOS(k)[1,n] 配線
WLOS(1)[m,1] 配線
WLOS(1)[m,n] 配線
WLOS(k)[m,1] 配線
WLOS(k)[m,n] 配線
WLC(1)[1] 配線
WLC(k)[1] 配線
WLC(1)[m] 配線
WLC(k)[m] 配線
WBG[m] 配線
RBG[1] 配線
RBG[m] 配線
S1 ステップ
S2 ステップ
S3 ステップ
S4 ステップ
S5 ステップ
S6 ステップ
S7 ステップ
S8 ステップ
S9 ステップ
L0 層
L1 層
L2 層
L3 層
L4 層
L5 層
L6 層
L7 層
L8 層
L9 層
L10 層
L11 層
L12 層
TrA トランジスタ
TrB トランジスタ
TrC トランジスタ
C1 容量素子
10 外部回路
20 回路層
100 ストリング
101 ストリング
102 ストリング
103 ストリング
104 ストリング
105 ストリング
105[1] ストリング
105[j] ストリング
105[n] ストリング
105[1,1] ストリング
105[m,1] ストリング
105[1,n] ストリング
105[m,n] ストリング
106 ストリング
200 半導体装置
210 半導体装置
220 半導体装置
221 半導体装置
222 半導体装置
1400a トランジスタ
1400b トランジスタ
1400c トランジスタ
1400d トランジスタ
1400e トランジスタ
1400f トランジスタ
1401 絶縁膜
1402 絶縁膜
1403 絶縁膜
1404 絶縁膜
1405 絶縁膜
1406 絶縁膜
1407 絶縁膜
1408 絶縁膜
1409 絶縁膜
1411 導電膜
1412 導電膜
1413 導電膜
1414 導電膜
1415 開口部
1421 導電膜
1422 導電膜
1423 導電膜
1424 導電膜
1430 金属酸化物
1431 金属酸化物
1431a 金属酸化物
1431b 金属酸化物
1431c 金属酸化物
1432 金属酸化物
1432a 金属酸化物
1432b 金属酸化物
1432c 金属酸化物
1433 金属酸化物
1441 領域
1442 領域
1450 基板
1451 低抵抗領域
1452 低抵抗領域
1461 領域
1461a 領域
1461b 領域
1461c 領域
1461d 領域
1461e 領域
1462 領域
1463 領域
1680 トランジスタ
1681 絶縁膜
1682 半導体
1683 導電膜
1684 導電膜
1685 絶縁膜
1686 絶縁膜
1687 絶縁膜
1688 導電膜
1689 導電膜
1700 基板
1701 素子分離層
1702 絶縁体
1703 絶縁体
1704 絶縁体
1705 絶縁体
1706 絶縁体
1710 導電体
1711 導電体
1712 導電体
1713 導電体
1714 導電体
1715 導電体
1716 導電体
1717 導電体
1718 導電体
1719 導電体
1730 配線
1731 配線
1732 配線
1733 配線
1734 配線
1735 配線
1736 配線
1737 配線
1751 第1の電極
1752 第2の電極
1753 絶縁体
1790 ゲート電極
1792 ウェル
1793 チャネル形成領域
1794 低濃度不純物領域
1795 高濃度不純物領域
1796 導電性領域
1797 ゲート絶縁膜
1798 側壁絶縁層
1799 側壁絶縁層
2600 記憶装置
4000 RFタグ
4700 電子部品
4701 リード
4702 プリント基板
4703 回路部
4704 回路基板
5201 筐体
5202 筐体
5203 表示部
5204 表示部
5205 マイクロホン
5206 スピーカ
5207 操作キー
5208 スタイラス
5301 筐体
5302 冷蔵室用扉
5303 冷凍室用扉
5401 筐体
5402 表示部
5403 キーボード
5404 ポインティングデバイス
5501 筐体
5502 表示部
5503 マイク
5504 スピーカ
5505 操作ボタン
5601 筐体
5602 筐体
5603 表示部
5604 表示部
5605 接続部
5606 操作キー
5701 車体
5702 車輪
5703 ダッシュボード
5704 ライト
5801 筐体
5802 筐体
5803 表示部
5804 操作キー
5805 レンズ
5806 接続部
5901 筐体
5902 表示部
5903 操作ボタン
5904 操作子
5905 バンド
6000 記憶装置
6100 メモリセル
7000a トランジスタ
7000b トランジスタ
7001 ガラス基板
7002 導電膜
7003 絶縁膜
7004 金属酸化物
7005 絶縁膜
7006 導電膜
7007 絶縁膜
7008 領域
7009 領域
7010 導電膜
7011 導電膜
7020a トランジスタ
7020b トランジスタ
7021 導電膜
7022 絶縁膜
7023 金属酸化物
7024 絶縁膜
7025 導電膜
7026 導電膜
7027 導電膜
7028 絶縁膜

Claims (10)

  1. 第1トランジスタと、回路と、を有し、
    前記回路は、第2乃至第2n+1トランジスタと、第1乃至第n容量素子と、第1配線と、第1乃至第n保持ノードと、を有し(nは2以上の整数)、
    前記第2i+1トランジスタは、バックゲートを有し(iは1以上n以下の整数)、
    前記第2iトランジスタの第1端子は、前記第i保持ノードを介して、前記第2i+1トランジスタのゲートと電気的に接続され、
    前記第2iトランジスタの第1端子は、前記第i保持ノードを介して、前記第i容量素子の第1端子と電気的に接続され、
    前記第1トランジスタの第1端子は、前記第2iトランジスタの第2端子と電気的に接続され、
    前記第2i−1トランジスタの第2端子は、前記第2i+1トランジスタの第1端子と電気的に接続され、
    前記第2j−1トランジスタのバックゲートは、前記第2j+1トランジスタのバックゲートと電気的に接続されていることを特徴とする半導体装置(jは2以上n以下の整数)。
  2. 請求項1において、
    前記第1トランジスタは、チャネル形成領域にシリコンを有し、
    前記第2乃至第2n+1トランジスタは、チャネル形成領域に酸化物半導体を有することを特徴とする半導体装置。
  3. 請求項1において、
    前記第1トランジスタは、バックゲートを有し、
    前記第1トランジスタのバックゲートは、前記第3トランジスタのバックゲートと電気的に接続されていることを特徴とする半導体装置。
  4. 請求項3において、
    前記第1乃至第2n+1トランジスタは、チャネル形成領域に酸化物半導体を有することを特徴とする半導体装置。
  5. 請求項1乃至請求項4のいずれか一において、
    メモリセルアレイを有する半導体装置であって、
    前記第1トランジスタと、前記回路と、をそれぞれ複数有し、
    前記メモリセルアレイは、前記複数の回路を有することを特徴とする半導体装置。
  6. 請求項5に記載のメモリセルアレイを複数有し、
    前記複数のメモリセルアレイが互いに重畳された領域を有することを特徴とする半導体装置。
  7. 請求項1乃至請求項6のいずれか一において、
    前記第i保持ノードは、Mビット(Mは1以上の整数)のデータを保持する機能を有することを特徴とする半導体装置。
  8. 請求項1乃至請求項7のいずれか一に記載の半導体装置と、
    駆動回路と、を有する記憶装置。
  9. 請求項8において、
    記憶容量が1テラバイト以上である記憶装置。
  10. 請求項8、又は請求項9に記載の記憶装置と、
    筐体と、を有する電子機器。
JP2016205706A 2015-10-22 2016-10-20 半導体装置、記憶装置および電子機器 Active JP6863709B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2015208166 2015-10-22
JP2015208166 2015-10-22
JP2016050444 2016-03-15
JP2016050444 2016-03-15

Publications (3)

Publication Number Publication Date
JP2017168809A true JP2017168809A (ja) 2017-09-21
JP2017168809A5 JP2017168809A5 (ja) 2019-11-28
JP6863709B2 JP6863709B2 (ja) 2021-04-21

Family

ID=58557349

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016205706A Active JP6863709B2 (ja) 2015-10-22 2016-10-20 半導体装置、記憶装置および電子機器

Country Status (3)

Country Link
US (1) US9990997B2 (ja)
JP (1) JP6863709B2 (ja)
WO (1) WO2017068478A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021038363A1 (ja) * 2019-08-29 2021-03-04 株式会社半導体エネルギー研究所 半導体装置、電子機器
WO2021069998A1 (ja) * 2019-10-11 2021-04-15 株式会社半導体エネルギー研究所 記憶装置
WO2021094844A1 (ja) * 2019-11-11 2021-05-20 株式会社半導体エネルギー研究所 情報処理装置、および情報処理装置の動作方法
US11626037B2 (en) 2017-08-04 2023-04-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
WO2024074967A1 (ja) * 2022-10-07 2024-04-11 株式会社半導体エネルギー研究所 半導体装置、記憶装置、及び電子機器

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6901831B2 (ja) 2015-05-26 2021-07-14 株式会社半導体エネルギー研究所 メモリシステム、及び情報処理システム
KR20170061602A (ko) * 2015-11-26 2017-06-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 전자 기기
JP7073356B2 (ja) 2017-05-19 2022-05-23 株式会社半導体エネルギー研究所 半導体装置または記憶装置
CN107945741A (zh) * 2017-11-07 2018-04-20 深圳市华星光电半导体显示技术有限公司 Oled像素驱动电路、阵列基板及显示装置
CN111656430B (zh) 2018-02-01 2022-07-26 株式会社半导体能源研究所 显示装置及电子设备
KR102581399B1 (ko) 2018-11-02 2023-09-22 삼성전자주식회사 반도체 메모리 소자
JP7441176B2 (ja) 2018-11-09 2024-02-29 株式会社半導体エネルギー研究所 表示装置および電子機器
JP7313853B2 (ja) 2019-03-22 2023-07-25 キオクシア株式会社 半導体メモリ
WO2020222068A1 (ja) * 2019-04-30 2020-11-05 株式会社半導体エネルギー研究所 冗長メモリセルを有する記憶装置、半導体装置、および、電子機器
WO2020254909A1 (ja) * 2019-06-21 2020-12-24 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
CN111028876B (zh) * 2019-12-12 2021-11-12 中国科学院微电子研究所 实现双方向并行数据读取的非挥发存储阵列
US11276448B2 (en) 2020-03-26 2022-03-15 Micron Technology, Inc. Memory array with multiplexed select lines and two transistor memory cells
US20240055056A1 (en) * 2022-08-15 2024-02-15 Micron Technology, Inc. Storing bits with cells in a memory device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012198977A (ja) * 2011-03-07 2012-10-18 Semiconductor Energy Lab Co Ltd 半導体装置および半導体装置の駆動方法
JP2012256815A (ja) * 2010-08-04 2012-12-27 Semiconductor Energy Lab Co Ltd 半導体装置
US20150263007A1 (en) * 2014-03-14 2015-09-17 Semiconductor Energy Laboratory Co., Ltd. Circuit system

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5252846A (en) 1987-03-13 1993-10-12 Kabushiki Kaisha Toshiba Semiconductor memory device with an improved erroneous write characteristic and erasure characteristic
JP2515009B2 (ja) 1989-01-13 1996-07-10 株式会社東芝 不揮発性半導体メモリの製造方法
US5266509A (en) 1990-05-11 1993-11-30 North American Philips Corporation Fabrication method for a floating-gate field-effect transistor structure
US6667494B1 (en) 1997-08-19 2003-12-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and semiconductor display device
KR100266744B1 (ko) 1997-12-29 2000-09-15 윤종용 고집적 가능한 멀티-비트 데이터 래치 회로를 갖는 반도체 메모리 장치
US6501098B2 (en) 1998-11-25 2002-12-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device
TW578028B (en) 1999-12-16 2004-03-01 Sharp Kk Liquid crystal display and manufacturing method thereof
JP2001351386A (ja) * 2000-06-07 2001-12-21 Sony Corp 半導体記憶装置およびその動作方法
US6982897B2 (en) 2003-10-07 2006-01-03 International Business Machines Corporation Nondestructive read, two-switch, single-charge-storage device RAM devices
US7209384B1 (en) 2005-12-08 2007-04-24 Juhan Kim Planar capacitor memory cell and its applications
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
EP1883109B1 (en) 2006-07-28 2013-05-15 Semiconductor Energy Laboratory Co., Ltd. Memory element and method of manufacturing thereof
JP2010016100A (ja) * 2008-07-02 2010-01-21 Toshiba Corp 半導体記憶装置
JP5480554B2 (ja) 2008-08-08 2014-04-23 株式会社半導体エネルギー研究所 半導体装置
KR101690216B1 (ko) * 2009-05-01 2016-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR20180133548A (ko) 2009-11-20 2018-12-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101803254B1 (ko) * 2009-11-27 2017-11-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8780629B2 (en) 2010-01-15 2014-07-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
JP5743407B2 (ja) * 2010-01-15 2015-07-01 キヤノン株式会社 トランジスタの駆動方法及び該方法で駆動されるトランジスタを含む表示装置
KR101943807B1 (ko) 2010-01-15 2019-01-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101787734B1 (ko) 2010-01-20 2017-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기억 장치
WO2011102206A1 (en) 2010-02-19 2011-08-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device, driving method thereof, and method for manufacturing semiconductor device
WO2011145738A1 (en) 2010-05-20 2011-11-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving semiconductor device
WO2011162147A1 (en) * 2010-06-23 2011-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2012002186A1 (en) 2010-07-02 2012-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI555128B (zh) 2010-08-06 2016-10-21 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的驅動方法
KR101928897B1 (ko) * 2010-08-27 2018-12-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억 장치, 반도체 장치
KR101924231B1 (ko) * 2010-10-29 2018-11-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기억 장치
KR101952733B1 (ko) 2010-11-05 2019-02-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5770068B2 (ja) 2010-11-12 2015-08-26 株式会社半導体エネルギー研究所 半導体装置
JP5798933B2 (ja) 2011-01-26 2015-10-21 株式会社半導体エネルギー研究所 信号処理回路
JP5898527B2 (ja) 2011-03-04 2016-04-06 株式会社半導体エネルギー研究所 半導体装置
CN103022012B (zh) 2011-09-21 2017-03-01 株式会社半导体能源研究所 半导体存储装置
JP6100559B2 (ja) 2012-03-05 2017-03-22 株式会社半導体エネルギー研究所 半導体記憶装置
WO2014142043A1 (en) 2013-03-14 2014-09-18 Semiconductor Energy Laboratory Co., Ltd. Method for driving semiconductor device and semiconductor device
US10522693B2 (en) 2015-01-16 2019-12-31 Semiconductor Energy Laboratory Co., Ltd. Memory device and electronic device
JP6773453B2 (ja) 2015-05-26 2020-10-21 株式会社半導体エネルギー研究所 記憶装置及び電子機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012256815A (ja) * 2010-08-04 2012-12-27 Semiconductor Energy Lab Co Ltd 半導体装置
JP2012198977A (ja) * 2011-03-07 2012-10-18 Semiconductor Energy Lab Co Ltd 半導体装置および半導体装置の駆動方法
US20150263007A1 (en) * 2014-03-14 2015-09-17 Semiconductor Energy Laboratory Co., Ltd. Circuit system
JP2015222807A (ja) * 2014-03-14 2015-12-10 株式会社半導体エネルギー研究所 半導体装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11626037B2 (en) 2017-08-04 2023-04-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
WO2021038363A1 (ja) * 2019-08-29 2021-03-04 株式会社半導体エネルギー研究所 半導体装置、電子機器
WO2021069998A1 (ja) * 2019-10-11 2021-04-15 株式会社半導体エネルギー研究所 記憶装置
JP7510431B2 (ja) 2019-10-11 2024-07-03 株式会社半導体エネルギー研究所 記憶装置
US12082391B2 (en) 2019-10-11 2024-09-03 Semiconductor Energy Laboratory Co., Ltd. Memory device
WO2021094844A1 (ja) * 2019-11-11 2021-05-20 株式会社半導体エネルギー研究所 情報処理装置、および情報処理装置の動作方法
US11776596B2 (en) 2019-11-11 2023-10-03 Semiconductor Energy Laboratory Co., Ltd. Data processing device and method for operating data processing device
JP7525506B2 (ja) 2019-11-11 2024-07-30 株式会社半導体エネルギー研究所 情報処理装置、および情報処理装置の動作方法
WO2024074967A1 (ja) * 2022-10-07 2024-04-11 株式会社半導体エネルギー研究所 半導体装置、記憶装置、及び電子機器

Also Published As

Publication number Publication date
US20170117283A1 (en) 2017-04-27
US9990997B2 (en) 2018-06-05
WO2017068478A1 (en) 2017-04-27
JP6863709B2 (ja) 2021-04-21

Similar Documents

Publication Publication Date Title
JP6863709B2 (ja) 半導体装置、記憶装置および電子機器
US10559612B2 (en) Signal processing circuit and semiconductor device including the signal processing circuit
JP6875793B2 (ja) 半導体装置、及び電子部品
JP6773453B2 (ja) 記憶装置及び電子機器
US10964700B2 (en) Semiconductor device and memory device including the semiconductor device
US10411013B2 (en) Semiconductor device and memory device
JP6901831B2 (ja) メモリシステム、及び情報処理システム
JP6773521B2 (ja) 半導体装置、記憶装置、電子機器、又は該半導体装置の駆動方法
KR20150026875A (ko) 반도체 장치 및 그 제작 방법
JP6792336B2 (ja) オフ電流を算出する方法
JP2020129427A (ja) 半導体装置
JP2020115545A (ja) 半導体装置
US20160336057A1 (en) Semiconductor device, memory device, electronic device, and method for driving semiconductor device
JP6899223B2 (ja) データのリフレッシュの方法、半導体ウェハ、電子機器
JP6622108B2 (ja) 記憶装置
JP6690935B2 (ja) 半導体装置
JP6777412B2 (ja) 検査方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191017

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191017

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200716

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200721

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20200916

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210309

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210401

R150 Certificate of patent or registration of utility model

Ref document number: 6863709

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250