JP2016527548A - アレイ基板及び液晶パネル - Google Patents

アレイ基板及び液晶パネル Download PDF

Info

Publication number
JP2016527548A
JP2016527548A JP2016526398A JP2016526398A JP2016527548A JP 2016527548 A JP2016527548 A JP 2016527548A JP 2016526398 A JP2016526398 A JP 2016526398A JP 2016526398 A JP2016526398 A JP 2016526398A JP 2016527548 A JP2016527548 A JP 2016527548A
Authority
JP
Japan
Prior art keywords
switch circuit
pixel electrode
pixel
thin film
film transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016526398A
Other languages
English (en)
Other versions
JP6101406B2 (ja
Inventor
姚曉慧
陳政鴻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd, TCL China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of JP2016527548A publication Critical patent/JP2016527548A/ja
Application granted granted Critical
Publication of JP6101406B2 publication Critical patent/JP6101406B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】 大視野角において見られる色ずれの現象を改善し、画像表示の効果を高めることのできるアレイ基板及び液晶パネルを提供する。【解決手段】 アレイ基板は、複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、液晶表示パネルは係るアレイ基板と、カラーフィルタ基板と、該アレイ基板と該カラーフィルタ基板との間に位置する液晶層を含む。【選択図】 図1

Description

この発明は液晶表示技術に関し、特にアレイ基板及び液晶表示パネルに関する。
VA(Vertical Alignment)方式の液晶表示パネルは、応答速度が速く、コントラストが高いなどの長所を有し、目下液晶表示パネルの主流として発展しつつある。但し、異なる視野角においては液晶分子の配向が一致せず、液晶分子の有効な屈折率も異なる。このため、透過光線が強くなるという変化が生まれる。具体的な表現としては、斜めの視野角の光透過能力が下がり、正面方向の視野角に表現される色と一致しなくなり、色差が発生する。このため、大視野角において観察すれば、色ずれにより色彩がリアルでなくなっていることが分かる。
この発明は、大視野角において見られる色ずれの現象を改善し、画像表示の効果を高めることのできるアレイ基板及び液晶パネルを提供することを課題とする。
そこで、本発明者は従来の要介護者、もしくは要支援者の身元を識別する方法見られる欠点に鑑み鋭意研究を重ねた結果、複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続するアレイ基板と、係るアレイ基板と、カラーフィルタ基板と、該アレイ基板と該カラーフィルタ基板との間に位置する液晶層を含む液晶表示パネルによって課題を解決でる点に着眼し、係る知見に基づいて本発明を完成させた。
以下この発明について説明する。請求項1にアレイ基板は、複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、
それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、
該画素ユニットに対応する該走査線に走査信号を入力して該第1スイッチ回路と該第2スイッチ回路と該コントロールスイッチとがONになった場合、該第1画電極が該第1スイッチ回路を介して該画素ユニットに対応するデータ線のデータ信号を受信し、該第2画素電極が該第1スイッチ回路と該第2スイッチ回路とを順に介して該画素ユニットに対応するデータ線からデータ信号を受信し、該第1スイッチ回路と該第2スイッチ回路の作用の下で該第1画素電極と該第2画素電極との間にゼロの電圧差が存在しなくなり、かつ該第1スイッチ回路がONになった場合の電流通過能力と、該第2スイッチ回路がONになった場合の電流通過能力とが異なって該第1画素電極と該第2画素電極との間に異なる電圧差を得て、該コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタが0Nになった時間内に該第2画素電極の電圧を変化させ、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしないことを特徴とするアレイ基板。
請求項2に記載するアレイ基板は請求項1における第1スイッチ回路が第1薄膜トランジスタであって、該第2スイッチ回路が第21薄膜トランジスタであって、該第1薄膜トランジスタの幅と長さの比例が該第2薄膜トランジスタの幅と長さの比例と異なり、第1スイッチ回路がONになった場合の電流通能力が、第2スイッチ回路がONになった場合の電流通能力とが異なる。
請求項3に記載するアレイ基板は、それぞれの請求項1における画素ユニットが第3画素電極と第3スイッチ回路とをさらに含み、該第3画素電極が該第3スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ該第3スイッチ回路を介して該第1スイッチ回路と接続し、最終的に該第3画素電極と該画素ユニットに対応するデータ線と接続を実現し、
該第2電極が該第2スイッチ回路と該第3スイッチ回路とを介して該第1スイッチ回路に接続し、最終的に該第2画素電極と該画素ユニットに対応するデータ線との接続を実現する。
請求項4に記載するアレイ基板は、複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、
それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、
該画素ユニットに対応する該走査線に走査信号を入力して該第1スイッチ回路と該第2スイッチ回路と該コントロールスイッチとがONになった場合、該第1画電極が該第1スイッチ回路を介して該画素ユニットに対応するデータ線のデータ信号を受信し、該第2画素電極が少なくとも該第1スイッチ回路と該第2スイッチ回路とを順に介して該画素ユニットに対応するデータ線からデータ信号を受信し、該第1スイッチ回路と該第2スイッチ回路の作用の下で該第1画素電極と該第2画素電極との間にゼロの電圧差が存在しなくなり、該スイッチ回路がONになった時間内に該第2画素電極の電圧を変化させ、該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしない。
請求項5に記載するアレイ基板は、請求項4における記第1スイッチ回路がONになった場合の電流通過能力が、該第2スイッチ回路がONになった場合の電流通過能力と異なり、該第1画素電極と該第2画素電極との間に異なる電圧差を得る。
請求項6に記載するアレイ基板、請求項5における第1スイッチ回路が第1薄膜トランジスタであって、該第2スイッチ回路が第21薄膜トランジスタであって、該第1薄膜トランジスタの幅と長さの比例が該第2薄膜トランジスタの幅と長さの比例と異なり、第1スイッチ回路がONになった場合の電流通能力が、第2スイッチ回路がONになった場合の電流通能力とが異なる。
請求項7に記載するアレイ基板はそれぞれの請求項4における画素ユニットが第3画素電極と第3スイッチ回路とをさらに含み、該第3画素電極が該第3スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ該第3スイッチ回路を介して該第1スイッチ回路と接続し、最終的に該第3画素電極と該画素ユニットに対応するデータ線と接続を実現し、
該第2電極が該第2スイッチ回路と該第3スイッチ回路とを介して該第1スイッチ回路に接続し、最終的に該第2画素電極と該画素ユニットに対応するデータ線との接続を実現する。
請求項8に記載するアレイ基板は、請求項4におけるコントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしない。
請求項9に記載する液晶表示パネルは、アレイ基板と、カラーフィルタ基板と、該アレイ基板と該カラーフィルタ基板との間に位置する液晶層を含み、
複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、
それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、
該画素ユニットに対応する該走査線に走査信号を入力して該第1スイッチ回路と該第2スイッチ回路と該コントロールスイッチとがONになった場合、該第1画電極が該第1スイッチ回路を介して該画素ユニットに対応するデータ線のデータ信号を受信し、該第2画素電極が該第1スイッチ回路と該第2スイッチ回路とを順に介して該画素ユニットに対応するデータ線からデータ信号を受信し、該第1スイッチ回路と該第2スイッチ回路の作用の下で該第1画素電極と該第2画素電極との間にゼロの電圧差が存在しなくなり、かつ該第1スイッチ回路がONになった場合の電流通過能力と、該第2スイッチ回路がONになった場合の電流通過能力とが異なって該第1画素電極と該第2画素電極との間に異なる電圧差を得て、該コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタが0Nになった時間内に該第2画素電極の電圧を変化させ、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしない。
請求項10に記載する液晶表示パネルは、請求項9における第1スイッチ回路がONになった場合の電流通過能力が、該第2スイッチ回路がONになった場合の電流通過能力と異なり、該第1画素電極と該第2画素電極との間に異なる電圧差を得る。
請求項11に記載する液晶表示パネルは、請求項10における第1スイッチ回路が第1薄膜トランジスタであって、該第2スイッチ回路が第21薄膜トランジスタであって、該第1薄膜トランジスタの幅と長さの比例が該第2薄膜トランジスタの幅と長さの比例と異なり、第1スイッチ回路がONになった場合の電流通能力が、第2スイッチ回路がONになった場合の電流通能力とが異なる。
請求項12に記載する液晶表示パネルは、それぞれの請求項9における画素ユニットが第3画素電極と第3スイッチ回路とをさらに含み、該第3画素電極が該第3スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ該第3スイッチ回路を介して該第1スイッチ回路と接続し、最終的に該第3画素電極と該画素ユニットに対応するデータ線と接続を実現し、
該第2電極が該第2スイッチ回路と該第3スイッチ回路とを介して該第1スイッチ回路に接続し、最終的に該第2画素電極と該画素ユニットに対応するデータ線との接続を実現する。
請求項13に記載する液晶表示パネルは、請求項9における該コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしない。
この発明によるアレイ基板の実施例の構造を示した説明図である。 図1に開示するアレイ基板の画素ユニットの構造に対する等価回路図である。 図2の画素ユニットのスイッチ回路とコントロールスイッチとがONになった場合の等価回路図である。 他の実施の形態によるアレイ基板の構造を示した説明図である。 図4に開示するアレイ基板の画素ユニットに対する等価回路図である。 図5に開示する画素ユニットのスイッチ回路とコントロールスイッチとがONになった場合の等価回路図である。 この発明による液晶表示パネルの構造を示した説明図である。
液晶技術において、大視野角における色彩の歪みを改善するための、画素のレイアウトにおいて、通常一つの画素が異なる配向の液晶を具える複数の画素エリアに分割し、それぞれの画素エリアに異なる電圧を印加することによって画素エリアの液晶分子の配向を異なるものとし、ここから大視野角における色彩に歪みを改善し、LCS(Low Color Shift)、色ずれ抑制の効果を達成することができ、即ち大視野角における色彩の差異を小さくする効果が得られる。
以下、実施例を挙げ、図面を参照にしてこの発明を詳述する。
図1、2に開示するように、この発明によるアレイ基板は、複数の走査線11と、複数のデータ線12と、複数の画素ユニット13と、コモン電圧を入力するコモン電圧14とを含んでなる。
それぞれの画素ユニット13は2つの画素電極と2つスイッチ回路とを含む。2角画素電極は第1画素電極M1と第2画素電極M2であって、2つのスイッチ回路は、いずれも薄膜トランジスタで実現し、それぞれ第1画素電極M1に作用する第1薄膜トランジスタT1と第2画素電極M2に作用する薄膜トランジスタT2である。第1薄膜トランジスタT1と第2薄膜トランジスタt2は、いずれも制御端と入力端と及び出力端とを含む。第1薄膜トランジスタT1のゲートと第2薄膜トランジスタT2のゲートは、いずれも画素ユニット13に対応する走査線11に電気的に接続し、第1薄膜トランジスタT1のソースは画素ユニット13に対応するデータ線12に電気的に接続し、第1薄膜トランジスタT1のドレインは第1画素電極M1と電気的に接続する。第2薄膜トランジスタT2のソースは第2画素電極M2に電気的に接続する。ここから第2画素電極M2は第2薄膜トランジスタT2を介して第1薄膜トランジスタT1に接続して、最終的に第2画素電極と画素ユニット13に対応するデータ線12とが接続する。
それぞれの画素ユニット13は、コントロールスイッチQ1を含み、コントロールスイッチQ1は制御端と第1端と第2端とを含む。その内コントロールスイッチQ1の制御端は画素ユニット13に対応する走査線11と電気的に接続し、コントロールスイッチQ1の第1端は第2画素電極M2と電気的に接続し、コントロールスイッチQ1の第2端はコモン電極と電気的に接続する。その内、実施例の方式のコントロールスイッチQ1は放電薄膜トランジスタであって、コントロールスイッチQ1制御端は放電薄膜トランジスタのゲートに対応し、コントロールスイッチQ1の第1端は放電薄膜トランジスタのソースに対応し、コントロールスイッチQ1の第2端は放電薄膜トランジスタのドレインに対応する。
他の実施の形態において、第1スイッチ回路、第2スイッチ回路、コントロールスイッチはダーリントントランジスタであってもよいが、ここでは限定しない。
画素ユニット13を駆動してワークを実行させる場合、コモン電極14にコモン電圧を入力し、走査線11に走査信号を入力して、第1薄膜トランジスタT1と、第2薄膜トランジスタT2と、コントロールスイッチQ1がONになるように制御し、データ線12にデータ信号を入力する。該データ信号は第1薄膜トランジスタT1を介して第1画素電極M1に入力し、第1薄膜トランジスタT1と第2薄膜トランジスタT2を順に通過して第2画素電極M2に至る。ここから第1画素電極M1は第1薄膜トランジスタT1を介してデータ線13からのデータ信号を受け、第2画素電極M2はデータ線13からのデータ信号を受信する。第1薄膜トランジスタT1と第2薄膜トランジスタT2との作用によって、第1画素電極M1の電圧と第2画素電極M2の電圧に一定の差異が存在することになる。具体的に述べれば、図3に開示するように、薄膜トランジスタがONになった場合、薄膜トランジスタは所定の抵抗値を有する抵抗に相当する。該抵抗値の大きさは、薄膜トランジスタの幅と長さの比例に関連する。薄膜トランジスタの幅と長さの比例が大きくなるほどONになった場合の等価抵抗値が小さくなる。薄膜トランジスタの幅と長さの比例が小さくなるほど、ONになった場合の等価抵抗値が大きくなる。仮に第1薄膜トランジスタT1がONになった場合の等価抵抗がRaであって、第2薄膜トランジスタT2がONになった場合の等価抵抗がRbであって、コントロールスイッチがONとなった場合の等価抵抗がRcであったとすれば、走査線11に走査信号を入力した場合の抵抗Ra、抵抗Rb、抵抗Rcは直列する。出た線12にデータ信号を入力した場合、データ信号は抵抗Raを介して第1画素電極M1に入力し、かつ抵抗Ra、抵抗Rbを順に通過して第2画素電極M2に入力する。仮にデータ線12に入力する電圧がVsだとすれば、電圧の直列分圧の原理に基づき第1画素電極M1の電圧は、次の式1の通りになる。
また、第2画素電極の電圧は次の式2の通りになる。
ここから分かるように、第2画素電極M2の電圧は第1画素電極M1の電圧より低い。ここから第1画素電極M1と第2画素電極M2との間に一定の差異が存在することになり、両者の間の電圧差はゼロではなくなる。このため大視野角における色ずれを改善し、画像表示の品質を高めることができる。
この実施の形態において、第1薄膜トランジスタT1と第2薄膜トランジスタT2は同一のタイプの薄膜トランジスタである。即ち両者の幅と長さは同一であって、ここから第1薄膜トランジスタT1と第2薄膜トランジスタT2がONになった場合、対応する等価の抵抗Rあと抵抗Rbとの抵抗値が同一になる。このため、第1薄膜トランジスタT1と第2薄膜トランジスタT2とがONになった場合の電流通過能力も同一になり、抵抗の直列分圧の原理に基づき、両者は等価の抵抗の抵抗値が同一ではあるものの、同様に第1画素電極M1と第2画素電極M2とが異なる電圧を有し、大視野角における色ずれを改善する効果を達成することができる。
また、コントロールスイッチQ1がONとなった時間内に第2画素電極M2の電圧を変化させて、第2画素電極M2とコモン電極14との間の電圧差を減少させ、かつゼロではなくする。具体的に述べれば、正極性(データ信号kがコモン電圧より大きい)反転時において、走査線11に走査信号を入力してコントロールスイッチQ1がONになるように制御した場合、第2画素電極M2の一部の電荷がコモン電極14に移転し、第2画素電極M2の電圧が下がり、第2画素電極M2の電圧が第1画素電極M1の電圧に比して、さらに一歩進んで異なってくる。しかも第2画素電極M2とコモン電極14との間の電圧差も減少し、ここから大視野角における色ずれをさらに改善することができる。さらに一歩進んで画像表示の質量を高めることができる。負極性(データ信号がコモン電圧より低い)反転時において、第2画素電極M2はコモン電極14を介して充電され、第2画素電圧M2の電圧が増加する。しかもコントロールスイッチQ1の制御の作用の下で第2画素電圧M2の増加した電圧が、第2画素電圧M2と第1画素電極M1との電圧の差と異なってくる。ここから第1画素電極M1と第2画素電極M2との間には、依然として一定の電圧差が存在することになる。しかも第2画素電極M2の電圧が増加する情況下にあって第2画素電極M2とコモン電圧14との間の電圧差が減少する。このためさらに一歩進んで大視野角における色ずれを改善することができる。また、コントロールスイッチQ1がONとなる時間内に第2画素電極M2とコモン電極14との間の電圧がゼロでなくなるように制御して、第2画素電極の正常な画像表示状態を保証する。よって、正極性の反転であろうと、負極性の反転であろうと、コントロールスイッチがONになった場合、第2画素電極M2の電圧が変化し、第2画素電極とコモン電極との間の電圧差が減少し、かつゼロではなくなる。この実施の形態におけるコントロールスイッチQ1は薄膜トランジスタであって、コントロールスイッチQ1の幅と長さの比例が設定値より小さい。このためコントロールスイッチQ1がONになった場合の電流通過能力は比的低く、このため第2画素電極M2とコモン電極14との間の電荷の移転速度が遅くなり、コントロールスイッチQ1がONとなった時間内に第2画素電極M2とコモン電極14との間で電荷の平衡状態には至らない。しかも、両者の間には依然として一定の電圧差が存在し、第2画素電極M2とコモン電極14との間の電荷お移動速度を制御して第1画素電極と第2画素電極M2との電圧が異なるようにする(負極性反転の場合)。
他の実施の形態において、第1薄膜トランジスタと第2薄膜トランジスタとの幅と長さが異なっていてもよい。ここから第1薄膜トランジスタと第2薄膜トランジスタとがONになった場合の電流通過能力が異なり、第1画素電極と第2画素電極との間に異なる電圧差が異なってくる。例えば、第1薄膜トランジスタの幅と長さの比例を第2薄膜トランジスタの幅と長さの比例より大きくし、ここから第1画素電極と第2画素電極との間の電圧差を増大させ、さらに好ましい色ずれ改善の効果が得られる。当然のことながら、第1薄膜トランジスタの幅と長さの比例を第2薄膜トランジスタの幅と長さの比例より小さくしてもよく、実際の必要に応じて選択することができる。よって、ここでは限定はしない。
よって、第1薄膜トランジスタと第2薄膜トランジスタとの幅と長さの比例を変化させて、ここから第1薄膜トランジスタと第2薄膜トランジスタとがONになった場合の等価抵抗の抵抗値を変化させて、第1画素電極と第2画素電極との間の電圧差を得て、異なるLCS(Low Color Shift)の効果を達することができる。
その他の実施の形態において、薄膜トランジスタの幅と長さの比例を変化させないで第1画素電極と第2画素電極との間の電圧差を変化させてもよい。第1スイッチ回路は第1薄膜トランジスタを実現させるためだけに使用し、第2スイッチ回路が第2薄膜トランジスタを介して分圧抵抗を実現させてもよく、第1スイッチ回路と第2スイッチとがONになった場合の電流通過能力が異なるようにする。ここから第1画素電圧と第画素電圧との間の電圧差を得る。具体的に述べれば、第1画素電圧は第1薄膜トランジスタを介して画素ユニットに対応するデータ線に接続し、第2画素電極は第2薄膜トランジスタと分圧抵抗とを順に通過して第1薄膜トランジスタと接続し、最終的に第2画素電極と画素ユニットに対応するデータ線の接続を実現する。第1薄膜トランジスタと第2薄膜トランジスタとの幅と長さの比例は同一であってもよく、分圧抵抗の大きさを調整することによって、第2スイッチ回路の電流通過能力を調整することができ、第1スイッチ回路と第2スイッチ回路がONになった場合の電流通過能力を異なったものにする。ここから第1画素電極と第2画素電極との電圧差が得られ、異なるLCS(Low Color Shift)の効果を達することができる。当然のことながら、その他の実施の形態において、第1画素電極と第2画素電極とに異なる電圧を供給するために、第1スイッチ回路は1つ、又は複数の分圧抵抗を含んでもよく、第2スイッチ回路は複数の分圧抵抗を含んでもよく、ここから第1画素電極と第2画素電極のことなる電圧を実現する。
図4、5に、この発明によるアレイ基板の他の実施の形態を開示する。図面の開示によれば、それぞれの画素ユニット23は第3画素電極M3と第3スイッチ回路とをさらに含む。第3スイッチ回路は第3薄膜トランジスタT3である。第3画素電極M3は第3薄膜トランジスタT3を介して第1薄膜トランジスタT1に接続し、最終的に画素電極M3と画素ユニット23に対応するデータ線22と接続する。第2画素電極M2は第2薄膜トランジスタT2と第3薄膜トランジスタT3とを介して第1薄膜トランジスタT1に接続し、最終的に第2画素電極は画素ユニット23に対応するデータ線22と接続する。具体的に述べれば、3つの薄膜トランジスタT1、T2、T3のゲートは画素ユニット23の走査線21に接続し、第1薄膜トランジスタT1のソースは画素ユニット23に対応するデータ線22に接続し、第1薄膜トランジスタT1のドレインは第1画素電極M1に接続する。第3薄膜トランジスタT3のソースは第1薄膜トランジスタT1のドレインに接続し、第3薄膜トランジスタT3のドレインは第3画素電極M3に接続する。第2薄膜トランジスタT2のソースは第3薄膜トランジスタのドレインに接続し、第2薄膜トランジスタT2のドレインは第2画素電極M2に接続する。
走査線21に走査信号を入力して3つの薄膜トランジスタT1、T2、T3とコントロールスイッチQ1とがONになった場合、データ線22にデータ信号を入力し、第1画素電極M1が第1薄膜トランジスタを介してデータ信号を受信し、第3画素電極が第1薄膜トランジスタT1と第3薄膜トランジスタT3とを順に通過してデータ信号を受信する。第2画素電極M2は第1薄膜トランジスタT1と第3薄膜トランジスタT3を順に通過してデータ信号を受信する。第3画素電極M3は第1薄膜トランジスタT1と第3薄膜トランジスタT2とを通過してデータ信号を受信する。図6に開示するように、仮に3つの薄膜トランジスタT1、T2、T3とコントロールスイッチQ1がONになった場合、等価の抵抗がそれぞれRa、Rb、Rcであって、データ線23に入力する電圧がVsであれば、第1画素電極M1の電圧は、次の式3に開示するとおりである。
また、第3画素電極M3の電圧は次の式4に開示するとおりである。
また、第2画素電圧M2の電圧は、次の式5に開示する通りである。
以上から明らかなように、第3画素電極M3の電圧が第1画素電極M1の電圧より低く、第2画素電極M2の電圧が第3画素電極M3より低い。ここから3つの画素電極M1、M2、M3の間に一定の電圧差が存在し、大視野角における色ずれを改善することができ、3つの薄膜トランジスタT1、T2、T3の幅と長さを調整することによって、薄膜トランジスタT1、T2、T3がONになった場合の等価の抵抗値を調整することができ、このため3つの画素電極M1、M2、M3の電圧を調整して3者の間に異なる電圧を得て、ここから異なるLCS(Low Color Shift)の効果を達成することができる。
その他の実施の形態において、それぞれの画素ユニットは第4画素電極と第5画素電極とを含む。増加する画素電極については、上述する実施の形態の方式によって実施することができるので、ここでは詳述しない。
図7に、この発明による液晶表示パネルの実施の形態を開示する。図面の開示によれば、この発明の液晶表示パネルはアレイ基板701と、カラーフィルタ基板702と、アレイ基板701とカラーフィルタ基板702との間に位置する液晶層703とを含む。アレイ基板については、上述するそれぞれの実施の形態によるアレイ基板である。
以上述べたこの発明の実施の形態は、この発明の実施の範囲を限定するものではない。この発明の明細書と図面の内容に基づいて行われ、かつ均等の効果を有する工程の変更、もしくは直接又は間接的に他の関連技術運用することは、いずれも同様の道理であって、いずれもこの発明の特許請求の範囲に含まれる。
11 走査線
12 データ線
13 画素ユニット
14 コモン電極
21 走査線
22 データ線
23 画素ユニット
701 アレイ基板
702 カラーフィルタ基板
703 液晶層
M1 第1画素電極
M2 第2画素電極
M3 第3画素電極
T1 第1薄膜トランジスタ
T2 第2薄膜トランジスタ
T3 第3薄膜トランジスタ
Q1 コントロールスイッチ
Ra 抵抗
Rb 抵抗
Rc 抵抗

Claims (13)

  1. 複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、
    それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、
    該画素ユニットに対応する該走査線に走査信号を入力して該第1スイッチ回路と該第2スイッチ回路と該コントロールスイッチとがONになった場合、該第1画電極が該第1スイッチ回路を介して該画素ユニットに対応するデータ線のデータ信号を受信し、該第2画素電極が該第1スイッチ回路と該第2スイッチ回路とを順に介して該画素ユニットに対応するデータ線からデータ信号を受信し、該第1スイッチ回路と該第2スイッチ回路の作用の下で該第1画素電極と該第2画素電極との間にゼロの電圧差が存在しなくなり、かつ該第1スイッチ回路がONになった場合の電流通過能力と、該第2スイッチ回路がONになった場合の電流通過能力とが異なって該第1画素電極と該第2画素電極との間に異なる電圧差を得て、該コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタが0Nになった時間内に該第2画素電極の電圧を変化させ、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしないことを特徴とするアレイ基板。
  2. 前記第1スイッチ回路が第1薄膜トランジスタであって、該第2スイッチ回路が第21薄膜トランジスタであって、該第1薄膜トランジスタの幅と長さの比例が該第2薄膜トランジスタの幅と長さの比例と異なり、第1スイッチ回路がONになった場合の電流通能力が、第2スイッチ回路がONになった場合の電流通能力とが異なることを特徴とする請求項1に記載のアレイ基板。
  3. それぞれの前記画素ユニットが第3画素電極と第3スイッチ回路とをさらに含み、該第3画素電極が該第3スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ該第3スイッチ回路を介して該第1スイッチ回路と接続し、最終的に該第3画素電極と該画素ユニットに対応するデータ線と接続を実現し、
    該第2電極が該第2スイッチ回路と該第3スイッチ回路とを介して該第1スイッチ回路に接続し、最終的に該第2画素電極と該画素ユニットに対応するデータ線との接続を実現することを特徴とする請求項1に記載のアレイ基板。
  4. 複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、
    それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、
    該画素ユニットに対応する該走査線に走査信号を入力して該第1スイッチ回路と該第2スイッチ回路と該コントロールスイッチとがONになった場合、該第1画電極が該第1スイッチ回路を介して該画素ユニットに対応するデータ線のデータ信号を受信し、該第2画素電極が少なくとも該第1スイッチ回路と該第2スイッチ回路とを順に介して該画素ユニットに対応するデータ線からデータ信号を受信し、該第1スイッチ回路と該第2スイッチ回路の作用の下で該第1画素電極と該第2画素電極との間にゼロの電圧差が存在しなくなり、該スイッチ回路がONになった時間内に該第2画素電極の電圧を変化させ、該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしないことを特徴とするアレイ基板。
  5. 前記第1スイッチ回路がONになった場合の電流通過能力が、該第2スイッチ回路がONになった場合の電流通過能力と異なり、該第1画素電極と該第2画素電極との間に異なる電圧差を得ることを特徴とする請求項4に記載のアレイ基板。
  6. 前記第1スイッチ回路が第1薄膜トランジスタであって、該第2スイッチ回路が第21薄膜トランジスタであって、該第1薄膜トランジスタの幅と長さの比例が該第2薄膜トランジスタの幅と長さの比例と異なり、第1スイッチ回路がONになった場合の電流通能力が、第2スイッチ回路がONになった場合の電流通能力とが異なることを特徴とする請求項5に記載のアレイ基板。
  7. それぞれの前記画素ユニットが第3画素電極と第3スイッチ回路とをさらに含み、該第3画素電極が該第3スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ該第3スイッチ回路を介して該第1スイッチ回路と接続し、最終的に該第3画素電極と該画素ユニットに対応するデータ線と接続を実現し、
    該第2電極が該第2スイッチ回路と該第3スイッチ回路とを介して該第1スイッチ回路に接続し、最終的に該第2画素電極と該画素ユニットに対応するデータ線との接続を実現することを特徴とする請求項4に記載のアレイ基板。
  8. 前記コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしないことを特徴とする請求項4に記載のアレイ基板。
  9. アレイ基板と、カラーフィルタ基板と、該アレイ基板と該カラーフィルタ基板との間に位置する液晶層を含み、
    複数の走査線と、複数のデータ線と、複数の画素ユニットと、コモン電圧を入力するコモン電圧とを含んでなり、
    それぞれの該画素ユニットは少なくとも2つの画素電極と、少なくとも2つのスイッチ回路とを含み、少なくとも2つの該画素電極は第1画素電極と第2画素電極とを含み、少なくとの2つの該スイッチ回路は該第1画素電極に作用する第1スイッチ回路と、該第2画素電極に作用する第2スイッチ回路とを含み、それぞれの該画素ユニットが第1コントロールスイッチをさらに含み、該コントロールスイッチが制御端と第1端と第2端とを含み、該第1画素電極が該第スイッチ回路を介して該画素ユニットに対応する該走査線と該データ線とに接続し、該第2画素電極が該第2スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ少なくとも該第2スイッチ回路を介して該第1スイッチ回路に接続して最終的に該第2画素電極と該画素ユニットに対応する該データ線と接続し、該コントロールスイッチの制御端が該画素ユニットに対応する走査線に接続し、該コントロールスイッチの該第1端と該第2画素電極が接続し、該コントロールスイッチの第2端が該コモン電極と接続し、
    該画素ユニットに対応する該走査線に走査信号を入力して該第1スイッチ回路と該第2スイッチ回路と該コントロールスイッチとがONになった場合、該第1画電極が該第1スイッチ回路を介して該画素ユニットに対応するデータ線のデータ信号を受信し、該第2画素電極が該第1スイッチ回路と該第2スイッチ回路とを順に介して該画素ユニットに対応するデータ線からデータ信号を受信し、該第1スイッチ回路と該第2スイッチ回路の作用の下で該第1画素電極と該第2画素電極との間にゼロの電圧差が存在しなくなり、かつ該第1スイッチ回路がONになった場合の電流通過能力と、該第2スイッチ回路がONになった場合の電流通過能力とが異なって該第1画素電極と該第2画素電極との間に異なる電圧差を得て、該コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタが0Nになった時間内に該第2画素電極の電圧を変化させ、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしないことを特徴とする液晶表示パネル。
  10. 前記第1スイッチ回路がONになった場合の電流通過能力が、該第2スイッチ回路がONになった場合の電流通過能力と異なり、該第1画素電極と該第2画素電極との間に異なる電圧差を得ることを特徴とする請求項9に記載の液晶表示パネル。
  11. 前記第1スイッチ回路が第1薄膜トランジスタであって、該第2スイッチ回路が第21薄膜トランジスタであって、該第1薄膜トランジスタの幅と長さの比例が該第2薄膜トランジスタの幅と長さの比例と異なり、第1スイッチ回路がONになった場合の電流通能力が、第2スイッチ回路がONになった場合の電流通能力とが異なることを特徴とする請求項10に記載の液晶表示パネル。
  12. それぞれの前記画素ユニットが第3画素電極と第3スイッチ回路とをさらに含み、該第3画素電極が該第3スイッチ回路を介して該画素ユニットに対応する走査線に接続し、かつ該第3スイッチ回路を介して該第1スイッチ回路と接続し、最終的に該第3画素電極と該画素ユニットに対応するデータ線と接続を実現し、
    該第2電極が該第2スイッチ回路と該第3スイッチ回路とを介して該第1スイッチ回路に接続し、最終的に該第2画素電極と該画素ユニットに対応するデータ線との接続を実現することを特徴とする請求項9に記載の液晶表示パネル。
  13. 前記該コントロールスイッチが放電薄膜トランジスタであって、該コントロールスイッチの制御端が該放電薄膜トランジスタのゲートに対応し、該コントロールスイッチの第1端が該放電薄膜トランジスタのソースに対応し、該コントロールスイッチの第2端が該放電薄膜トランジスタのドレインに対応し、該放電薄膜トランジスタの幅と長さの比例が設定値よりも小さく、ONになった時間内に該第2画素電極と該コモン電極との電圧差を減少させ、かつゼロにしないことを特徴とする請求項9に記載の液晶表示パネル。
JP2016526398A 2013-07-19 2013-07-25 アレイ基板及び液晶パネル Active JP6101406B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310306890.4 2013-07-19
CN201310306890.4A CN103353697B (zh) 2013-07-19 2013-07-19 一种阵列基板及液晶显示面板
PCT/CN2013/080076 WO2015006996A1 (zh) 2013-07-19 2013-07-25 一种阵列基板及液晶显示面板

Publications (2)

Publication Number Publication Date
JP2016527548A true JP2016527548A (ja) 2016-09-08
JP6101406B2 JP6101406B2 (ja) 2017-03-22

Family

ID=49310082

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016526398A Active JP6101406B2 (ja) 2013-07-19 2013-07-25 アレイ基板及び液晶パネル

Country Status (7)

Country Link
US (1) US9430975B2 (ja)
JP (1) JP6101406B2 (ja)
KR (1) KR101764550B1 (ja)
CN (1) CN103353697B (ja)
GB (1) GB2530457B (ja)
RU (1) RU2619813C1 (ja)
WO (1) WO2015006996A1 (ja)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI547745B (zh) 2014-03-14 2016-09-01 群創光電股份有限公司 液晶顯示面板與像素單元電路
CN104914636B (zh) * 2014-03-14 2018-10-26 群创光电股份有限公司 液晶显示面板与像素单元电路
CN105445966B (zh) * 2014-08-18 2019-04-02 群创光电股份有限公司 低色偏的显示面板
KR102241765B1 (ko) * 2014-09-11 2021-04-20 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102239581B1 (ko) 2015-01-26 2021-04-14 삼성디스플레이 주식회사 표시 장치
CN105137685B (zh) * 2015-09-09 2019-04-05 京东方科技集团股份有限公司 一种阵列基板及其制造方法、显示装置
CN105139821B (zh) * 2015-09-30 2018-03-13 深圳市华星光电技术有限公司 一种阵列基板及液晶显示器
CN106773398A (zh) * 2016-12-28 2017-05-31 深圳市华星光电技术有限公司 像素结构、阵列基板及显示面板
CN106773408A (zh) * 2016-12-29 2017-05-31 深圳市华星光电技术有限公司 像素结构和液晶显示面板
CN108628045B (zh) * 2017-03-21 2022-01-25 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN107121863B (zh) * 2017-06-30 2020-01-03 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
CN107272293A (zh) * 2017-08-21 2017-10-20 京东方科技集团股份有限公司 一种阵列基板及液晶显示装置
CN107490912A (zh) * 2017-09-06 2017-12-19 深圳市华星光电技术有限公司 一种阵列基板、显示面板及显示装置
CN207352947U (zh) * 2017-10-25 2018-05-11 中华映管股份有限公司 显示面板及其像素电路
CN107728352B (zh) * 2017-11-22 2020-05-05 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及液晶显示面板
CN108646480B (zh) * 2018-04-02 2020-12-29 深圳市华星光电半导体显示技术有限公司 一种垂直取向型液晶显示器
CN108563080B (zh) * 2018-04-25 2021-02-09 京东方科技集团股份有限公司 一种像素结构及像素控制方法、阵列基板和显示装置
CN110412800B (zh) * 2019-07-25 2021-02-26 深圳市华星光电半导体显示技术有限公司 像素结构及采用该像素结构的显示面板
CN111308802B (zh) * 2020-03-12 2021-07-06 Tcl华星光电技术有限公司 一种阵列基板、显示面板
CN113589558B (zh) * 2020-04-30 2023-04-14 荣耀终端有限公司 一种防窥屏方法及相关装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001040857A1 (fr) * 1999-12-03 2001-06-07 Mitsubishi Denki Kabushiki Kaisha Affichage a cristaux liquides
JP2008310014A (ja) * 2007-06-14 2008-12-25 Eastman Kodak Co アクティブマトリクス型表示装置
JP2009301010A (ja) * 2008-06-16 2009-12-24 Samsung Electronics Co Ltd 液晶表示装置
JP2012150517A (ja) * 2012-04-27 2012-08-09 Semiconductor Energy Lab Co Ltd 液晶表示装置及び電子機器

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100541534B1 (ko) * 2003-06-30 2006-01-11 엘지.필립스 엘시디 주식회사 액정표시장치용 어레이기판과 그 제조방법
US7206048B2 (en) * 2003-08-13 2007-04-17 Samsung Electronics Co., Ltd. Liquid crystal display and panel therefor
US20060250533A1 (en) * 2005-05-03 2006-11-09 Po-Sheng Shih Pixel structure with improved viewing angle
CN100495179C (zh) * 2006-08-09 2009-06-03 友达光电股份有限公司 液晶显示器
TWI366174B (en) * 2007-03-03 2012-06-11 Au Optronics Corp Pixel control device and display apparatus utilizing said pixel control device
JP4989309B2 (ja) * 2007-05-18 2012-08-01 株式会社半導体エネルギー研究所 液晶表示装置
TWI405014B (zh) * 2007-07-26 2013-08-11 Au Optronics Corp 液晶顯示器及其驅動方法
CN101364017B (zh) * 2007-08-10 2013-01-02 群康科技(深圳)有限公司 薄膜晶体管基板及其制造方法、液晶显示装置及其驱动方法
TWI453517B (zh) * 2008-08-26 2014-09-21 Chunghwa Picture Tubes Ltd 液晶顯示裝置之畫素陣列基板
US8373621B2 (en) * 2009-12-01 2013-02-12 Samsung Display Co., Ltd. Array substrate and liquid crystal display device having the same
CN102081269A (zh) * 2010-11-16 2011-06-01 华映视讯(吴江)有限公司 晶体管阵列基板
WO2012132630A1 (ja) * 2011-03-29 2012-10-04 シャープ株式会社 液晶表示装置
US20120313915A1 (en) * 2011-06-08 2012-12-13 Shenzhen China Star Optoelectronics Technology Co., Ltd. Thin-film transistor (tft) array and liquid crystal display (lcd) panel thereof
CN103149719B (zh) * 2011-12-06 2016-08-03 上海天马微电子有限公司 液晶显示面板及其驱动方法和液晶显示器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001040857A1 (fr) * 1999-12-03 2001-06-07 Mitsubishi Denki Kabushiki Kaisha Affichage a cristaux liquides
JP2008310014A (ja) * 2007-06-14 2008-12-25 Eastman Kodak Co アクティブマトリクス型表示装置
JP2009301010A (ja) * 2008-06-16 2009-12-24 Samsung Electronics Co Ltd 液晶表示装置
JP2012150517A (ja) * 2012-04-27 2012-08-09 Semiconductor Energy Lab Co Ltd 液晶表示装置及び電子機器

Also Published As

Publication number Publication date
US20160210924A1 (en) 2016-07-21
CN103353697B (zh) 2015-11-25
US9430975B2 (en) 2016-08-30
GB201600076D0 (en) 2016-02-17
GB2530457B (en) 2020-04-08
WO2015006996A1 (zh) 2015-01-22
CN103353697A (zh) 2013-10-16
RU2619813C1 (ru) 2017-05-18
KR20160032244A (ko) 2016-03-23
KR101764550B1 (ko) 2017-08-14
JP6101406B2 (ja) 2017-03-22
GB2530457A (en) 2016-03-23

Similar Documents

Publication Publication Date Title
JP2016527548A (ja) アレイ基板及び液晶パネル
US8878829B2 (en) Liquid crystal display and common electrode drive circuit thereof
KR101764553B1 (ko) 어레이 기판 및 액정 디스플레이 패널
RU2621884C1 (ru) Подложка матрицы и жидкокристаллическая панель
JP6171098B2 (ja) アレイ基板及び液晶表示パネル
US20150022510A1 (en) Array substrate and liquid crystal panel with the same
JP2010079301A (ja) アレイ基板、液晶パネル、及び液晶ディスプレイ装置
US9671662B2 (en) Array substrate and liquid crystal display panel
CN103676360B (zh) 一种液晶显示面板及显示装置
JP6293898B2 (ja) 配列基板及び液晶表示パネル
US20150364068A1 (en) Array Substrate and Liquid Crystal Display Panel
US9218777B2 (en) Array substrate and the liquid crystal panel
WO2021032199A1 (zh) 像素架构、阵列基板及显示装置
WO2016045137A1 (zh) 阵列基板及液晶显示面板
US9995972B2 (en) Display device
EP2846184A1 (en) Array substrate, liquid crystal display panel and display device
JP2020513115A (ja) 液晶ディスプレイパネル及び装置
US9823532B2 (en) Liquid crystal display
JP2007178904A (ja) 液晶表示装置
KR101838297B1 (ko) 듀얼 게이트 박막트랜지스터를 포함하는 입체영상 표시패널
WO2019232907A1 (zh) 液晶显示器及移动终端
US9733531B2 (en) Liquid crystal display
KR20160004852A (ko) 표시장치
KR20090117427A (ko) 액정 표시장치의 구동장치와 그 구동방법
TW201417083A (zh) 液晶顯示裝置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20161102

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170214

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170224

R150 Certificate of patent or registration of utility model

Ref document number: 6101406

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250