JP2015111666A - 半導体装置およびその作製方法 - Google Patents

半導体装置およびその作製方法 Download PDF

Info

Publication number
JP2015111666A
JP2015111666A JP2014222545A JP2014222545A JP2015111666A JP 2015111666 A JP2015111666 A JP 2015111666A JP 2014222545 A JP2014222545 A JP 2014222545A JP 2014222545 A JP2014222545 A JP 2014222545A JP 2015111666 A JP2015111666 A JP 2015111666A
Authority
JP
Japan
Prior art keywords
oxide semiconductor
layer
semiconductor layer
film
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014222545A
Other languages
English (en)
Other versions
JP6440457B2 (ja
JP2015111666A5 (ja
Inventor
一哉 花岡
Kazuya Hanaoka
一哉 花岡
楠本 直人
Naoto Kusumoto
直人 楠本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2014222545A priority Critical patent/JP6440457B2/ja
Publication of JP2015111666A publication Critical patent/JP2015111666A/ja
Publication of JP2015111666A5 publication Critical patent/JP2015111666A5/ja
Application granted granted Critical
Publication of JP6440457B2 publication Critical patent/JP6440457B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/22Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIBVI compounds
    • H01L29/2206Amorphous materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • H01L29/247Amorphous materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K39/00Integrated devices, or assemblies of multiple devices, comprising at least one organic radiation-sensitive element covered by group H10K30/00
    • H10K39/30Devices controlled by radiation
    • H10K39/32Organic image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Electroluminescent Light Sources (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

【課題】酸化物半導体層中の酸素欠損の増加を抑制することができる構成の半導体装置およびその作製方法を提供する。
【解決手段】酸化物絶縁層と、酸化物絶縁層上において離間して形成された中間層と、中間層上に形成されたソース電極層およびドレイン電極層と、ソース電極層およびドレイン電極層のそれぞれと電気的な接続を有し、酸化物絶縁層と接する酸化物半導体層と、ソース電極層、ドレイン電極層、および酸化物半導体層上に形成されたゲート絶縁膜と、ソース電極層、ドレイン電極層、および酸化物半導体層と重なるようにゲート絶縁膜上に形成されたゲート電極層と、を有する構成とする。
【選択図】図1

Description

本発明は、物、方法、または、製造方法に関する。または、本発明は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関する。特に、本発明は、例えば、半導体装置、表示装置、発光装置、蓄電装置、撮像装置、それらの駆動方法、または、それらの製造方法に関する。特に、本発明の一態様は、半導体装置またはその作製方法に関する。
なお、本明細書等において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指す。トランジスタ、半導体回路は半導体装置の一態様である。また、記憶装置、表示装置、電子機器は、半導体装置を有する場合がある。
絶縁表面を有する基板上に形成された半導体膜を用いてトランジスタを構成する技術が注目されている。当該トランジスタは集積回路(IC)や画像表示装置(表示装置)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
例えば、トランジスタの活性層として、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)を含む非晶質酸化物半導体を用いたトランジスタが特許文献1に開示されている。
特開2006−165528号公報
酸化物半導体における酸素欠損はドナーの形成に寄与することが知られており、トランジスタのチャネル形成領域に酸化物半導体を用いる場合は、酸素欠損の極力少ない酸化物半導体層を用いることが好ましい。
しかしながら、初期の酸化物半導体層の酸素欠損が少ない場合でも、トランジスタの作製工程における様々な要因によって酸素欠損は増加しうる。酸化物半導体層中の酸素欠損が増加すると、例えば、トランジスタのノーマリーオン化、リーク電流の増大、ストレス印加によるしきい値電圧のシフトなど、電気特性の不良を引き起こす場合がある。
したがって、本発明の一態様は、酸化物半導体層中の酸素欠損の増加を抑制することができる構成の半導体装置を提供することを目的の一つとする。または、酸化物半導体層中の酸素欠損を減少させることができる構成の半導体装置を提供することを目的の一つとする。または、電気特性が良好な半導体装置を提供することを目的の一つとする。または、信頼性の高い半導体装置を提供することを目的の一つとする。または、低消費電力の半導体装置を提供することを目的の一つとする。または、簡易な工程で形成することができる半導体装置を提供することを目的の一つとする。または、新規な半導体装置などを提供することを目的の一つとする。または上記半導体装置の作製方法を提供することを目的の一つとする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、チャネル形成領域に酸化物半導体層を有し、当該酸化物半導体層のゲート絶縁膜を介してゲート電極層が形成される面とは逆の面にソース電極層およびドレイン電極層を有するトランジスタに関する。
本発明の一態様は、酸化物絶縁層と、酸化物絶縁層上において離間して形成された中間層と、中間層上に形成されたソース電極層およびドレイン電極層と、ソース電極層およびドレイン電極層のそれぞれと電気的な接続を有し、酸化物絶縁層と接する酸化物半導体層と、ソース電極層、ドレイン電極層、および酸化物半導体層上に形成されたゲート絶縁膜と、ソース電極層、ドレイン電極層、および酸化物半導体層と重なるようにゲート絶縁膜上に形成されたゲート電極層と、を有することを特徴とする半導体装置である。
上記中間層は、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層で形成されていることが好ましい。
上記中間層の上面の面積は、ソース電極層およびドレイン電極層の上面の面積と略同一、またはソース電極層およびドレイン電極層の上面の面積よりも大きいとすることができる。
ゲート電極層、ゲート絶縁膜、および酸化物半導体層の上面形状は略同一、または相似とすることができる。
上記酸化物半導体層には、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)などを用いることができる。
また、上記酸化物半導体層はc軸に配向する結晶を有することが好ましい。
酸化物半導体層は、酸化物絶縁層側から第1の酸化物半導体層、第2の酸化物半導体層、および第3の酸化物半導体層の順で形成された積層とすることができる。
また、酸化物半導体層は、酸化物絶縁層側から第1の酸化物半導体層、第2の酸化物半導体層の順で形成された積層と、当該積層の一部を覆う第3の酸化物半導体層を有する構成としてもよい。
第1の酸化物半導体層および第3の酸化物半導体層は、第2の酸化物半導体層よりも伝導帯下端のエネルギーが0.05eV以上2eV以下の範囲で真空準位に近いことが好ましい。
また、第1の酸化物半導体層乃至第3の酸化物半導体層は、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)であり、第1の酸化物半導体層および第3の酸化物半導体層は、Inに対するMの原子数比が第2の酸化物半導体層よりも大きいことが好ましい。
また、本発明の他の一態様は、基板上に酸化物絶縁層を形成し、酸化物絶縁層上に薄膜を形成し、薄膜上に第1の導電膜を形成し、第1のレジストマスクを用いて薄膜および第1の導電膜を選択的にエッチングすることにより、中間層とソース電極層またはドレイン電極層との積層を形成し、積層上に酸化物半導体膜を形成し、第2のレジストマスクを用いて酸化物半導体膜を選択的にエッチングすることにより、酸化物半導体層を形成し、積層および酸化物半導体層上にゲート絶縁膜を形成し、ゲート絶縁膜上に第2の導電膜を形成し、第3のレジストマスクを用いて、第2の導電膜を選択的にエッチングすることにより、ゲート電極層を形成することを特徴とする半導体装置の作製方法である。
また、本発明の他の一態様は、基板上に酸化物絶縁層を形成し、酸化物絶縁層上に薄膜を形成し、薄膜上に第1の導電膜を形成し、第1のレジストマスクを用いて薄膜および第1の導電膜を選択的にエッチングすることにより、中間層とソース電極層またはドレイン電極層との積層を形成し、積層上に酸化物半導体膜を形成し、酸化物半導体膜上にゲート絶縁膜を形成し、ゲート絶縁膜上に第2の導電膜を形成し、第2のレジストマスクを用いて、第2の導電膜、ゲート絶縁膜、および酸化物半導体膜を選択的にエッチングすることにより、ゲート電極層および酸化物半導体層を形成することを特徴とする半導体装置の作製方法である。
上記酸化物半導体層には、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)などを用いることができる。
また、上記酸化物半導体層はc軸に配向する結晶を有することが好ましい。
酸化物半導体層は、酸化物絶縁層側から第1の酸化物半導体層、第2の酸化物半導体層、および第3の酸化物半導体層の順で形成された積層とすることができる。
また、本発明の他の一態様は、基板上に酸化物絶縁層を形成し、酸化物絶縁層上に薄膜を形成し、薄膜上に第1の導電膜を形成し、第1のレジストマスクを用いて薄膜および第1の導電膜を選択的にエッチングすることにより、中間層とソース電極層またはドレイン電極層との積層を形成し、積層上に第1の酸化物半導体膜および第2の酸化物半導体膜を形成し、第2のレジストマスクを用いて第1の酸化物半導体膜および第2の酸化物半導体膜を選択的にエッチングすることにより、第1の酸化物半導体層および第2の酸化物半導体層を形成し、積層、第1の酸化物半導体層および第2の酸化物半導体層上に第3の酸化物半導体膜を形成し、第3の酸化物半導体膜上にゲート絶縁膜を形成し、ゲート絶縁膜上に第2の導電膜を形成し、第3のレジストマスクを用いて、第2の導電膜、ゲート絶縁膜、および第3の酸化物半導体膜を選択的にエッチングすることにより、ゲート電極層および第3の酸化物半導体層を形成することを特徴とする半導体装置の作製方法である。
また、上記第1の酸化物半導体層、第2の酸化物半導体層、および第3の酸化物半導体層はc軸に配向する結晶を有することが好ましい。
上記薄膜は、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層で形成されていることが好ましい。
また、第1の酸化物半導体層および第3の酸化物半導体層は、第2の酸化物半導体層よりも伝導帯下端のエネルギーが0.05eV以上2eV以下の範囲で真空準位に近いことが好ましい。
また、第1の酸化物半導体層乃至第3の酸化物半導体層は、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)であり、第1の酸化物半導体層および第3の酸化物半導体層は、Inに対するMの原子数比が第2の酸化物半導体層よりも大きいことが好ましい。
本発明の一態様を用いることにより、酸化物半導体層中の酸素欠損の増加を抑制することができる構成の半導体装置を提供することができる。または、酸化物半導体層中の酸素欠損を減少させることができる構成の半導体装置を提供することができる。または、電気特性が良好な半導体装置を提供することができる。または、信頼性の高い半導体装置を提供することができる。または、低消費電力の半導体装置を提供することができる。または、簡易な工程で形成することができる半導体装置を提供することができる。または、新規な半導体装置などを提供することができる。または上記半導体装置の作製方法を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
トランジスタを説明する上面図および断面図。 実験サンプルの構造を説明する図。 TDS測定結果を説明する図。 トランジスタを説明する上面図および断面図。 トランジスタを説明する上面図および断面図。 トランジスタを説明する断面図。 トランジスタの作製方法を説明する図。 トランジスタの作製方法を説明する図。 トランジスタの作製方法を説明する図。 トランジスタの作製方法を説明する図。 トランジスタを説明する上面図および断面図。 トランジスタを説明する断面図。 トランジスタの作製方法を説明する図。 酸化物半導体の断面TEM像および局所的なフーリエ変換像。 酸化物半導体膜のナノビーム電子回折パターンを示す図、および透過電子回折測定装置の一例を示す図。 透過電子回折測定による構造解析の一例を示す図、および平面TEM像。 半導体装置の断面図および回路図。 半導体装置の断面図。 記憶装置の断面図および回路図。 半導体装置の断面図。 RFタグの構成例を説明する図。 CPUの構成例を説明する図。 記憶素子の回路図。 表示装置の構成例を説明する図および画素の回路図。 表示モジュールを説明する図。 電子機器を説明する図。 RFタグの使用例を説明する図。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。したがって、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する発明の構成において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略することがある。なお、図を構成する同じ要素のハッチングを異なる図面間で適宜省略または変更する場合もある。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に記載されているものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが直接的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に接続されていない場合であり、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)を介さずに、XとYとが、接続されている場合である。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択して切り替える機能を有している。なお、XとYとが電気的に接続されている場合は、XとYとが直接的に接続されている場合を含むものとする。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。なお、XとYとが機能的に接続されている場合は、XとYとが直接的に接続されている場合と、XとYとが電気的に接続されている場合とを含むものとする。
なお、XとYとが電気的に接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とが、本明細書等に開示されているものとする。つまり、電気的に接続されている、と明示的に記載されている場合は、単に、接続されている、とのみ明示的に記載されている場合と同様な内容が、本明細書等に開示されているものとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
または、別の表現方法として、例えば、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した、トランジスタのソース(又は第1の端子など)とトランジスタのドレイン(又は第2の端子など)との間の経路であり、前記第1の接続経路は、Z1を介した経路であり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有しておらず、前記第3の接続経路は、Z2を介した経路である。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路によって、Z1を介して、Xと電気的に接続され、前記第1の接続経路は、第2の接続経路を有しておらず、前記第2の接続経路は、トランジスタを介した接続経路を有し、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路によって、Z2を介して、Yと電気的に接続され、前記第3の接続経路は、前記第2の接続経路を有していない。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の電気的パスによって、Z1を介して、Xと電気的に接続され、前記第1の電気的パスは、第2の電気的パスを有しておらず、前記第2の電気的パスは、トランジスタのソース(又は第1の端子など)からトランジスタのドレイン(又は第2の端子など)への電気的パスであり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の電気的パスによって、Z2を介して、Yと電気的に接続され、前記第3の電気的パスは、第4の電気的パスを有しておらず、前記第4の電気的パスは、トランジスタのドレイン(又は第2の端子など)からトランジスタのソース(又は第1の端子など)への電気的パスである。」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続経路について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
なお、「膜」という言葉と、「層」という言葉とは、場合によっては、または、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。または、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。
(実施の形態1)
本実施の形態では、本発明の一態様の半導体装置について図面を用いて説明する。
図1(A)、(B)、(C)は、本発明の一態様のトランジスタ101の上面図および断面図である。図1(A)は上面図であり、図1(A)に示す一点鎖線A1−A2の断面が図1(B)に相当する。また、図1(A)に示す一点鎖線A3−A4の断面が図1(C)に相当する。なお、図1(A)、(B)、(C)では、図の明瞭化のために一部の要素を拡大、縮小、または省略して図示している。また、一点鎖線A1−A2方向をチャネル長方向、一点鎖線A3−A4方向をチャネル幅方向と呼称する場合がある。
トランジスタ101は、基板110上に形成された下地絶縁膜120、当該下地絶縁膜上に形成された中間層125、当該中間層上に形成されたソース電極層140およびドレイン電極層150、当該ソース電極層および当該ドレイン電極層のそれぞれと電気的な接続を有する酸化物半導体層130、当該酸化物半導体層上に形成されたゲート絶縁膜160、当該ゲート絶縁膜上に形成されたゲート電極層170を有する。また、ゲート絶縁膜160およびゲート電極層170上には絶縁層180が設けられていてもよい。また、絶縁層180上に酸化物で形成された絶縁層185が形成されていてもよい。当該絶縁層は必要に応じて設ければよく、さらにその上部に他の絶縁層を形成してもよい。
なお、トランジスタの「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書においては、「ソース」や「ドレイン」という用語は、入れ替えて用いることができるものとする。
なお、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)に設けられている。
または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)と、接触している。または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の少なくとも一部(または全部)と、接触している。
または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)と、電気的に接続されている。または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の一部(または全部)と、電気的に接続されている。
または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)に、近接して配置されている。または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の一部(または全部)に、近接して配置されている。
または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)の横側に配置されている。または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の一部(または全部)の横側に配置されている。
または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)の斜め上側に配置されている。または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の一部(または全部)の斜め上側に配置されている。
または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の、表面、側面、上面、および/または、下面の少なくとも一部(または全部)の上側に配置されている。または、ソース電極層140(および/または、ドレイン電極層150)の、少なくとも一部(または全部)は、酸化物半導体層130などの半導体層の一部(または全部)の上側に配置されている。
酸化物半導体層130は、例えば、ゲート絶縁膜160と接する面とは逆側の面の一部が下地絶縁膜120と接する。また、ソース電極層140およびドレイン電極層150は、例えば、酸化物半導体層130と接する面とは逆側の面が中間層125とそれぞれ接する。
酸化物半導体層130における酸素欠損はドナーの形成に寄与するため、酸化物半導体層130には酸素欠損が極力少ない材料を用いることが好ましい。しかしながら、初期の酸化物半導体層130の酸素欠損が少ない場合でも、トランジスタの作製工程における様々な要因によって酸素欠損は増加しうる。酸化物半導体層中の酸素欠損が増加すると電気特性の不良を引き起こす場合がある。
酸化物半導体層130の酸素欠損を補填するには、下地絶縁膜120として用いる酸化物絶縁層を化学量論組成よりも酸素を多く含む組成とし、下地絶縁膜120から酸化物半導体層130に酸素を供給することが容易にできる構成とすることが好ましい。
しかしながら、ソース電極層およびドレイン電極層として用いられる金属層は酸化しやすい材料が多い。下地絶縁膜とソース電極層およびドレイン電極層が接する従来の構造においては、下地絶縁膜の酸素が上記金属層に奪われやすく、酸化物半導体層への酸素供給が十分にできない問題があった。
上記問題はTDS(Thermal Desorption Spectrometry)分析を用いた実験において確認されている。以下に当該実験の方法および結果について説明する。
図2(A)はトップゲート型トランジスタの上面図であり、基板510(図示なし)上の下地絶縁膜520(図示なし)と、当該下地絶縁膜上の酸化物半導体層530と、当該下地絶縁膜および当該酸化物半導体層上のソース電極層540およびドレイン電極層550と、当該酸化物半導体層、当該ソース電極層、および当該ドレイン電極層上のゲート絶縁膜560(図示なし)と、当該ゲート絶縁膜上のゲート電極層570と、当該ゲート絶縁膜および当該ゲート電極層上の絶縁膜580(図示なし)を有する構成である。
図2(B)は、図2(A)に丸印で示す領域601乃至領域605に相当する積層の具体的な構成を説明している。例えば、領域601では、基板510上の下地絶縁膜520として過剰酸素を含む酸化物絶縁層である酸化窒化シリコン膜、酸化物半導体層(OS)530としてIGZO膜、ソース電極層540としてタングステン膜、ゲート絶縁膜560として酸化窒化シリコン膜、ゲート電極層570として窒化タンタルとタングステンの積層膜、絶縁膜580として酸化アルミニウム膜と酸化窒化シリコン膜の積層膜が上記順序で形成された構成を有している。
実験は、表面に熱酸化膜を形成したシリコンウェハを基板として図2(B)に示す領域601乃至領域605に相当する積層構成のサンプルをそれぞれ作製し、下地絶縁膜520相当の膜を残して上層をエッチングした後にTDS分析を行う方法を用いている。
図3は上記実験の結果であり、領域601乃至領域605に相当するサンプルにおけるM/z=30(NO)およびM/z=32(O)の放出量を示すイオン強度を比較している。図3で明らかなように、下地絶縁膜520相当の膜とソース電極層540相当の膜が接したサンプルでは下地絶縁膜520相当の膜からのNOおよびOの放出量が極めて少なくなっていることがわかる。つまり、下地絶縁膜520に含まれる酸素は、ソース電極層540およびドレイン電極層550に奪われていることが示唆されている。
したがって、本発明の一態様では、図1(A)、(B)に示すように、酸化物半導体層130の第1面がゲート絶縁膜160と接し、当該第1面とは逆の第2面がソース電極層140およびドレイン電極層150と接する構造において、ソース電極層140およびドレイン電極層150と下地絶縁膜120との間に中間層125を設けている。当該中間層によってソース電極層140およびドレイン電極層150と下地絶縁膜120は接することがないため、下地絶縁膜120中の酸素はソース電極層140およびドレイン電極層150に奪われることなく、効率よく酸化物半導体層130に供給されることになる。
中間層125としては、下地絶縁膜120からソース電極層140およびドレイン電極層150への酸素の拡散を遮蔽する効果が高い、または酸素と結合しにくい特性を有する材料を用いることができる。例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層を用いることができる。なお、中間層125に導電性を有する材料を用いた場合、中間層125はソース電極層140またはドレイン電極層150の一部としても作用する。
なお、離間した中間層125のパターン形成はソース電極層140およびドレイン電極層150のパターン形成と連続して行うことができる。つまり、ソース電極層140およびドレイン電極層150のパターンを形成するためのレジストマスクならびにソース電極層140およびドレイン電極層150自体をマスクとして中間層125を形成することができるため、リソグラフィ工程を増加させることがない。
上記の方法で形成する場合、中間層125の上面の面積はソース電極層140およびドレイン電極層150の上面の面積と略同一となる。また、図1(A)、(B)に図示したように中間層125ならびにソース電極層140およびドレイン電極層150の端部がテーパー形状を有している場合は、中間層125の上面の面積はソース電極層140およびドレイン電極層150の上面の面積よりも大きくなるといえる。なお、中間層125、ソース電極層140およびドレイン電極層150の形成後の工程で、その一部が加工された場合やエッチング工程のばらつきなどが生じた場合には、上面形状が上述したようにならない場合もある。
なお、本発明の一態様のトランジスタは、図4(A)、(B)、(C)に示す構成であってもよい。図4(A)は上面図であり、図4(A)に示す一点鎖線B1−B2の断面が図4(B)に相当する。また、図4(A)に示す一点鎖線B3−B4の断面が図4(C)に相当する。なお、図4(A)、(B)、(C)では、図の明瞭化のために一部の要素を拡大、縮小、または省略して図示している。
図4(A)、(B)、(C)に示すトランジスタ102は、酸化物半導体層130が下地絶縁膜120側から第1の酸化物半導体層131、第2の酸化物半導体層132、および第3の酸化物半導体層133の順で形成された点がトランジスタ101とは異なる。
また、本発明の一態様のトランジスタは、図5(A)、(B)、(C)に示す構成であってもよい。図5(A)は上面図であり、図5(A)に示す一点鎖線C1−C2の断面が図5(B)に相当する。また、図5(A)に示す一点鎖線C3−C4の断面が図5(C)に相当する。なお、図5(A)、(B)、(C)では、図の明瞭化のために一部の要素を拡大、縮小、または省略して図示している。
図5(A)、(B)、(C)に示すトランジスタ103は、酸化物半導体層130が下地絶縁膜120側から第1の酸化物半導体層131、第2の酸化物半導体層132の順で形成された積層と、当該積層の一部を覆う第3の酸化物半導体層133を有する点がトランジスタ101およびトランジスタ102とは異なる。
上記トランジスタ102およびトランジスタ103では、例えば、第1の酸化物半導体層131、第2の酸化物半導体層132、および第3の酸化物半導体層133には、それぞれ組成の異なる酸化物半導体膜などを用いることができる。
次に本発明の一態様のトランジスタの構成要素について詳細を説明する。
基板110は、単なる支持材料に限らず、他のトランジスタなどのデバイスが形成された基板であってもよい。この場合、トランジスタのゲート電極層170、ソース電極層140、およびドレイン電極層150の一つは、上記の他のデバイスと電気的に接続されていてもよい。
下地絶縁膜120は、基板110からの不純物の拡散を防止する役割を有するほか、酸化物半導体層130に酸素を供給する役割を担うことができる。したがって、下地絶縁膜120は酸素を含む絶縁膜であることが好ましく、化学量論組成よりも多い酸素を含む絶縁膜であることがより好ましい。例えば、TDS法にて、酸素原子に換算しての酸素の放出量が1.0×1019atoms/cm以上である膜とする。なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、または100℃以上500℃以下の範囲が好ましい。また、上述のように基板110が他のデバイスが形成された基板である場合、下地絶縁膜120は、層間絶縁膜としての機能も有する。その場合は、表面が平坦になるようにCMP(Chemical Mechanical Polishing)法等で平坦化処理を行うことが好ましい。
中間層125は前述のとおりであり、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層を用いることができる。
ソース電極層140、ドレイン電極層150には、酸素と結合しやすい導電材料を用いることが好ましい。例えば、Al、Cr、Cu、Ta、Ti、Mo、Wなどを用いることができる。上記材料において、特に酸素と結合しやすいTiや、後のプロセス温度が比較的高くできることなどから、融点の高いWを用いることがより好ましい。なお、酸素と結合しやすい導電材料には、酸素が拡散しやすい材料も含まれる。
酸素と結合しやすい導電材料と酸化物半導体層を接触させると、酸化物半導体層中の酸素が、酸素と結合しやすい導電材料側に拡散する現象が起こる。酸化物半導体層のソース電極層またはドレイン電極層と接触した近傍の領域に酸素欠損が発生し、膜中に僅かに含まれる水素が当該酸素欠損に入り込むことにより当該領域は顕著にn型化する。したがって、n型化した当該領域はトランジスタのソースまたはドレインとして作用させることができる。
また、図1に示すトランジスタ101ではチャネルが形成される領域において酸化物半導体層130は一層であるが、図4に示すトランジスタ102では基板110側から第1の酸化物半導体層131、第2の酸化物半導体層132、第3の酸化物半導体層133が積層された三層構造を有している。また、図5に示すトランジスタ103では、トランジスタ102と同様に三層構造の酸化物半導体層を有しているが、第2の酸化物半導体層132は第1の酸化物半導体層131および第3の酸化物半導体層133で取り囲まれている構造となっている。
ここで、一例としては、第2の酸化物半導体層132には、第1の酸化物半導体層131および第3の酸化物半導体層133よりも電子親和力(真空準位から伝導帯下端までのエネルギー)が大きい酸化物半導体を用いる。電子親和力は、真空準位と価電子帯上端とのエネルギー差(イオン化ポテンシャル)から、伝導帯下端と価電子帯上端とのエネルギー差(エネルギーギャップ)を差し引いた値として求めることができる。
なお、本実施の形態では、酸化物半導体層130が三層構造である場合を主として詳細を説明するが、積層数は問わない。図1に示すように酸化物半導体層130が一層の場合は、本実施の形態で説明する第2の酸化物半導体層132に相当する層を用いればよい。また、酸化物半導体層130が二層の場合は、例えば、図4または図5に示す酸化物半導体層130の構成において、第3の酸化物半導体層133を設けない構成とすればよい。この構成の場合、第2の酸化物半導体層132と第1の酸化物半導体層131を入れ替えることもできる。また、酸化物半導体層130が四層以上である場合は、例えば、本実施の形態で説明する三層構造の積層に対して他の酸化物半導体層を積む構成や当該三層構造におけるいずれかの界面に他の酸化物半導体層を挿入する構成とすることができる。
第1の酸化物半導体層131および第3の酸化物半導体層133は、第2の酸化物半導体層132を構成する金属元素を一種以上含み、例えば、伝導帯下端のエネルギーが第2の酸化物半導体層132よりも、0.05eV、0.07eV、0.1eV、0.15eVのいずれか以上であって、2eV、1eV、0.5eV、0.4eVのいずれか以下の範囲で真空準位に近い酸化物半導体で形成することが好ましい。
このような構造において、ゲート電極層170に電界を印加すると、酸化物半導体層130のうち、伝導帯下端のエネルギーが最も小さい第2の酸化物半導体層132にチャネルが形成される。
また、第1の酸化物半導体層131は、第2の酸化物半導体層132を構成する金属元素を一種以上含んで構成されるため、第2の酸化物半導体層132と下地絶縁膜120が接した場合の界面と比較して、第2の酸化物半導体層132と第1の酸化物半導体層131との界面には界面準位を形成されにくくなる。該界面準位はチャネルを形成することがあるため、トランジスタのしきい値電圧が変動することがある。したがって、第1の酸化物半導体層131を設けることにより、トランジスタのしきい値電圧などの電気特性のばらつきを低減することができる。また、当該トランジスタの信頼性を向上させることができる。
また、第3の酸化物半導体層133は、第2の酸化物半導体層132を構成する金属元素を一種以上含んで構成されるため、第2の酸化物半導体層132とゲート絶縁膜160が接した場合の界面と比較して、第2の酸化物半導体層132と第3の酸化物半導体層133との界面ではキャリアの散乱が起こりにくくなる。したがって、第3の酸化物半導体層133を設けることにより、トランジスタの電界効果移動度を高くすることができる。
第1の酸化物半導体層131および第3の酸化物半導体層133には、例えば、Al、Ti、Ga、Ge、Y、Zr、Sn、La、CeまたはHfを第2の酸化物半導体層132よりも高い原子数比で含む材料を用いることができる。具体的には、当該原子数比を1.5倍以上、好ましくは2倍以上、さらに好ましくは3倍以上とする。前述の元素は酸素と強く結合するため、酸素欠損が酸化物半導体層に生じることを抑制する機能を有する。すなわち、第1の酸化物半導体層131および第3の酸化物半導体層133は、第2の酸化物半導体層132よりも酸素欠損が生じにくいということができる。
なお、第1の酸化物半導体層131、第2の酸化物半導体層132、第3の酸化物半導体層133が、少なくともインジウム、亜鉛およびM(Al、Ti、Ga、Ge、Y、Zr、Sn、La、CeまたはHf等の金属)を含むIn−M−Zn酸化物であるとき、第1の酸化物半導体層131をIn:M:Zn=x:y:z[原子数比]、第2の酸化物半導体層132をIn:M:Zn=x:y:z[原子数比]、第3の酸化物半導体層133をIn:M:Zn=x:y:z[原子数比]とすると、y/xおよびy/xがy/xよりも大きくなることが好ましい。y/xおよびy/xはy/xよりも1.5倍以上、好ましくは2倍以上、さらに好ましくは3倍以上とする。このとき、第2の酸化物半導体層132において、yがx以上であるとトランジスタの電気特性を安定させることができる。ただし、yがxの3倍以上になると、トランジスタの電界効果移動度が低下してしまうため、yはxの3倍未満であることが好ましい。
第1の酸化物半導体層131および第3の酸化物半導体層133のZnおよびOを除いてのInおよびMの原子数比率は、好ましくはInが50atomic%未満、Mが50atomic%以上、さらに好ましくはInが25atomic%未満、Mが75atomic%以上とする。また、第2の酸化物半導体層132のZnおよびOを除いてのInおよびMの原子数比率は、好ましくはInが25atomic%以上、Mが75atomic%未満、さらに好ましくはInが34atomic%以上、Mが66atomic%未満とする。
第1の酸化物半導体層131および第3の酸化物半導体層133の厚さは、1nm以上120nm以下、好ましくは3nm以上50nm以下とする。また、第2の酸化物半導体層132の厚さは、1nm以上200nm以下、好ましくは3nm以上100nm以下、さらに好ましくは3nm以上50nm以下とする。
なお、酸化物半導体層をチャネルとするトランジスタに安定した電気特性を付与するためには、酸化物半導体層中の不純物濃度を低減し、酸化物半導体層を真性または実質的に真性にすることが有効である。ここで、実質的に真性とは、酸化物半導体層のキャリア密度が、1×1017/cm未満であること、好ましくは1×1015/cm未満であること、さらに好ましくは1×1013/cm未満、特に好ましくは8×1011/cm未満、さらに好ましくは1×1011/cm未満、さらに好ましくは1×1010/cm未満であり、1×10―9/cm以上であることを指す。
また、酸化物半導体層において、水素、窒素、炭素、シリコン、および主成分以外の金属元素は不純物となる。例えば、水素および窒素はドナー準位の形成に寄与し、キャリア密度を増大させてしまう。また、シリコンは酸化物半導体層中で不純物準位の形成に寄与する。当該不純物準位はトラップとなり、トランジスタの電気特性を劣化させることがある。したがって、第1の酸化物半導体層131、第2の酸化物半導体層132および第3の酸化物半導体層133の層中や、それぞれの界面において不純物濃度を低減させることが好ましい。
酸化物半導体層を真性または実質的に真性とするためには、SIMS(Secondary Ion Mass Spectrometry)分析において、例えば、酸化物半導体層のある深さにおいて、または、酸化物半導体層のある領域において、シリコン濃度を1×1019atoms/cm未満、好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とする。また、水素濃度は、例えば、酸化物半導体層のある深さにおいて、または、酸化物半導体層のある領域において、2×1020atoms/cm以下、好ましくは5×1019atoms/cm以下、より好ましくは1×1019atoms/cm以下、さらに好ましくは5×1018atoms/cm以下とする。また、窒素濃度は、例えば、酸化物半導体層のある深さにおいて、または、酸化物半導体層のある領域において、5×1019atoms/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは1×1018atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とする。
また、酸化物半導体層が結晶を含む場合、シリコンや炭素が高濃度で含まれると、酸化物半導体層の結晶性を低下させることがある。酸化物半導体層の結晶性を低下させないためには、例えば、酸化物半導体層のある深さにおいて、または、酸化物半導体層のある領域において、シリコン濃度を1×1019atoms/cm未満、好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とする部分を有していればよい。また、例えば、酸化物半導体層のある深さにおいて、または、酸化物半導体層のある領域において、炭素濃度を1×1019atoms/cm未満、好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とする部分を有していればよい。
また、上述のように高純度化された酸化物半導体層をチャネル形成領域に用いたトランジスタのオフ電流は、極めて小さい。例えば、ソースとドレインとの間の電圧を0.1V、5V、または10V程度とした場合に、トランジスタのチャネル幅で規格化したオフ電流を数yA/μm乃至数zA/μmにまで低減することが可能となる。
なお、トランジスタのゲート絶縁膜としては、シリコンを含む絶縁膜が多く用いられるため、上記理由により酸化物半導体層のチャネルとなる領域は、本発明の一態様のトランジスタのようにゲート絶縁膜と接しない構造が好ましいということができる。また、ゲート絶縁膜と酸化物半導体層との界面にチャネルが形成される場合、該界面でキャリアの散乱が起こり、トランジスタの電界効果移動度が低くなることがある。このような観点からも、酸化物半導体層のチャネルとなる領域はゲート絶縁膜から離すことが好ましいといえる。
したがって、酸化物半導体層130を第1の酸化物半導体層131、第2の酸化物半導体層132、第3の酸化物半導体層133の積層構造とすることで、第2の酸化物半導体層132にチャネルを形成することができ、高い電界効果移動度および安定した電気特性を有したトランジスタを形成することができる。
第1の酸化物半導体層131、第2の酸化物半導体層132、第3の酸化物半導体層133のバンド構造においては、伝導帯下端のエネルギーが連続的に変化する。これは、第1の酸化物半導体層131、第2の酸化物半導体層132、第3の酸化物半導体層133の組成が近似することにより、酸素が相互に拡散しやすい点からも理解される。したがって、第1の酸化物半導体層131、第2の酸化物半導体層132、第3の酸化物半導体層133は組成が異なる層の積層体ではあるが、物性的に連続であるということもでき、本明細書の図面において、当該積層体のそれぞれの界面は点線で表している。
主成分を共通として積層された酸化物半導体層130は、各層を単に積層するのではなく連続接合(ここでは特に伝導帯下端のエネルギーが各層の間で連続的に変化するU字型の井戸構造(U Shape Well))が形成されるように作製する。すなわち、各層の界面にトラップ中心や再結合中心のような欠陥準位を形成するような不純物が存在しないように積層構造を形成する。仮に、積層された酸化物半導体層の層間に不純物が混在していると、エネルギーバンドの連続性が失われ、界面でキャリアがトラップあるいは再結合により消滅してしまう。
例えば、第1の酸化物半導体層131および第3の酸化物半導体層133にはIn:Ga:Zn=1:3:2、1:3:3、1:3:4、1:3:6、1:6:4または1:9:6(原子数比)、第2の酸化物半導体層132にはIn:Ga:Zn=1:1:1、5:5:6、または3:1:2(原子数比)などのIn−Ga−Zn酸化物などを用いることができる。
酸化物半導体層130における第2の酸化物半導体層132はウェル(井戸)となり、酸化物半導体層130を用いたトランジスタにおいて、チャネルは第2の酸化物半導体層132に形成される。なお、酸化物半導体層130は伝導帯下端のエネルギーが連続的に変化しているため、U字型井戸とも呼ぶことができる。また、このような構成で形成されたチャネルを埋め込みチャネルということもできる。
また、第1の酸化物半導体層131および第3の酸化物半導体層133と、酸化シリコン膜などの絶縁膜との界面近傍には、不純物や欠陥に起因したトラップ準位が形成され得る。第1の酸化物半導体層131および第3の酸化物半導体層133があることにより、第2の酸化物半導体層132と当該トラップ準位とを遠ざけることができる。
ただし、第1の酸化物半導体層131および第3の酸化物半導体層133の伝導帯下端のエネルギーと、第2の酸化物半導体層132の伝導帯下端のエネルギーとの差が小さい場合、第2の酸化物半導体層132の電子が該エネルギー差を越えてトラップ準位に達することがある。マイナスの電荷となる電子がトラップ準位に捕獲されることで、トランジスタのしきい値電圧はプラス方向にシフトしてしまう。
したがって、トランジスタのしきい値電圧の変動を低減するには、第1の酸化物半導体層131および第3の酸化物半導体層133の伝導帯下端のエネルギーと、第2の酸化物半導体層132の伝導帯下端のエネルギーとの間に一定以上の差を設けることが必要となる。それぞれの当該エネルギー差は、0.1eV以上が好ましく、0.15eV以上がより好ましい。
第1の酸化物半導体層131、第2の酸化物半導体層132および第3の酸化物半導体層133には、結晶部が含まれることが好ましい。特にc軸に配向した結晶を用いることでトランジスタに安定した電気特性を付与することができる。
ゲート絶縁膜160には、例えば、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルを一種以上含む絶縁膜を用いることができる。また、ゲート絶縁膜160は上記材料の積層であってもよい。なお、ゲート絶縁膜160に、ランタン(La)、窒素、ジルコニウム(Zr)などを、不純物として含んでいてもよい。
また、ゲート絶縁膜160の積層構造の一例について説明する。ゲート絶縁膜160は、例えば、酸素、窒素、シリコン、ハフニウムなどを有する。具体的には、酸化ハフニウム、および酸化シリコンまたは酸化窒化シリコンを含むと好ましい。
酸化ハフニウムは、酸化シリコンや酸化窒化シリコンと比べて比誘電率が高い。したがって、等価酸化膜厚に対して物理的な膜厚を大きくできるため、等価酸化膜厚を10nm以下または5nm以下とした場合でも、トンネル電流によるリーク電流を小さくすることができる。即ち、オフ電流の小さいトランジスタを実現することができる。さらに、結晶構造を有する酸化ハフニウムは、非晶質構造を有する酸化ハフニウムと比べて高い比誘電率を備える。したがって、オフ電流の小さいトランジスタとするためには、結晶構造を有する酸化ハフニウムを用いることが好ましい。結晶構造の例としては、単斜晶系や立方晶系などが挙げられる。ただし、本発明の一態様は、これらに限定されない。
ところで、結晶構造を有する酸化ハフニウムの被形成面は、欠陥に起因した界面準位を有する場合がある。該界面準位はトラップセンターとして機能する場合がある。そのため、酸化ハフニウムがトランジスタのチャネル領域に近接して配置されるとき、該界面準位によってトランジスタの電気特性が劣化する場合がある。そこで、該界面準位の影響を低減するために、トランジスタのチャネル領域と酸化ハフニウムとの間に、別の膜を配置することによって互いに離間させることが好ましい場合がある。この膜は、緩衝機能を有する。緩衝機能を有する膜は、ゲート絶縁膜160に含まれる膜であってもよいし、酸化物半導体層130に含まれる膜であってもよい。即ち、緩衝機能を有する膜としては、酸化シリコン、酸化窒化シリコン、酸化物半導体などを用いることができる。なお、緩衝機能を有する膜には、たとえば、チャネル領域となる半導体よりもエネルギーギャップの大きい半導体または絶縁体を用いる。または、緩衝機能を有する膜には、たとえば、チャネル領域となる半導体よりも電子親和力の小さい半導体または絶縁体を用いる。または、緩衝機能を有する膜には、たとえば、チャネル領域となる半導体よりもイオン化エネルギーの大きい半導体または絶縁体を用いる。
一方、上述した結晶構造を有する酸化ハフニウムの被形成面における界面準位(トラップセンター)に電荷をトラップさせることで、トランジスタのしきい値電圧を制御できる場合がある。該電荷を安定して存在させるためには、たとえば、チャネル領域と酸化ハフニウムとの間に、酸化ハフニウムよりもエネルギーギャップの大きい絶縁体を配置すればよい。または、酸化ハフニウムよりも電子親和力の小さい半導体または絶縁体を配置すればよい。または、緩衝機能を有する膜には、酸化ハフニウムよりもイオン化エネルギーの大きい半導体または絶縁体を配置すればよい。このような半導体または絶縁体を用いることで、界面準位にトラップされた電荷の放出が起こりにくくなり、長期間に渡って電荷を保持することができる。
そのような絶縁体として、例えば、酸化シリコン、酸化窒化シリコンが挙げられる。ゲート絶縁膜160内の界面準位に電荷を捕獲させるためには、酸化物半導体層130からゲート電極層170に向かって電子を移動させればよい。具体的な例としては、高い温度(例えば、125℃以上450℃以下、代表的には150℃以上300℃以下)の下で、ゲート電極層170の電位をソース電極層140やドレイン電極層150の電位より高い状態にて1秒以上、代表的には1分以上維持すればよい。
このようにゲート絶縁膜160などの界面準位に所望の量の電子を捕獲させたトランジスタは、しきい値電圧がプラス側にシフトする。ゲート電極層170の電圧や、電圧を印加する時間を調整することによって、電子を捕獲させる量(しきい値電圧の変動量)を制御することができる。なお、電荷を捕獲させることができれば、ゲート絶縁膜160内でなくても構わない。同様の構造を有する積層膜を、他の絶縁層に用いても構わない。
ゲート電極層170には、例えば、Al、Ti、Cr、Co、Ni、Cu、Y、Zr、Mo、Ru、Ag、TaおよびWなどの導電膜を用いることができる。また、当該ゲート電極層は、上記材料の積層であってもよい。また、当該ゲート電極層には、上記材料の窒化物など、窒素を含んだ導電膜を用いてもよい。
ゲート絶縁膜160、およびゲート電極層170上に形成する絶縁層180には、酸化アルミニウム膜を含むことが好ましい。酸化アルミニウム膜は、水素、水分などの不純物、および酸素の両方に対して膜を透過させない遮断効果が高い。したがって、酸化アルミニウム膜は、トランジスタの作製工程中および作製後において、トランジスタの電気特性の変動要因となる水素、水分などの不純物の酸化物半導体層130への混入防止、主成分材料である酸素の酸化物半導体層130からの放出防止、下地絶縁膜120からの酸素の不必要な放出防止の効果を有する保護膜として用いることに適している。また、酸化アルミニウム膜に含まれる酸素を酸化物半導体層130中に拡散させることもできる。
また、絶縁層180上には絶縁層185が形成されていることが好ましい。当該絶縁層には、例えば、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルを一種以上含む絶縁膜を用いることができる。また、当該絶縁層は上記材料の積層であってもよい。
ここで、絶縁層185は下地絶縁膜120と同様に化学量論組成よりも多くの酸素を有することが好ましい。絶縁層185から放出される酸素はゲート絶縁膜160を経由して酸化物半導体層130のチャネル形成領域に拡散させることができることから、チャネル形成領域に形成された酸素欠損に酸素を補填することができる。したがって、安定したトランジスタの電気特性を得ることができる。
半導体装置を高集積化するにはトランジスタの微細化が必須である。一方、トランジスタの微細化によりトランジスタの電気特性が悪化することが知られており、チャネル幅が縮小するとオン電流が低下する。
例えば、図5に示す本発明の一態様のトランジスタでは、前述したように、チャネルが形成される第2の酸化物半導体層132を覆うように第3の酸化物半導体層133が形成されており、チャネル形成層とゲート絶縁膜が接しない構成となっている。そのため、チャネル形成層とゲート絶縁膜との界面で生じるキャリアの散乱を抑えることができ、トランジスタのオン電流を大きくすることができる。
また、本発明の一態様のトランジスタでは、酸化物半導体層130のチャネル幅方向を電気的に取り囲むようにゲート電極層170が形成されているため、酸化物半導体層130に対しては垂直方向からのゲート電界に加えて、側面方向からのゲート電界が印加される。すなわち、酸化物半導体層の全体にゲート電界が印加されることとなり、電流はチャネルとなる第2の酸化物半導体層132全体に流れるようになるため、さらにオン電流を高められる。
また、本発明の一態様のトランジスタは、第2の酸化物半導体層132を第1の酸化物半導体層131上に形成することで界面準位を形成しにくくする効果や、第2の酸化物半導体層132を三層構造の中間に位置する層とすることで上下からの不純物混入の影響を排除できる効果などを併せて有する。そのため、上述したトランジスタのオン電流の向上に加えて、しきい値電圧の安定化や、S値(サブスレッショルド値)を小さくすることができる。したがって、Icut(ゲート電圧VGが0V時の電流)を下げることができ、消費電力を低減させることができる。また、トランジスタのしきい値電圧が安定化することから、半導体装置の長期信頼性を向上させることができる。
また、本発明の一態様のトランジスタは、図6(A)に示すように、酸化物半導体層130と基板110との間に導電膜172を備えていてもよい。当該導電膜を第2のゲート電極層として用いることで、更なるオン電流の増加や、しきい値電圧の制御を行うことができる。オン電流を増加させるには、例えば、ゲート電極層170と導電膜172を同電位とし、デュアルゲートトランジスタとして駆動させればよい。その場合には、例えば、図6(B)に示すように、ゲート電極層170と導電膜172とを、コンタクトホールを介して接続させてもよい。また、しきい値電圧の制御を行うには、ゲート電極層170とは異なる定電位を導電膜172に供給すればよい。
なお、本実施の形態において、チャネルなどにおいて、酸化物半導体層130などを用いた場合の例を示したが、本発明の実施形態の一態様は、これに限定されない。例えば、チャネルやその近傍、ソース領域、ドレイン領域などを、場合によっては、または、状況に応じて、シリコン(歪シリコン含む)、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウム、有機半導体、などを有する材料で形成してもよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態2)
本実施の形態では、実施の形態1で説明した図4に示すトランジスタ102の作製方法を主として説明する。また、図1に示すトランジスタ101および図5に示すトランジスタ103の作製方法についても合わせて説明する。
基板110には、例えば、ガラス基板、セラミック基板、石英基板、サファイア基板などを用いることができる。また、シリコンや炭化シリコンからなる単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムからなる化合物半導体基板、SOI(Semiconductor On Insulator)基板などを用いることも可能であり、これらの基板上に半導体素子が設けられたものを用いてもよい。
下地絶縁膜120は、プラズマCVD法またはスパッタ法等により、例えば、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルなどの酸化物絶縁膜、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウムなどの窒化物絶縁膜、またはこれらの混合材料を用いて形成することができる。また、上記材料の積層であってもよく、少なくとも酸化物半導体層130と接する積層の上層は酸化物半導体層130への酸素の供給源となりえる過剰な酸素を含む材料で形成することが好ましい。
また、下地絶縁膜120にイオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いて酸素を添加してもよい。酸素を添加することによって、下地絶縁膜120から酸化物半導体層130への酸素の供給をさらに容易にすることができる。
なお、基板110の表面が絶縁体であり、後に設ける酸化物半導体層130への不純物拡散の影響が無い場合は、下地絶縁膜120を設けない構成とすることができる。
また、図6に示すトランジスタの構成とする場合は、下地絶縁膜120の形成前に導電膜172を形成すればよい。
次に、下地絶縁膜120上に中間層125となる薄膜325ならびにソース電極層140およびドレイン電極層150となる第1の導電膜340をスパッタ法、CVD法、MBE法などを用いて成膜する(図7(A)参照)。
薄膜325としては、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層を用いることができる。例えば、スパッタ法で10nmの酸化アルミニウム膜を形成する。
また、第1の導電膜340としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、W、またはこれらを主成分とする合金材料を用いることができる。例えば、スパッタ法やCVD法などにより100nmのタングステン膜を形成する。
次に、第1の導電膜340上に第1のレジストマスク401を形成する。第1のレジストマスク401は、例えば、電子ビーム露光、液浸露光、EUV露光などを用いたリソグラフィ法で形成することが好ましい。電子ビーム露光を用いた場合、第1のレジストマスク401の形成にネガ型のフォトレジスト材料を用いることで露光工程に要する時間を短くすることができる。そして、第1のレジストマスク401をマスクとして第1の導電膜340および薄膜325を選択的にエッチングし、ソース電極層140と中間層125との積層、およびドレイン電極層150と中間層125との積層を形成する(図7(B)参照)。なお、薄膜325の過度のエッチングによって、下地絶縁膜120の一部がエッチングされた形状となってもよい。
次に、下地絶縁膜120、ソース電極層140と中間層125との積層およびドレイン電極層150と中間層125との積層上に第1の酸化物半導体層131となる第1の酸化物半導体膜331、第2の酸化物半導体層132となる第2の酸化物半導体膜332、および第3の酸化物半導体層133となる第3の酸化物半導体膜333をスパッタ法、CVD法、MBE法などを用いて成膜する(図7(C)参照)。
なお、図1に示すトランジスタ101を形成する場合は、第2の酸化物半導体層132に相当する酸化物半導体層の単層を設ければよい。
酸化物半導体層130が積層構造である場合、酸化物半導体膜はロードロック室を備えたマルチチャンバー方式の成膜装置(例えばスパッタ装置)を用いて各層を大気に触れさせることなく連続して積層することが好ましい。スパッタ装置における各チャンバーは、酸化物半導体にとって不純物となる水等を可能な限り除去すべく、クライオポンプのような吸着式の真空排気ポンプを用いて高真空排気(5×10−7Pa乃至1×10−4Pa程度まで)できること、かつ、成膜される基板を100℃以上、好ましくは500℃以上に加熱できることが好ましい。または、ターボ分子ポンプとコールドトラップを組み合わせて排気系からチャンバー内に炭素成分や水分等を含む気体が逆流しないようにしておくことが好ましい。また、ターボ分子ポンプとクライオポンプを組み合わせた排気系を用いてもよい。
高純度真性酸化物半導体を得るためには、チャンバー内を高真空排気するのみならずスパッタガスの高純度化も必要である。スパッタガスとして用いる酸素ガスやアルゴンガスは、露点が−40℃以下、好ましくは−80℃以下、より好ましくは−100℃以下にまで高純度化したガスを用いることで酸化物半導体膜に水分等が取り込まれることを可能な限り防ぐことができる。
第1の酸化物半導体膜331、第2の酸化物半導体膜332、および第3の酸化物半導体膜333には、実施の形態1で説明した材料を用いることができる。例えば、第1の酸化物半導体膜331にIn:Ga:Zn=1:3:6、1:3:4、1:3:3または1:3:2[原子数比]のIn−Ga−Zn酸化物、第2の酸化物半導体膜332にIn:Ga:Zn=1:1:1、または5:5:6[原子数比]のIn−Ga−Zn酸化物、第3の酸化物半導体膜333にIn:Ga:Zn=1:3:6、1:3:4、1:3:3または1:3:2[原子数比]のIn−Ga−Zn酸化物を用いることができる。なお、第1の酸化物半導体膜331、第2の酸化物半導体膜332、および第3の酸化物半導体膜333の原子数比はそれぞれ、誤差として上記の原子数比のプラスマイナス20%の変動を含む。また、成膜法にスパッタ法を用いる場合は、上記材料をターゲットとして成膜することができる。
また、第1の酸化物半導体膜331、第2の酸化物半導体膜332、および第3の酸化物半導体膜333として用いることのできる酸化物半導体は、少なくともインジウム(In)もしくは亜鉛(Zn)を含むことが好ましい。または、InとZnの双方を含むことが好ましい。また、該酸化物半導体を用いたトランジスタの電気特性のばらつきを減らすため、それらと共に、スタビライザーを含むことが好ましい。
スタビライザーとしては、ガリウム(Ga)、スズ(Sn)、ハフニウム(Hf)、アルミニウム(Al)、またはジルコニウム(Zr)等がある。また、他のスタビライザーとしては、ランタノイドである、ランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)等がある。
例えば、酸化物半導体として、酸化インジウム、酸化ガリウム、酸化スズ、酸化亜鉛、In−Zn酸化物、Sn−Zn酸化物、Al−Zn酸化物、Zn−Mg酸化物、Sn−Mg酸化物、In−Mg酸化物、In−Ga酸化物、In−Ga−Zn酸化物、In−Al−Zn酸化物、In−Sn−Zn酸化物、Sn−Ga−Zn酸化物、Al−Ga−Zn酸化物、Sn−Al−Zn酸化物、In−Hf−Zn酸化物、In−La−Zn酸化物、In−Ce−Zn酸化物、In−Pr−Zn酸化物、In−Nd−Zn酸化物、In−Sm−Zn酸化物、In−Eu−Zn酸化物、In−Gd−Zn酸化物、In−Tb−Zn酸化物、In−Dy−Zn酸化物、In−Ho−Zn酸化物、In−Er−Zn酸化物、In−Tm−Zn酸化物、In−Yb−Zn酸化物、In−Lu−Zn酸化物、In−Sn−Ga−Zn酸化物、In−Hf−Ga−Zn酸化物、In−Al−Ga−Zn酸化物、In−Sn−Al−Zn酸化物、In−Sn−Hf−Zn酸化物、In−Hf−Al−Zn酸化物を用いることができる。
なお、ここで、例えば、In−Ga−Zn酸化物とは、InとGaとZnを主成分として有する酸化物という意味である。また、InとGaとZn以外の金属元素が入っていてもよい。また、本明細書においては、In−Ga−Zn酸化物で構成した膜をIGZO膜とも呼ぶ。
また、InMO(ZnO)(m>0、且つ、mは整数でない)で表記される材料を用いてもよい。なお、Mは、Ga、Y、Zr、La、Ce、またはNdから選ばれた一つの金属元素または複数の金属元素を示す。また、InSnO(ZnO)(n>0、且つ、nは整数)で表記される材料を用いてもよい。
ただし、実施の形態1に詳細を記したように、第1の酸化物半導体膜331および第3の酸化物半導体膜333は、第2の酸化物半導体膜332よりも電子親和力が小さくなるように材料を選択する。
なお、酸化物半導体膜の成膜には、スパッタ法を用いることが好ましい。スパッタ法としては、RFスパッタ法、DCスパッタ法、ACスパッタ法等を用いることができる。
第1の酸化物半導体膜331、第2の酸化物半導体膜332、第3の酸化物半導体膜333としてIn−Ga−Zn酸化物を用いる場合、In、Ga、Znの原子数比としては、例えば、In:Ga:Zn=1:1:1、In:Ga:Zn=2:2:1、In:Ga:Zn=3:1:2、In:Ga:Zn=5:5:6、In:Ga:Zn=1:3:2、In:Ga:Zn=1:3:3、In:Ga:Zn=1:3:4、In:Ga:Zn=1:3:6、In:Ga:Zn=1:4:3、In:Ga:Zn=1:5:4、In:Ga:Zn=1:6:6、In:Ga:Zn=2:1:3、In:Ga:Zn=1:6:4、In:Ga:Zn=1:9:6、In:Ga:Zn=1:1:4、In:Ga:Zn=1:1:2のいずれかの材料を用い、第1の酸化物半導体膜331および第3の酸化物半導体膜333の電子親和力が第2の酸化物半導体膜332よりも小さくなるようにすればよい。また、成膜法にスパッタ法を用いる場合は、上記材料をターゲットとして成膜することができる。
また、第2の酸化物半導体膜332は、第1の酸化物半導体膜331および第3の酸化物半導体膜333よりもインジウムの含有量を多くするとよい。酸化物半導体では主として重金属のs軌道がキャリア伝導に寄与しており、Inの含有率を多くすることにより、より多くのs軌道が重なるため、InがGaよりも多い組成となる酸化物はInがGaと同等または少ない組成となる酸化物と比較して移動度が高くなる。そのため、第2の酸化物半導体層132にインジウムの含有量が多い酸化物を用いることで、高い移動度のトランジスタを実現することができる。
第3の酸化物半導体膜333の形成後に、第1の加熱処理を行ってもよい。第1の加熱処理は、250℃以上650℃以下、好ましくは300℃以上500℃以下の温度で、不活性ガス雰囲気、酸化性ガスを10ppm以上含む雰囲気、または減圧状態で行えばよい。また、第1の加熱処理の雰囲気は、不活性ガス雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上含む雰囲気で行ってもよい。第1の加熱処理によって、第1の酸化物半導体膜331乃至第3の酸化物半導体膜333の結晶性を高め、さらに下地絶縁膜120、および第1の酸化物半導体膜331乃至第3の酸化物半導体膜333から水素や水などの不純物を除去することができる。なお、第1の加熱処理は、後述する第1の酸化物半導体層131乃至第3の酸化物半導体層133を形成するエッチングの後に行ってもよい。
次に、第2のレジストマスク402を形成し、当該レジストマスクを用いて、第3の酸化物半導体膜333、第2の酸化物半導体膜332、および第1の酸化物半導体膜331を選択的にエッチングし、第3の酸化物半導体層133、第2の酸化物半導体層132、第1の酸化物半導体層131を形成する(図8(A)参照)。なお、第3の酸化物半導体膜333上に金属膜を形成し、当該金属膜を第2のレジストマスク402を用いて選択的にエッチングした金属層をハードマスクとして第3の酸化物半導体層133、第2の酸化物半導体層132、および第1の酸化物半導体層131の形成に利用してもよい。
次に、第3の酸化物半導体層133上にゲート絶縁膜160を形成する。ゲート絶縁膜160には、例えば、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルなどを用いることができる。なお、ゲート絶縁膜160は、上記材料の積層であってもよい。ゲート絶縁膜160は、スパッタ法、CVD法、MBE法などを用いて形成することができる。
次に、ゲート絶縁膜160上にゲート電極層170となる第2の導電膜370(図示なし)を形成する。第2の導電膜370(図示なし)としては、例えば、Al、Ti、Cr、Co、Ni、Cu、Y、Zr、Mo、Ru、Ag、Ta、W、またはこれらを主成分とする合金材料を用いることができる。第2の導電膜370(図示なし)は、スパッタ法やCVD法などにより形成することができる。また、第2の導電膜370としては、窒素を含んだ導電膜を用いてもよく、上記材料を含む導電膜と窒素を含んだ導電膜の積層を用いてもよい。
次に、第2の導電膜370(図示なし)上に第3のレジストマスク403を形成し、当該レジストマスクを用いて、第2の導電膜370(図示なし)を選択的にエッチングし、ゲート電極層170を形成する(図8(B)参照)。
次に、ソース電極層140、ドレイン電極層150、およびゲート電極層170上に絶縁層180および絶縁層185を形成する(図8(C)参照)。絶縁層180および絶縁層185は、下地絶縁膜120と同様の材料、方法を用いて形成することができる。なお、絶縁層180には酸化アルミニウムを用いることが特に好ましい。
また、絶縁層180および/または絶縁層185にイオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いて酸素を添加してもよい。酸素を添加することによって、絶縁層180および/または絶縁層185から酸化物半導体層130への酸素の供給をさらに容易にすることができる。
次に、第2の加熱処理を行ってもよい。第2の加熱処理は、第1の加熱処理と同様の条件で行うことができる。第2の加熱処理により、下地絶縁膜120、絶縁層180、絶縁層185から過剰酸素が放出されやすくなり、酸化物半導体層130の酸素欠損を低減することができる。
以上の工程を用いることで、図4に示したトランジスタ102を作製することができる。また、前述したように、酸化物半導体層130を単層とすることで図1に示したトランジスタ101を作製することができる。
次に、図5に示すトランジスタ103の作製方法について説明する。まず、ソース電極層140およびドレイン電極層150ならびに中間層125の形成までは、前述した図7(A)、(B)を説明する工程を参照することができる。また、加熱処理工程の説明は省略する。
次に、下地絶縁膜120、ソース電極層140およびドレイン電極層150上に第1の酸化物半導体膜331、および第2の酸化物半導体膜332を形成する(図9(A)参照)。当該工程は図7(C)を説明する工程を参照することができる(第3の酸化物半導体膜333を除く)。
次に、第4のレジストマスク404を形成し、当該レジストマスクを用いて、第2の酸化物半導体膜332および第1の酸化物半導体膜331を選択的にエッチングし、第2の酸化物半導体層132、第1の酸化物半導体層131を形成する(図9(B)参照)。なお、第2の酸化物半導体膜332上に金属膜を形成し、当該金属膜を第4のレジストマスク404を用いて選択的にエッチングした金属層をハードマスクとして第2の酸化物半導体層132および第1の酸化物半導体層131の形成に利用してもよい。
次に、ソース電極層140、ドレイン電極層150、中間層125、第2の酸化物半導体層132および第1の酸化物半導体層131を覆うように第3の酸化物半導体膜333を形成する(図9(C)参照)。当該工程は、前述した第3の酸化物半導体膜333に関する説明を参照することができる。
次に、第3の酸化物半導体膜333上にゲート絶縁膜160を形成する。また、ゲート絶縁膜160上にゲート電極層170となる第2の導電膜370を形成する(図10(A)参照)。当該工程は、前述したゲート絶縁膜160および第2の導電膜370に関する説明を参照することができる。
次に、第2の導電膜370上に第5のレジストマスク405を形成し、当該レジストマスクを用いて、第2の導電膜370を選択的にエッチングし、ゲート電極層170を形成する。
続いて、ゲート電極層170をマスクとしてゲート絶縁膜160を選択的にエッチングする。
続いて、ゲート電極層170またはゲート絶縁膜160をマスクとして第3の酸化物半導体膜333、第2の酸化物半導体層132および第1の酸化物半導体層131をエッチングし、第3の酸化物半導体層133を形成する(図10(B)参照)。このとき、第2の酸化物半導体層132および第1の酸化物半導体層131はエッチングしなくてもよい。
上記、第2の導電膜370、ゲート絶縁膜160、第3の酸化物半導体膜333、第2の酸化物半導体層132および第1の酸化物半導体層131のエッチングは各層毎に行ってもよいし、連続で行ってもよい。また、エッチング方法はドライエッチング、ウエットエッチングのどちらを用いてもよく、各層毎に適切なエッチング方法を選択してもよい。
なお、ゲート電極層170を形成した後に、別のレジストマスクをゲート絶縁膜160およびゲート電極層170上に形成し、当該レジストマスクを用いてゲート絶縁膜160および第3の酸化物半導体膜333を選択的にエッチングしてもよい。
次に、ソース電極層140、ドレイン電極層150、およびゲート電極層170上に絶縁層180および絶縁層185を形成する(図10(C)参照)。当該工程は、前述した絶縁層180および絶縁層185に関する説明を参照することができる。
以上の工程において、図5に示したトランジスタ103を作製することができる。
なお、本実施の形態で説明した金属膜、半導体膜、無機絶縁膜など様々な膜は、代表的にはスパッタ法やプラズマCVD法により形成することができるが、他の方法、例えば、熱CVD(Chemical Vapor Deposition)法により形成してもよい。熱CVD法の例としては、MOCVD(Metal Organic Chemical Vapor Deposition)法やALD(Atomic Layer Deposition)法などがある。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージにより欠陥が生成されることが無いという利点を有する。
また、熱CVD法では、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を大気圧または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行ってもよい。
ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが順次にチャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行ってもよい。例えば、それぞれのスイッチングバルブ(高速バルブとも呼ぶ)を切り替えて2種類以上の原料ガスを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原料ガスと同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第2の原料ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキャリアガスとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよい。また、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の層を成膜し、後から導入される第2の原料ガスと反応して、第2の層が第1の層上に積層されて薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順序を繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり、微細なFETを作製する場合に適している。
MOCVD法やALD法などの熱CVD法は、これまでに記載した実施形態に開示された金属膜、半導体膜、無機絶縁膜など様々な膜を形成することができ、例えば、In−Ga−Zn−O膜を成膜する場合には、トリメチルインジウム、トリメチルガリウム、およびジメチル亜鉛を用いることができる。なお、トリメチルインジウムの化学式は、In(CHである。また、トリメチルガリウムの化学式は、Ga(CHである。また、ジメチル亜鉛の化学式は、Zn(CHである。また、これらの組み合わせに限定されず、トリメチルガリウムに代えてトリエチルガリウム(化学式Ga(C)を用いることもでき、ジメチル亜鉛に代えてジエチル亜鉛(化学式Zn(C)を用いることもできる。
例えば、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体化合物を含む液体(ハフニウムアルコキシド溶液、代表的にはテトラキスジメチルアミドハフニウム(TDMAH))を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを用いる。なお、テトラキスジメチルアミドハフニウムの化学式はHf[N(CHである。また、他の材料液としては、テトラキス(エチルメチルアミド)ハフニウムなどがある。
例えば、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体化合物を含む液体(トリメチルアルミニウム(TMA)など)を気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。なお、トリメチルアルミニウムの化学式はAl(CHである。また、他の材料液としては、トリス(ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオナート)などがある。
例えば、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサクロロジシランを被成膜面に吸着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
例えば、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WFガスとBガスを順次繰り返し導入して初期タングステン膜を形成し、その後、WFガスとHガスを同時に導入してタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いてもよい。
例えば、ALDを利用する成膜装置により酸化物半導体膜、例えばIn−Ga−Zn−O膜を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してIn−O層を形成し、その後、Ga(CHガスとOガスを同時に導入してGaO層を形成し、更にその後Zn(CHとOガスを同時に導入してZnO層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜてIn−Ga−O層やIn−Zn−O層、Ga−Zn−O層などの混合化合物層を形成しても良い。なお、Oガスに変えてAr等の不活性ガスでバブリングして得られたHOガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。また、In(CHガスにかえて、In(Cガスを用いても良い。また、Ga(CHガスにかえて、Ga(Cガスを用いても良い。また、Zn(CHガスを用いても良い。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態3)
本実施の形態では、実施の形態1および2で説明したトランジスタ101乃至トランジスタ103とは構造の異なるトランジスタ、および当該トランジスタの作製方法について説明する。
図11(A)、(B)、(C)は、本発明の一態様のトランジスタ104の上面図および断面図である。図11(A)は上面図であり、図11(A)に示す一点鎖線D1−D2の断面が図11(B)に相当する。また、図11(A)に示す一点鎖線D3−D4の断面が図11(C)に相当する。また、図11(A)に示す一点鎖線D5−D6の断面が図12に相当する。なお、図11(A)、(B)、(C)および図12では、図の明瞭化のために一部の要素を拡大、縮小、または省略して図示している。また、一点鎖線D1−D2方向をチャネル長方向、一点鎖線D3−D4方向をチャネル幅方向と呼称する場合がある。
図11(A)、(B)、(C)および図12に示すトランジスタ104は、チャネル長方向(D1−D2方向)の断面が図5(A)、(B)、(C)に示すトランジスタ103と同等であるが、チャネル幅方向(D3−D4方向)の断面がトランジスタ103とは異なる。
前述したトランジスタ103は、トランジスタの基本構成を形成するためにソース電極層140およびドレイン電極層150ならびに中間層125を形成するための第1のリソグラフィ工程、第1の酸化物半導体層131および第2の酸化物半導体層132の積層を形成するための第2のリソグラフィ工程、およびゲート電極層170を形成するための第3のリソグラフィ工程を有する。また、トランジスタ101およびトランジスタ102の作製工程においても同様に3回のリソグラフィ工程を有する。
一方、本実施の形態で説明するトランジスタ104では、後述する作製方法に従ってゲート電極層170を形成するためのマスクまたは当該ゲート電極層をマスクとして酸化物半導体層130を形成する。したがって、トランジスタ104の基本構成は、ソース電極層140およびドレイン電極層150ならびに中間層125を形成するための第1のリソグラフィ工程、およびゲート電極層170および酸化物半導体層130を形成するための第2のリソグラフィ工程の2回で形成することができる。
すなわち、トランジスタ104では、作製工程を簡略化することができ、実施の形態1で説明した中間層125の形成による酸化物半導体層130への酸素供給を効率的に行うことのできる効果を有するだけでなく、より安価にトランジスタを形成することができる。
なお、図11(A)、(B)、(C)に示すトランジスタ104においては、酸化物半導体層130を第1の酸化物半導体層131、第2の酸化物半導体層132、および第3の酸化物半導体層133の三層構造として図示しているが、第2の酸化物半導体層132相当の材料を用いた単層構造であってもよい。
また、トランジスタ104は、図6に示すトランジスタのように、酸化物半導体層130と基板110との間に導電膜172を備えていてもよい。
また、トランジスタ104において、ゲート電極層170、ゲート絶縁膜160、および酸化物半導体層130の上面形状は略同一または相似となる。したがって、トランジスタのチャネル幅Wは、酸化物半導体層130の幅ではなく、図12に示すようにソース電極層140またはドレイン電極層150の幅で定義される。
なお、チャネル長とは、例えば、トランジスタの上面図において、半導体(またはトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、またはチャネルが形成される領域における、ソース(ソース領域またはソース電極)とドレイン(ドレイン領域またはドレイン電極)との間の距離をいう。なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネルの形成される領域における、いずれか一の値、最大値、最小値または平均値とする。
チャネル幅とは、例えば、半導体(またはトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが重なる領域、またはチャネルが形成される領域における、ソースとドレインとが向かい合っている部分の長さをいう。なお、一つのトランジスタにおいて、チャネル幅がすべての領域で同じ値をとるとは限らない。即ち、一つのトランジスタのチャネル幅は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル幅は、チャネルの形成される領域における、いずれか一の値、最大値、最小値または平均値とする。
なお、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅(以下、実効的なチャネル幅と呼ぶ。)と、トランジスタの上面図において示されるチャネル幅(以下、見かけ上のチャネル幅と呼ぶ。)と、が異なる場合がある。例えば、立体的な構造を有するトランジスタでは、実効的なチャネル幅が、トランジスタの上面図において示される見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつ立体的な構造を有するトランジスタでは、半導体の上面に形成されるチャネル領域の割合に対して、半導体の側面に形成されるチャネル領域の割合が大きくなる場合がある。その場合は、上面図において示される見かけ上のチャネル幅よりも、実際にチャネルの形成される実効的なチャネル幅の方が大きくなる。
ところで、立体的な構造を有するトランジスタにおいては、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。
そこで、本明細書では、トランジスタの上面図において、半導体とゲート電極とが重なる領域における、ソースとドレインとが向かい合っている部分の長さである見かけ上のチャネル幅を、「囲い込みチャネル幅(SCW:Surrounded Channel Width)」と呼ぶ場合がある。また、本明細書では、単にチャネル幅と記載した場合には、囲い込みチャネル幅または見かけ上のチャネル幅を指す場合がある。または、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅、囲い込みチャネル幅などは、断面TEM像などを取得して、その画像を解析することなどによって、値を決定することができる。
なお、トランジスタの電界効果移動度や、チャネル幅当たりの電流値などを計算して求める場合、囲い込みチャネル幅を用いて計算する場合がある。その場合には、実効的なチャネル幅を用いて計算する場合とは異なる値をとる場合がある。
次に、トランジスタ104の作製方法を説明する。まず、第1の酸化物半導体膜331、第2の酸化物半導体膜332、および第3の酸化物半導体膜333の三層構造の形成までは、実施の形態2で説明した図7(A)、(B)、(C)を説明する工程を参照することができる。また、酸化物半導体層130が単層構造の場合は、第2の酸化物半導体膜332に相当する膜の単層を形成すればよい。なお、トランジスタ103の作製方法と重複する説明は省略する。
次に、第3の酸化物半導体膜333上にゲート絶縁膜160およびゲート電極層170となる第2の導電膜370を形成する(図13(A)参照)。当該工程は、前述したゲート絶縁膜160および第2の導電膜370に関する説明を参照することができる。
次に、第2の導電膜370上に第5のレジストマスク406を形成し、当該レジストマスクを用いて、第2の導電膜370を選択的にエッチングし、ゲート電極層170を形成する。
続いて、ゲート電極層170をマスクとしてゲート絶縁膜160を選択的にエッチングする。
続いて、ゲート電極層170またはゲート絶縁膜160をマスクとして第3の酸化物半導体膜333、第2の酸化物半導体膜332および第1の酸化物半導体膜331をエッチングし、第3の酸化物半導体層133、第2の酸化物半導体層132および第1の酸化物半導体層131を形成する(図13(B)参照)。
次に、ソース電極層140、ドレイン電極層150、およびゲート電極層170上に絶縁層180および絶縁層185を形成する(図13(C)参照)。当該工程は、前述した絶縁層180および絶縁層185に関する説明を参照することができる。
以上の工程において、図11(A)、(B)、(C)、および図12に示したトランジスタ104を作製することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態4)
本実施の形態では、本発明の一態様であるトランジスタに使用することができる酸化物半導体膜について説明する。
なお、本明細書において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。したがって、−5°以上5°以下の場合も含まれる。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。したがって、85°以上95°以下の場合も含まれる。
また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表す。
酸化物半導体膜は、非単結晶酸化物半導体膜と単結晶酸化物半導体膜とに大別される。非単結晶酸化物半導体膜とは、CAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)膜、多結晶酸化物半導体膜、微結晶酸化物半導体膜、非晶質酸化物半導体膜などをいう。
まずは、CAAC−OS膜について説明する。なお、CAAC−OSを、CANC(C−Axis Aligned nanocrystals)を有する酸化物半導体と呼ぶこともできる。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである。
CAAC−OS膜を透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって観察すると、明確な結晶部同士の境界、即ち結晶粒界(グレインバウンダリーともいう)を確認することができない。そのため、CAAC−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
CAAC−OS膜を、試料面と概略平行な方向からTEMによって観察(断面TEM観察)すると、結晶部において、金属原子が層状に配列していることを確認できる。金属原子の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)または上面の凹凸を反映した形状であり、CAAC−OS膜の被形成面または上面と平行に配列する。
一方、CAAC−OS膜を、試料面と概略垂直な方向からTEMによって観察(平面TEM観察)すると、結晶部において、金属原子が三角形状または六角形状に配列していることを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られない。
図14(a)は、CAAC−OS膜の断面TEM像である。また、図14(b)は、図14(a)をさらに拡大した断面TEM像であり、理解を容易にするために原子配列を強調表示している。
図14(c)は、図14(a)のA−O−A’間において、丸で囲んだ領域(直径約4nm)の局所的なフーリエ変換像である。図14(c)より、各領域においてc軸配向性が確認できる。また、A−O間とO−A’間とでは、c軸の向きが異なるため、異なるグレインであることが示唆される。また、A−O間では、c軸の角度が14.3°、16.6°、26.4°のように少しずつ連続的に変化していることがわかる。同様に、O−A’間では、c軸の角度が−18.3°、−17.6°、−15.9°と少しずつ連続的に変化していることがわかる。
なお、CAAC−OS膜に対し、電子回折を行うと、配向性を示すスポット(輝点)が観測される。例えば、CAAC−OS膜の上面に対し、例えば1nm以上30nm以下の電子線を用いる電子回折(ナノビーム電子回折ともいう)を行うと、スポットが観測される(図15(A)参照)。
断面TEM観察および平面TEM観察より、CAAC−OS膜の結晶部は配向性を有していることがわかる。
なお、CAAC−OS膜に含まれるほとんどの結晶部は、一辺が100nm未満の立方体内に収まる大きさである。したがって、CAAC−OS膜に含まれる結晶部は、一辺が10nm未満、5nm未満または3nm未満の立方体内に収まる大きさの場合も含まれる。ただし、CAAC−OS膜に含まれる複数の結晶部が連結することで、一つの大きな結晶領域を形成する場合がある。例えば、平面TEM像において、2500nm以上、5μm以上または1000μm以上となる結晶領域が観察される場合がある。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に概略垂直な方向を向いていることが確認できる。
一方、CAAC−OS膜に対し、c軸に概略垂直な方向からX線を入射させるin−plane法による解析では、2θが56°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(110)面に帰属される。InGaZnOの単結晶酸化物半導体膜であれば、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行うと、(110)面と等価な結晶面に帰属されるピークが6本観察される。これに対し、CAAC−OS膜の場合は、2θを56°近傍に固定してφスキャンした場合でも、明瞭なピークが現れない。
以上のことから、CAAC−OS膜では、異なる結晶部間ではa軸およびb軸の配向は不規則であるが、c軸配向性を有し、かつc軸が被形成面または上面の法線ベクトルに平行な方向を向いていることがわかる。したがって、前述の断面TEM観察で確認された層状に配列した金属原子の各層は、結晶のab面に平行な面である。
なお、結晶部は、CAAC−OS膜を成膜した際、または加熱処理などの結晶化処理を行った際に形成される。上述したように、結晶のc軸は、CAAC−OS膜の被形成面または上面の法線ベクトルに平行な方向に配向する。したがって、例えば、CAAC−OS膜の形状をエッチングなどによって変化させた場合、結晶のc軸がCAAC−OS膜の被形成面または上面の法線ベクトルと平行にならないこともある。
また、CAAC−OS膜中において、c軸配向した結晶部の分布が均一でなくてもよい。例えば、CAAC−OS膜の結晶部が、CAAC−OS膜の上面近傍からの結晶成長によって形成される場合、上面近傍の領域は、被形成面近傍の領域よりもc軸配向した結晶部の割合が高くなることがある。また、不純物の添加されたCAAC−OS膜は、不純物が添加された領域が変質し、部分的にc軸配向した結晶部の割合の異なる領域が形成されることもある。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素、シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリコンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不純物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化物半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによってキャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性または実質的に高純度真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、当該酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導体膜を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる。なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が高く、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定となる場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が小さい。
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、TEMによる観察像では、明確に結晶部を確認することができない場合がある。微結晶酸化物半導体膜に含まれる結晶部は、1nm以上100nm以下、または1nm以上10nm以下の大きさであることが多い。特に、1nm以上10nm以下、または1nm以上3nm以下の微結晶であるナノ結晶(nc:nanocrystal)を有する酸化物半導体膜を、nc−OS(nanocrystalline Oxide Semiconductor)膜と呼ぶ。また、nc−OS膜は、例えば、TEMによる観察像では、結晶粒界を明確に確認できない場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かない場合がある。例えば、nc−OS膜に対し、結晶部よりも大きい径のX線を用いるXRD装置を用いて構造解析を行うと、out−of−plane法による解析では、結晶面を示すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプローブ径(例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。)を行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し、結晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いるナノビーム電子回折を行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を行うと、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、nc−OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが観測される場合がある(図15(B)参照)。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。そのため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−OS膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、微結晶酸化物半導体膜、CAAC−OS膜のうち、二種以上を有する積層膜であってもよい。
酸化物半導体膜が複数の構造を有する場合、ナノビーム電子回折を用いることで構造解析が可能となる場合がある。
図15(C)に、電子銃室10と、電子銃室10の下の光学系12と、光学系12の下の試料室14と、試料室14の下の光学系16と、光学系16の下の観察室20と、観察室20に設置されたカメラ18と、観察室20の下のフィルム室22と、を有する透過電子回折測定装置を示す。カメラ18は、観察室20内部に向けて設置される。なお、フィルム室22を有さなくても構わない。
また、図15(D)に、図15(C)で示した透過電子回折測定装置内部の構造を示す。透過電子回折測定装置内部では、電子銃室10に設置された電子銃から放出された電子が、光学系12を介して試料室14に配置された物質28に照射される。物質28を通過した電子は、光学系16を介して観察室20内部に設置された蛍光板32に入射する。蛍光板32では、入射した電子の強度に応じたパターンが現れることで透過電子回折パターンを測定することができる。
カメラ18は、蛍光板32を向いて設置されており、蛍光板32に現れたパターンを撮影することが可能である。カメラ18のレンズの中央、および蛍光板32の中央を通る直線と、蛍光板32の上面と、の為す角度は、例えば、15°以上80°以下、30°以上75°以下、または45°以上70°以下とする。該角度が小さいほど、カメラ18で撮影される透過電子回折パターンは歪みが大きくなる。ただし、あらかじめ該角度がわかっていれば、得られた透過電子回折パターンの歪みを補正することも可能である。なお、カメラ18をフィルム室22に設置しても構わない場合がある。例えば、カメラ18をフィルム室22に、電子24の入射方向と対向するように設置してもよい。この場合、蛍光板32の裏面から歪みの少ない透過電子回折パターンを撮影することができる。
試料室14には、試料である物質28を固定するためのホルダが設置されている。ホルダは、物質28を通過する電子を透過するような構造をしている。ホルダは、例えば、物質28をX軸、Y軸、Z軸などに移動させる機能を有していてもよい。ホルダの移動機能は、例えば、1nm以上10nm以下、5nm以上50nm以下、10nm以上100nm以下、50nm以上500nm以下、100nm以上1μm以下などの範囲で移動させる精度を有すればよい。これらの範囲は、物質28の構造によって最適な範囲を設定すればよい。
次に、上述した透過電子回折測定装置を用いて、物質の透過電子回折パターンを測定する方法について説明する。
例えば、図15(D)に示すように物質におけるナノビームである電子24の照射位置を変化させる(スキャンする)ことで、物質の構造が変化していく様子を確認することができる。このとき、物質28がCAAC−OS膜であれば、図15(A)に示したような回折パターンが観測される。または、物質28がnc−OS膜であれば、図15(B)に示したような回折パターンが観測される。
ところで、物質28がCAAC−OS膜であったとしても、部分的にnc−OS膜などと同様の回折パターンが観測される場合がある。したがって、CAAC−OS膜の良否は、一定の範囲におけるCAAC−OS膜の回折パターンが観測される領域の割合(CAAC化率ともいう)で表すことができる場合がある。例えば、良質なCAAC−OS膜であれば、CAAC化率は、50%以上、好ましくは80%以上、さらに好ましくは90%以上、より好ましくは95%以上となる。なお、CAAC−OS膜と異なる回折パターンが観測される領域の割合を非CAAC化率と表記する。
一例として、成膜直後(as−sputteredと表記)、または酸素を含む雰囲気における450℃加熱処理後のCAAC−OS膜を有する各試料の上面に対し、スキャンしながら透過電子回折パターンを取得した。ここでは、5nm/秒の速度で60秒間スキャンしながら回折パターンを観測し、観測された回折パターンを0.5秒ごとに静止画に変換することで、CAAC化率を導出した。なお、電子線としては、プローブ径が1nmのナノビーム電子線を用いた。なお、同様の測定は6試料に対して行った。そしてCAAC化率の算出には、6試料における平均値を用いた。
各試料におけるCAAC化率を図16(A)に示す。成膜直後のCAAC−OS膜のCAAC化率は75.7%(非CAAC化率は24.3%)であった。また、450℃加熱処理後のCAAC−OS膜のCAAC化率は85.3%(非CAAC化率は14.7%)であった。成膜直後と比べて、450℃加熱処理後のCAAC化率が高いことがわかる。即ち、高い温度(例えば400℃以上)における加熱処理によって、非CAAC化率が低くなる(CAAC化率が高くなる)ことがわかる。また、500℃未満の加熱処理においても高いCAAC化率を有するCAAC−OS膜が得られることがわかる。
ここで、CAAC−OS膜と異なる回折パターンのほとんどはnc−OS膜と同様の回折パターンであった。また、測定領域において非晶質酸化物半導体膜は、確認することができなかった。したがって、加熱処理によって、nc−OS膜と同様の構造を有する領域が、隣接する領域の構造の影響を受けて再配列し、CAAC化していることが示唆される。
図16(B)および図16(C)は、成膜直後および450℃加熱処理後のCAAC−OS膜の平面TEM像である。図16(B)と図16(C)とを比較することにより、450℃加熱処理後のCAAC−OS膜は、膜質がより均質であることがわかる。即ち、高い温度における加熱処理によって、CAAC−OS膜の膜質が向上することがわかる。
このような測定方法を用いれば、複数の構造を有する酸化物半導体膜の構造解析が可能となる場合がある。
CAAC−OS膜は、例えば、多結晶である酸化物半導体スパッタ用ターゲットを用い、スパッタ法によって成膜することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態5)
本実施の形態では、本発明の一態様のトランジスタを利用した回路の一例について図面を参照して説明する。
[断面構造]
図17(A)に本発明の一態様の半導体装置の断面図を示す。図17(A)に示す半導体装置は、下部に第1の半導体材料を用いたトランジスタ2200を有し、上部に第2の半導体材料を用いたトランジスタ2100を有している。トランジスタ2100には実施の形態1乃至3で説明したトランジスタを用いることができ、図17(A)ではトランジスタ2100として、トランジスタ103を適用した例を示している。なお、一点鎖線より左側がトランジスタのチャネル長方向の断面、右側がチャネル幅方向の断面である。
なお、当該断面図の半導体装置では、トランジスタ2100にバックゲートを設けた構成を示しているが、バックゲートを設けない構成であってもよい。
なお、図17(A)は中間層2210が導電性を有する場合における構成であり、中間層2210が絶縁性である場合では、図18に示すように配線2205および配線2209を用いてトランジスタ2200とトランジスタ2100を接続すればよい。
第1の半導体材料と第2の半導体材料は異なる禁制帯幅を持つ材料とすることが好ましい。例えば、第1の半導体材料を酸化物半導体以外の半導体材料(シリコン(歪シリコン含む)、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウム、有機半導体など)とし、第2の半導体材料を酸化物半導体とすることができる。酸化物半導体以外の材料として単結晶シリコンなどを用いたトランジスタは、高速動作が容易である。一方で、酸化物半導体を用いたトランジスタは、オフ電流が低い。
トランジスタ2200は、nチャネル型のトランジスタまたはpチャネル型のトランジスタのいずれであってもよく、回路によって適切なトランジスタを用いればよい。また、酸化物半導体を用いた本発明の一態様のトランジスタを用いるほかは、用いる材料や構造など、半導体装置の具体的な構成をここで示すものに限定する必要はない。
図17(A)に示す構成では、トランジスタ2200の上部に、絶縁層2201、絶縁層2207を介してトランジスタ2100が設けられている。また、トランジスタ2200とトランジスタ2100の間には、複数の配線2202が設けられている。また、各種絶縁層に埋め込まれた複数のプラグ2203により、上層と下層にそれぞれ設けられた配線や電極が電気的に接続されている。また、トランジスタ2100を覆う絶縁層2204と、絶縁層2204上に配線2205と、トランジスタ2100の一対の電極と同一の導電膜を加工して得られた配線2206と、が設けられている。
このように、2種類のトランジスタを積層することにより、回路の占有面積が低減され、より高密度に複数の回路を配置することができる。
ここで、下層に設けられるトランジスタ2200にシリコン系半導体材料を用いた場合、トランジスタ2200の半導体層の近傍に設けられる絶縁層中の水素はシリコンのダングリングボンドを終端し、トランジスタ2200の信頼性を向上させる効果がある。一方、上層に設けられるトランジスタ2100に酸化物半導体を用いた場合、トランジスタ2100の半導体層の近傍に設けられる絶縁層中の水素は、酸化物半導体中にキャリアを生成する要因の一つとなるため、トランジスタ2100の信頼性を低下させる要因となる場合がある。したがって、シリコン系半導体材料を用いたトランジスタ2200の上層に酸化物半導体を用いたトランジスタ2100を積層して設ける場合、これらの間に水素の拡散を防止する機能を有する絶縁層2207を設けることは特に効果的である。絶縁層2207により、下層に水素を閉じ込めることでトランジスタ2200の信頼性が向上することに加え、下層から上層に水素が拡散することが抑制されることでトランジスタ2100の信頼性も同時に向上させることができる。
絶縁層2207としては、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)等を用いることができる。
また、酸化物半導体層を含んで構成されるトランジスタ2100を覆うように、トランジスタ2100上に水素の拡散を防止する機能を有するブロック膜2208(トランジスタ101乃至トランジスタ103では絶縁層180に相当)を形成することが好ましい。ブロック膜2208としては、絶縁層2207と同様の材料を用いることができ、特に酸化アルミニウムを適用することが好ましい。酸化アルミニウム膜は、水素、水分などの不純物および酸素の双方に対して膜を透過させない遮断(ブロッキング)効果が高い。したがって、トランジスタ2100を覆うブロック膜2208として酸化アルミニウム膜を用いることで、トランジスタ2100に含まれる酸化物半導体層からの酸素の脱離を防止するとともに、酸化物半導体層への水および水素の混入を防止することができる。
なお、トランジスタ2200は、プレーナ型のトランジスタだけでなく、様々なタイプのトランジスタとすることができる。例えば、FIN(フィン)型、TRI−GATE(トライゲート)型などのトランジスタなどとすることができる。その場合の断面図の例を、図17(D)に示す。半導体基板2211の上に、絶縁層2212が設けられている。半導体基板2211は、先端の細い凸部(フィンともいう)を有する。なお、凸部の上には、絶縁層が設けられていてもよい。その絶縁層は、凸部を形成するときに、半導体基板2211がエッチングされないようにするためのマスクとして機能するものである。なお、凸部は、先端が細くなくてもよく、例えば、略直方体の凸部であってもよいし、先端が太い凸部であってもよい。半導体基板2211の凸部の上には、ゲート絶縁膜2214が設けられ、その上には、ゲート電極2213が設けられている。半導体基板2211には、ソース領域およびドレイン領域2215が形成されている。なお、ここでは、半導体基板2211が、凸部を有する例を示したが、本発明の一態様に係る半導体装置は、これに限定されない。例えば、SOI基板を加工して、凸部を有する半導体領域を形成しても構わない。
[回路構成例]
上記構成において、トランジスタ2100やトランジスタ2200の電極の接続構成を異ならせることにより、様々な回路を構成することができる。以下では、本発明の一態様の半導体装置を用いることにより実現できる回路構成の例を説明する。
〔CMOS回路〕
図17(B)に示す回路図は、pチャネル型のトランジスタ2200とnチャネル型のトランジスタ2100を直列に接続し、且つそれぞれのゲートを接続した、いわゆるCMOS回路の構成を示している。
〔アナログスイッチ〕
また、図17(C)に示す回路図は、トランジスタ2100とトランジスタ2200のそれぞれのソースとドレインを接続した構成を示している。このような構成とすることで、いわゆるアナログスイッチとして機能させることができる。
〔記憶装置の例〕
本発明の一態様であるトランジスタを使用し、電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い半導体装置(記憶装置)の一例を図19に示す。
図19(A)に示す半導体装置は、第1の半導体材料を用いたトランジスタ3200と第2の半導体材料を用いたトランジスタ3300、および容量素子3400を有している。なお、トランジスタ3300としては、実施の形態1乃至3で説明したトランジスタを用いることができる。
図19(B)に図19(A)に示す半導体装置の断面図を示す。当該断面図の半導体装置では、トランジスタ3300にバックゲートを設けた構成を示しているが、バックゲートを設けない構成であってもよい。
なお、図19(A)は中間層2210が導電性を有する場合における構成であり、中間層2210が絶縁性である場合では、図20に示すように配線3305を用いてトランジスタ2200とトランジスタ2100を接続すればよい。
トランジスタ3300は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ3300は、オフ電流が小さいため、これを用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、或いは、リフレッシュ動作の頻度が極めて少ない半導体記憶装置とすることが可能となるため、消費電力を十分に低減することができる。
図19(A)において、第1の配線3001はトランジスタ3200のソース電極と電気的に接続され、第2の配線3002はトランジスタ3200のドレイン電極と電気的に接続されている。また、第3の配線3003はトランジスタ3300のソース電極またはドレイン電極の一方と電気的に接続され、第4の配線3004はトランジスタ3300のゲート電極と電気的に接続されている。そして、トランジスタ3200のゲート電極は、トランジスタ3300のソース電極またはドレイン電極の他方、および容量素子3400の電極の一方と電気的に接続され、第5の配線3005は容量素子3400の電極の他方と電気的に接続されている。
図19(A)に示す半導体装置では、トランジスタ3200のゲート電極の電位が保持可能という特徴を活かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
情報の書き込みおよび保持について説明する。まず、第4の配線3004の電位を、トランジスタ3300がオン状態となる電位にして、トランジスタ3300をオン状態とする。これにより、第3の配線3003の電位が、トランジスタ3200のゲート電極、および容量素子3400に与えられる。すなわち、トランジスタ3200のゲートには、所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下Lowレベル電荷、Highレベル電荷という)のいずれかが与えられるものとする。その後、第4の配線3004の電位を、トランジスタ3300がオフ状態となる電位にして、トランジスタ3300をオフ状態とすることにより、トランジスタ3200のゲートに与えられた電荷が保持される(保持)。
トランジスタ3300のオフ電流は極めて小さいため、トランジスタ3200のゲートの電荷は長時間にわたって保持される。
次に情報の読み出しについて説明する。第1の配線3001に所定の電位(定電位)を与えた状態で、第5の配線3005に適切な電位(読み出し電位)を与えると、トランジスタ3200のゲートに保持された電荷量に応じて、第2の配線3002は異なる電位をとる。一般に、トランジスタ3200をnチャネル型とすると、トランジスタ3200のゲート電極にHighレベル電荷が与えられている場合の見かけのしきい値Vth_Hは、トランジスタ3200のゲート電極にLowレベル電荷が与えられている場合の見かけのしきい値Vth_Lより低くなるためである。ここで、見かけのしきい値電圧とは、トランジスタ3200を「オン状態」とするために必要な第5の配線3005の電位をいうものとする。したがって、第5の配線3005の電位をVth_HとVth_Lの間の電位Vとすることにより、トランジスタ3200のゲートに与えられた電荷を判別できる。例えば、書き込みにおいて、Highレベル電荷が与えられていた場合には、第5の配線3005の電位がV(>Vth_H)となれば、トランジスタ3200は「オン状態」となる。Lowレベル電荷が与えられていた場合には、第5の配線3005の電位がV(<Vth_L)となっても、トランジスタ3200は「オフ状態」のままである。このため、第2の配線3002の電位を判別することで、保持されている情報を読み出すことができる。
なお、メモリセルをアレイ状に配置して用いる場合、所望のメモリセルの情報のみを読み出せることが必要になる。このように情報を読み出さない場合には、ゲートの状態にかかわらずトランジスタ3200が「オフ状態」となるような電位、つまり、Vth_Hより小さい電位を第5の配線3005に与えればよい。または、ゲートの状態にかかわらずトランジスタ3200が「オン状態」となるような電位、つまり、Vth_Lより大きい電位を第5の配線3005に与えればよい。
図19(C)に示す半導体装置は、トランジスタ3200を設けていない点で図19(A)と相違している。この場合も上記と同様の動作により情報の書き込みおよび保持動作が可能である。
次に、情報の読み出しについて説明する。トランジスタ3300がオン状態となると、浮遊状態である第3の配線3003と容量素子3400とが導通し、第3の配線3003と容量素子3400の間で電荷が再分配される。その結果、第3の配線3003の電位が変化する。第3の配線3003の電位の変化量は、容量素子3400の第1の端子の電位(あるいは容量素子3400に蓄積された電荷)によって、異なる値をとる。
例えば、容量素子3400の第1の端子の電位をV、容量素子3400の容量をC、第3の配線3003が有する容量成分をCB、電荷が再分配される前の第3の配線3003の電位をVB0とすると、電荷が再分配された後の第3の配線3003の電位は、(CB×VB0+C×V)/(CB+C)となる。したがって、メモリセルの状態として、容量素子3400の第1の端子の電位がV1とV0(V1>V0)の2状態をとるとすると、電位V1を保持している場合の第3の配線3003の電位(=(CB×VB0+C×V1)/(CB+C))は、電位V0を保持している場合の第3の配線3003の電位(=CB×VB0+C×V0)/(CB+C))よりも高くなることがわかる。
そして、第3の配線3003の電位を所定の電位と比較することで、情報を読み出すことができる。
この場合、メモリセルを駆動させるための駆動回路に上記第1の半導体材料が適用されたトランジスタを用い、トランジスタ3300として第2の半導体材料が適用されたトランジスタを駆動回路上に積層して設ける構成とすればよい。
本実施の形態に示す半導体装置では、チャネル形成領域に酸化物半導体を用いたオフ電流の極めて小さいトランジスタを適用することで、極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となるため、消費電力を十分に低減することができる。また、電力の供給がない場合(ただし、電位は固定されていることが望ましい)であっても、長期にわたって記憶内容を保持することが可能である。
また、本実施の形態に示す半導体装置では、情報の書き込みに高い電圧を必要とせず、素子の劣化の問題もない。例えば、従来の不揮発性メモリのように、フローティングゲートへの電子の注入や、フローティングゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁膜の劣化といった問題が全く生じない。すなわち、開示する発明に係る半導体装置では、従来の不揮発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上する。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われるため、高速な動作も容易に実現しうる。
なお、本明細書等においては、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子など)などが有するすべての端子について、その接続先を特定しなくても、当業者であれば、発明の一態様を構成することは可能な場合がある。つまり、接続先を特定しなくても、発明の一態様が明確であると言える。そして、接続先が特定された内容が、本明細書等に記載されている場合、接続先を特定しない発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。特に、端子の接続先として複数のケースが考えられる場合には、その端子の接続先を特定の箇所に限定する必要はない。したがって、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子など)などが有する一部の端子についてのみ、その接続先を特定することによって、発明の一態様を構成することが可能な場合がある。
なお、本明細書等においては、ある回路について、少なくとも接続先を特定すれば、当業者であれば、発明を特定することが可能な場合がある。または、ある回路について、少なくとも機能を特定すれば、当業者であれば、発明を特定することが可能な場合がある。つまり、機能を特定すれば、発明の一態様が明確であると言える。そして、機能が特定された発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。したがって、ある回路について、機能を特定しなくても、接続先を特定すれば、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。または、ある回路について、接続先を特定しなくても、機能を特定すれば、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章において、その一部分を取り出して、発明の一態様を構成することは可能である。したがって、ある部分を述べる図または文章が記載されている場合、その一部分の図または文章を取り出した内容も、発明の一態様として開示されているものであり、発明の一態様を構成することが可能であるものとする。そのため、例えば、能動素子(トランジスタ、ダイオードなど)、配線、受動素子(容量素子、抵抗素子など)、導電層、絶縁層、半導体層、有機材料、無機材料、部品、装置、動作方法、製造方法などが単数または複数記載された図面または文章において、その一部分を取り出して、発明の一態様を構成することが可能であるものとする。例えば、N個(Nは整数)の回路素子(トランジスタ、容量素子等)を有して構成される回路図から、M個(Mは整数で、M<N)の回路素子(トランジスタ、容量素子等)を抜き出して、発明の一態様を構成することは可能である。別の例としては、N個(Nは整数)の層を有して構成される断面図から、M個(Mは整数で、M<N)の層を抜き出して、発明の一態様を構成することは可能である。さらに別の例としては、N個(Nは整数)の要素を有して構成されるフローチャートから、M個(Mは整数で、M<N)の要素を抜き出して、発明の一態様を構成することは可能である。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態6)
本実施の形態では、先の実施の形態で説明したトランジスタ、または記憶装置を含むRFタグについて、図21を参照して説明する。
本実施の形態におけるRFタグは、内部に記憶回路を有し、記憶回路に必要な情報を記憶し、非接触手段、例えば無線通信を用いて外部と情報の授受を行うものである。このような特徴から、RFタグは、物品などの個体情報を読み取ることにより物品の識別を行う個体認証システムなどに用いることが可能である。なお、これらの用途に用いるためには極めて高い信頼性が要求される。
RFタグの構成について図21を用いて説明する。図21は、RFタグの構成例を示すブロック図である。
図21に示すようにRFタグ800は、通信器801(質問器、リーダ/ライタなどともいう)に接続されたアンテナ802から送信される無線信号803を受信するアンテナ804を有する。またRFタグ800は、整流回路805、定電圧回路806、復調回路807、変調回路808、論理回路809、記憶回路810、ROM811を有している。なお、復調回路807に含まれる整流作用を示すトランジスタに逆方向電流を十分に抑制することが可能な材料、例えば、酸化物半導体、が用いられた構成としてもよい。これにより、逆方向電流に起因する整流作用の低下を抑制し、復調回路の出力が飽和することを防止できる。つまり、復調回路の入力に対する復調回路の出力を線形に近づけることができる。なお、データの伝送形式は、一対のコイルを対向配置して相互誘導によって交信を行う電磁結合方式、誘導電磁界によって交信する電磁誘導方式、電波を利用して交信する電波方式の3つに大別される。本実施の形態に示すRFタグ800は、そのいずれの方式に用いることも可能である。
次に各回路の構成について説明する。アンテナ804は、通信器801に接続されたアンテナ802との間で無線信号803の送受信を行うためのものである。また、整流回路805は、アンテナ804で無線信号を受信することにより生成される入力交流信号を整流、例えば、半波2倍圧整流し、後段に設けられた容量素子により、整流された信号を平滑化することで入力電位を生成するための回路である。なお、整流回路805の入力側または出力側には、リミッタ回路を設けてもよい。リミッタ回路とは、入力交流信号の振幅が大きく、内部生成電圧が大きい場合に、ある電力以上の電力を後段の回路に入力しないように制御するための回路である。
定電圧回路806は、入力電位から安定した電源電圧を生成し、各回路に供給するための回路である。なお、定電圧回路806は、内部にリセット信号生成回路を有していてもよい。リセット信号生成回路は、安定した電源電圧の立ち上がりを利用して、論理回路809のリセット信号を生成するための回路である。
復調回路807は、入力交流信号を包絡線検出することにより復調し、復調信号を生成するための回路である。また、変調回路808は、アンテナ804より出力するデータに応じて変調を行うための回路である。
論理回路809は復調信号を解析し、処理を行うための回路である。記憶回路810は、入力された情報を保持する回路であり、ロウデコーダ、カラムデコーダ、記憶領域などを有する。また、ROM811は、固有番号(ID)などを格納し、処理に応じて出力を行うための回路である。
なお、上述の各回路は、必要に応じて、適宜、取捨することができる。
ここで、先の実施の形態で説明した記憶回路を、記憶回路810に用いることができる。本発明の一態様の記憶回路は、電源が遮断された状態であっても情報を保持できるため、RFタグに好適に用いることができる。さらに本発明の一態様の記憶回路は、データの書き込みに必要な電力(電圧)が従来の不揮発性メモリに比べて著しく小さいため、データの読み出し時と書込み時の最大通信距離の差を生じさせないことも可能である。さらに、データの書き込み時に電力が不足し、誤動作または誤書込みが生じることを抑制することができる。
また、本発明の一態様の記憶回路は、不揮発性のメモリとして用いることが可能であるため、ROM811に適用することもできる。その場合には、生産者がROM811にデータを書き込むためのコマンドを別途用意し、ユーザが自由に書き換えできないようにしておくことが好ましい。生産者が出荷前に固有番号を書込んだのちに製品を出荷することで、作製したRFタグすべてについて固有番号を付与するのではなく、出荷する良品にのみ固有番号を割り当てることが可能となり、出荷後の製品の固有番号が不連続になることがなく出荷後の製品に対応した顧客管理が容易となる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態7)
本実施の形態では、先の実施の形態で説明した記憶装置を含むCPUについて説明する。
図22は、先の実施の形態で説明したトランジスタを少なくとも一部に用いたCPUの一例の構成を示すブロック図である。
図22に示すCPUは、基板1190上に、ALU1191(ALU:Arithmetic logic unit、演算回路)、ALUコントローラ1192、インストラクションデコーダ1193、インタラプトコントローラ1194、タイミングコントローラ1195、レジスタ1196、レジスタコントローラ1197、バスインターフェース1198、書き換え可能なROM1199、およびROMインターフェース1189を有している。基板1190は、半導体基板、SOI基板、ガラス基板などを用いる。ROM1199およびROMインターフェース1189は、別チップに設けてもよい。もちろん、図22に示すCPUは、その構成を簡略化して示した一例にすぎず、実際のCPUはその用途によって多種多様な構成を有している。例えば、図22に示すCPUまたは演算回路を含む構成を一つのコアとし、当該コアを複数含み、それぞれのコアが並列で動作するような構成としてもよい。また、CPUが内部演算回路やデータバスで扱えるビット数は、例えば8ビット、16ビット、32ビット、64ビットなどとすることができる。
バスインターフェース1198を介してCPUに入力された命令は、インストラクションデコーダ1193に入力され、デコードされた後、ALUコントローラ1192、インタラプトコントローラ1194、レジスタコントローラ1197、タイミングコントローラ1195に入力される。
ALUコントローラ1192、インタラプトコントローラ1194、レジスタコントローラ1197、タイミングコントローラ1195は、デコードされた命令に基づき、各種制御を行う。具体的にALUコントローラ1192は、ALU1191の動作を制御するための信号を生成する。また、インタラプトコントローラ1194は、CPUのプログラム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状態から判断し、処理する。レジスタコントローラ1197は、レジスタ1196のアドレスを生成し、CPUの状態に応じてレジスタ1196の読み出しや書き込みを行う。
また、タイミングコントローラ1195は、ALU1191、ALUコントローラ1192、インストラクションデコーダ1193、インタラプトコントローラ1194、およびレジスタコントローラ1197の動作のタイミングを制御する信号を生成する。例えばタイミングコントローラ1195は、基準クロック信号CLK1を元に、内部クロック信号CLK2を生成する内部クロック生成部を備えており、内部クロック信号CLK2を上記各種回路に供給する。
図22に示すCPUでは、レジスタ1196に、メモリセルが設けられている。レジスタ1196のメモリセルとして、実施の形態1乃至3に示したトランジスタを用いることができる。
図22に示すCPUにおいて、レジスタコントローラ1197は、ALU1191からの指示に従い、レジスタ1196における保持動作の選択を行う。すなわち、レジスタ1196が有するメモリセルにおいて、フリップフロップによるデータの保持を行うか、容量素子によるデータの保持を行うかを、選択する。フリップフロップによるデータの保持が選択されている場合、レジスタ1196内のメモリセルへの、電源電圧の供給が行われる。容量素子におけるデータの保持が選択されている場合、容量素子へのデータの書き換えが行われ、レジスタ1196内のメモリセルへの電源電圧の供給を停止することができる。
図23は、レジスタ1196として用いることのできる記憶素子の回路図の一例である。記憶素子1200は、電源遮断で記憶データが揮発する回路1201と、電源遮断で記憶データが揮発しない回路1202と、スイッチ1203と、スイッチ1204と、論理素子1206と、容量素子1207と、選択機能を有する回路1220と、を有する。回路1202は、容量素子1208と、トランジスタ1209と、トランジスタ1210と、を有する。なお、記憶素子1200は、必要に応じて、ダイオード、抵抗素子、インダクタなどのその他の素子をさらに有していても良い。
ここで、回路1202には、先の実施の形態で説明した記憶装置を用いることができる。記憶素子1200への電源電圧の供給が停止した際、回路1202のトランジスタ1209のゲートには接地電位(0V)、またはトランジスタ1209がオフする電位が入力され続ける構成とする。例えば、トランジスタ1209の第1ゲートが抵抗等の負荷を介して接地される構成とする。
スイッチ1203は、一導電型(例えば、nチャネル型)のトランジスタ1213を用いて構成され、スイッチ1204は、一導電型とは逆の導電型(例えば、pチャネル型)のトランジスタ1214を用いて構成した例を示す。ここで、スイッチ1203の第1の端子はトランジスタ1213のソースとドレインの一方に対応し、スイッチ1203の第2の端子はトランジスタ1213のソースとドレインの他方に対応し、スイッチ1203はトランジスタ1213のゲートに入力される制御信号RDによって、第1の端子と第2の端子の間の導通または非導通(つまり、トランジスタ1213のオン状態またはオフ状態)が選択される。スイッチ1204の第1の端子はトランジスタ1214のソースとドレインの一方に対応し、スイッチ1204の第2の端子はトランジスタ1214のソースとドレインの他方に対応し、スイッチ1204はトランジスタ1214のゲートに入力される制御信号RDによって、第1の端子と第2の端子の間の導通または非導通(つまり、トランジスタ1214のオン状態またはオフ状態)が選択される。
トランジスタ1209のソースとドレインの一方は、容量素子1208の一対の電極のうちの一方、およびトランジスタ1210のゲートと電気的に接続される。ここで、接続部分をノードM2とする。トランジスタ1210のソースとドレインの一方は、低電源電位を供給することのできる配線(例えばGND線)に電気的に接続され、他方は、スイッチ1203の第1の端子(トランジスタ1213のソースとドレインの一方)と電気的に接続される。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)はスイッチ1204の第1の端子(トランジスタ1214のソースとドレインの一方)と電気的に接続される。スイッチ1204の第2の端子(トランジスタ1214のソースとドレインの他方)は電源電位VDDを供給することのできる配線と電気的に接続される。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)と、スイッチ1204の第1の端子(トランジスタ1214のソースとドレインの一方)と、論理素子1206の入力端子と、容量素子1207の一対の電極のうちの一方と、は電気的に接続される。ここで、接続部分をノードM1とする。容量素子1207の一対の電極のうちの他方は、一定の電位が入力される構成とすることができる。例えば、低電源電位(GND等)または高電源電位(VDD等)が入力される構成とすることができる。容量素子1207の一対の電極のうちの他方は、低電源電位を供給することのできる配線(例えばGND線)と電気的に接続される。容量素子1208の一対の電極のうちの他方は、一定の電位が入力される構成とすることができる。例えば、低電源電位(GND等)または高電源電位(VDD等)が入力される構成とすることができる。容量素子1208の一対の電極のうちの他方は、低電源電位を供給することのできる配線(例えばGND線)と電気的に接続される。
なお、容量素子1207および容量素子1208は、トランジスタや配線の寄生容量等を積極的に利用することによって省略することも可能である。
トランジスタ1209の第1ゲート(第1のゲート電極)には、制御信号WEが入力される。スイッチ1203およびスイッチ1204は、制御信号WEとは異なる制御信号RDによって第1の端子と第2の端子の間の導通状態または非導通状態を選択され、一方のスイッチの第1の端子と第2の端子の間が導通状態のとき他方のスイッチの第1の端子と第2の端子の間は非導通状態となる。
なお、図23におけるトランジスタ1209では第2ゲート(第2のゲート電極:バックゲート)を有する構成を図示している。第1ゲートには制御信号WEを入力し、第2ゲートには制御信号WE2を入力することができる。制御信号WE2は、一定の電位の信号とすればよい。当該一定の電位には、例えば、接地電位GNDやトランジスタ1209のソース電位よりも小さい電位などが選ばれる。このとき、制御信号WE2は、トランジスタ1209のしきい値電圧を制御するための電位信号であり、トランジスタ1209のIcutをより低減することができる。また、制御信号WE2は、制御信号WEと同じ電位信号であってもよい。なお、トランジスタ1209としては、第2ゲートを有さないトランジスタを用いることもできる。
トランジスタ1209のソースとドレインの他方には、回路1201に保持されたデータに対応する信号が入力される。図23では、回路1201から出力された信号が、トランジスタ1209のソースとドレインの他方に入力される例を示した。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号は、論理素子1206によってその論理値が反転された反転信号となり、回路1220を介して回路1201に入力される。
なお、図23では、スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号は、論理素子1206および回路1220を介して回路1201に入力する例を示したがこれに限定されない。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号が、論理値を反転させられることなく、回路1201に入力されてもよい。例えば、回路1201内に、入力端子から入力された信号の論理値が反転した信号が保持されるノードが存在する場合に、スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号を当該ノードに入力することができる。
また、図23において、記憶素子1200に用いられるトランジスタのうち、トランジスタ1209以外のトランジスタは、酸化物半導体以外の半導体でなる層または基板1190にチャネルが形成されるトランジスタとすることができる。例えば、シリコン層またはシリコン基板にチャネルが形成されるトランジスタとすることができる。また、記憶素子1200に用いられるトランジスタ全てを、チャネルが酸化物半導体層で形成されるトランジスタとすることもできる。または、記憶素子1200は、トランジスタ1209以外にも、チャネルが酸化物半導体層で形成されるトランジスタを含んでいてもよく、残りのトランジスタは酸化物半導体以外の半導体でなる層または基板1190にチャネルが形成されるトランジスタとすることもできる。
図23における回路1201には、例えばフリップフロップ回路を用いることができる。また、論理素子1206としては、例えばインバータやクロックドインバータ等を用いることができる。
本発明の一態様における半導体装置では、記憶素子1200に電源電圧が供給されない間は、回路1201に記憶されていたデータを、回路1202に設けられた容量素子1208によって保持することができる。
また、酸化物半導体層にチャネルが形成されるトランジスタはオフ電流が極めて小さい。例えば、酸化物半導体層にチャネルが形成されるトランジスタのオフ電流は、結晶性を有するシリコンにチャネルが形成されるトランジスタのオフ電流に比べて著しく低い。そのため、当該トランジスタをトランジスタ1209として用いることによって、記憶素子1200に電源電圧が供給されない間も容量素子1208に保持された信号は長期間にわたり保たれる。こうして、記憶素子1200は電源電圧の供給が停止した間も記憶内容(データ)を保持することが可能である。
また、スイッチ1203およびスイッチ1204を設けることによって、プリチャージ動作を行うことを特徴とする記憶素子であるため、電源電圧供給再開後に、回路1201が元のデータを保持しなおすまでの時間を短くすることができる。
また、回路1202において、容量素子1208によって保持された信号はトランジスタ1210のゲートに入力される。そのため、記憶素子1200への電源電圧の供給が再開された後、容量素子1208によって保持された信号を、トランジスタ1210の状態(オン状態、またはオフ状態)に変換して、回路1202から読み出すことができる。それ故、容量素子1208に保持された信号に対応する電位が多少変動していても、元の信号を正確に読み出すことが可能である。
このような記憶素子1200を、プロセッサが有するレジスタやキャッシュメモリなどの記憶装置に用いることで、電源電圧の供給停止による記憶装置内のデータの消失を防ぐことができる。また、電源電圧の供給を再開した後、短時間で電源供給停止前の状態に復帰することができる。よって、プロセッサ全体、もしくはプロセッサを構成する一つ、または複数の論理回路において、短い時間でも電源停止を行うことができるため、消費電力を抑えることができる。
本実施の形態では、記憶素子1200をCPUに用いる例として説明したが、記憶素子1200は、DSP(Digital Signal Processor)、カスタムLSI、PLD(Programmable Logic Device)等のLSI、RF−ID(Radio Frequency Identification)にも応用可能である。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態8)
本実施の形態では、本発明の一態様のトランジスタを利用した表示装置の構成例について説明する。
[構成例]
図24(A)は、本発明の一態様の表示装置の上面図であり、図24(B)は、本発明の一態様の表示装置の画素に液晶素子を適用する場合に用いることができる画素回路を説明するための回路図である。また、図24(C)は、本発明の一態様の表示装置の画素に有機EL素子を適用する場合に用いることができる画素回路を説明するための回路図である。
画素部に配置するトランジスタは、実施の形態1乃至3に従って形成することができる。また、当該トランジスタはnチャネル型とすることが容易なので、駆動回路のうち、nチャネル型トランジスタで構成することができる駆動回路の一部を画素部のトランジスタと同一基板上に形成する。このように、画素部や駆動回路に上記実施の形態に示すトランジスタを用いることにより、信頼性の高い表示装置を提供することができる。
アクティブマトリクス型表示装置の上面図の一例を図24(A)に示す。表示装置の基板700上には、画素部701、第1の走査線駆動回路702、第2の走査線駆動回路703、信号線駆動回路704を有する。画素部701には、複数の信号線が信号線駆動回路704から延伸して配置され、複数の走査線が第1の走査線駆動回路702、および第2の走査線駆動回路703から延伸して配置されている。なお走査線と信号線との交差領域には、各々、表示素子を有する画素がマトリクス状に設けられている。また、表示装置の基板700はFPC(Flexible Printed Circuit)等の接続部を介して、タイミング制御回路(コントローラ、制御ICともいう)に接続されている。
図24(A)では、第1の走査線駆動回路702、第2の走査線駆動回路703、信号線駆動回路704は、画素部701と同じ基板700上に形成される。そのため、外部に設ける駆動回路等の部品の数が減るので、コストの低減を図ることができる。また、基板700の外部に駆動回路を設けた場合、配線を延伸させる必要が生じ、配線間の接続数が増える。同じ基板700上に駆動回路を設けた場合、その配線間の接続数を減らすことができ、信頼性の向上、または歩留まりの向上を図ることができる。なお、第1の走査線駆動回路702、第2の走査線駆動回路703、信号線駆動回路704のいずれかが基板700上に実装された構成や基板700の外部に設けられた構成としてもよい。
〔液晶表示装置〕
また、画素の回路構成の一例を図24(B)に示す。ここでは、一例としてVA型液晶表示装置の画素に適用することができる画素回路を示す。
この画素回路は、一つの画素に複数の画素電極層を有する構成に適用できる。それぞれの画素電極層は異なるトランジスタに接続され、各トランジスタは異なるゲート信号で駆動できるように構成されている。これにより、マルチドメイン設計された画素の個々の画素電極層に印加する信号を、独立して制御できる。
トランジスタ716のゲート配線712と、トランジスタ717のゲート配線713には、異なるゲート信号を与えることができるように分離されている。一方、データ線714は、トランジスタ716とトランジスタ717で共通に用いられている。トランジスタ716とトランジスタ717は実施の形態1乃至3で説明するトランジスタを適宜用いることができる。これにより、信頼性の高い液晶表示装置を提供することができる。
トランジスタ716と電気的に接続する第1の画素電極層と、トランジスタ717と電気的に接続する第2の画素電極層の形状について説明する。第1の画素電極層と第2の画素電極層の形状は、スリットによって分離されている。第1の画素電極層はV字型に広がる形状を有し、第2の画素電極層は第1の画素電極層の外側を囲むように形成される。
トランジスタ716のゲート電極はゲート配線712と接続され、トランジスタ717のゲート電極はゲート配線713と接続されている。ゲート配線712とゲート配線713に異なるゲート信号を与えてトランジスタ716とトランジスタ717の動作タイミングを異ならせ、液晶の配向を制御できる。
また、容量配線710と、誘電体として機能するゲート絶縁膜と、第1の画素電極層または第2の画素電極層と電気的に接続する容量電極とで保持容量を形成してもよい。
マルチドメイン設計では、一画素に第1の液晶素子718と第2の液晶素子719を備える。第1の液晶素子718は第1の画素電極層と対向電極層とその間の液晶層とで構成され、第2の液晶素子719は第2の画素電極層と対向電極層とその間の液晶層とで構成される。
なお、図24(B)に示す画素回路は、これに限定されない。例えば、図24(B)に示す画素回路に新たにスイッチ、抵抗素子、容量素子、トランジスタ、センサ、または論理回路などを追加してもよい。
〔有機EL表示装置〕
画素の回路構成の他の一例を図24(C)に示す。ここでは、有機EL素子を用いた表示装置の画素構造を示す。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極の一方から電子が、他方から正孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、電子および正孔が再結合することにより、発光性の有機化合物が励起状態を形成し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような発光素子は、電流励起型の発光素子と呼ばれる。
図24(C)は、適用可能な画素回路の一例を示す図である。ここではnチャネル型のトランジスタを1つの画素に2つ用いる例を示す。また、当該画素回路は、デジタル時間階調駆動を適用することができる。
適用可能な画素回路の構成およびデジタル時間階調駆動を適用した場合の画素の動作について説明する。
画素720は、スイッチング用トランジスタ721、駆動用トランジスタ722、発光素子724および容量素子723を有している。スイッチング用トランジスタ721は、ゲート電極層が走査線726に接続され、第1電極(ソース電極層およびドレイン電極層の一方)が信号線725に接続され、第2電極(ソース電極層およびドレイン電極層の他方)が駆動用トランジスタ722のゲート電極層に接続されている。駆動用トランジスタ722は、ゲート電極層が容量素子723を介して電源線727に接続され、第1電極が電源線727に接続され、第2電極が発光素子724の第1電極(画素電極)に接続されている。発光素子724の第2電極は共通電極728に相当する。共通電極728は、同一基板上に形成される共通電位線と電気的に接続される。
スイッチング用トランジスタ721および駆動用トランジスタ722には実施の形態1乃至3で説明するトランジスタを適宜用いることができる。これにより、信頼性の高い有機EL表示装置を提供することができる。
発光素子724の第2電極(共通電極728)の電位は低電源電位に設定する。なお、低電源電位とは、電源線727に供給される高電源電位より低い電位であり、例えばGND、0Vなどを低電源電位として設定することができる。発光素子724の順方向のしきい値電圧以上となるように高電源電位と低電源電位を設定し、その電位差を発光素子724に印加することにより、発光素子724に電流を流して発光させる。なお、発光素子724の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向しきい値電圧を含む。
なお、容量素子723は駆動用トランジスタ722のゲート容量を代用することにより省略できる。
次に、駆動用トランジスタ722に入力する信号について説明する。電圧入力電圧駆動方式の場合、駆動用トランジスタ722が十分にオンするか、オフするかの二つの状態となるようなビデオ信号を、駆動用トランジスタ722に入力する。なお、駆動用トランジスタ722を線形領域で動作させるために、電源線727の電圧よりも高い電圧を駆動用トランジスタ722のゲート電極層にかける。また、信号線725には、電源線電圧に駆動用トランジスタ722の閾値電圧Vthを加えた値以上の電圧をかける。
アナログ階調駆動を行う場合、駆動用トランジスタ722のゲート電極層に発光素子724の順方向電圧に駆動用トランジスタ722のしきい値電圧Vthを加えた値以上の電圧をかける。なお、駆動用トランジスタ722が飽和領域で動作するようにビデオ信号を入力し、発光素子724に電流を流す。また、駆動用トランジスタ722を飽和領域で動作させるために、電源線727の電位を、駆動用トランジスタ722のゲート電位より高くする。ビデオ信号をアナログとすることで、発光素子724にビデオ信号に応じた電流を流し、アナログ階調駆動を行うことができる。
なお、画素回路の構成は、図24(C)に示す画素構成に限定されない。例えば、図24(C)に示す画素回路にスイッチ、抵抗素子、容量素子、センサ、トランジスタまたは論理回路などを追加してもよい。
図24で例示した回路に上記実施の形態で例示したトランジスタを適用する場合、低電位側にソース電極(第1の電極)、高電位側にドレイン電極(第2の電極)がそれぞれ電気的に接続される構成とする。さらに、制御回路等により第1のゲート電極の電位を制御し、第2のゲート電極には図示しない配線によりソース電極に与える電位よりも低い電位を印加するなど、上記で例示した電位を入力可能な構成とすればよい。
例えば、本明細書等において、表示素子、表示素子を有する装置である表示装置、発光素子、および発光素子を有する装置である発光装置は、様々な形態を用いること、または様々な素子を有することができる。表示素子、表示装置、発光素子または発光装置の一例としては、EL(エレクトロルミネッセンス)素子(有機物および無機物を含むEL素子、有機EL素子、無機EL素子)、LED(白色LED、赤色LED、緑色LED、青色LEDなど)、トランジスタ(電流に応じて発光するトランジスタ)、電子放出素子、液晶素子、電子インク、電気泳動素子、グレーティングライトバルブ(GLV)、プラズマディスプレイ(PDP)、MEMS(マイクロ・エレクトロ・メカニカル・システム)、デジタルマイクロミラーデバイス(DMD)、DMS(デジタル・マイクロ・シャッター)、MIRASOL(登録商標)、IMOD(インターフェアレンス・モジュレーション)素子、エレクトロウェッティング素子、圧電セラミックディスプレイ、カーボンナノチューブ、など、電気磁気的作用により、コントラスト、輝度、反射率、透過率などが変化する表示媒体を有するものがある。EL素子を用いた表示装置の一例としては、ELディスプレイなどがある。電子放出素子を用いた表示装置の一例としては、フィールドエミッションディスプレイ(FED)またはSED方式平面型ディスプレイ(SED:Surface−conduction Electron−emitter Display)などがある。液晶素子を用いた表示装置の一例としては、液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶ディスプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレイ)などがある。電子インクまたは電気泳動素子を用いた表示装置の一例としては、電子ペーパーなどがある。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態9)
本実施の形態では、本発明の一態様の半導体装置を適用した表示モジュールについて、図25を用いて説明を行う。
図25に示す表示モジュール8000は、上部カバー8001と下部カバー8002との間に、FPC8003に接続されたタッチパネル8004、FPC8005に接続された表示パネル8006、バックライトユニット8007、フレーム8009、プリント基板8010、バッテリー8011を有する。なお、バックライトユニット8007、バッテリー8011、タッチパネル8004などは、設けられない場合もある。
本発明の一態様の半導体装置は、例えば、表示パネル8006に用いることができる。
上部カバー8001および下部カバー8002は、タッチパネル8004および表示パネル8006のサイズに合わせて、形状や寸法を適宜変更することができる。
タッチパネル8004は、抵抗膜方式または静電容量方式のタッチパネルを表示パネル8006に重畳して用いることができる。また、表示パネル8006の対向基板(封止基板)に、タッチパネル機能を持たせるようにすることも可能である。または、表示パネル8006の各画素内に光センサを設け、光学式のタッチパネル機能を付加することも可能である。または、表示パネル8006の各画素内にタッチセンサ用電極を設け、容量型式のタッチパネル機能を付加することも可能である。
バックライトユニット8007は、光源8008を有する。光源8008をバックライトユニット8007の端部に設け、光拡散板を用いる構成としてもよい。
フレーム8009は、表示パネル8006の保護機能の他、プリント基板8010から発生する電磁波を遮断するための電磁シールドとしての機能を有する。またフレーム8009は、放熱板としての機能を有していてもよい。
プリント基板8010は、電源回路、ビデオ信号およびクロック信号を出力するための信号処理回路を有する。電源回路に電力を供給する電源としては、外部の商用電源であっても良いし、別途設けたバッテリー8011であってもよい。なお、商用電源を用いる場合には、バッテリー8011を省略することができる。
また、表示モジュール8000には、偏光板、位相差板、プリズムシートなどの部材を追加して設けてもよい。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態10)
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯データ端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機などが挙げられる。これら電子機器の具体例を図26に示す。
図26(A)は携帯型ゲーム機であり、筐体901、筐体902、表示部903、表示部904、マイクロフォン905、スピーカー906、操作キー907、スタイラス908等を有する。なお、図26(A)に示した携帯型ゲーム機は、2つの表示部903と表示部904とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。
図26(B)は携帯データ端末であり、第1筐体911、第2筐体912、第1表示部913、第2表示部914、接続部915、操作キー916等を有する。第1表示部913は第1筐体911に設けられており、第2表示部914は第2筐体912に設けられている。そして、第1筐体911と第2筐体912とは、接続部915により接続されており、第1筐体911と第2筐体912の間の角度は、接続部915により変更が可能である。第1表示部913における映像を、接続部915における第1筐体911と第2筐体912との間の角度に従って、切り替える構成としても良い。また、第1表示部913および第2表示部914の少なくとも一方に、位置入力装置としての機能が付加された表示装置を用いるようにしても良い。なお、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。或いは、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。
図26(C)はノート型パーソナルコンピュータであり、筐体921、表示部922、キーボード923、ポインティングデバイス924等を有する。
図26(D)は電気冷凍冷蔵庫であり、筐体931、冷蔵室用扉932、冷凍室用扉933等を有する。
図26(E)はビデオカメラであり、第1筐体941、第2筐体942、表示部943、操作キー944、レンズ945、接続部946等を有する。操作キー944およびレンズ945は第1筐体941に設けられており、表示部943は第2筐体942に設けられている。そして、第1筐体941と第2筐体942とは、接続部946により接続されており、第1筐体941と第2筐体942の間の角度は、接続部946により変更が可能である。表示部943における映像を、接続部946における第1筐体941と第2筐体942との間の角度に従って切り替える構成としても良い。
図26(F)は普通自動車であり、車体951、車輪952、ダッシュボード953、ライト954等を有する。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態11)
本実施の形態では、本発明の一態様に係るRFタグの使用例について図27を用いながら説明する。RFタグの用途は広範にわたるが、例えば、紙幣、硬貨、有価証券類、無記名債券類、証書類(運転免許証や住民票等、図27(A)参照)、乗り物類(自転車等、図27(B)参照)、包装用容器類(包装紙やボトル等、図27(C)参照)、記録媒体(DVDやビデオテープ等、図27(D)参照)、身の回り品(鞄や眼鏡等)、食品類、植物類、動物類、人体、衣類、生活用品類、薬品や薬剤を含む医療品、または電子機器(液晶表示装置、EL表示装置、テレビジョン装置、または携帯電話)等の物品、若しくは各物品に取り付ける荷札(図27(E)、図27(F)参照)等に設けて使用することができる。
本発明の一態様に係るRFタグ4000は、表面に貼る、または埋め込むことにより、物品に固定される。例えば、本であれば紙に埋め込み、有機樹脂からなるパッケージであれば当該有機樹脂の内部に埋め込み、各物品に固定される。本発明の一態様に係るRFタグ4000は、小型、薄型、軽量を実現するため、物品に固定した後もその物品自体のデザイン性を損なうことがない。また、紙幣、硬貨、有価証券類、無記名債券類、または証書類等に本発明の一態様に係るRFタグ4000を設けることにより、認証機能を設けることができ、この認証機能を活用すれば、偽造を防止することができる。また、包装用容器類、記録媒体、身の回り品、食品類、衣類、生活用品類、または電子機器等に本発明の一態様に係るRFタグを取り付けることにより、検品システム等のシステムの効率化を図ることができる。また、乗り物類であっても、本発明の一態様に係るRFタグを取り付けることにより、盗難などに対するセキュリティ性を高めることができる。
以上のように、本発明の一態様に係わるRFタグを本実施の形態に挙げた各用途に用いることにより、情報の書込みや読み出しを含む動作電力を低減できるため、最大通信距離を長くとることが可能となる。また、電力が遮断された状態であっても情報を極めて長い期間保持可能であるため、書き込みや読み出しの頻度が低い用途にも好適に用いることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
10 電子銃室
12 光学系
14 試料室
16 光学系
18 カメラ
20 観察室
22 フィルム室
24 電子
28 物質
32 蛍光板
101 トランジスタ
102 トランジスタ
103 トランジスタ
104 トランジスタ
110 基板
120 下地絶縁膜
125 中間層
130 酸化物半導体層
131 酸化物半導体層
132 酸化物半導体層
133 酸化物半導体層
140 ソース電極層
150 ドレイン電極層
160 ゲート絶縁膜
170 ゲート電極層
172 導電膜
180 絶縁層
185 絶縁層
325 薄膜
331 酸化物半導体膜
332 酸化物半導体膜
333 酸化物半導体膜
340 導電膜
370 導電膜
401 レジストマスク
402 レジストマスク
403 レジストマスク
404 レジストマスク
405 レジストマスク
406 レジストマスク
510 基板
520 下地絶縁膜
530 酸化物半導体層
540 ソース電極層
550 ドレイン電極層
560 ゲート絶縁膜
570 ゲート電極層
580 絶縁膜
601 領域
605 領域
700 基板
701 画素部
702 走査線駆動回路
703 走査線駆動回路
704 信号線駆動回路
710 容量配線
712 ゲート配線
713 ゲート配線
714 データ線
716 トランジスタ
717 トランジスタ
718 液晶素子
719 液晶素子
720 画素
721 スイッチング用トランジスタ
722 駆動用トランジスタ
723 容量素子
724 発光素子
725 信号線
726 走査線
727 電源線
728 共通電極
800 RFタグ
801 通信器
802 アンテナ
803 無線信号
804 アンテナ
805 整流回路
806 定電圧回路
807 復調回路
808 変調回路
809 論理回路
810 記憶回路
811 ROM
901 筐体
902 筐体
903 表示部
904 表示部
905 マイクロフォン
906 スピーカー
907 操作キー
908 スタイラス
911 筐体
912 筐体
913 表示部
914 表示部
915 接続部
916 操作キー
921 筐体
922 表示部
923 キーボード
924 ポインティングデバイス
931 筐体
932 冷蔵室用扉
933 冷凍室用扉
941 筐体
942 筐体
943 表示部
944 操作キー
945 レンズ
946 接続部
951 車体
952 車輪
953 ダッシュボード
954 ライト
1189 ROMインターフェース
1190 基板
1191 ALU
1192 ALUコントローラ
1193 インストラクションデコーダ
1194 インタラプトコントローラ
1195 タイミングコントローラ
1196 レジスタ
1197 レジスタコントローラ
1198 バスインターフェース
1199 ROM
1200 記憶素子
1201 回路
1202 回路
1203 スイッチ
1204 スイッチ
1206 論理素子
1207 容量素子
1208 容量素子
1209 トランジスタ
1210 トランジスタ
1213 トランジスタ
1214 トランジスタ
1220 回路
2100 トランジスタ
2200 トランジスタ
2201 絶縁層
2202 配線
2203 プラグ
2204 絶縁層
2205 配線
2206 配線
2207 絶縁層
2208 ブロック膜
2209 配線
2210 中間層
2211 半導体基板
2212 絶縁層
2213 ゲート電極
2214 ゲート絶縁膜
2215 ドレイン領域
3001 配線
3002 配線
3003 配線
3004 配線
3005 配線
3200 トランジスタ
3300 トランジスタ
3305 配線
3400 容量素子
4000 RFタグ
8000 表示モジュール
8001 上部カバー
8002 下部カバー
8003 FPC
8004 タッチパネル
8005 FPC
8006 表示パネル
8007 バックライトユニット
8008 光源
8009 フレーム
8010 プリント基板
8011 バッテリー

Claims (20)

  1. 酸化物絶縁層と、
    前記酸化物絶縁層上において離間して形成された中間層と、
    前記中間層上に形成されたソース電極層およびドレイン電極層と、
    前記ソース電極層およびドレイン電極層のそれぞれと電気的な接続を有し、前記酸化物絶縁層と接する酸化物半導体層と、
    前記ソース電極層、前記ドレイン電極層、および前記酸化物半導体層上に形成されたゲート絶縁膜と、
    前記ソース電極層、前記ドレイン電極層、および前記酸化物半導体層と重なるように前記ゲート絶縁膜上に形成されたゲート電極層と、
    を有することを特徴とする半導体装置。
  2. 請求項1において、前記中間層は、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層で形成されていることを特徴とする半導体装置。
  3. 請求項1または2において、前記中間層の上面の面積は、前記ソース電極層およびドレイン電極層の上面の面積と同一、または前記ソース電極層およびドレイン電極層の上面の面積よりも大きいことを特徴とする半導体装置。
  4. 請求項1乃至3のいずれか一項において、前記ゲート電極層、前記ゲート絶縁膜、および前記酸化物半導体層の上面形状は、同一、または相似であることを特徴とする半導体装置。
  5. 請求項1乃至4のいずれか一項において、前記酸化物半導体層は、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、Sn、La、Ce、NdまたはHf)であることを特徴とする半導体装置。
  6. 請求項1乃至5のいずれか一項において、前記酸化物半導体層はc軸に配向する結晶を有することを特徴とする半導体装置。
  7. 請求項1乃至6のいずれか一項において、前記酸化物半導体層は、前記酸化物絶縁層側から第1の酸化物半導体層、第2の酸化物半導体層、および第3の酸化物半導体層の順で形成された積層であることを特徴とする半導体装置。
  8. 請求項1乃至7のいずれか一項において、前記酸化物半導体層は、前記酸化物絶縁層側から第1の酸化物半導体層、第2の酸化物半導体層の順で形成された積層と、当該積層の一部を覆う第3の酸化物半導体層を有する構成であることを特徴とする半導体装置。
  9. 請求項7または8において、前記第1の酸化物半導体層および前記第3の酸化物半導体層は、前記第2の酸化物半導体層よりも伝導帯下端のエネルギーが0.05eV以上2eV以下の範囲で真空準位に近いことを特徴とする半導体装置。
  10. 請求項7乃至9のいずれか一項において、前記第1の酸化物半導体層乃至前記第3の酸化物半導体層は、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、Sn、La、Ce、NdまたはHf)であり、前記第1の酸化物半導体層および前記第3の酸化物半導体層は、Inに対するMの原子数比が前記第2の酸化物半導体層よりも大きいことを特徴とする半導体装置。
  11. 基板上に酸化物絶縁層を形成し、
    前記酸化物絶縁層上に薄膜を形成し、
    前記薄膜上に第1の導電膜を形成し、
    第1のレジストマスクを用いて前記薄膜および前記第1の導電膜を選択的にエッチングすることにより、中間層とソース電極層またはドレイン電極層との積層を形成し、
    前記積層上に酸化物半導体膜を形成し、
    第2のレジストマスクを用いて前記酸化物半導体膜を選択的にエッチングすることにより、酸化物半導体層を形成し、
    前記積層および前記酸化物半導体層上にゲート絶縁膜を形成し、
    前記ゲート絶縁膜上に第2の導電膜を形成し、
    第3のレジストマスクを用いて、前記第2の導電膜を選択的にエッチングすることにより、ゲート電極層を形成することを特徴とする半導体装置の作製方法。
  12. 基板上に酸化物絶縁層を形成し、
    前記酸化物絶縁層上に薄膜を形成し、
    前記薄膜上に第1の導電膜を形成し、
    第1のレジストマスクを用いて前記薄膜および前記第1の導電膜を選択的にエッチングすることにより、中間層とソース電極層またはドレイン電極層との積層を形成し、
    前記積層上に酸化物半導体膜を形成し、
    前記酸化物半導体膜上にゲート絶縁膜を形成し、
    前記ゲート絶縁膜上に第2の導電膜を形成し、
    第2のレジストマスクを用いて、前記第2の導電膜、前記ゲート絶縁膜、および前記酸化物半導体膜を選択的にエッチングすることにより、ゲート電極層および酸化物半導体層を形成することを特徴とする半導体装置の作製方法。
  13. 請求項11または12において、前記酸化物半導体層は、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、Sn、La、Ce、NdまたはHf)であることを特徴とする半導体装置の作製方法。
  14. 請求項11乃至13のいずれか一項において、前記酸化物半導体層はc軸に配向する結晶を有することを特徴とする半導体装置の作製方法。
  15. 請求項11乃至14のいずれか一項において、前記酸化物半導体層は、前記酸化物絶縁層側から第1の酸化物半導体層、第2の酸化物半導体層、および第3の酸化物半導体層の順で形成された積層であることを特徴とする半導体装置の作製方法。
  16. 基板上に酸化物絶縁層を形成し、
    前記酸化物絶縁層上に薄膜を形成し、
    前記薄膜上に第1の導電膜を形成し、
    第1のレジストマスクを用いて前記薄膜および前記第1の導電膜を選択的にエッチングすることにより、中間層とソース電極層またはドレイン電極層との積層を形成し、
    前記積層上に第1の酸化物半導体膜および第2の酸化物半導体膜を形成し、
    第2のレジストマスクを用いて前記第1の酸化物半導体膜および前記第2の酸化物半導体膜を選択的にエッチングすることにより、第1の酸化物半導体層および第2の酸化物半導体層を形成し、
    前記積層、第1の酸化物半導体層および第2の酸化物半導体層上に第3の酸化物半導体膜を形成し、
    前記第3の酸化物半導体膜上にゲート絶縁膜を形成し、
    前記ゲート絶縁膜上に第2の導電膜を形成し、
    第3のレジストマスクを用いて、前記第2の導電膜、前記ゲート絶縁膜、および前記第3の酸化物半導体膜を選択的にエッチングすることにより、ゲート電極層および第3の酸化物半導体層を形成することを特徴とする半導体装置の作製方法。
  17. 請求項16において、前記第1の酸化物半導体層、前記第2の酸化物半導体層、および前記第3の酸化物半導体層はc軸に配向する結晶を有することを特徴とする半導体装置の作製方法。
  18. 請求項11乃至17のいずれか一項において、前記薄膜は、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)、窒化チタン、窒化タンタル、金、白金、パラジウム、ルテニウムから選ばれた材料の単層、または積層で形成されていることを特徴とする半導体装置の作製方法。
  19. 請求項11乃至18のいずれか一項において、前記第1の酸化物半導体層および前記第3の酸化物半導体層は、前記第2の酸化物半導体層よりも伝導帯下端のエネルギーが0.05eV以上2eV以下の範囲で真空準位に近いことを特徴とする半導体装置の作製方法。
  20. 請求項11乃至19のいずれか一項において、前記第1の酸化物半導体層乃至前記第3の酸化物半導体層は、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、Sn、La、Ce、NdまたはHf)であり、前記第1の酸化物半導体層および前記第3の酸化物半導体層は、Inに対するMの原子数比が前記第2の酸化物半導体層よりも大きいことを特徴とする半導体装置の作製方法。
JP2014222545A 2013-11-07 2014-10-31 半導体装置 Expired - Fee Related JP6440457B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014222545A JP6440457B2 (ja) 2013-11-07 2014-10-31 半導体装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2013231209 2013-11-07
JP2013231209 2013-11-07
JP2014222545A JP6440457B2 (ja) 2013-11-07 2014-10-31 半導体装置

Publications (3)

Publication Number Publication Date
JP2015111666A true JP2015111666A (ja) 2015-06-18
JP2015111666A5 JP2015111666A5 (ja) 2017-12-07
JP6440457B2 JP6440457B2 (ja) 2018-12-19

Family

ID=53006370

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014222545A Expired - Fee Related JP6440457B2 (ja) 2013-11-07 2014-10-31 半導体装置

Country Status (2)

Country Link
US (2) US9419143B2 (ja)
JP (1) JP6440457B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018026551A (ja) * 2016-07-27 2018-02-15 株式会社半導体エネルギー研究所 トランジスタ、半導体装置及び電子機器
KR20210150875A (ko) * 2020-06-04 2021-12-13 한양대학교 산학협력단 박막 트랜지스터 및 이의 제조방법

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102232133B1 (ko) 2013-08-22 2021-03-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9722091B2 (en) 2014-09-12 2017-08-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
DE112016001033T5 (de) * 2015-03-03 2017-12-21 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung, Verfahren zum Herstellen derselben oder Anzeigevorrichtung mit derselben
TW201804613A (zh) * 2016-07-26 2018-02-01 聯華電子股份有限公司 氧化物半導體裝置
KR102324219B1 (ko) * 2017-04-24 2021-11-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US10403743B2 (en) * 2017-07-20 2019-09-03 United Microelectronics Corp. Manufacturing method of oxide semiconductor device
KR20210009000A (ko) * 2019-07-16 2021-01-26 삼성전자주식회사 반도체 장치
GB2590427A (en) * 2019-12-17 2021-06-30 Flexanable Ltd Semiconductor devices

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120018727A1 (en) * 2010-07-26 2012-01-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2013089875A (ja) * 2011-10-20 2013-05-13 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2013138195A (ja) * 2011-11-30 2013-07-11 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2013214732A (ja) * 2012-03-08 2013-10-17 Semiconductor Energy Lab Co Ltd 半導体装置

Family Cites Families (131)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
DE69635107D1 (de) 1995-08-03 2005-09-29 Koninkl Philips Electronics Nv Halbleiteranordnung mit einem transparenten schaltungselement
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
EP1737044B1 (en) 2004-03-12 2014-12-10 Japan Science and Technology Agency Amorphous oxide and thin film transistor
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
CA2585071A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
JP5126729B2 (ja) 2004-11-10 2013-01-23 キヤノン株式会社 画像表示装置
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7872259B2 (en) 2004-11-10 2011-01-18 Canon Kabushiki Kaisha Light-emitting device
AU2005302962B2 (en) 2004-11-10 2009-05-07 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI505473B (zh) 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI445178B (zh) 2005-01-28 2014-07-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP1998375A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP2008165528A (ja) 2006-12-28 2008-07-17 Nec Corp 記憶装置とファイルシステム及びファイル管理方法とプログラム
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP5627071B2 (ja) 2008-09-01 2014-11-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
CN102422426B (zh) * 2009-05-01 2016-06-01 株式会社半导体能源研究所 半导体装置的制造方法
KR102503687B1 (ko) 2009-07-03 2023-02-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR101615636B1 (ko) * 2009-12-08 2016-04-27 삼성전자주식회사 트랜지스터 및 상기 트랜지스터를 포함한 전자 장치
KR20130045418A (ko) 2010-04-23 2013-05-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
CN104465408B (zh) 2010-04-23 2017-09-15 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
WO2011132556A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101854421B1 (ko) 2010-04-23 2018-05-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
WO2011132591A1 (en) 2010-04-23 2011-10-27 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101800844B1 (ko) 2010-04-23 2017-11-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
KR101806271B1 (ko) 2010-05-14 2017-12-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
US8748886B2 (en) 2011-07-08 2014-06-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US8952379B2 (en) 2011-09-16 2015-02-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9082663B2 (en) 2011-09-16 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
WO2013039126A1 (en) 2011-09-16 2013-03-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2013042562A1 (en) 2011-09-22 2013-03-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5806905B2 (ja) 2011-09-30 2015-11-10 株式会社半導体エネルギー研究所 半導体装置
US8748240B2 (en) 2011-12-22 2014-06-10 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR102103913B1 (ko) 2012-01-10 2020-04-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
US9653614B2 (en) 2012-01-23 2017-05-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US20130221345A1 (en) 2012-02-28 2013-08-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP6059501B2 (ja) 2012-10-17 2017-01-11 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5951442B2 (ja) 2012-10-17 2016-07-13 株式会社半導体エネルギー研究所 半導体装置
JP2014082388A (ja) 2012-10-17 2014-05-08 Semiconductor Energy Lab Co Ltd 半導体装置
JP6021586B2 (ja) 2012-10-17 2016-11-09 株式会社半導体エネルギー研究所 半導体装置
KR102220279B1 (ko) 2012-10-19 2021-02-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막을 포함하는 다층막 및 반도체 장치의 제작 방법
US9773915B2 (en) 2013-06-11 2017-09-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120018727A1 (en) * 2010-07-26 2012-01-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2012049513A (ja) * 2010-07-26 2012-03-08 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2013089875A (ja) * 2011-10-20 2013-05-13 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2013138195A (ja) * 2011-11-30 2013-07-11 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2013214732A (ja) * 2012-03-08 2013-10-17 Semiconductor Energy Lab Co Ltd 半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018026551A (ja) * 2016-07-27 2018-02-15 株式会社半導体エネルギー研究所 トランジスタ、半導体装置及び電子機器
JP7032071B2 (ja) 2016-07-27 2022-03-08 株式会社半導体エネルギー研究所 トランジスタ
KR20210150875A (ko) * 2020-06-04 2021-12-13 한양대학교 산학협력단 박막 트랜지스터 및 이의 제조방법
KR102458169B1 (ko) * 2020-06-04 2022-10-21 한양대학교 산학협력단 박막 트랜지스터 및 이의 제조방법

Also Published As

Publication number Publication date
JP6440457B2 (ja) 2018-12-19
US9722055B2 (en) 2017-08-01
US20160351694A1 (en) 2016-12-01
US9419143B2 (en) 2016-08-16
US20150123121A1 (en) 2015-05-07

Similar Documents

Publication Publication Date Title
JP6556446B2 (ja) トランジスタ
JP6987107B2 (ja) 半導体装置
JP6514512B2 (ja) 半導体装置
JP6440457B2 (ja) 半導体装置
JP6517030B2 (ja) 半導体装置
JP6480761B2 (ja) 半導体装置の作製方法
JP6463117B2 (ja) 半導体装置
JP6467171B2 (ja) 半導体装置
JP6457235B2 (ja) 半導体装置
JP2016015484A (ja) 半導体装置、該半導体装置の作製方法および該半導体装置を含む電子機器
JP6599111B2 (ja) 酸化物半導体膜の作製方法
JP6537341B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171019

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171019

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180613

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180619

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180801

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181030

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181120

R150 Certificate of patent or registration of utility model

Ref document number: 6440457

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees