JP2014522168A - 差分マンチェスタエンコードされた信号をダウンサンプリングするためのデコーダ回路 - Google Patents

差分マンチェスタエンコードされた信号をダウンサンプリングするためのデコーダ回路 Download PDF

Info

Publication number
JP2014522168A
JP2014522168A JP2014522814A JP2014522814A JP2014522168A JP 2014522168 A JP2014522168 A JP 2014522168A JP 2014522814 A JP2014522814 A JP 2014522814A JP 2014522814 A JP2014522814 A JP 2014522814A JP 2014522168 A JP2014522168 A JP 2014522168A
Authority
JP
Japan
Prior art keywords
downsampled
sample
samples
bit
instance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014522814A
Other languages
English (en)
Other versions
JP5859124B2 (ja
Inventor
ゴビンダンマガリ,サルベンドラ
ソーマ,ビーレンダー・クマール
アリガベ,ヘランバ
グラント,ダグラス・エム
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xilinx Inc
Original Assignee
Xilinx Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xilinx Inc filed Critical Xilinx Inc
Publication of JP2014522168A publication Critical patent/JP2014522168A/ja
Application granted granted Critical
Publication of JP5859124B2 publication Critical patent/JP5859124B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/06Code representation, e.g. transition, for a given bit cell depending only on the information in that bit cell
    • H03M5/12Biphase level code, e.g. split phase code, Manchester code; Biphase space or mark code, e.g. double frequency code

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

デコーダ回路および方法(200)は、差分マンチェスタエンコーディングを有する入力信号(100)をオーバーサンプリングしたサンプルをダウンサンプリングする。第1の入力ポート(304)は、第1、第2および第3のサンプルを受信する。第2の入力ポート(308)は、クロック遷移またはデータ遷移が第1、第2および第3のサンプルに先行するかどうかを示す状態を受信する。第3の入力ポート(306)は、第1、第2および第3のダウンサンプリングされたビットを受信する。検出器回路(322、416)は、上記状態がクロック遷移を示しており、かつ第2および第3のダウンサンプリングされたビットが等しく、かつ第1のダウンサンプリングされたビットおよび第3のサンプルとは異なる場合に、サンプルの中に短パルスの存在を示す検出信号(324、420)を発生するように構成される。発生器回路(330、418)は、検出信号が短パルスの存在を示す場合に第3のサンプルに等しく、検出信号が短パルスの存在を示していない場合に第2のサンプルに等しい第4のダウンサンプリングされたビット(302、414)を発生するように構成される。

Description

発明の分野
1つ以上の実施形態は、一般にデコーダに関し、より具体的には、差分マンチェスタエンコーディングのオーバーサンプリングのデコードに関する。
背景
差分マンチェスタエンコーディングは、データ遷移の位置に応じてクロック遷移を次々行う。データ遷移の位置に遷移が存在している場合に、ビット値「1」としてエンコードされ、データ遷移の位置に遷移が存在していない場合に、ビット値「0」としてエンコードされる。
クロック遷移およびデータ遷移のタイミングに影響を与えるノイズおよびジッタの存在下で、差分マンチェスタエンコーディングを効率的かつロバスト的にデコードすることは、一般的に必要とされる。
概要
一実施形態において、デコーダ回路は、差分マンチェスタエンコーディングを有する入力信号をオーバーサンプリングした複数のサンプルをダウンサンプリングする。第1の入力ポートは、サンプルのうち第1、第2および第3のサンプルを受信するように構成される。第2の入力ポートは、クロック遷移またはデータ遷移が第1、第2および第3のサンプルに先行するかどうかを示す状態を受信するように構成される。第3の入力ポートは、サンプルから発生された第1、第2および第3のダウンサンプリングされたビットを受信するように構成される。検出器回路は、第1、第2および第3の入力ポートに結合される。検出器回路は、上記状態がクロック遷移を示しており、第2および第3のダウンサンプリングされたビットが等しく、かつ第1のダウンサンプリングされたビットおよび第3のサンプルとは異なる場合に、複数のサンプルの中に短パルスの存在を示す検出信号を発生するように構成される。発生器回路は、検出器回路および第1の入力ポートに結合される。発生器回路は、第4のダウンサンプリングされたビットを発生するように構成される。第4のダウンサンプリングされたビットは、検出信号が短パルスの存在を示す場合に第3のサンプルに等しく、検出信号が短パルスの存在を示していない場合に第2のサンプルに等しい。
第1、第2および第3の入力ポートは、第1、第2および第3のサンプルと、状態と、第1、第2および第3のダウンサンプリングされたビットとを並列に受信するように構成されることができる。
複数のサンプルは、入力信号を8の倍数でオーバーサンプリングしたものであってもよく、第1、第2、第3および第4のダウンサンプリングされたビットは、入力信号を4の倍数でオーバーサンプリングしたものに対応してもよい。検出器回路は、クロック遷移の後に開始され、複数のサンプルのうち3〜6個のサンプルを含み、第1のサンプルおよび第2のサンプルのうち1つを有するまたは第1のサンプルに先行する複数のサンプルのうち1つを有するデータ遷移の前に終了する短パルスを検出するように構成されることができる。短パルスに対応するダウンサンプリングされたビットは、第2および第3のダウンサンプリングされたビットに対応する。複数のサンプル中の長パルスは、クロック遷移の後に開始され、複数のサンプルのうち6〜10個のサンプルを含み、別のクロック遷移の前に終了することができる。3〜5個のダウンサンプリングされたビットは、長パルスに対応している。
検出器回路は、状態がクロック遷移を示しており、第1のダウンサンプリングされたビットが第2のダウンサンプリングされたビットに等しくなく、第2のダウンサンプリングされたビットが第3のダウンサンプリングされたビットに等しく、かつ、第3のダウンサンプリングされたビットが第3のサンプルに等しくないことに応答して、短パルスの存在を示す検出信号を発生するように構成されることができる。
デコーダ回路は、第1の入力ポートおよび発生器回路に結合される連続回路をさらに含むことができる。連続回路は、第2のサンプルが第1のサンプルまたは第3のサンプルのいずれか一方に等しいことに応答して、第1、第2および第3のサンプルの安定性を示す連続信号を発生するように構成される。発生器回路は、検出信号が複数のサンプルの中に短パルスの存在を示すことに応答して第3のサンプルに等しい前記第4のダウンサンプリングされたビットを発生するように構成され、検出信号が短パルスの存在を示しておらず、連続信号が安定性を示すことに応答して第2のサンプルに等しい前記第4のダウンサンプリングされたビットを発生するように構成され、検出信号が短パルスの存在を示しておらず、連続信号が安定性を示していないことに応答して第3のダウンサンプリングされたビットに等しい第4のダウンサンプリングされたビットを発生するように構成されることができる。
デコーダ回路は、プリデコーダ回路をさらに含むことができる。プリデコーダ回路は、第2の入力ポートに結合され、クロック遷移またはデータ遷移が第1、第2および第3のサンプルに先行するかどうかを示す状態を発生するように構成される。
検出器回路と発生器回路は、ダウンサンプリング回路の第1のインスタンスに含まれることができる。デコーダ回路は、ダウンサンプリング回路の第2、第3および第4のインスタンスを含むことができる。第1のインスタンスからの第4のダウンサンプリングされたビットは、第2のインスタンスの第3の入力ポートの第3のダウンサンプリングされたビットと、第3のインスタンスの第3の入力ポートの第2のダウンサンプリングされたビットと、第4のインスタンスの第3の入力ポートの第1のダウンサンプリングされたビットとに結合されることができる。第2のインスタンスからの第4のダウンサンプリングされたビットは、第3のインスタンスの第3の入力ポートの第3のダウンサンプリングされたビットと、第4のインスタンスの第3の入力ポートの第2のダウンサンプリングされたビットとに結合されることができる。第3のインスタンスからの第4のダウンサンプリングされたビットは、第4のインスタンスの第3の入力ポートの第3のダウンサンプリングされたビットに結合されることができる。第1のインスタンスの第1の入力ポートの第3のサンプルは、第2のインスタンスの第1の入力ポートの第1のサンプルであってもよい。第2のインスタンスの第1の入力ポートの第3のサンプルは、第3のインスタンスの第1の入力ポートの第1のサンプルであってもよい。第3のインスタンスの第1の入力ポートの第3のサンプルは、第4のインスタンスの第1の入力ポートの第1のサンプルであってもよい。
一実施形態において、デコーダ回路は、差分マンチェスタエンコーディングを有する入力信号由来のサンプルをダウンサンプリングする。デコーダ回路は、ダウンサンプリング回路の第1、第2、第3および第4のインスタンスを含む。ダウンサンプリング回路の各インスタンスは、入力ポートと、出力ポートと、検出器回路と、発生器回路とを含む。出力ポートは、ダウンサンプリング回路のインスタンスからの各ダウンサンプリングされたビットを送信するように構成される。入力ポートは、状態と、サンプルのうち3つのサンプルと、ダウンサンプリング回路の他のインスタンスの出力ポートの各ダウンサンプリングされたビットからの3つのダウンサンプリングされたビットとを受信するように構成される。受信した3つのサンプルは、初期、中間および最終のサンプルを含む。検出器回路は、入力ポートに結合され、3つのサンプルの前にまたはその中で終了する短パルスの存在を示す検出信号を発生するように構成される。検出信号は、状態と、3つのサンプルと、3つのダウンサンプリングされたビットとから発生される。発生器回路は、検出器回路と、入力ポートと、出力ポートとに結合される。発生器回路は、インスタンスの各ダウンサンプリングされたビットを発生するように構成される。各ダウンサンプリングされたビットは、検出信号が短パルスの存在を示す場合に最終のサンプルに等しく、検出信号が短パルスの存在を示していない場合に中間のサンプルに等しい。
ダウンサンプリング回路の各インスタンスの入力ポートの3つのダウンサンプリングされたビットは、、中間および最終のダウンサンプリングされたビットを含むことができる。第1のインスタンスの出力ポートからの各ダウンサンプリングされたビットは、第2のインスタンスの入力ポートの最終のダウンサンプリングされたビットと、第3のインスタンスの入力ポートの中間のダウンサンプリングされたビットと、第4のインスタンスの入力ポートの最初のダウンサンプリングされたビットとに結合されることができる。第2のインスタンスの出力ポートからの各ダウンサンプリングされたビットは、第3のインスタンスの入力ポートの最終のダウンサンプリングされたビットと、第4のインスタンスの入力ポートの中間のダウンサンプリングされたビットとに結合されることができる。第3のインスタンスの出力ポートからの各ダウンサンプリングされたビットは、第4のインスタンスの入力ポートの最終のダウンサンプリングされたビットに結合されることができる。
第2のインスタンスの出力ポートからの各ダウンサンプリングされたビットは、第1のレジスタの入力信号に結合することができ、第1のレジスタの出力信号は、第1のインスタンスの入力ポートの最初のダウンサンプリングされたビットに結合されることができる。第3のインスタンスの出力ポートからの各ダウンサンプリングされたビットは、第2のレジスタの入力信号に結合されることができ、第2のレジスタの出力信号は、第1のインスタンスの入力ポートの中間のダウンサンプリングされたビットと、第2のインスタンスの入力ポートの最初のダウンサンプリングされたビットとに結合されることができる。第4のインスタンスの出力ポートからの各ダウンサンプリングされたビットは、第3のレジスタの入力信号に結合されることができ、第3のレジスタの出力信号は、第1のインスタンスの入力ポートの最終のダウンサンプリングされたビットと、第2のインスタンスの入力ポートの中間のダウンサンプリングされたビットと、第3のインスタンスの入力ポートの最初のダウンサンプリングされたビットとに結合されることができる。
第1のインスタンスの入力ポートの最終のサンプルは、第2のインスタンスの入力ポートの最初のサンプルであってもよい。第2のインスタンスの入力ポートの最終のサンプルは、第3のインスタンスの入力ポートの最初のサンプルであってもよい。第3のインスタンスの入力ポートの最終のサンプルは、第4のインスタンスの入力ポートの最初のサンプルであってもよい。
ダウンサンプリング回路の各インスタンスの入力ポートの3つのダウンサンプリングされたビットは、最初、中間および最終のダウンサンプリングされたビットを含むことができる。ダウンサンプリング回路の各インスタンスの検出器回路は、状態がデータ遷移ではなくクロック遷移を示しており、最初のダウンサンプリングされたビットが中間のダウンサンプリングされたビットに等しくなく、中間のダウンサンプリングされたビットが最終のダウンサンプリングされたビットに等しく、最終のダウンサンプリングされたビットが第3のサンプルに等しくない場合に応答して、短パルスの存在を示す検出信号を発生するように構成されることができる。
ダウンサンプリング回路の各インスタンスの検出器回路はさらに、第2のサンプルが第1のサンプルまたは第3のサンプルのいずれか一方に等しいことに応答して、インスタンスの入力ポートの最初、中間および最終のサンプルの安定性を示す連続信号を発生するように構成されることができる。ダウンサンプリング回路の各インスタンスの検出器回路は、検出信号が複数のサンプルの中に短パルスの存在を示す場合に応答して最終のサンプルに等しく、検出信号が短パルスの存在を示しておらず、連続信号が安定性を示すことに応答して中間のサンプルに等しく、検出信号が短パルスの存在を示しておらず、連続信号が安定性を示していないことに応答して最終のダウンサンプリングされたビットに等しい各ダウンサンプリングされたビットを発生するように構成されることができる。
ダウンサンプリング回路の第1、第2、第3および第4のインスタンスのうち少なくとも1つのインスタンスは、プリデコーダ回路に関連付けられることができる。プリデコーダ回路は、インスタンスの入力ポートに結合されることができ、クロック遷移またはデータ遷移が最初、中間および最終のサンプルに先行するかどうかを示す状態を発生するように構成されることができる。
一実施形態において、方法は、差分マンチェスタエンコーディングを有する入力信号をオーバーサンプリングしたサンプルをダウンサンプリングする。サンプルのうち3つのサンプルと、現在の状態と、3つのダウンサンプリングされたビットとがデコーダ回路に入力される。現在の状態は、クロック遷移またはデータ遷移が3つのサンプルに先行しているかどうかを示す。3つのサンプルは、第1、第2および第3のサンプルを含む。3つのダウンサンプリングされたビットは、上記サンプルから発生され、第1、第2および第3のダウンサンプリングされたビットを含む。現在の状態がクロック遷移を示しており、第2および第3のダウンサンプリングされたビットが等しく、かつ第1のダウンサンプリングされたビットおよび第3のサンプルとは異なる場合に、複数のサンプルの中に短パルスの存在を示す検出信号が発生される。第4のダウンサンプリングされたビットが、検出信号が短パルスの存在を示している場合に第3のサンプルに等しく、検出信号が短パルスの存在を示していない場合に第2のサンプルに等しいように発生される。
方法は、第2のサンプルが第1のサンプルまたは第3のサンプルのいずれか一方に等しいことに応答して、第1、第2および第3のサンプルの安定性を示す連続信号を発生するステップをさらに含む。第4のダウンサンプリングされたビットを発生するステップは、検出信号が複数のサンプルの中に短パルスの存在を示すことに応答して第3のサンプルに等しく、検出信号が短パルスの存在を示しておらず、連続信号が安定性を示すことに応答して第2のサンプルに等しく、検出信号が短パルスの存在を示しておらず、連続信号が安定性を示していないことに応答して第3のダウンサンプリングされたビットに等しい第4のダウンサンプリングされたビットを発生するステップを含む。方法は、クロック遷移またはデータ遷移が第1、第2および第3のサンプルに先行するかどうかを示す状態信号を発生するステップをさらに含む。
なお、他の実施形態が以下の詳細な説明および請求項に記載されていることが理解されるであろう。
開示された実施形態のさまざまな局面および利点は、添付の図面を参照しながら、以下の詳細な説明を検討すれば、明らかになるであろう。
差分マンチェスタ波形のサンプリングを示すタイミング図である。 差分マンチェスタエンコーディングからサンプルをダウンサンプリングするためのプロセスを示すフローチャートである。 差分マンチェスタエンコーディングからサンプルをダウンサンプリングするためのデコーダ回路を示すブロック図である。 ダウンサンプリング回路の複数のインスタンスを有するデコーダ回路を示すブロック図である。 プリデコード遷移状態のカウントを指定するテーブルの図表を形成する。 プリデコード遷移状態のカウントを指定するテーブルの図表を形成する。 プリデコード遷移状態のカウントを指定するテーブルの図表を形成する。
詳細な説明
図1は、差分マンチェスタ波形100のサンプリングを示すタイミング図である。丸は、入力信号の差分マンチェスタ波形100から採取した入力サンプルを示す。1つ以上の実施態様は入力サンプルをダウンサンプリングされたビットにダウンサンプリングする。図1の網掛けの丸で示されたように、ダウンサンプリングされたビットは、通常、偶数の入力サンプルである。なお、いくつかの実施形態において、その後の差分マンチェスタ波形100内にデコードされたデータの復調を支援するために、特定のダウンサンプリングされたビットが生成される。
差分マンチェスタ波形100は、クロック遷移を示す名目位置102、104、106および108を有する。差分マンチェスタ波形100は、各々の名目位置102、104、106または108において、クロック遷移を含む。差分マンチェスタ波形100は、名目位置102において上昇クロック遷移112を含み、名目位置104において下降クロック遷移114を含み、名目位置106において下降クロック遷移116を含み、名目位置108において上昇クロック遷移118を含む。クロック遷移112、114および118が名目位置102、104および108に現れるが、クロック遷移116がその名目位置106から遅れる。クロック遷移116は、たとえば差分マンチェスタ波形100上のノイズにより、その名目位置106から遅延されることが可能である。
差分マンチェスタ波形100は、クロック遷移を示す名目位置102、104、106および108の間に挟まれている、選択的データ遷移126を示す名目位置122、124および126を有する。名目位置122、124または126にデータ遷移が存在する場合、その位置をビット値「1」としてエンコードし、名目位置122、124または126にデータ遷移が存在しない場合、その位置をビット値「0」としてエンコードする。差分マンチェスタ波形100は名目位置122にデータ遷移を有しないため、その位置をビット値「0」としてエンコードする。差分マンチェスタ波形100は名目位置124にデータ遷移128を有するため、その位置を次のビット値「1」としてエンコードする。マンチェスタ波形100は名目位置126にデータ遷移を有しないため、その位置を別のビット値「0」としてエンコードする。データ遷移128は、たとえばノイズなどにより、その名目位置124から遅延される。
データ復調の場合に、遷移112、114、128、116および118の間のパルスの持続時間を用いて、クロック遷移112、114、116および118からデータ遷移128を識別することができる。長い持続時間を有するパルスが遷移114から先行する遷移112を離間しているため、遷移114は、クロック遷移である。遷移114がクロック遷移であり、かつ、短い持続時間を有するパルスが遷移114と128とを離間しているため、遷移128はデータ遷移であり、その次の遷移116はクロック遷移である。長い持続時間を有するパルスが遷移116と118とを離間しているため、遷移118は、クロック遷移である。隣接する遷移の間の定数値のサンプルの数は、サンプリング率に依存する分解能において、介在パルスの持続時間を示す。
名目クロック位置102、104、106および108の各隣接対に対して8つのサンプルがあるため、サンプル131〜156を用いて、差分マンチェスタ波形100を8の倍数でオーバーサンプリングする。サンプル131〜156は、奇数サンプル131、133、135、137、139、141、143、145、147、149、151、153および155と、偶数サンプル132、134、136、138、140、142、144、146、148、150、152、154および156とを含む。
偶数サンプル(または奇数サンプル)を用いて差分マンチェスタ波形100を4の倍数でオーバーサンプリングすることができる。しかしながら、一般的に、偶数サンプルにより与えられた情報は、ノイズおよびジッタに影響された差分マンチェスタ波形100にエンコードされたデータを問題なく復調するのに十分ではない。たとえば、データ遷移128がノイズおよび/またはジッタによって遅延されるため、遷移114と128との間の短パルスには、3つの偶数サンプル140、142および144が存在する。また、クロック遷移116は、ノイズおよび/またはジッタによって遅延されるため、遷移116と118との間の長パルスには、3つの偶数サンプル150、152および154が存在する。このように、遷移114と128との間の短パルスに存在する偶数サンプルの数は、遷移116と118との間の長パルスに存在する偶数サンプルの数に等しい。したがって、2つの遷移間に存在する定数値の偶数サンプルの数は、長パルスから短パルスを識別するために十分な情報を提供していない。
一実施形態において、短パルスは、ビット値「1」としてエンコードされ、この短パルスは、クロック遷移の後に開始され、3〜6個のサンプルを含み、データ遷移の前に終了する。長パルスは、ビット値「0」としてエンコードされ、この長パルスは、クロック遷移の後に開始され、サンプルのうち6〜10個のサンプルを含み、別のクロック遷移の前に終了する。
一実施形態において、ダウンサンプリングされたビットは、4の倍数で差分マンチェスタ波形100をオーバーサンプリングしたものに相当する。ダウンサンプリングされたビットには、偶数サンプル132、134、136、138、140、142、146、148、150、152、154および156が繰返されるが、偶数サンプル144が省かれる。ダウンサンプリングされたビット160が発生され、偶数サンプル144を置換える。この置換えによって、遷移114と128との間の短パルスは、偶数サンプル140および142に対応する2つのダウンサンプリングされたビットを含む。これにより、2つのダウンサンプリングされたビットの短パルスが3つ以上のダウンサンプリングされたビットの長パルスから問題なく識別することが可能であるため、その後の差分マンチェスタ波形100内にエンコードされたデータの復調が支援される。
図2は、差分マンチェスタエンコーディングからサンプルをダウンサンプリングするためのプロセス200を示すフローチャートである。一実施形態において、サンプルは、差分マンチェスタエンコーディングを8の倍数でオーバーサンプリングし、デコーダ回路は、差分マンチェスタエンコーディングを4の倍数でオーバーサンプリングしたものに対応するダウンサンプリングされたビットを発生する。
ブロック202では、3つのサンプルと、3つのダウンサンプリングされたビットと、現在の状態とが入力される。図1に示された一実施形態の実例において、3つのサンプルは、連続している第1、第2および第3のサンプル143、144および145であり、3つのダウンサンプリングされたビットは、サンプル138、140および142に対応する連続の第1、第2および第3のダウンサンプリングされたビットであり、現在の状態は、入力サンプル143、144および145に先行する遷移がクロック遷移114である(データ遷移ではない)ことを示す。
ブロック204では、現在の状態がクロック遷移を示し、第2および第3のダウンサンプリングされたビットが等しくかつ両方が第1のダウンサンプリングされたビットおよび第3のサンプルの両方とは異なる場合に、サンプル内に短パルスの存在を示す検出信号を発生する。図1に示された一実施形態の実例において、現在の状態がクロック遷移114を示し、サンプル140および142に対応する第2および第3のダウンサンプリングされたビットが低い値で等しく、かつその低い値がサンプル138に対応する第1のサンプリングされたビットの高い値および第3のサンプル145の高い値とは異なる場合に、検出信号は、短パルスを示す。
ブロック206では、第2のサンプルが第1のサンプルまたは第3のサンプルのいずれか一方に等しい場合に、第1、第2および第3のサンプルの安定性を示す連続信号を発生する。図1に示された一実施形態の実例において、第2のサンプル144が第1のサンプル143に等しいので、連続信号は、入力サンプル143、144および145が安定であることを示す。第2のサンプルが第1および第3のサンプルの両方とは異なり、3つの入力サンプルがグリッチを有する場合に、連続信号は、安定性を示さない。
判断ブロック208は、検出信号が短パルスの存在を示すかどうかを検査する。短パルスが検出された場合、プロセス200がブロック210に進み、そうでない場合、プロセス200が判断ブロック212に進む。ブロック210では、第3のサンプルに等しい第4のダウンサンプリングされたビットが発生される。図1に示された一実施形態の実例において、第3のサンプル145に等しい新たなダウンサンプリングされたビット160が発生される。通常、ダウンサンプリングされたビットは偶数サンプルに対応するが、新たなダウンサンプリングされたビット160は、偶数サンプル144を置換える。これにより、検出された短パルスのダウンサンプリングされたビットの数がサンプル140および142に対応する2つのダウンサンプリングされたビットに短縮される。
判断ブロック212は、連続信号が入力サンプルの安定性を示すかどうかを検査する。入力サンプルが安定である場合、プロセス200がブロック214に進み、そうでない場合、プロセス200が判断ブロック216に進む。ブロック214において、3つの入力サンプルうち第2の入力サンプルに等しい第4のダウンサンプリングされたビットが発生される。一実施形態において第2のサンプルが偶数サンプルであるため、このようにすれば、各ダウンサンプリングされたビットが通常対応する偶数サンプルに等しいデフォルトケースを与える。ブロック216において、サンプル中のグリッチを抑えるために、3つの最初にダウンサンプリングされたビットのうち第3のダウンサンプリングされたビットに等しい第4のダウンサンプリングされたビットが発生される。
一実施形態において、ブロック210、214または216で第4のダウンサンプリングされたビットを発生した後、この第4のダウンサンプリングされたビットは、次のダウンサンプリングされたビットを再帰的に発生するために用いられる。この再帰は、時間的再帰および/または構造的再帰であってもよい。図1に示された一実施形態の実例において、新たなダウンサンプリングされたビット160と、以前に発生された、サンプル140および142に対応するダウンサンプリングされたビットとは、潜在的に更新された現在の状態からサンプル146に対応する次のダウンサンプリングされたビットと、サンプル145、146および147とを発生する。なお、この再帰は、奇数サンプル145を用いて、ダウンサンプリングされたビット160とサンプル146に対応する次のダウンサンプリングされたビットとの両方を発生する。
図3は、差分マンチェスタエンコーディングからサンプルをダウンサンプリングするためのデコーダ回路を示すブロック図である。これらのサンプルは、差分マンチェスタエンコーディングを有する入力信号をオーバーサンプリングしたものである。デコーダ回路は、入力ポート304で受信した3つのサンプルと、入力ポート306で受信した3つのダウンサンプリングされたビットと、入力ピン308で受信した状態とから、ダウンサンプリングされたビットを出力ピン302で発生する。
入力ポート304は、入力ピン310で第1のサンプルS1を受信し、入力ピン312で第2のサンプルS2を受信し、入力ピン314で第3のサンプルS3を受信するように構成されている。一実施形態において、入力ピン310で受信した第1のサンプルは、奇数サンプルであり、入力ピン312で受信した第2のサンプルは、第1のサンプルの次の偶数サンプルであり、入力ピン314で受信した第3のサンプルは、第2のサンプルの次の連続する奇数サンプルである。一実施形態において、入力ポート304で受信したサンプルは、入力信号を8の倍数でオーバーサンプリングしたものであり、入力ポート306で受信したダウンサンプリングされたビットおよび出力ピン302で発生されたダウンサンプリングされたビットは、入力信号を4の倍数でオーバーサンプリングしたものに対応する。
入力ポート306は、入力ピン316で第1のダウンサンプリングされたビットB1を受信し、入力ピン318で第2のダウンサンプリングされたビットB2を受信し、入力ピン320で第3のダウンサンプリングされたビットB3を受信するように構成されている。入力ポート306で受信したこれら3つのダウンサンプリングされたビットは、入力ピン310で受信したサンプルを含みおよびそれに先行するサンプルから発生される。
入力ピン308の入力ポートは、クロック遷移またはデータ遷移が入力ポート304で受信した3つのサンプルに先行するか否かを示す状態信号(「状態」)を受信するように構成されている。
一実施形態において、入力ポート304および306と状態ピン308の入力ポートとは、ピン310、312および314で3つのサンプルと、ピン316、318および320で3つのダウンサンプリングされたビットと、ピン308で状態とを並列に受信するように構成されている。
検出器回路322は、入力ポート304および306と、状態ピン308の入力ポートとに結合されている。検出器回路322は、ピン308で受信した状態がクロック遷移を示しており、ピン318および320で受信した第2および第3のダウンサンプリングされたビットが等しくかつピン316で受信した第1のダウンサンプリングされたビットおよびピン314で受信した第3のサンプルとは異なる場合に、受信したサンプルの中に短パルスの存在を示す検出信号をライン324に発生するように構成されている。一実施形態において、検出器回路322は、ピン308で受信した状態がクロック遷移を示しており、316で受信した第1のダウンサンプリングされたビットがピン318で受信した第2のダウンサンプリングされたビットに等しくなく、第2のダウンサンプリングされたビットがピン320で受信した第3のダウンサンプリングされたビットに等しく、および第3のダウンサンプリングされたビットがピン314で受信した第3のサンプルに等しくない場合に、受信したサンプルの中に短パルスの存在を示す検出信号をライン324に発生するように構成されている。
一実施形態において、検出器回路322は、クロック遷移の後に開始され、3〜6個のサンプルを含み、ピン312で受信した第2のサンプル、ピン310で受信した第1のサンプルまたはピン310で受信した第1のサンプルに先行するサンプルのうち1つを有するデータ遷移の前に終了する短パルスを検出するように構成されている。短パルスが検出される場合、短パルスに対応するダウンサンプリングされたビットは、ピン318および320で受信した第2および第3のダウンサンプリングされたビットとなる。本実施例において、サンプル内の長パルスは、クロック遷移の後に開始され、サンプルのうち6〜10個のサンプルを含み、別のクロック遷移の前に終了する。
任意の連続回路326は、ピン312で受信した第2のサンプルがピン310で受信した第1のサンプルまたはピン314で受信した第3のサンプルのいずれか一方に等しい場合に、入力ポート304で受信したサンプルの安定性を示す連続信号をライン328上で発生するように構成されている。
発生器回路330は、検出器回路322および入力ポート304に結合される。発生器回路330は、ダウンサンプリングされたビットB4を出力端子302で発生するように構成されている。ライン324上の検出信号が短パルスの存在を示している場合に、このダウンサンプリングされたビットは、ピン314で受信した第3のサンプルに等しい。一実施形態において、任意の連続回路326が省略され、ライン324上の検出信号が短パルスの存在を示していない場合に、ピン312で受信した第2のサンプルに等しい。任意の連続回路326を含む実施形態において、ライン324上の検出信号が短パルスの存在を示しておらず、ライン328上の連続信号が安定性を示している場合に、出力ピン302で発生したダウンサンプリングされたビットは、ピン312で受信した第2のサンプルに等しく、ライン324上の検出信号が短パルスの存在を示しておらず、ライン328上の連続信号が安定性を示していない場合に、このダウンサンプリングされたビットは、ピン320で受信した第3のダウンサンプリングされたビットに等しい。
図4は、ダウンサンプリング回路の複数のインスタンス402、404、406および408を有するデコーダ回路400を示すブロック図である。ダウンサンプリング回路の複数のインスタンス402、404、406および408は、ダウンサンプリング回路の構造的再帰を実現する。たとえば、ダウンサンプリング回路402、404、406および408は、図3に示すように実現されることができる。
ダウンサンプリング回路のインスタンス402、404、406および408の各々は、入力ポートと、出力ポートと、検出器回路と、発生器回路とを含む。たとえば、インスタンス402は、ライン410、411および412上に設けた入力ポートと、ライン414上に設けた出力ポートと、検出器回路416と、発生器回路418とを含む。
ライン410の入力ポートは、最初、中間および最終のサンプルを受信するように構成されている。ライン411の入力ポートは、ダウンサンプリング回路の他のインスタンス404,406および408の出力ポートで発生した各ダウンサンプリングされたビットからの、最初、中間および最終のダウンサンプリングされたビットを受信するように構成されている。ライン412の入力ポートは、状態を受信するように構成されている。
ライン414上の出力ポートは、インスタンス402からの各ダウンサンプリングされたビットを送信するように構成されている。
検出器回路416は、ライン410、411および412上の入力ポートに結合される。検出器回路416は、ライン410上の3つのサンプルの前にまたは3つのサンプル内で終了する短パルスの存在を示す検出信号をライン420に発生するように構成されている。ライン420上の検出信号は、ライン410で受信した3つのサンプルと、ライン411で受信した3つのダウンサンプリングされたビットと、ライン412で受信した状態から発生される。一実施形態において、ライン412で受信した状態がデータ遷移ではなくクロック遷移を示しており、最初のダウンサンプリングされたビットが中間のダウンサンプリングされたビットに等しくなく、中間のダウンサンプリングされたビットが最終ダウンサンプリングされたビットに等しく、および、最終のダウンサンプリングされたビットが第3のサンプルに等しくない場合に、ライン420上の検出信号は、短パルスの存在を示す。
発生器回路418は、検出器回路416と、ライン410、411および414の入出力ポートとに接続されている。発生器回路418は、各々のダウンサンプリングされたビットをインスタンス402のライン414に発生するように構成されている。ライン420上の検出信号が短パルスの存在を示す場合に、ライン414上の各ダウンサンプリングされたビットは、最終のサンプルに等しい。検出信号が短パルスの存在を示していない場合に、各ダウンサンプリングされたビットは、中間のサンプルに等しい。
ライン414、428、430および432の出力ポートで発生したダウンサンプリングされたビットは、インスタンス402、404、406および408の入力ポートへの構造的再帰および/または時間的再帰を有する。たとえば、インスタンス404のライン428の出力ポートからのダウンサンプリングされたビットは、第1の連続ダウンサンプリングされたビットを発生するために、インスタンス406への構造的再帰を有し、第2の連続ダウンサンプリングされたビットを発生するために、インスタンス408への構造的再帰を有し、インスタンス406に対して構造的再帰を有し、次のクロックサイクルで第3の連続ダウンサンプリングされたビットを発生するために、インスタンス402への構造的再帰および時間的再帰を有する。
インスタンス402からインスタンス404、406および408への構造的再帰を達成するために、インスタンス402のライン414上の出力ポートからの各ダウンサンプリングされたビットをインスタンス404の入力ポートのライン422の最終のダウンサンプリングされたビットと、インスタンス406の入力ポートのライン424の中間のダウンサンプリングされたビットと、インスタンス408の入力ポートのライン426の第1のダウンサンプリングされたビットとに結合する。同様に、インスタンス404のライン428上の出力ポートからの各ダウンサンプリングされたビットをインスタンス406の入力ポートのライン424の最終のダウンサンプリングされたビットと、インスタンス408の入力ポートのライン426の中間のダウンサンプリングされたビットとに結合する。さらに、インスタンス406のライン430上の出力ポートからの各ダウンサンプリングされたビットをインスタンス408の入力ポートのライン426の最終のダウンサンプリングされたビットに結合する。
インスタンス404からインスタンス402への構造的および時間的再帰を達成するために、インスタンス404のライン428上の出力ポートからの各ダウンサンプリングされたビットをレジスタ434の入力信号に結合し、レジスタ434の出力信号をインスタンス402の入力ポートのライン411の最初のダウンサンプリングされたビットに結合する。同様に、インスタンス406のライン430上の出力ポートからの各ダウンサンプリングされたビットをレジスタ436の入力信号に結合し、レジスタ436の出力信号をインスタンス402の入力ポートのライン411の中間のダウンサンプリングされたビットと、インスタンス404の入力ポートのライン422の最初のダウンサンプリングされたビットとに結合する。さらに、インスタンス408のライン432上の出力ポートからの各ダウンサンプリングされたビットをレジスタ438の入力信号に結合し、レジスタ438の出力信号をインスタンス402の入力ポートのライン411の最終のダウンサンプリングされたビットと、インスタンス404の入力ポートのライン422の中間のダウンサンプリングされたビットと、インスタンス406の入力ポートのライン424の最初のダウンサンプリングされたビットとに結合する。
デコーダ回路400は、入力ピン440〜447で8個の入力サンプルS0〜S7を並列に受信する。ピン440、442、444および446で受信した偶数の入力サンプルは、インスタンス402、404、406および408の各々の入力ポートに対応するライン410、450、452および454の中間のサンプルである。ピン441、443、445および447で受信した奇数サンプルは、周期的に隣接するインスタンスの各ペア間で共有される。ピン441で受信した奇数の入力サンプルは、インスタンス402の入力ポートのライン410の最終のサンプルとインスタンス404の入力ポートのライン450の最初のサンプルとの両方である。ピン443で受信した奇数の入力サンプルは、インスタンス404の入力ポートのライン450の最終のサンプルとインスタンス406の入力ポートのライン452の最初のサンプルとの両方である。ピン445で受信した奇数の入力サンプルは、インスタンス406の入力ポートのライン452の最終のサンプルとインスタンス408の入力ポートのライン454の最初のサンプルとの両方である。さらに、ピン447で受信した奇数の入力サンプルは、インスタンス408の入力ポートのライン454の最終のサンプルと、次のクロックサイクルでレジスタ456を経由した、インスタンス402の入力ポートのライン410の最初のサンプルとの両方である。
デコーダ回路400は、出力ピン460、461、462および463で4個のダウンサンプリングされたビットB0〜B3を並列に発生する。これらの4個のダウンサンプリングされたビットB0〜B3は、インスタンス402、404、406および408からのライン414、428、430および432上の出力ポートで発生したダウンサンプリングされたビットである。各クロックサイクルにおいて、ピン460、461、462および463で発生したこれらの4個のダウンサンプリングされたビットは、ピン440〜447で受信した8個の入力サンプルを2の倍数でダウンサンプリングしたものである。出力ピン460、461、462および463で発生したダウンサンプリングされたビット中の長パルスから短パルスを容易に識別することが可能であるため、デコーダ回路400の上述したダウンサンプリングは、その後の差分マンチェスタ波形の中にエンコードされたデータの復調を支援する。
一実施形態において、各インスタンス402、404、406または408の検出器回路はさらに、その入力サンプルの安定性を示す連続信号を発生するように構成されている。たとえば、インスタンス402の検出器回路416は、中間のサンプルが最初のサンプルまたは最終のサンプルのいずれか1つに等しい場合に、ライン410上の最初、中間および最終のサンプルの安定性を示す連続信号をライン466に発生するように構成されている。発生器回路418は、最終のサンプル、中間のサンプルまたは最終のダウンサンプリングされたビットのいずれか1つに等しい各ダウンサンプリングされたビットをライン414に発生するように構成されている。ライン420上の検出信号が短パルスの存在を示す場合に、ライン414上の各ダウンサンプリングされたビットは、最終のサンプルに等しい。ライン420上の検出信号が短パルスの存在を示しておらず、ライン466上の連続信号が安定性を示している場合に、ライン414上の各ダウンサンプリングされたビットは、中間のサンプルに等しい。ライン420上の検出信号が短パルスの存在を示しておらず、ライン466上の連続信号が安定性を示していない場合に、ライン414上の各ダウンサンプリングされたビットは、最終のダウンサンプリングビットに等しい。
一実施形態において、インスタンスは402、404、406および408は、対応するプリデコーダ回路470、472および473と、状態レジスタ474とに結合される。たとえば、プリデコーダ回路470は、インスタンス406の入力ポートのライン476に結合される。プリデコーダ回路470は、クロック遷移またはデータ遷移がライン452上の最初、中間および最終のサンプルに先行するかどうかを示す状態を発生するように構成されている。
図5−1〜図5−3はともに、プリデコード遷移状態のカウントを指定するテーブルの図表を形成する。図4のカウンタ回路480は、図5のテーブルに従って、ライン482でカウントを発生する。
列502、504、506、508および510は、図4のカウンタ回路480の各入力ライン484に対応する。列502は、レジスタ438の出力信号に相当する。列504は、ライン414上のダウンサンプリングされたビットに相当する。列506は、ライン428上のダウンサンプリングされたビットに相当する。列508は、ライン430上のダウンサンプリングされたビットに相当する。列510は、ライン432上のダウンサンプリングされたビットに相当する。
列512は、カウントの値を示す。行514は、列502、504、506、508および510にある5つのダウンサンプリングされたビットのさまざまな可能値の範囲における遷移の数を指定する。行516は、列502、504、506、508および510にある5つのダウンサンプリングされたビットのさまざまな値の終点におけるパルス中の不変ビットのカウント数を指定する。行518は、列502、504、506、508および510にある5つのダウンサンプリングされたビットのさまざまな値の終点における最終の遷移に先行するパルス中の不変ビットのカウント数を指定する。行520は、列502、504、506、508および510にある5つのダウンサンプリングされたビットのさまざまな値の始点における第1のパルスの増分幅を指定する。この第1のパルスの幅の合計値は、行520からの増分幅と前のクロックサイクルの行516からの値との和である。行522は、列502、504、506、508および510にある5つのダウンサンプリングされたビットのさまざまな値の始点からの第2のパルスの幅を指定する。行524は、列502、504、506、508および510にある5つのダウンサンプリングされたビットのさまざまな値の始点からの第3のパルスの幅を指定する。
状態レジスタ474は、前のクロックサイクルでプリデコードした状態を格納する。この状態は、クロック遷移またはデータ遷移が入力ピン440〜447のサンプルを先行するかどうかを示す。インスタンス402および404は、レジスタ474からこの状態を直接受信する。レジスタ474からのこの状態は、状態プリデコーダ回路470により更新されてから、インスタンス406により受信される。レジスタ474からのこの状態は、状態プリデコーダ回路473により更新され、または状態プリデコーダ回路470および472(明確にするために、図4では、レジスタ474からプリデコーダ回路473までの接続は省略される)により連続的に更新されてから、インスタンス408により受信される。
行516の列512に示された不変ビットのカウントが1または2であり、かつ、行516および518における両方の不変ビットのカウントの合計が6以上である場合に、図4のプリデコーダ回路470は、データ遷移を示す。行516および518における両方の不変ビットのカウントの合計が3、4または5である場合に、プリデコーダ回路470は、クロック遷移を示す。
マルチプレクサ478は、行514の列512に示された遷移の数によって制御される。遷移が1つである場合、マルチプレクサ478は、プリデコーダ回路473からの状態をパスし、それ以外の場合、マルチプレクサ478は、プリデコーダ回路472からの状態をパスする。
第1の遷移が出力端子460および461で発生したダウンサンプリングされたビットの間にある場合に、プリデコーダ回路473は、この遷移の後で状態を更新する。プリデコーダ回路473は、レジスタ474に格納された前の状態、およびカウンタ回路480が図5のテーブルに従って提供したさまざまなカウントから、この更新された状態を決定する。
プリデコーダ回路472は、出力ピン460および461で発生したダウンサンプリングされたビット中の2つの遷移の後で状態を更新する。プリデコーダ回路472は、プリデコーダ回路470から出力した状態および図5のテーブルに従ってカウンタ回路480により提供されたさまざまなカウントから、この更新された状態を決定する。
差分マンチェスタエンコーディングを有するオーバーサンプリングをダウンサンプリングするためのさまざまなシステムに、上記実施形態を適用することが可能であると考えられる。明細書を考慮すれば他の態様および実施形態は、当業者にとって明らかであろう。これらの実施形態は、ソフトウェアを実行するように構成された1つ以上のプロセッサとして、特定用途向け集積回路(ASIC)として、またはプログラム可能なロジック装置のロジックとして実装することができる。本明細書および例示された実施形態は、例のみとして考えられ、以下の特許請求の範囲によって示される本発明の真の範囲を有することが意図される。

Claims (14)

  1. 差分マンチェスタエンコーディングを有する入力信号から複数のサンプルをダウンサンプリングするためのデコーダ回路であって、
    前記複数のサンプルのうち第1、第2および第3のサンプルを受信するように構成された第1の入力ポートを含み、前記複数のサンプルは、前記入力信号のオーバーサンプルであり、
    クロック遷移またはデータ遷移が前記第1、第2および第3のサンプルに先行するかどうかを示す状態を受信するように構成された第2の入力ポートを含み、
    前記複数のサンプルから発生された第1、第2および第3のダウンサンプリングされたビットを受信するように構成された第3の入力ポートを含み、
    前記第1、第2および第3の入力ポートに結合されて、前記状態が前記クロック遷移を示すとともに、前記第2および第3のダウンサンプリングされたビットが等しく、かつ前記第1のダウンサンプリングされたビットおよび前記第3のサンプルとは異なることに応答して、前記複数のサンプルの中に短パルスの存在を示す検出信号を発生するように構成された、検出器回路を含み、
    前記検出器回路および前記第1の入力ポートに結合された発生器回路を含み、前記発生器回路は、第4のダウンサンプリングされたビットを発生するように構成され、前記第4のダウンサンプリングされたビットは、前記検出信号が前記短パルスの存在を示すことに応答して前記第3のサンプルに等しくなり、前記第4のダウンサンプリングされたビットは、前記検出信号が前記短パルスの存在を示していないことに応答して前記第2のサンプルに等しくなる、デコーダ回路。
  2. 前記第1、第2および第3の入力ポートは、前記第1、第2および第3のサンプルと、前記状態と、前記第1、第2および第3のダウンサンプリングされたビットとを並列に受信するように構成される、請求項1に記載のデコーダ回路。
  3. 前記複数のサンプルは、前記入力信号を8の倍数でオーバーサンプリングしたものであり、前記第1、第2、第3および第4のダウンサンプリングされたビットは、前記入力信号を4の倍数でオーバーサンプリングしたものに対応する、請求項1または2に記載のデコーダ回路。
  4. 前記検出器回路は、前記クロック遷移の後に開始され、前記複数のサンプルのうち3〜6個のサンプルを含み、前記第1のサンプルおよび第2のサンプルのうち1つを有するまたは前記第1のサンプルに先行する前記複数のサンプルのうち1つを有する前記データ遷移の前に終了する、前記短パルスを検出するように構成され、
    前記短パルスに対応する前記ダウンサンプリングされたビットは、第2および第3のダウンサンプリングされたビットである、請求項3に記載のデコーダ回路。
  5. 前記複数のサンプル中の長パルスは、クロック遷移の後に開始され、前記複数のサンプルのうち6〜10個のサンプルを含み、別のクロック遷移の前に終了し、
    3〜5個のダウンサンプリングされたビットは、前記長パルスに対応している、請求項4に記載のデコーダ回路。
  6. 前記検出器回路は、前記状態が前記クロック遷移を示しており、前記第1のダウンサンプリングされたビットが前記第2のダウンサンプリングされたビットに等しくなく、前記第2のダウンサンプリングされたビットが前記第3のダウンサンプリングされたビットに等しく、かつ、前記第3のダウンサンプリングされたビットが前記第3のサンプルに等しくないことに応答して、前記短パルスの存在を示す前記検出信号を発生するように構成される、請求項1または2に記載のデコーダ回路。
  7. 前記第1の入力ポートおよび前記発生器回路に結合され、前記第2のサンプルが前記第1のサンプルまたは第3のサンプルのいずれか一方に等しいことに応答して、前記第1、第2および第3のサンプルの安定性を示す連続信号を発生するように構成された連続回路をさらに含む、請求項1から6のいずれか1項に記載のデコーダ回路。
  8. 前記発生器回路は、
    前記検出信号が前記複数のサンプル中に前記短パルスの存在を示すことに応答して前記第3のサンプルに等しい前記第4のダウンサンプリングされたビットを発生するように構成され、
    前記検出信号が前記パルスの存在を示しておらず、前記連続信号が前記安定性を示すことに応答して前記第2のサンプルに等しい前記第4のダウンサンプリングされたビットを発生するように構成され、
    前記検出信号が前記パルスの存在を示しておらず、前記連続信号が前記安定性を示していないことに応答して前記第3のダウンサンプリングされたビットに等しい前記第4のダウンサンプリングされたビットを発生するように構成される、請求項7に記載のデコーダ回路。
  9. 前記第2の入力ポートに結合され、クロック遷移またはデータ遷移が前記第1、第2および第3のサンプルに先行するかどうかを示す状態を発生するように構成されるプリデコーダ回路をさらに含む、請求項1から8のいずれか1項に記載のデコーダ回路。
  10. 前記検出器回路と前記発生器回路は、ダウンサンプリング回路の第1のインスタンスに含まれ、
    前記デコーダ回路は、ダウンサンプリング回路の第2、第3および第4のインスタンスを含み、
    前記第1のインスタンスからの前記第4のダウンサンプリングされたビットは、前記第2のインスタンスの前記第3の入力ポートの前記第3のダウンサンプリングされたビットと、前記第3のインスタンスの前記第3の入力ポートの前記第2のダウンサンプリングされたビットと、前記第4のインスタンスの前記第3の入力ポートの前記第1のダウンサンプリングされたビットとに結合され、
    前記第2のインスタンスからの前記第4のダウンサンプリングされたビットは、前記第3のインスタンスの前記第3の入力ポートの前記第3のダウンサンプリングされたビットと、前記第4のインスタンスの前記第3の入力ポートの前記第2のダウンサンプリングされたビットとに結合され、
    前記第3のインスタンスからの前記第4のダウンサンプリングされたビットは、前記第4のインスタンスの前記第3の入力ポートの前記第3のダウンサンプリングされたビットに結合され、
    前記第1のインスタンスの前記第1の入力ポートの前記第3のサンプルは、前記第2のインスタンスの前記第1の入力ポートの前記第1のサンプルであり、
    前記第2のインスタンスの前記第1の入力ポートの前記第3のサンプルは、前記第3のインスタンスの前記第1の入力ポートの前記第1のサンプルであり、
    前記第3のインスタンスの前記第1の入力ポートの前記第3のサンプルは、前記第4のインスタンスの前記第1の入力ポートの前記第1のサンプルである、請求項1から9のいずれか1項に記載のデコーダ回路。
  11. 差分マンチェスタエンコーディングを有する入力信号から複数のサンプルをダウンサンプリングするための方法であって、
    前記入力信号のオーバーサンプルである前記複数のサンプルのうち3つのサンプルと、クロック遷移またはデータ遷移が前記3つのサンプルに先行するかどうかを示す現在の状態と、前記複数のサンプルから発生された3つのダウンサンプリングされたビットとをデコーダ回路に入力するステップを含み、
    前記3つのサンプルは、第1、第2および第3のサンプルを含み、前記3つのダウンサンプリングされたビットは、第1、第2および第3のダウンサンプリングされたビットを含み、
    前記現在の状態が前記クロック遷移を示しており、前記第2および第3のダウンサンプリングされたビットが等しく、かつ前記第1のダウンサンプリングされたビットおよび前記第3のサンプルとは異なることに応答して、前記複数のサンプルの中に短パルスの存在を示す検出信号を発生するステップを含み、
    第4のダウンサンプリングされたビットを発生するステップを含み、
    前記第4のダウンサンプリングされたビットは、前記検出信号が前記短パルスの存在を示すことに応答して前記第3のサンプルに等しくなり、前記第4のダウンサンプリングされたビットは、前記検出信号が前記短パルスの存在を示していないことに応答して前記第2のサンプルに等しくなる、方法。
  12. 前記方法は、前記第2のサンプルが前記第1のサンプルまたは前記第3のサンプルのいずれか一方に等しいことに応答して、前記第1、第2および第3のサンプルの安定性を示す連続信号を発生するステップをさらに含む、請求項11に記載の方法。
  13. 前記第4のダウンサンプリングされたビットを発生するステップは、
    前記検出信号が前記複数のサンプルの中に前記短パルスの存在を示すことに応答して、前記第3のサンプルに等しい前記第4のダウンサンプリングされたビットを発生し、
    前記検出信号が前記存在を示しておらず、前記連続信号が前記安定性を示すことに応答して、前記第2のサンプルに等しい前記第4のダウンサンプリングされたビットを発生し、
    前記検出信号が前記短パルスの存在を示しておらず、前記連続信号が前記安定性を示していないことに応答して、前記第3のダウンサンプリングされたビットに等しい前記第4のダウンサンプリングされたビットを発生するステップを含む、請求項11または12に記載の方法。
  14. 前記方法は、クロック遷移またはデータ遷移が前記第1、第2および第3のサンプルに先行するかどうかを示す状態信号を発生するステップをさらに含む、請求項11から13のいずれか1項に記載の方法。
JP2014522814A 2011-07-27 2012-02-14 差分マンチェスタエンコードされた信号をダウンサンプリングするためのデコーダ回路 Active JP5859124B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/192,000 US8384568B2 (en) 2011-07-27 2011-07-27 Decoder circuit for down-sampling a differential manchester encoding
US13/192,000 2011-07-27
PCT/US2012/025024 WO2013015843A1 (en) 2011-07-27 2012-02-14 Decoder circuit for down-sampling a differential manchester encoded signal

Publications (2)

Publication Number Publication Date
JP2014522168A true JP2014522168A (ja) 2014-08-28
JP5859124B2 JP5859124B2 (ja) 2016-02-10

Family

ID=45722729

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014522814A Active JP5859124B2 (ja) 2011-07-27 2012-02-14 差分マンチェスタエンコードされた信号をダウンサンプリングするためのデコーダ回路

Country Status (5)

Country Link
US (1) US8384568B2 (ja)
EP (1) EP2737629B1 (ja)
JP (1) JP5859124B2 (ja)
KR (1) KR101726915B1 (ja)
WO (1) WO2013015843A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10193717B2 (en) 2017-03-22 2019-01-29 Kabushiki Kaisha Toshiba Semiconductor device

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10649948B2 (en) * 2011-10-05 2020-05-12 Analog Devices, Inc. Two-wire communication systems and applications
US8990464B2 (en) 2011-10-05 2015-03-24 Analog Devices, Inc. Methods for discovery, configuration, and coordinating data communications between master and slave devices in a communication system
DE102012010375A1 (de) * 2012-05-29 2013-12-05 Sew-Eurodrive Gmbh & Co Kg Dekodierungsverfahren und Dekodiereinrichtung
US9772665B2 (en) 2012-10-05 2017-09-26 Analog Devices, Inc. Power switching in a two-wire conductor system
US9946680B2 (en) 2012-10-05 2018-04-17 Analog Devices, Inc. Peripheral device diagnostics and control over a two-wire communication bus
US9059724B2 (en) * 2013-07-08 2015-06-16 Analog Devices, Inc. Differential decoder
US9071357B1 (en) 2014-07-11 2015-06-30 Emcore Corporation Data communications system including an optical fiber data link disposed between serial bidirectional electrical data busses

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1188446A (ja) * 1997-09-04 1999-03-30 Nec Eng Ltd データサンプリング回路
JP2002261845A (ja) * 2000-12-28 2002-09-13 Denso Corp データ受信装置
JP2004328174A (ja) * 2003-04-23 2004-11-18 Nec Corp 符号判定装置及びその方法並びにプログラム
US6933866B1 (en) * 2004-09-14 2005-08-23 Avid Technology, Inc. Variable data rate receiver
JP2006086844A (ja) * 2004-09-16 2006-03-30 Sony Corp データ復号回路および方法
US20080137724A1 (en) * 2005-07-14 2008-06-12 Yoshinori Tanaka Data decoding method and data decoding device employing same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4462051A (en) * 1982-04-02 1984-07-24 Ampex Corporation Demodulator for an asynchronous binary signal
US5491713A (en) * 1993-04-28 1996-02-13 Hughes Aircraft Company Minimized oversampling Manchester decoder
US7382845B1 (en) * 2001-12-14 2008-06-03 Symmetricom, Inc. Distribution of synchronization in an ethernet local area network environment
US7310390B2 (en) * 2003-10-30 2007-12-18 Apple Inc. Decoding coded data streams
US7633414B1 (en) * 2008-06-27 2009-12-15 Silicon Laboratories Inc. Circuit and method for Manchester decoding with automatic leading phase discovery and data stream correction
US8605912B2 (en) * 2010-04-23 2013-12-10 Conexant Systems, Inc. Biphase mark code decoder and method of operation

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1188446A (ja) * 1997-09-04 1999-03-30 Nec Eng Ltd データサンプリング回路
JP2002261845A (ja) * 2000-12-28 2002-09-13 Denso Corp データ受信装置
JP2004328174A (ja) * 2003-04-23 2004-11-18 Nec Corp 符号判定装置及びその方法並びにプログラム
US6933866B1 (en) * 2004-09-14 2005-08-23 Avid Technology, Inc. Variable data rate receiver
JP2006086844A (ja) * 2004-09-16 2006-03-30 Sony Corp データ復号回路および方法
US20080137724A1 (en) * 2005-07-14 2008-06-12 Yoshinori Tanaka Data decoding method and data decoding device employing same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10193717B2 (en) 2017-03-22 2019-01-29 Kabushiki Kaisha Toshiba Semiconductor device
US10326626B2 (en) 2017-03-22 2019-06-18 Kabushiki Kaisha Toshiba Semiconductor device

Also Published As

Publication number Publication date
KR20140051866A (ko) 2014-05-02
US8384568B2 (en) 2013-02-26
KR101726915B1 (ko) 2017-04-26
JP5859124B2 (ja) 2016-02-10
WO2013015843A1 (en) 2013-01-31
EP2737629A1 (en) 2014-06-04
US20130027228A1 (en) 2013-01-31
EP2737629B1 (en) 2015-04-08
CN103688470A (zh) 2014-03-26

Similar Documents

Publication Publication Date Title
JP5859124B2 (ja) 差分マンチェスタエンコードされた信号をダウンサンプリングするためのデコーダ回路
US8159376B2 (en) Encoding and decoding techniques for bandwidth-efficient communication
US8605912B2 (en) Biphase mark code decoder and method of operation
JP5276928B2 (ja) 信号再生回路向け位相比較回路及び信号再生回路向け位相比較回路を備える光通信装置
CA1119305A (en) Error correction for signals employing the modified duobinary code
JPH057908B2 (ja)
JP3000334B2 (ja) デジタル・デコード装置及び方法
WO2014181573A1 (ja) 信号処理装置
JP2007523519A (ja) シリアル通信が改善された装置
US6628212B1 (en) State-driven over-sampling manchester decoder
US7206362B2 (en) Binary data transmission on a single information channel
JP5883101B1 (ja) データ再生回路
CN108040022B (zh) 一种用于随钻测量仪器的总线编解码装置及方法
US9832012B2 (en) SPDIF clock and data recovery with sample rate converter
US6255876B1 (en) Simple glitchless phase selection method for multiplexing the phase interpolated clocks
US8023594B1 (en) Asynchronous biphase mark signal receivers and methods of operating same
US20140270028A1 (en) SPDIF Clock and Data Recovery With Sample Rate Converter
US7633414B1 (en) Circuit and method for Manchester decoding with automatic leading phase discovery and data stream correction
CN103688470B (zh) 用于降采样差动曼切斯特编码信号的解码器电路
JP2008283539A (ja) 多値信号用クロック再生装置
Johnson et al. Phase-tolerant latency control for a combination 512Mb 2.0 gb/s/pin GDDR3 and 2.5 gb/s/pin GDDR4 SDRAM
JP2000260131A (ja) 同期信号の検出保護方法およびその検出保護回路
JPH09139733A (ja) クロック選択回路
RU2217817C2 (ru) Устройство воспроизведения сигналов цифровой информации с магнитного носителя
TW201445887A (zh) 時脈嵌入式序列資料傳輸系統及時脈還原方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20141217

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150902

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150908

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151215

R150 Certificate of patent or registration of utility model

Ref document number: 5859124

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250