JP2013246408A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2013246408A
JP2013246408A JP2012122316A JP2012122316A JP2013246408A JP 2013246408 A JP2013246408 A JP 2013246408A JP 2012122316 A JP2012122316 A JP 2012122316A JP 2012122316 A JP2012122316 A JP 2012122316A JP 2013246408 A JP2013246408 A JP 2013246408A
Authority
JP
Japan
Prior art keywords
source line
pixel electrode
main
main pixel
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012122316A
Other languages
English (en)
Other versions
JP5906138B2 (ja
Inventor
Hitoshi Hirozawa
仁 廣澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2012122316A priority Critical patent/JP5906138B2/ja
Priority to US13/904,314 priority patent/US9097944B2/en
Publication of JP2013246408A publication Critical patent/JP2013246408A/ja
Priority to US14/750,484 priority patent/US9733533B2/en
Application granted granted Critical
Publication of JP5906138B2 publication Critical patent/JP5906138B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133738Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers for homogeneous alignment
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/137Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering
    • G02F1/13706Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells characterised by the electro-optical or magneto-optical effect, e.g. field-induced phase transition, orientation effect, guest-host interaction or dynamic scattering the liquid crystal having positive dielectric anisotropy

Abstract

【課題】表示品位の劣化を抑制することが可能な液晶表示装置を提供する。
【解決手段】映像信号の書込開始側の第1領域から書込終了側の第2領域に亘ってそれぞれ延出した第1ソース配線及び第2ソース配線と、第1領域において第1ソース配線と電気的に接続され第1ソース配線と第2ソース配線との間に位置した帯状の第1主画素電極と、第2領域において第1ソース配線と電気的に接続され第1ソース配線と第2ソース配線との間に位置した帯状の第2主画素電極と、第1ソース配線に対向する第1主共通電極と、第1主共通電極と同電位であり第2ソース配線に対向する第2主共通電極と、を備え、第1主画素電極と第1ソース配線との第1間隔が第1主画素電極と第2ソース配線との第2間隔より小さく、第2主画素電極と第1ソース配線との第3間隔が第2主画素電極と第2ソース配線との第4間隔より大きい第1基板と、を備えた液晶表示装置。
【選択図】図6

Description

本発明の実施形態は、液晶表示装置に関する。
近年、平面表示装置が盛んに開発されており、中でも液晶表示装置は、軽量、薄型、低消費電力等の利点から特に注目を集めている。特に、各画素にスイッチング素子を組み込んだアクティブマトリクス型液晶表示装置においては、IPS(In−Plane Switching)モードやFFS(Fringe Field Switching)モードなどの横電界(フリンジ電界も含む)を利用した構造が注目されている。このような横電界モードの液晶表示装置は、アレイ基板に形成された画素電極と対向電極とを備え、アレイ基板の主面に対してほぼ平行な横電界で液晶分子をスイッチングする。
このような横電界モードに対して、アレイ基板に形成された画素電極と、対向基板に形成された対向電極との間に、横電界あるいは斜め電界を形成し、液晶分子をスイッチングする技術も提案されている。
特開2009−192822号公報 特開2011−209454号公報
本実施形態の目的は、表示品位の劣化を抑制することが可能な液晶表示装置を提供することにある。
本実施形態によれば、
第1方向に間隔をおいて配置され映像信号の書込開始側の第1領域から書込終了側の第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1主画素電極と前記第1ソース配線との第1間隔が前記第1主画素電極と前記第2ソース配線との第2間隔より小さく、前記第2主画素電極と前記第1ソース配線との第3間隔が前記第2主画素電極と前記第2ソース配線との第4間隔より大きい第1基板と、前記第1基板に対向配置された第2基板と、前記第1基板と前記第2基板との間に保持された液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
本実施形態によれば、
第1方向に間隔をおいて配置され映像信号の書込開始側の第1領域から書込終了側の第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1主共通電極について前記第1ソース配線から前記第1主画素電極に向かって延出した第1幅が前記第2主共通電極について前記第2ソース配線から前記第1主画素電極に向かって延出した第2幅より小さく、また、前記第1主共通電極について前記第1ソース配線から前記第2主画素電極に向かって延出した第3幅が前記第2主共通電極について前記第2ソース配線から前記第2主画素電極に向かって延出した第4幅より大きい第1基板と、前記第1基板に対向配置された第2基板と、前記第1基板と前記第2基板との間に保持された液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
本実施形態によれば、
映像信号の書込開始側の第1領域に位置し第1方向に沿って延出した第1補助容量線と、映像信号の書込終了側の第2領域に位置し第1方向に沿って延出した第2補助容量線と、第1方向に間隔をおいて配置され前記第1領域から前記第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1補助容量線が前記第1ソース配線から前記第1主画素電極に向かって第1幅で延出した第1電極部を有し、前記第2補助容量線が前記第2ソース配線から前記第1主画素電極に向かって第1幅より大きな第2幅で延出した第2電極部を有し、また、前記第1補助容量線が前記第1ソース配線から前記第2主画素電極に向かって第3幅で延出した第3電極部を有し、前記第2補助容量線が前記第2ソース配線から前記第2主画素電極に向かって第3幅より小さな第4幅で延出した第4電極部を有する第1基板と、前記第1基板に対向配置された第2基板と、前記第1基板と前記第2基板との間に保持された液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
本実施形態によれば、
第1方向に間隔をおいて配置され映像信号の書込開始側の第1領域から書込終了側の第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1ソース配線が前記第1主画素電極に向かって第1幅で延出した第1コンタクト部を有し、前記第2ソース配線が前記第1主画素電極に向かって第1幅より小さな第2幅で延出した第2コンタクト部を有し、また、前記第1ソース配線が前記第2主画素電極に向かって第3幅で延出した第3コンタクト部を有し、前記第2ソース配線から前記第2主画素電極に向かって第3幅より大きな第4幅で延出した第4コンタクト部を有する第1基板と、前記第1基板に対向配置された第2基板と、前記第1基板と前記第2基板との間に保持された液晶層と、を備えたことを特徴とする液晶表示装置が提供される。
図1は、本実施形態における液晶表示装置の構成及び等価回路を概略的に示す図である。 図2は、図1に示したアレイ基板を対向基板側から見たときの一画素の構造例を概略的に示す平面図である。 図3は、図1に示した対向基板における一画素の構造例を概略的に示す平面図である。 図4は、図3のA−B線で切断した液晶表示パネルの断面構造を概略的に示す断面図である。 図5は、図3のC−D線で切断した液晶表示パネルの断面構造を概略的に示す断面図である。 図6は、本実施形態の第1構成例を説明するための模式図である。 図7は、第1構成例の他の例を説明するための模式図である。 図8は、本実施形態の第2構成例を説明するための模式図である。 図9は、第2構成例の他の例を説明するための模式図である。 図10は、本実施形態の第3構成例を説明するための模式図である。 図11は、本実施形態の第4構成例を説明するための模式図である。 図12は、本実施形態において導入したクロストーク率の定義を説明するための図である。
以下、本実施形態について、図面を参照しながら詳細に説明する。なお、各図において、同一又は類似した機能を発揮する構成要素には同一の参照符号を付し、重複する説明は省略する。
図1は、本実施形態における液晶表示装置の構成及び等価回路を概略的に示す図である。
すなわち、液晶表示装置は、アクティブマトリクスタイプの液晶表示パネルLPNを備えている。液晶表示パネルLPNは、第1基板であるアレイ基板ARと、アレイ基板ARに対向して配置された第2基板である対向基板CTと、これらのアレイ基板ARと対向基板CTとの間に保持された液晶層LQと、を備えている。このような液晶表示パネルLPNは、画像を表示するアクティブエリアACTを備えている。このアクティブエリアACTは、m×n個のマトリクス状に配置された複数の画素PXによって構成されている(但し、m及びnは正の整数である)。
液晶表示パネルLPNは、アクティブエリアACTにおいて、ゲート配線G(G1〜Gn)、補助容量線C(C1〜Cn)、ソース配線S(S1〜Sm)などを備えている。ゲート配線Gは、例えば、第1方向Xに沿って略直線的に延出した信号配線に相当する。ソース配線Sは、ゲート配線Gと交差している。ソース配線Sは、第1方向Xに交差する第2方向Yに沿って略直線的に延出した信号配線に相当する。ここでは、第1方向Xと第2方向Yとは互いに略直交している。
各ゲート配線Gは、アクティブエリアACTの外側に引き出され、ゲートドライバGDに接続されている。各ソース配線Sは、アクティブエリアACTの外側に引き出され、ソースドライバSDに接続されている。これらのゲートドライバGD及びソースドライバSDの少なくとも一部は、例えば、アレイ基板ARに形成され、コントローラを内蔵した駆動ICチップ2と接続されている。
各画素PXは、スイッチング素子SW、画素電極PE、共通電極CEなどを備えている。保持容量Csは、例えば補助容量線Cと画素電極PEとの間に形成される。補助容量線Cは、補助容量電圧が印加される電圧印加部VCSと電気的に接続されている。
なお、本実施形態においては、液晶表示パネルLPNは、画素電極PEがアレイ基板ARに形成される一方で共通電極CEの少なくとも一部が対向基板CTに形成された構成であり、これらの画素電極PEと共通電極CEとの間に形成される電界を主に利用して液晶層LQの液晶分子をスイッチングする。画素電極PEと共通電極CEとの間に形成される電界は、第1方向Xと第2方向Yとで規定されるX−Y平面あるいは基板主面に対してわずかに傾いた斜め電界(あるいは、基板主面にほぼ平行な横電界)である。
スイッチング素子SWは、例えば、nチャネル薄膜トランジスタ(TFT)によって構成されている。このスイッチング素子SWは、ゲート配線G及びソース配線Sと電気的に接続されている。このようなスイッチング素子SWは、トップゲート型あるいはボトムゲート型のいずれであっても良い。また、スイッチング素子SWの半導体層は、例えば、ポリシリコンによって形成されているが、アモルファスシリコンによって形成されていても良い。
画素電極PEは、各画素PXに配置され、スイッチング素子SWに電気的に接続されている。共通電極CEは、例えばコモン電位であり、液晶層LQを介して複数の画素PXの画素電極PEに対して共通に配置されている。画素電極PE及び共通電極CEは、例えば、インジウム・ティン・オキサイド(ITO)やインジウム・ジンク・オキサイド(IZO)などの透明な導電材料によって形成されているが、不透明な配線材料などの他の導電材料によって形成されていても良い。
アレイ基板ARは、共通電極CEに電圧を印加するための給電部VSを備えている。この給電部VSは、例えば、アクティブエリアACTの外側に形成されている。対向基板CTの共通電極CEは、アクティブエリアACTの外側に引き出され、図示しない導電部材を介して、給電部VSと電気的に接続されている。
次に、アクティブエリアに配置される一画素の基本構造について説明する。
図2は、図1に示したアレイ基板ARを対向基板側から見たときの一画素PXの構造例を概略的に示す平面図である。ここでは、X−Y平面における平面図を示している。
アレイ基板ARは、ゲート配線GN、ゲート配線G(N+1)、補助容量線CN、ソース配線S1、ソース配線S2、スイッチング素子SW、画素電極PE、第1配向膜AL1などを備えている(但し、Nは正の整数である)。図示した第1構成例では、アレイ基板ARは、さらに、共通電極CEの一部である第1共通電極CE1を備えている。
図示した例では、画素PXは、破線で示したように、第1方向Xに沿った長さが第2方向Yに沿った長さよりも短い長方形状である。ゲート配線GN及びゲート配線G(N+1)は、第2方向Yに沿って間隔をおいて配置され、それぞれ第1方向Xに沿って延出している。補助容量線CNは、ゲート配線GNとゲート配線G(N+1)との間に位置し、第1方向Xに沿って延出している。図示した例では、補助容量線CNは、ゲート配線GNとゲート配線G(N+1)との略中間に位置している。ソース配線S1及びソース配線S2は、第1方向Xに沿って間隔をおいて配置され、それぞれ第2方向Yに沿って延出している。画素PXの第1方向Xに沿った長さはソース配線S1とソース配線S2との第1方向Xに沿ったピッチに相当し、画素PXの第2方向Yに沿った長さはゲート配線GNとゲート配線G(N+1)との第2方向Yに沿ったピッチに相当する。画素電極PEは、隣接するソース配線S1とソース配線S2との間に配置されている。また、この画素電極PEは、ゲート配線GNとゲート配線G(N+1)との間に位置している。
図示した画素PXにおいて、ソース配線S1は左側端部に配置され、ソース配線S2は右側端部に配置され、ゲート配線GNは上側端部に配置され、ゲート配線G(N+1)は下側端部に配置されている。厳密には、ソース配線S1は当該画素PXとその左側に隣接する画素との境界に跨って配置され、ソース配線S2は当該画素PXとその右側に隣接する画素との境界に跨って配置され、ゲート配線GNは当該画素PXとその上側に隣接する画素との境界に跨って配置され、ゲート配線G(N+1)は当該画素PXとその下側に隣接する画素との境界に跨って配置されている。
スイッチング素子SWは、図示した例では、ゲート配線GN及びソース配線S1に電気的に接続されている。このスイッチング素子SWは、ゲート配線GNとソース配線S1の交点に設けられている。スイッチング素子SWのゲート電極はゲート配線GNと電気的に接続され、ソース電極はソース配線S1と電気的に接続され(あるいは、ソース電極はソース配線S1と一体的に形成され)、ソース配線S1及び補助容量線C1に沿って延長されたドレイン配線に接続されたドレイン電極は画素電極PEと電気的に接続されている。
画素電極PEは、主画素電極PA及び副画素電極PBを備えている。これらの主画素電極PA及び副画素電極PBは、一体的あるいは連続的に形成され、互いに電気的に接続されている。
主画素電極PAは、ソース配線S1とソース配線S2との間に位置し、画素PXの上側端部付近及び下側端部付近まで第2方向Yに沿って直線的に延出している。図示した例では、主画素電極PAは、ソース配線S1とソース配線S2との略中間に位置している。つまり、ソース配線S1と主画素電極PAとの第1方向Xに沿った間隔L1は、ソース配線S2と主画素電極PAとの第1方向Xに沿った間隔L2と略同等である。このような主画素電極PAは、第1方向Xに沿って略同一の幅を有する帯状に形成されている。
副画素電極PBは、画素PXの略中央部に位置し、第1方向Xに沿って直線的に延出している。図示した例では、副画素電極PBは、補助容量線CNと重なる位置に配置され、主画素電極PAの第2方向Yに沿った略中央部で交差している。換言すると、副画素電極PBは、主画素電極PAからソース配線S1及びソース配線S2の双方に向かってそれぞれ延出している。このような副画素電極PBは、補助容量線CNと重なる位置でスイッチング素子SWと電気的に接続されている。なお、副画素電極PBは、第2方向Yに沿って略同一の幅を有する帯状に形成されているが、その形状は図示した例に限らない。なお、副画素電極PBは、後述するが、一画素内により多くのドメインを形成するために設けたが、本実施形態では省略しても良い。
第1共通電極CE1は、第1主共通電極CA1及び第1副共通電極CB1を備えている。これらの第1主共通電極CA1及び第1副共通電極CB1は、一体的あるいは連続的に形成され、互いに電気的に接続されている。
第1主共通電極CA1は、X−Y平面内において、主画素電極PAを挟んだ両側に位置し、第2方向Yに沿って直線的に延出している。この第1主共通電極CA1は、ソース配線Sと対向する位置に形成されている。このような第1主共通電極CA1は、第1方向Xに沿って略同一の幅を有する帯状に形成されている。
図示した例では、第1主共通電極CA1は、第1方向Xに間隔をおいて2本平行に並んでおり、画素PXの左側端部に配置された第1主共通電極CAL1と、画素PXの右側端部に配置された第1主共通電極CAR1と、を備えている。厳密には、第1主共通電極CAL1は当該画素PXとその左側に隣接する画素との境界に跨って配置され、第1主共通電極CAR1は当該画素PXとその右側に隣接する画素との境界に跨って配置されている。第1主共通電極CAL1はソース配線S1と対向し、第1主共通電極CAR1はソース配線S2と対向している。なお、この第1主共通電極CA1は、ソース配線Sからの不所望な電界をシールドするなどのために設けたが、本実施形態では省略しても良い。
第1副共通電極CB1は、X−Y平面内において、第1方向Xに沿って直線的に延出している。この第1副共通電極CB1は、ゲート配線Gと対向する位置に形成されている。このような第1副共通電極CB1は、帯状に形成されている。なお、第1副共通電極CB1の第2方向Yに沿った幅については、必ずしも一定でなくても良い。
図示した例では、第1副共通電極CB1は、第2方向Yに間隔をおいて2本平行に並んでおり、画素PXの上側端部に配置された第1副共通電極CBU1と、画素PXの下側端部に配置された第1副共通電極CBB1と、を備えている。厳密には、第1副共通電極CBU1は当該画素PXとその上側に隣接する画素との境界に跨って配置され、第1副共通電極CBB1は当該画素PXとその下側に隣接する画素との境界に跨って配置されている。つまり、ここに示した例では、第1共通電極CE1は、第1主共通電極CA1及び第1副共通電極CB1により、画素PXを区画する格子状に形成されている。第1副共通電極CBU1は、ゲート配線GNと対向している。第1副共通電極CBB1は、ゲート配線G(N+1)と対向している。
画素電極PEと第1共通電極CE1との位置関係に着目すると、X−Y平面内において、主画素電極PAと第1主共通電極CA1とは、互いに略平行であり、第1方向Xに沿って交互に配置されている。すなわち、第1方向Xに沿って間隔をおいて隣接する第1主共通電極CAL1及び第1主共通電極CAR1の間(あるいは、隣接するソース配線間)には、1本の主画素電極PAが位置している。
このようなアレイ基板ARにおいては、画素電極PE及び第1共通電極CE1は、第1配向膜AL1によって覆われている。この第1配向膜AL1には、液晶層LQの液晶分子を初期配向させるために、第1配向処理方向PD1に沿って配向処理(例えば、ラビング処理や光配向処理)がなされている。第1配向膜AL1が液晶分子を初期配向させる第1配向処理方向PD1は、第2方向Yと略平行である。
図3は、図1に示した対向基板CTにおける一画素PXの構造例を概略的に示す平面図である。ここでは、X−Y平面における平面図を示している。なお、ここでは、説明に必要な構成のみを図示し、また、アレイ基板の主要部である画素電極PE及び第1共通電極CE1を破線で示している。
対向基板CTは、共通電極CEの一部である第2共通電極CE2を備えている。この第2共通電極CE2は、第2主共通電極CA2及び第2副共通電極CB2を備えている。これらの第2主共通電極CA2及び第2副共通電極CB2は、一体的あるいは連続的に形成され、互いに電気的に接続されている。また、これらの第2主共通電極CA2及び第2副共通電極CB2は、例えば、アクティブエリアの外側などにおいて、アレイ基板に備えられた第1共通電極CE1と電気的に接続されており、第1共通電極CE1と同電位である。
第2主共通電極CA2は、X−Y平面内において、主画素電極PAを挟んだ両側に位置し、第2方向Yに沿って直線的に延出している。この第2主共通電極CA2は、第1主共通電極CA1と対向する位置に形成されている。このような第2主共通電極CA2は、第1方向Xに沿って略同一の幅を有する帯状に形成されている。
図示した例では、第2主共通電極CA2は、第1方向Xに間隔をおいて2本平行に並んでおり、画素PXの左側端部に配置された第2主共通電極CAL2と、画素PXの右側端部に配置された第2主共通電極CAR2と、を備えている。厳密には、第2主共通電極CAL2は当該画素PXとその左側に隣接する画素との境界に跨って配置され、第2主共通電極CAR2は当該画素PXとその右側に隣接する画素との境界に跨って配置されている。第2主共通電極CAL2は、第1主共通電極CAL1と対向する。第2主共通電極CAR2は、第1主共通電極CAR1と対向する。
第2副共通電極CB2は、X−Y平面内において、第1方向Xに沿って直線的に延出している。この第2副共通電極CB2は、第1副共通電極CB1と対向する位置に形成されている。このような第2副共通電極CB2は、第2方向Yに沿って略同一の幅を有する帯状に形成されている。
図示した例では、第2副共通電極CB2は、第2方向Yに間隔をおいて2本平行に並んでおり、画素PXの上側端部に配置された第2副共通電極CBU2と、画素PXの下側端部に配置された第2副共通電極CBB2と、を備えている。厳密には、第2副共通電極CBU2は当該画素PXとその上側に隣接する画素との境界に跨って配置され、第2副共通電極CBB2は当該画素PXとその下側に隣接する画素との境界に跨って配置されている。つまり、対向基板CTにおいては、第2共通電極CE2は、第2主共通電極CA2及び第2副共通電極CB2により、画素PXを区画する格子状に形成されている。第2副共通電極CBU2は、第1副共通電極CBU1と対向する。第2副共通電極CBB2は、第1副共通電極CBB1と対向する。
このような対向基板CTにおいては、第2共通電極CE2は、第2配向膜AL2によって覆われている。この第2配向膜AL2には、液晶層LQの液晶分子を初期配向させるために、第2配向処理方向PD2に沿って配向処理(例えば、ラビング処理や光配向処理)がなされている。第2配向膜AL2が液晶分子を初期配向させる第2配向処理方向PD2は、第1配向処理方向PD1と平行である。図示した例では、第2配向処理方向PD2は、第1配向処理方向PD1と同一方向である。なお、第1配向処理方向PD1及び第2配向処理方向PD2は、互いに逆向きの方向であっても良いし、ともに同一方向でありながら図示した例とは逆向きつまりゲート配線G(N+1)からゲート配線GNに向かう側であっても良い。
図4は、図3のA−B線で切断した液晶表示パネルLPNをゲート配線G(N+1)側から見た断面構造を概略的に示す断面図である。図5は、図3のC−D線で切断した液晶表示パネルLPNをソース配線S1側から見た断面構造を概略的に示す断面図である。なお、ここでは、説明に必要な箇所のみを図示している。
液晶表示パネルLPNを構成するアレイ基板ARの背面側には、バックライト4が配置されている。バックライト4としては、種々の形態が適用可能であり、また、光源として発光ダイオード(LED)を利用したものや冷陰極管(CCFL)を利用したものなどのいずれでも適用可能であり、詳細な構造については説明を省略する。
アレイ基板ARは、光透過性を有する第1絶縁基板10を用いて形成されている。このアレイ基板ARは、第1絶縁基板10の内側、つまり、対向基板CTと対向する側においてゲート配線GN、ゲート配線G(N+1)、補助容量線CN、ソース配線S1、ソース配線S2、画素電極PE、第1共通電極CE1、第1絶縁膜11、第2絶縁膜12、第3絶縁膜13、第1配向膜AL1などを備えている。
詳述しないスイッチング素子のポリシリコンからなる半導体層SCは、第1絶縁基板10と第1絶縁膜11との間に形成されている。補助容量線CN、ゲート配線GN及びゲート配線G(N+1)は、第1絶縁膜11の上に形成され、第2絶縁膜12によって覆われている。ソース配線S1及びソース配線S2は、第2絶縁膜12の上に形成され、第3絶縁膜13によって覆われている。第3絶縁膜13は、透明な樹脂材料によって形成されている。この第3絶縁膜13は、ソース配線Sや画素電極PEと第2絶縁膜12との段差を緩和し、その表面が略平坦化されている。このような第3絶縁膜13の膜厚は、例えば、1μm以下である。
画素電極PEの主画素電極PA及び副画素電極PBや、第1共通電極CE1の第1主共通電極CAL1、第1主共通電極CAR1、第1副共通電極CBU1、及び、第1副共通電極CBB1は、第3絶縁膜13の上に形成されている。つまり、画素電極PE及び第1共通電極CE1は、同一層に形成され、同一材料、例えば、ITOによって形成されている。第1主共通電極CAL1は、ソース配線S1の上方に位置している。第1主共通電極CAR1は、ソース配線S2の上方に位置している。第1副共通電極CBU1は、ゲート配線GNの上方に位置している。第1副共通電極CBB1は、ゲート配線G(N+1)の上方に位置している。主画素電極PAは、隣接する第1主共通電極CAL1及び第1主共通電極CAR1の間に位置している。副画素電極PBは、隣接する第1副共通電極CBU1及び第1副共通電極CBB1の間に位置している。
なお、図示した例では、当該画素の駆動に必要な容量は、第1絶縁膜11を介して対向する半導体層SCと補助容量線CNとの間、及び、第2絶縁膜12及び第3絶縁膜13を介して対向する補助容量線CNと副画素電極PBとの間で形成される。
第1配向膜AL1は、アレイ基板ARの対向基板CTと対向する面に配置され、アクティブエリアACTの略全体に亘って延在している。この第1配向膜AL1は、画素電極PE及び第1共通電極CE1を覆っており、第3絶縁膜13の上にも配置されている。このような第1配向膜AL1は、水平配向性を示す材料によって形成されている。
対向基板CTは、光透過性を有する第2絶縁基板20を用いて形成されている。この対向基板CTは、第2絶縁基板20の内側、つまり、アレイ基板ARと対向する側においてブラックマトリクスBM、カラーフィルタCF、オーバーコート層OC、第2共通電極CE2、第2配向膜AL2などを備えている。
ブラックマトリクスBMは、各画素PXを区画し、開口部APを形成する。すなわち、ブラックマトリクスBMは、ソース配線S、ゲート配線G、スイッチング素子SWなどの配線部に対向するように配置されている。ここに示した例では、ブラックマトリクスBMは、ソース配線S1及びソース配線S2の上方に位置し第2方向Yに沿って延出した部分と、ゲート配線GN及びゲート配線G(N+1)の上方に位置し第1方向Xに沿って延出した部分を備えており、格子状に形成されている。このブラックマトリクスBMは、第2絶縁基板20のアレイ基板ARに対向する内面20Aに配置されている。
カラーフィルタCFは、各画素PXに対応して配置されている。すなわち、カラーフィルタCFは、第2絶縁基板20の内面20AにおいてブラックマトリクスBMによって区画された内側に配置されるとともに、その一部がブラックマトリクスBMに乗り上げている。第1方向Xに隣接する画素PXにそれぞれ配置されたカラーフィルタCFは、互いに色が異なる。例えば、カラーフィルタCFは、赤色、青色、緑色といった3原色にそれぞれ着色された樹脂材料によって形成されている。赤色に着色された樹脂材料からなる赤色カラーフィルタは、赤色画素に対応して配置されている。青色に着色された樹脂材料からなる青色カラーフィルタは、青色画素に対応して配置されている。緑色に着色された樹脂材料からなる緑色カラーフィルタは、緑色画素に対応して配置されている。これらのカラーフィルタCF同士の境界は、ブラックマトリクスBMと重なる位置にある。
オーバーコート層OCは、カラーフィルタCFを覆っている。このオーバーコート層OCは、カラーフィルタCFの表面の凹凸の影響を緩和する。このようなオーバーコート層OCは、例えば、透明な樹脂材料によって形成されている。
第2共通電極CE2の第2主共通電極CAL2、第2主共通電極CAR2、第2副共通電極CBU2及び第2副共通電極CBB2は、オーバーコート層OCのアレイ基板ARと対向する側に形成され、いずれもブラックマトリクスBMの下方に位置している。第2主共通電極CAL2の下方には、第1主共通電極CAL1が位置している。第2主共通電極CAR2の下方は、第1主共通電極CAR1が位置している。第2副共通電極CBU2の下方には、第1副共通電極CBU1が位置している。第2副共通電極CBB2の下方には、第1副共通電極CBB1が位置している。上記の開口部APにおいて、画素電極PEと第1共通電極CE1及び第2共通電極CE2との間の領域は、いずれもバックライト光が透過可能な透過領域に相当する。
第2配向膜AL2は、対向基板CTのアレイ基板ARと対向する面に配置され、アクティブエリアACTの略全体に亘って延在している。この第2配向膜AL2は、第2共通電極CE2やオーバーコート層OCを覆っている。このような第2配向膜AL2は、水平配向性を示す材料によって形成されている。
上述したようなアレイ基板ARと対向基板CTとは、それぞれの第1配向膜AL1及び第2配向膜AL2が対向するように配置されている。このとき、アレイ基板ARの第1配向膜AL1と対向基板CTの第2配向膜AL2との間には、例えば、樹脂材料によって一方の基板に一体的に形成された柱状スペーサにより、所定のセルギャップ、例えば2〜7μmのセルギャップが形成される。アレイ基板ARと対向基板CTとは、所定のセルギャップが形成された状態で、アクティブエリアACTの外側のシール材によって貼り合わせられている。
液晶層LQは、アレイ基板ARと対向基板CTとの間に形成されたセルギャップに保持され、第1配向膜AL1と第2配向膜AL2との間に配置されている。このような液晶層LQは、例えば、誘電率異方性が正(ポジ型)の液晶材料によって構成されている。
アレイ基板ARの外面、つまり、アレイ基板ARを構成する第1絶縁基板10の外面10Bには、第1光学素子OD1が接着剤などにより貼付されている。この第1光学素子OD1は、液晶表示パネルLPNのバックライト4と対向する側に位置しており、バックライト4から液晶表示パネルLPNに入射する入射光の偏光状態を制御する。この第1光学素子OD1は、第1偏光軸AX1を有する第1偏光板PL1を含んでいる。なお、第1偏光板PL1と第1絶縁基板10との間に位相差板などの他の光学素子が配置されても良い。
対向基板CTの外面、つまり、対向基板CTを構成する第2絶縁基板20の外面20Bには、第2光学素子OD2が接着剤などにより貼付されている。この第2光学素子OD2は、液晶表示パネルLPNの表示面側に位置しており、液晶表示パネルLPNから出射した出射光の偏光状態を制御する。この第2光学素子OD2は、第2偏光軸AX2を有する第2偏光板PL2を含んでいる。なお、第2偏光板PL2と第2絶縁基板20との間に位相差板などの他の光学素子が配置されていても良い。
第1偏光板PL1の第1偏光軸AX1と、第2偏光板PL2の第2偏光軸AX2とは、略直交する位置関係(クロスニコル)にある。このとき、一方の偏光板は、例えば、その偏光軸が主画素電極PAの延出方向あるいは液晶分子の初期配向方向と略平行または略直交するように配置されている。つまり、主画素電極PAの延出方向あるいは液晶分子の初期配向方向が第2方向Yである場合、一方の偏光板の吸収軸は、第2方向Yと略平行である、あるいは、第2方向Yと略直交する。
図3において、(a)で示した例では、第1偏光板PL1は、その第1偏光軸AX1が第1方向Xと平行となるように配置され、また、第2偏光板PL2は、その第2偏光軸AX2が第2方向Yと平行となるように配置されている。また、図3において、(b)で示した例では、第2偏光板PL2は、その第2偏光軸AX2が第1方向Xと平行となるように配置され、また、第1偏光板PL1は、その第1偏光軸AX1が第2方向Yと平行となるように配置されている。
次に、上記構成の液晶表示パネルLPNの動作について説明する。
すなわち、液晶層LQに電圧が印加されていない状態、つまり、画素電極PEと共通電極CEとの間に電界が形成されていない状態(OFF時)には、液晶層LQの液晶分子LMは、その長軸が第1配向膜AL1の第1配向処理方向PD1及び第2配向膜AL2の第2配向処理方向PD2を向くように配向している。このようなOFF時が初期配向状態に相当し、OFF時の液晶分子LMの配向方向が初期配向方向に相当する。
なお、厳密には、液晶分子LMは、X−Y平面に平行に配向しているとは限らず、プレチルトしている場合が多い。このため、ここでの液晶分子LMの初期配向方向とは、OFF時の液晶分子LMの長軸をX−Y平面に正射影した方向である。ここでは、第1配向処理方向PD1及び第2配向処理方向PD2は、ともに第2方向Yと略平行且つ同じ向きの方向である。OFF時においては、図3に破線で示したように、液晶分子LMは、X−Y平面内において、その長軸が第2方向Yと略平行な方向に初期配向する。つまり、液晶分子LMの初期配向方向は、第2方向Yと平行である。
液晶層LQの断面において、液晶分子LMは、液晶層LQの中間部付近で略水平(プレチルト角が略ゼロ)に配向し、ここを境界としてアレイ基板ARの近傍(つまり、第1配向膜AL1の近傍)及び対向基板CTの近傍(つまり、第2配向膜AL2の近傍)において対称となるようなプレチルト角を持って配向する(スプレイ配向)。なお、第1配向処理方向PD1及び第2配向処理方向PD2が互いに平行且つ逆向きである場合、液晶層LQの断面において、液晶分子LMは、第1配向膜AL1の近傍、第2配向膜AL2の近傍、及び、液晶層LQの中間部において略均一なプレチルト角を持って配向する(ホモジニアス配向)。
このようなOFF時において、バックライト4からのバックライト光の一部は、第1偏光板PL1を透過し、液晶表示パネルLPNに入射する。液晶表示パネルLPNに入射した光は、第1偏光板PL1の第1偏光軸AX1と直交する直線偏光である。このような直線偏光の偏光状態は、OFF時の液晶層LQを通過した際にほとんど変化しない。このため、液晶表示パネルLPNを透過した直線偏光は、第1偏光板PL1に対してクロスニコルの位置関係にある第2偏光板PL2によって吸収される(黒表示)。
一方、液晶層LQに電圧が印加された状態、つまり、画素電極PEと共通電極CE(第1共通電極CE1及び第2共通電極CE2)との間に電界が形成された状態(ON時)では、画素電極PEと共通電極CEとの間に基板と略平行な横電界(あるいは斜め電界)が形成される。液晶分子LMは、画素電極PEと共通電極CEとの間の電界の影響を受け、その配向状態が変化する。
図3に示した例では、画素電極PEと第2主共通電極CAL2との間の領域のうち、下側半分の領域内の液晶分子LMは、第2方向Yに対して時計回りに回転し図中の左下を向くように配向し、また、上側半分の領域内の液晶分子LMは、第2方向Yに対して反時計回りに回転し図中の左上を向くように配向する。画素電極PEと第2主共通電極CAR2との間の領域のうち、下側半分の領域内の液晶分子LMは、第2方向Yに対して反時計回りに回転し図中の右下を向くように配向し、上側半分の領域内の液晶分子LMは、第2方向Yに対して時計回りに回転し図中の右上を向くように配向する。
このように、各画素PXにおいて、画素電極PEと共通電極CEとの間に電界が形成された状態では、液晶分子LMの配向方向は、画素電極PEと重なる位置を境界として複数の方向に分かれ、それぞれの配向方向でドメインを形成する。つまり、一画素PXには、複数のドメインが形成される。
このようなON時に、液晶表示パネルLPNに入射した直線偏光は、その偏光状態が液晶層LQを通過する際に液晶分子LMの配向状態に応じて変化する。このため、ON時においては、液晶層LQを通過した少なくとも一部の光は、第2偏光板PL2を透過する(白表示)。但し、画素電極あるいは共通電極と重なる位置では、液晶分子が初期配向状態を維持しているため、OFF時と同様に黒表示となる。
次に、本実施形態の第1構成例について説明する。
図6は、第1構成例を説明するための模式図である。なお、この図6では、説明に必要な構成のみを図示しており、画素電極については主画素電極PAのみを図示し副画素電極の図示を省略している。ここに示した例では、ソース配線S1とソース配線S2との間に位置する一列分の画素列に着目し、ソース配線S1とソース配線S2との間に位置するそれぞれの画素電極(図中では主画素電極PA1乃至PA5)はスイッチング素子SWを介していずれもソース配線S1と電気的に接続されているものとする。また、アクティブエリアは例えば480ラインで構成され、ここでは、アクティブエリアACTに1フレームの映像信号を書き込む際に、アクティブエリアACTの480ラインのうちの1ライン(つまりゲート配線G1に接続された画素のライン)から映像信号の書込を開始し、480ライン(つまりゲート配線G480に接続された画素のライン)で映像信号の書込を終了するものとする。つまり、映像信号の書込開始側の領域とはアクティブエリアACTのゲート配線G1を含む領域であり、映像信号の書込終了側の領域とはアクティブエリアACTのゲート配線G480を含む領域である。なお、480ラインから映像信号の書込を開始し、1ラインで映像信号の書込を終了する場合もあり、このときには、映像信号の書込開始側の領域とはアクティブエリアACTのゲート配線G480を含む領域であり、映像信号の書込終了側の領域とはアクティブエリアACTのゲート配線G1を含む領域となる。ソース配線S1及びソース配線S2は、いずれも書込開始側から書込終了側に亘って延出している。
アクティブエリアACTは、例えば、5つの領域からなる。すなわち、アクティブエリアACTは、書込開始側に位置する第1領域A1、第1領域A1に続いて映像信号が書き込まれる第2領域A2、第2領域A2に続いて映像信号が書き込まれる第3領域A3、第3領域A3に続いて映像信号が書き込まれる第4領域A4、及び、第4領域A4に続いて映像信号が書き込まれる第5領域A5を有している。ここでの第5領域A5は、書込終了側に位置する領域に相当する。ここでは、アクティブエリアACTが5つの領域からなる場合について説明するが、アクティブエリアの分割数は5つに限らない。
今、5つの領域にそれぞれ等しいライン数を割り当てた場合について検討する。つまり、第1領域A1は、1ライン目に相当するゲート配線G1から96ライン目に相当するゲート配線G96までの領域に相当する。第2領域A2は、97ライン目に相当するゲート配線G97から192ライン目に相当するゲート配線G192までの領域に相当する。第3領域A3は、193ライン目に相当するゲート配線G193から288ライン目に相当するゲート配線G288までの領域に相当する。第4領域A4は、289ライン目に相当するゲート配線G289から384ライン目に相当するゲート配線G384までの領域に相当する。第5領域A5は、385ライン目に相当するゲート配線G385から480ライン目に相当するゲート配線G480までの領域に相当する。なお、5つの領域にそれぞれ異なるライン数を割り当てても良い。
書込開始側の第1領域A1においては、主画素電極PA1とソース配線S1との間隔L11は、主画素電極PA1とソース配線S2との間隔L12よりも小さい。つまり、主画素電極PA1は、図中に破線で示したソース配線S1及びソース配線S2から等距離に位置する中間線Oよりもソース配線S1側に位置している。一例として、間隔L11は8μmであり、間隔L12は12μmである。なお、この第1構成例で説明する間隔とは、いずれも第1方向Xに沿った長さである。
一方で、書込終了側の第5領域A5においては、主画素電極PA5とソース配線S1との間隔L51は、主画素電極PA5とソース配線S2との間隔L52よりも大きい。つまり、主画素電極PA5は、中間線Oよりもソース配線S2側に位置している。一例として、間隔L51は12μmであり、間隔L52は8μmである。
第1領域A1と第5領域A5との間の中間に位置する第3領域A3においては、主画素電極PA3とソース配線S1との間隔L31は、主画素電極PA3とソース配線S2との間隔L32と略同等である。つまり、主画素電極PA3は、中間線Oの上に位置している。一例として、間隔L31は10μmであり、間隔L32は10μmである。
また、第2領域A2においては、主画素電極PA2とソース配線S1との間隔L21は、主画素電極PA2とソース配線S2との間隔L22よりも小さい。但し、この第2領域A2における間隔L21と間隔L22との差は、第1領域A1における間隔L11と間隔L12との差よりも小さい。つまり、主画素電極PA2は、中間線Oよりもソース配線S1側に位置しているが、主画素電極PA1よりは中間線O側に位置している。一例として、間隔L21は9μmであり、間隔L22は11μmである。
また、第4領域A4においては、主画素電極PA4とソース配線S1との間隔L41は、主画素電極PA4とソース配線S2との間隔L42よりも大きい。但し、この第4領域A2における間隔L41と間隔L42との差は、第5領域A5における間隔L51と間隔L52との差よりも小さい。つまり、主画素電極PA4は、中間線Oよりもソース配線S2側に位置しているが、主画素電極PA5よりは中間線O側に位置している。一例として、間隔L41は11μmであり、間隔L42は9μmである。
このように、ソース配線S1とソース配線S2との間の画素列における主画素電極PAの位置に着目したとき、書込開始側では主画素電極PAは自身と電気的に接続されたソース配線S1の側に片寄り、書込開始側から書込終了側に向かうにしたがって、主画素電極PAはソース配線S1から離れ、書込終了側では主画素電極PAはソース配線S1に隣接するソース配線S2(つまり、主画素電極自身と電気的に接続されていない側のソース配線)の側に片寄っている。なお、第1領域A1乃至第5領域A5の各々の領域では、主画素電極PAとソース配線S1及びソース配線S2との間隔が必ずしも一定でなくてもよい。
このような第1構成例によれば、画素電極PEに隣接するソース配線Sからの漏れ電界の影響を緩和することができ、クロストークによる表示品位の劣化を抑制することが可能となる。この点について、以下に説明する。
すなわち、ソース配線S1とソース配線S2との間の画素列における主画素電極PAがすべて中間線Oの上に位置している比較例について検討する。ソース配線S1から書き込まれる映像信号の極性と、ソース配線S2から書き込まれる映像信号の極性とが異なる場合、主画素電極PAとソース配線S2との間に大きな電位差が形成され、ソース配線S2からの漏れ電界による画素透過率の影響が無視できなくなるおそれがある。例えば、共通電極CEのコモン電位(0V)に対して、1フレーム期間のあるタイミングでソース配線S1に+5Vの映像信号が供給され、ソース配線S2に−5Vの映像信号が供給された場合、主画素電極PAとソース配線S1とが同電位である(いずれも+5Vである)、あるいは、同極性の電位である(主画素電極PAが正極性の電位に保持されているフレーム期間は、ソース配線S1に供給される映像信号は正極性である)ため、主画素電極PAとソース配線S1との間には大きな電位差は形成されにくい。一方で、主画素電極PAとソース配線S2とでは電位の極性が異なる(主画素電極PAの電位が+5Vに保持されている一方でソース配線S2が−5Vである)ため、主画素電極PAとソース配線S2との間に大きな電位差が形成されてしまう。このため、主画素電極PAとソース配線S1との間の領域には正規の電界が形成され、液晶分子が所望の方向に配向されるため、必要な透過率が得られる一方で、主画素電極PAとソース配線S2との間の領域には過大な電界が形成され、液晶分子が所望の方向に配向されず、必要な透過率が得られなくなることがある。各画素で中間調(グレー)を表示する場合、主画素電極PAとソース配線S1との間の領域ではグレー表示に対応した透過率が得られる一方で、主画素電極PAとソース配線S2との間の領域では白表示に近い高い透過率が得られるため、画素単位で所望の透過率が得られない。
また、比較例の構成において、フレーム毎に各ソース配線Sに供給される映像信号の極性が反転するような駆動方法が適用された場合、さらにソース配線Sからの漏れ電界の影響を受けやすくなる。例えば、ソース配線S1には第1フレームで正極性の映像信号が供給され、この第1フレームに続く第2フレームで負極性の映像信号が供給される一方で、ソース配線S2には第1フレームで負極性の映像信号が供給され、第2フレームで正極性の映像信号が供給される場合、書込終了側に位置する主画素電極PAとソース配線S1との間に大きな電位差が形成され、ソース配線S1からの漏れ電界による画素透過率の影響が無視できなくなるおそれがある。例えば、書込終了側に位置する主画素電極PAに対して、第1フレームではソース配線S1から+5Vの映像信号が書き込まれた場合、映像信号書込の直後は、主画素電極PAの電位が+5Vに保持されているため、ソース配線S1との間に大きな電位差は形成されないが、第2フレームでソース配線S1に負極性の映像信号が供給されると、主画素電極PAとソース配線S1との間に大きな電位差が形成される。このとき、第2フレームでは、当該主画素電極PAの電位とソース配線S2の電位とが同極性であるため、これらの間では大きな電位差は形成されない。つまり、上記の駆動方法を適用した場合には、書込終了側に位置する主画素電極PAとソース配線S2との間の領域にはほとんどのフレーム期間で正規の電界が形成され、液晶分子が所望の方向に配向されるため、必要な透過率が得られる一方で、主画素電極PAとソース配線S1との間の領域には過大な電界が形成され、液晶分子が所望の方向に配向されず、必要な透過率が得られなくなることがある。このため、各画素で中間調(グレー)を表示する場合、主画素電極PAとソース配線S2との間の領域ではグレー表示に対応した透過率が得られる一方で、主画素電極PAとソース配線S1との間の領域では白表示に近い高い透過率が得られるため、画素単位で所望の透過率が得られない。
なお、このような駆動方法を適用した場合、書込開始側に位置する主画素電極PAとソース配線S2との間には、上記の通り、大きな電位差が形成され、ソース配線S2からの漏れ電界の影響を受ける。
このように、比較例の構成では、映像信号の書込開始側に位置する主画素電極と自身と接続されていない側のソース配線との間で不所望な電界が形成されやすく、また、映像信号の書込終了側に位置する主画素電極と自身と接続されたソース配線との間で不所望な電界が形成されやすい。なお、書込開始側と、書込終了側との中間の領域では、主画素電極と一方のソース配線との間、及び、主画素電極と他方のソース配線との間にフレーム毎に交互に不所望な電界が形成されるが、2フレーム単位で時間的に平均化されるため、表示不良が目立ちにくい。
本実施形態の第1構成例によれば、映像信号の書込開始側に位置する主画素電極、例えば第1領域A1に位置する主画素電極PA1とこの主画素電極PA1と接続されていないソース配線S2との間隔L12は、主画素電極PA1とこの主画素電極PA1と接続されたソース配線S1との間隔L11よりも大きい。このため、主画素電極PA1とソース配線S2との間に大きな電位差が形成される条件であったとしても、ソース配線S2からの漏れ電界の影響を緩和することが可能となる。つまり、主画素電極PA1とソース配線S1との間の領域に本来形成すべき正規の電界が形成される一方で、主画素電極PA1とソース配線S2との間の領域においても不所望な漏れ電界の影響が緩和され、正規の電界と同等の電界を形成することが可能となる。したがって、映像信号の書込開始側での表示品位の劣化を抑制することが可能となる。
また、映像信号の書込終了側に位置する主画素電極、例えば第5領域A5に位置する主画素電極PA5とこの主画素電極PA5と接続されたソース配線S1との間隔L51は、主画素電極PA5とこの主画素電極PA5と接続されていないソース配線S2との間隔L52よりも大きい。このため、主画素電極PA5とソース配線S1との間に大きな電位差が形成される条件であったとしても、ソース配線S1からの漏れ電界の影響を緩和することが可能となる。つまり、主画素電極PA5とソース配線S2との間の領域に本来形成すべき正規の電界が形成される一方で、主画素電極PA5とソース配線S1との間の領域においても不所望な漏れ電界の影響が緩和され、正規の電界と同等の電界を形成することが可能となる。したがって、映像信号の書込終了側での表示品位の劣化を抑制することが可能となる。
なお、書込開始側と書込終了側との間に位置する主画素電極、例えば第3領域A3に位置する主画素電極PA3とソース配線S1との間隔L31は、主画素電極PA3とソース配線S2との間隔L32と同等であるが、上記の通り、主画素電極PA3とソース配線S1との間の領域と、主画素電極PA3とソース配線S2との間の領域とでフレーム毎に交互に不所望な電界が形成されるため、表示不良が目立ちにくい。
したがって、映像信号の書込終了側での表示品位の劣化を抑制することが可能となる。
なお、この第1構成例は、図6に示した例に限らない。
図7は、第1構成例の他の例を説明するための模式図である。なお、この図7では、説明に必要な構成のみを図示しており、画素電極については主画素電極PAのみを図示し副画素電極の図示を省略している。ここに示した例は、図6に示した例と比較して、ソース配線S1とソース配線S2との間に位置するそれぞれの画素電極(図中では主画素電極PA1乃至PA5)はスイッチング素子SWを介してソース配線S1及びソース配線S2と交互に電気的に接続されている点で相違している。
図示した例では、アクティブエリアACTの奇数ライン、つまり、ゲート配線G1、G3、G5…に接続された画素のラインでは、主画素電極PAは、スイッチング素子SWを介してソース配線S1と電気的に接続されている。また、アクティブエリアACTの偶数ライン、つまり、ゲート配線G2、G4、G6…に接続された画素のラインでは、主画素電極PAは、スイッチング素子SWを介してソース配線S2と電気的に接続されている。
このような例においても、映像信号の書込開始側に位置する主画素電極と、この主画素電極と接続されていないソース配線との間隔は、主画素電極とこの主画素電極と接続されたソース配線との間隔よりも大きい。例えば、ゲート配線G1に接続された画素の主画素電極PA11とソース配線S2との間隔は、主画素電極PA11とソース配線S1との間隔よりも大きい。また、ゲート配線G2に接続された画素の主画素電極PA12とソース配線S1との間隔は、主画素電極PA12とソース配線S2との間隔よりも大きい。このため、図6に示した例と同様に、映像信号の書込開始側での表示品位の劣化を抑制することが可能となる。
また、映像信号の書込終了側に位置する主画素電極と、この主画素電極と接続されたソース配線との間隔は、主画素電極とこの主画素電極と接続されていないソース配線との間隔よりも大きい。例えば、ゲート配線G385に接続された画素の主画素電極PA51とソース配線S1との間隔は、主画素電極PA51とソース配線S2との間隔よりも大きい。また、ゲート配線G386に接続された画素の主画素電極PA52とソース配線S2との間隔は、主画素電極PA52とソース配線S1との間隔よりも大きい。このため、図6に示した例と同様に、映像信号の書込終了側での表示品位の劣化を抑制することが可能となる。
次に、本実施形態の第2構成例について説明する。
図8は、第2構成例を説明するための模式図である。なお、この図8では、説明に必要な構成のみを図示しており、画素電極については主画素電極PAのみを図示し副画素電極の図示を省略している。この第2構成例は、第1構成例と比較して、アクティブエリアACTの第1領域A1から第5領域A5に亘り主画素電極PAが中間線Oの上に位置している一方で、ソース配線S1に対向する第1主共通電極CAL1及びソース配線S2に対向する第1主共通電極CAR1の主画素電極PAに向かって延出した幅が第1領域A1から第5領域A5で異なる点で相違している。なお、以下に説明する幅とは、第1方向Xに沿った長さである。
より具体的に説明すると、書込開始側の第1領域A1においては、第1主共通電極CAL1についてソース配線S1のエッジから主画素電極PA1に向かって延出した幅W11は、第1主共通電極CAR1についてソース配線S2のエッジから主画素電極PA1に向かって延出した幅W12よりも小さい。主画素電極PA1が中間線Oの上に位置している場合、第1主共通電極CAL1と主画素電極PA1との間隔は、第1主共通電極CAR1と主画素電極PA1との間隔より大きい。
一方で、書込終了側の第5領域A5においては、第1主共通電極CAL1についてソース配線S1のエッジから主画素電極PA5に向かって延出した幅W51は、第1主共通電極CAR1についてソース配線S2のエッジから主画素電極PA5に向かって延出した幅W52よりも大きい。主画素電極PA5が中間線Oの上に位置している場合、第1主共通電極CAL1と主画素電極PA5との間隔は、第1主共通電極CAR1と主画素電極PA5との間隔より小さい。
第1領域A1と第5領域A5との間の中間に位置する第3領域A3においては、第1主共通電極CAL1についてソース配線S1のエッジから主画素電極PA3に向かって延出した幅W31は、第1主共通電極CAR1についてソース配線S2のエッジから主画素電極PA3に向かって延出した幅W32と略同等である。主画素電極PA3が中間線Oの上に位置している場合、第1主共通電極CAL1と主画素電極PA3との間隔は、第1主共通電極CAR1と主画素電極PA3との間隔と略同等である。
また、第2領域A2においては、第1主共通電極CAL1についてソース配線S1のエッジから主画素電極PA2に向かって延出した幅W21は、第1主共通電極CAR1についてソース配線S2のエッジから主画素電極PA2に向かって延出した幅W22よりも小さい。主画素電極PA2が中間線Oの上に位置している場合、第1主共通電極CAL1と主画素電極PA2との間隔は、第1主共通電極CAR1と主画素電極PA2との間隔より大きい。但し、この第2領域A2における幅W21と幅W22との差は、第1領域A1における幅W11と幅W12との差よりも小さい。つまり、幅W21は、幅W11より大きく、幅W31より小さい。また、幅W22は、幅W12より小さく、幅W32より大きい。
また、第4領域A4においては、第1主共通電極CAL1についてソース配線S1のエッジから主画素電極PA4に向かって延出した幅W41は、第1主共通電極CAR1についてソース配線S2のエッジから主画素電極PA4に向かって延出した幅W42よりも大きい。主画素電極PA4が中間線Oの上に位置している場合、第1主共通電極CAL1と主画素電極PA4との間隔は、第1主共通電極CAR1と主画素電極PA4との間隔より小さい。但し、この第4領域A4における幅W41と幅W42との差は、第5領域A5における幅W51と幅W52との差よりも小さい。つまり、幅W41は、幅W31より大きく、幅W51より小さい。また、幅W42は、幅W32より小さく、幅W52より大きい。
このように、ソース配線S1と対向する第1主共通電極CAL1及びソース配線S2と対向する第1主共通電極CAR1の位置に着目したとき、書込開始側では主画素電極PAと電気的に接続されたソース配線S1と対向する第1主共通電極CAL1よりも、主画素電極PAと電気的に接続されていないソース配線S2と対向する第1主共通電極CAR1の方が主画素電極PAに向かって幅広く延出している。書込開始側から書込終了側に向かうにしたがって、第1主共通電極CAR1の主画素電極PA側への延出幅が順次小さくなるとともに第1主共通電極CAL1の主画素電極PA側への延出幅が順次大きくなり、書込終了側では第1主共通電極CAR1よりも第1主共通電極CAL1の方が主画素電極PAに向かって幅広く延出している。なお、第1領域A1乃至第5領域A5の各々の領域では、第1主共通電極CAL1及び第1主共通電極CAR1のそれぞれの主画素電極PA側への延出幅が必ずしも一定でなくてもよい。
このような第2構成例によれば、書込開始側では、主画素電極PAと接続されていない側のソース配線S2からの漏れ電界を第1主共通電極CAR1でシールドすることができるとともに、第1主共通電極CAR1を主画素電極PAに接近させ、これらの間の電界を強化することができる。また、書込終了側では、主画素電極PAと接続されている側のソース配線S1からの漏れ電界を第1主共通電極CAL1でシールドすることができるとともに、第1主共通電極CAL1を主画素電極PAに接近させ、これらの間の電界を強化することができる。したがって、表示品位の劣化を抑制することが可能となる。
なお、この第2構成例は、図8に示したように、第1主共通電極CAL1及び第1主共通電極CAR1が書込開始側から書込終了側に亘って階段状に形成された例に限らない。
図9は、第2構成例の他の例を説明するための模式図である。ここに示した例は、図8に示した例と比較して、第1主共通電極CAL1がソース配線S1の延出方向に対して斜めの方向に延出しつつソース配線S1と対向し、主共通電極CAR1がソース配線S2の延出方向に対して斜めの方向に延出しソース配線S2と対向している点で相違している。但し、第1主共通電極CAL1及び第1主共通電極CAR1は、互いに平行である。
このような例であっても、図8に示した例と同様に、映像信号の書込開始側及び書込終了側での表示品位の劣化を抑制することが可能となる。
次に、本実施形態の第3構成例について説明する。
図10は、第3構成例を説明するための模式図である。なお、この図10では、説明に必要な構成のみを図示している。この第3構成例は、第1構成例と比較して、アクティブエリアACTの第1領域A1から第5領域A5に亘り主画素電極PAが中間線Oの上に位置している一方で、補助容量線CSがソース配線S1に対向する第1電極部EL1及びソース配線S2に対向する第2電極部EL2を有し、これらの第1電極部EL1及び第2電極部EL2のそれぞれの主画素電極PAに向かって延出した幅が第1領域A1から第5領域A5で異なる点で相違している。なお、詳述しないが、各ソース配線は、補助容量線のいずれかの電極部と第1主共通電極との間に位置している。
より具体的に説明すると、書込開始側の第1領域A1において、例えば、ゲート配線G1とゲート配線G2との間に位置する補助容量線CS1は、ゲート配線G1とゲート配線G2との間で第2方向Yに沿って延出した第1電極部EL11及び第2電極部EL12を有している。第1電極部EL11は、ゲート配線G1及びゲート配線G2から離間し、ソース配線S1の下層に位置している。第2電極部EL12は、ゲート配線G1及びゲート配線G2から離間し、ソース配線S2の下層に位置している。第1電極部EL11についてソース配線S1のエッジから主画素電極PA1に向かって延出した幅W11は、第2電極部EL12についてソース配線S2のエッジから主画素電極PA1に向かって延出した幅W12よりも小さい。主画素電極PA1が中間線Oの上に位置している場合、第1電極部EL11と主画素電極PA1との間隔は、第2電極部EL12と主画素電極PA1との間隔より大きい。
一方で、書込終了側の第5領域A5において、例えば、ゲート配線G385とゲート配線G386との間に位置する補助容量線CS385は、ゲート配線G385とゲート配線G386との間で第2方向Yに沿って延出した第1電極部EL51及び第2電極部EL52を有している。第1電極部EL51はソース配線S1の下層に位置し、第2電極部EL52はソース配線S2の下層に位置している。第1電極部EL51についてソース配線S1のエッジから主画素電極PA5に向かって延出した幅W51は、第2電極部EL52についてソース配線S2のエッジから主画素電極PA5に向かって延出した幅W52よりも大きい。主画素電極PA5が中間線Oの上に位置している場合、第1電極部EL51と主画素電極PA5との間隔は、第2電極部EL52と主画素電極PA5との間隔より小さい。
第1領域A1と第5領域A5との間の中間に位置する第3領域A3において、例えば、ゲート配線G193とゲート配線G194との間に位置する補助容量線CS193は、ゲート配線G193とゲート配線G194との間で第2方向Yに沿って延出した第1電極部EL31及び第2電極部EL32を有している。第1電極部EL31はソース配線S1の下層に位置し、第2電極部EL32はソース配線S2の下層に位置している。第1電極部EL31についてソース配線S1のエッジから主画素電極PA3に向かって延出した幅W31は、第2電極部EL32についてソース配線S2のエッジから主画素電極PA3に向かって延出した幅W32と略同等である。主画素電極PA3が中間線Oの上に位置している場合、第1電極部EL31と主画素電極PA3との間隔は、第2電極部EL32と主画素電極PA3との間隔と略同等である。
また、第2領域A2において、例えば、ゲート配線G97とゲート配線G98との間に位置する補助容量線CS97は、ゲート配線G97とゲート配線G98との間で第2方向Yに沿って延出した第1電極部EL21及び第2電極部EL22を有している。第1電極部EL21はソース配線S1の下層に位置し、第2電極部EL22はソース配線S2の下層に位置している。第1電極部EL21についてソース配線S1のエッジから主画素電極PA2に向かって延出した幅W21は、第2電極部EL22についてソース配線S2のエッジから主画素電極PA2に向かって延出した幅W22よりも小さい。主画素電極PA2が中間線Oの上に位置している場合、第1電極部EL21と主画素電極PA2との間隔は、第2電極部EL22と主画素電極PA2との間隔より大きい。但し、この第2領域A2における幅W21と幅W22との差は、第1領域A1における幅W11と幅W12との差よりも小さい。つまり、幅W21は、幅W11より大きく、幅W31より小さい。また、幅W22は、幅W12より小さく、幅W32より大きい。
また、第4領域A4において、例えば、ゲート配線G289とゲート配線G290との間に位置する補助容量線CS289は、ゲート配線G289とゲート配線G290との間で第2方向Yに沿って延出した第1電極部EL41及び第2電極部EL42を有している。第1電極部EL41はソース配線S1の下層に位置し、第2電極部EL42はソース配線S2の下層に位置している。第1電極部EL41についてソース配線S1のエッジから主画素電極PA4に向かって延出した幅W41は、第2電極部EL42についてソース配線S2のエッジから主画素電極PA4に向かって延出した幅W42よりも大きい。主画素電極PA4が中間線Oの上に位置している場合、第1電極部EL41と主画素電極PA4との間隔は、第2電極部EL42と主画素電極PA4との間隔より小さい。但し、この第4領域A4における幅W41と幅W42との差は、第5領域A5における幅W51と幅W52との差よりも小さい。つまり、幅W41は、幅W31より大きく、幅W51より小さい。また、幅W42は、幅W32より小さく、幅W52より大きい。
このように、ソース配線S1と対向する第1電極部EL1及びソース配線S2と対向する第2電極部EL2の位置に着目したとき、書込開始側では主画素電極PAと電気的に接続されたソース配線S1と対向する第1電極部EL1よりも、主画素電極PAと電気的に接続されていないソース配線S2と対向する第2電極部EL2の方が主画素電極PAに向かって幅広く延出している。書込開始側から書込終了側に向かうにしたがって、第2電極部EL2の主画素電極PA側への延出幅が順次小さくなるとともに第1電極部EL1の主画素電極PA側への延出幅が順次大きくなり、書込終了側では第2電極部EL2よりも第1電極部EL1の方が主画素電極PAに向かって幅広く延出している。なお、第1領域A1乃至第5領域A5の各々の領域では、第1電極部EL1及び第2電極部EL2のそれぞれの主画素電極PA側への延出幅が必ずしも一定でなくてもよい。
このような第3構成例によれば、書込開始側では、主画素電極PAと接続されていない側のソース配線S2からの漏れ電界は、ソース配線S2の上層に位置する第1主共通電極CAR1によってシールドされるとともに、ソース配線S2の下層に位置する第2電極部EL2でもシールドすることができる。また、書込終了側では、主画素電極PAと接続されている側のソース配線S1からの漏れ電界は、ソース配線S1の上層に位置する第1主共通電極CAL1によってシールドされるとともに、ソース配線S1の下層に位置する第1電極部EL1でもシールドすることができる。したがって、表示品位の劣化を抑制することが可能となる。
次に、本実施形態の第4構成例について説明する。
図11は、第4構成例を説明するための模式図である。なお、この図11では、説明に必要な構成のみを図示している。この第4構成例は、第1構成例と比較して、アクティブエリアACTの第1領域A1から第5領域A5に亘り主画素電極PAが中間線Oの上に位置している一方で、ソース配線S1が第1コンタクト部CT1を有し、ソース配線S2が第2コンタクト部CT2を有し、これらの第1コンタクト部CT1及び第2コンタクト部CT2のそれぞれの主画素電極PAに向かって延出した幅が第1領域A1から第5領域A5で異なる点で相違している。
より具体的に説明すると、書込開始側の第1領域A1において、ソース配線S1は、主画素電極PA1と電気的に接続された半導体層SC11にコンタクトする第1コンタクト部CT11を有している。ソース配線S2は、隣接する画素の半導体層SC12にコンタクトする第2コンタクト部CT12を有している。第1コンタクト部CT11についてソース配線S1のエッジから主画素電極PA1に向かって延出した幅W11は、第2コンタクト部CT12についてソース配線S2のエッジから主画素電極PA1に向かって延出した幅W12よりも大きい。主画素電極PA1が中間線Oの上に位置している場合、第1コンタクト部CT11と主画素電極PA1との間隔は、第2コンタクト部CT12と主画素電極PA1との間隔より小さい。
一方で、書込終了側の第5領域A5において、ソース配線S1は、主画素電極PA5と電気的に接続された半導体層SC51にコンタクトする第1コンタクト部CT51を有している。ソース配線S2は、隣接する画素の半導体層SC52にコンタクトする第2コンタクト部CT52を有している。第1コンタクト部CT51についてソース配線S1のエッジから主画素電極PA5に向かって延出した幅W51は、第2コンタクト部CT52についてソース配線S2のエッジから主画素電極PA5に向かって延出した幅W52よりも小さい。主画素電極PA5が中間線Oの上に位置している場合、第1コンタクト部CT51と主画素電極PA5との間隔は、第2コンタクト部CT52と主画素電極PA5との間隔より大きい。
第1領域A1と第5領域A5との間の中間に位置する第3領域A3において、ソース配線S1は、主画素電極PA3と電気的に接続された半導体層SC31にコンタクトする第1コンタクト部CT31を有している。ソース配線S2は、隣接する画素の半導体層SC32にコンタクトする第2コンタクト部CT32を有している。第1コンタクト部CT31についてソース配線S1のエッジから主画素電極PA3に向かって延出した幅W31は、第2コンタクト部CT32についてソース配線S2のエッジから主画素電極PA3に向かって延出した幅W32と略同等である。主画素電極PA3が中間線Oの上に位置している場合、第1コンタクト部CT31と主画素電極PA3との間隔は、第2コンタクト部CT32と主画素電極PA3との間隔と略同等である。
また、第2領域A2において、ソース配線S1は、主画素電極PA2と電気的に接続された半導体層SC21にコンタクトする第1コンタクト部CT21を有している。ソース配線S2は、隣接する画素の半導体層SC22にコンタクトする第2コンタクト部CT22を有している。第1コンタクト部CT21についてソース配線S1のエッジから主画素電極PA2に向かって延出した幅W21は、第2コンタクト部CT22についてソース配線S2のエッジから主画素電極PA2に向かって延出した幅W22よりも大きい。主画素電極PA2が中間線Oの上に位置している場合、第1コンタクト部CT21と主画素電極PA2との間隔は、第2コンタクト部CT22と主画素電極PA2との間隔より小さい。但し、この第2領域A2における幅W21と幅W22との差は、第1領域A1における幅W11と幅W12との差よりも小さい。つまり、幅W21は、幅W31より大きく、幅W11より小さい。また、幅W22は、幅W32より小さく、幅W12より大きい。
また、第4領域A4において、ソース配線S1は、主画素電極PA4と電気的に接続された半導体層SC41にコンタクトする第1コンタクト部CT41を有している。ソース配線S2は、隣接する画素の半導体層SC42にコンタクトする第2コンタクト部CT42を有している。第1コンタクト部CT41についてソース配線S1のエッジから主画素電極PA4に向かって延出した幅W41は、第2コンタクト部CT42についてソース配線S2のエッジから主画素電極PA4に向かって延出した幅W42よりも小さい。主画素電極PA4が中間線Oの上に位置している場合、第1コンタクト部CT41と主画素電極PA4との間隔は、第2コンタクト部CT42と主画素電極PA4との間隔より大きい。但し、この第4領域A4における幅W41と幅W42との差は、第5領域A5における幅W51と幅W52との差よりも小さい。つまり、幅W41は、幅W51より大きく、幅W31より小さい。また、幅W42は、幅52より小さく、幅W32より大きい。
このように、ソース配線S1の第1コンタクト部CT1及びソース配線S2の第2コンタクト部CT2の位置に着目したとき、書込開始側では主画素電極PAと電気的に接続されたソース配線S1の第1コンタクト部CT1は、主画素電極PAと電気的に接続されていないソース配線S2の第2コンタクト部CT2よりも主画素電極PAに向かって幅広く延出している。書込開始側から書込終了側に向かうにしたがって、第1コンタクト部CT1の主画素電極PA側への延出幅が順次小さくなるとともに第2コンタクト部CT2の主画素電極PA側への延出幅が順次大きくなり、書込終了側では第1コンタクト部CT1よりも第2コンタクト部CT2の方が主画素電極PAに向かって幅広く延出している。なお、第1領域A1乃至第5領域A5の各々の領域では、第1コンタクト部CT1及び第2コンタクト部CT2のそれぞれの主画素電極PA側への延出幅が必ずしも一定でなくてもよい。
このような第4構成例によれば、書込開始側では、主画素電極PAと接続されていない側のソース配線S2の第2コンタクト部CT2は、主画素電極PAから遠ざかるため、第2コンタクト部CT2からの漏れ電界の影響を緩和することができる。また、書込終了側では、主画素電極PAと接続されている側のソース配線S1の第1コンタクト部CT1は、主画素電極PAから遠ざかるため、第1コンタクト部CT1からの漏れ電界の影響を緩和することができる。したがって、表示品位の劣化を抑制することが可能となる。
ここまでに第1乃至第4構成例について説明したが、これらのうちの複数の構成例を組み合わせても良い。
次に、本実施形態の効果について検証した。
図12は、本実施形態において導入したクロストーク率の定義を説明するための図である。
すなわち、アクティブエリアACTの略中央に矩形状のウインドーWDWを表示した場合であって、ウインドーWDWが黒表示または白表示である一方で、その周辺部分が中間色を表示した場合に、ウインドーWDWを囲む四方の輝度を測定した。図示した4箇所のそれぞれの輝度をW1、W2、W3、W4とした。また、同一のアクティブエリアACTの全面で同一の中間色を表示した場合に、上記と同一箇所の4箇所の輝度を測定した。図示した4箇所のそれぞれの輝度をG1、G2、G3、G4とした。このとき、クロストーク率は以下の式で定義する。
クロストーク率=|W(n)-G(n)|/G(n)×100 (但し、n=1〜4である)
まず、上記の比較例について、クロストーク率を測定した。次に、本実施形態の第1構成例である図6に示した例について、クロストーク率を測定した。比較例のクロストーク率を1として規格化したところ、第1構成例のクロストーク率は0.69であった。このように、本実施形態によれば、クロストークを低減することが可能であることが確認された。
また、本実施形態によれば、上記した効果に加えて、画素電極PEと共通電極CEとの間の電極間隙において高い透過率を得ることが可能となる。また、一画素あたりの透過率を十分に高くするためには、主画素電極PAと主共通電極CAとの間の電極間距離を拡大することで対応することが可能となる。また、画素ピッチが異なる製品仕様に対しては、電極間距離を変更する(例えば、主画素電極PAに対して主共通電極CAの配置位置を変更する)ことで、透過率分布のピーク条件を利用することが可能となる。つまり、本実施形態の表示モードにおいては、比較的画素ピッチが大きな低解像度の製品仕様から比較的画素ピッチが小さい高解像度の製品仕様まで、微細な電極加工を必ずしも必要とせず、電極間距離の設定により種々の画素ピッチの製品を提供することが可能となる。
また、本実施形態によれば、ブラックマトリクスBMと重なる領域では、透過率が十分に低下している。これは、ソース配線Sの直上に位置する共通電極CEの位置よりも当該画素の外側に電界の漏れが発生せず、また、ブラックマトリクスBMを挟んで隣接する画素間で不所望な横電界が生じないため、ブラックマトリクスBMと重なる領域の液晶分子LMがOFF時(あるいは黒表示時)と同様に初期配向状態を保っているためである。また、例えアレイ基板ARと対向基板CTとの間で合わせズレが生じたとしても、隣接する画素への不所望な電界の漏れを抑制することができる。したがって、隣接する画素間でカラーフィルタCFの色が異なる場合であっても、混色の発生を抑制することが可能となり、色再現性の低下やコントラスト比の低下を抑制することが可能となる。
また、本実施形態によれば、第1主共通電極CA1及び第2主共通電極CA2は、それぞれソース配線Sと対向している。このため、主共通電極がソース配線よりも画素電極側に配置された場合と比較して、透過領域の面積を拡大することができ、画素PXの透過率を向上することが可能となる。また、画素電極PEと、第1主共通電極CA1及び第2主共通電極CA2との間の電極間距離を拡大することが可能となり、より水平に近い横電界を形成することが可能となる。このため、従来の構成であるIPSモード等の利点である広視野角化も維持することが可能となる。
また、本実施形態によれば、第1副共通電極CB1は、ゲート配線Gと対向するため、ゲート配線Gからの不所望な電界を遮蔽することが可能となる。つまり、第1副共通電極CB1は、ゲートシールド電極として機能する。このため、ゲート配線Gから液晶層LQに対して不所望なバイアスが印加されることを抑制することができ、焼きツキなどの表示不良の発生、さらには、液晶分子の配向不良に起因した光漏れの発生を抑制することが可能となる。
また、本実施形態によれば、第1主共通電極CA1及び第1副共通電極CB1は、互いに電気的に接続され、格子状に形成されている。また、対向基板CTに備えられた第2主共通電極CA2及び第2副共通電極CB2は、互いに電気的に接続され、格子状に形成されている。したがって、アレイ基板ARに備えられた第1共通電極CE1の一部で断線が発生したり、対向基板CTに備えられた第2共通電極CE2の一部に断線が発生したりしたとしても、各画素PXに安定してコモン電位を供給することが可能となり、表示不良の発生を抑制することが可能となる。
なお、本実施形態においては、画素電極PEがアレイ基板ARに形成される一方で共通電極CEの少なくとも一部が対向基板CTに形成された構成の液晶表示パネルLPNについて説明したが、画素電極PE及び第1共通電極CE1が形成されたアレイ基板と共通電極が形成されていない対向基板CTとを組み合わせた構成の液晶表示パネルについても、上記した構成例を適用可能である。
以上説明したように、本実施形態によれば、表示品位の劣化を抑制することが可能な液晶表示装置を提供することが可能となる。
なお、本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これらの新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これらの実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
LPN…液晶表示パネル
AR…アレイ基板 CT…対向基板 LQ…液晶層
PE…画素電極 PA…主画素電極 PB…副画素電極
CE…共通電極 CE1…第1共通電極 CE2…第2共通電極
CA1…第1主共通電極 CB1…第1副共通電極
CA2…第2主共通電極 CB2…第2副共通電極

Claims (12)

  1. 第1方向に間隔をおいて配置され映像信号の書込開始側の第1領域から書込終了側の第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1主画素電極と前記第1ソース配線との第1間隔が前記第1主画素電極と前記第2ソース配線との第2間隔より小さく、前記第2主画素電極と前記第1ソース配線との第3間隔が前記第2主画素電極と前記第2ソース配線との第4間隔より大きい第1基板と、
    前記第1基板に対向配置された第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶層と、
    を備えたことを特徴とする液晶表示装置。
  2. 前記第1基板は、さらに、前記第1領域と前記第2領域との間の第3領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第3主画素電極を備え、前記第3主画素電極と前記第1ソース配線との第5間隔が前記第3主画素電極と前記第2ソース配線との第6間隔と略同等であることを特徴とする請求項1に記載の液晶表示装置。
  3. 第1方向に間隔をおいて配置され映像信号の書込開始側の第1領域から書込終了側の第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1主共通電極について前記第1ソース配線から前記第1主画素電極に向かって延出した第1幅が前記第2主共通電極について前記第2ソース配線から前記第1主画素電極に向かって延出した第2幅より小さく、また、前記第1主共通電極について前記第1ソース配線から前記第2主画素電極に向かって延出した第3幅が前記第2主共通電極について前記第2ソース配線から前記第2主画素電極に向かって延出した第4幅より大きい第1基板と、
    前記第1基板に対向配置された第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶層と、
    を備えたことを特徴とする液晶表示装置。
  4. 前記第1基板は、さらに、前記第1領域と前記第2領域との間の第3領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第3主画素電極を備え、前記第1主共通電極について前記第1ソース配線から前記第3主画素電極に向かって延出した第5幅が前記第2主共通電極について前記第2ソース配線から前記第3主画素電極に向かって延出した第6幅と略同等であることを特徴とする請求項3に記載の液晶表示装置。
  5. 映像信号の書込開始側の第1領域に位置し第1方向に沿って延出した第1補助容量線と、映像信号の書込終了側の第2領域に位置し第1方向に沿って延出した第2補助容量線と、第1方向に間隔をおいて配置され前記第1領域から前記第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1補助容量線が前記第1ソース配線から前記第1主画素電極に向かって第1幅で延出した第1電極部を有し、前記第2補助容量線が前記第2ソース配線から前記第1主画素電極に向かって第1幅より大きな第2幅で延出した第2電極部を有し、また、前記第1補助容量線が前記第1ソース配線から前記第2主画素電極に向かって第3幅で延出した第3電極部を有し、前記第2補助容量線が前記第2ソース配線から前記第2主画素電極に向かって第3幅より小さな第4幅で延出した第4電極部を有する第1基板と、
    前記第1基板に対向配置された第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶層と、
    を備えたことを特徴とする液晶表示装置。
  6. 前記第1基板は、さらに、前記第1領域と前記第2領域との間の第3領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第3主画素電極を備え、前記第1補助容量線が前記第1ソース配線から前記第3主画素電極に向かって第5幅で延出した第5電極部を有し、前記第2補助容量線が前記第2ソース配線から前記第3主画素電極に向かって第5幅と略同等の第6幅で延出した第6電極部を有することを特徴とする請求項5に記載の液晶表示装置。
  7. 第1方向に間隔をおいて配置され映像信号の書込開始側の第1領域から書込終了側の第2領域に亘り第1方向に直交する第2方向に沿ってそれぞれ延出した第1ソース配線及び第2ソース配線と、前記第1領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第1主画素電極と、前記第2領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第2主画素電極と、前記第1ソース配線に対向する第1主共通電極と、前記第1主共通電極と同電位であり前記第2ソース配線に対向する第2主共通電極と、を備え、前記第1ソース配線が前記第1主画素電極に向かって第1幅で延出した第1コンタクト部を有し、前記第2ソース配線が前記第1主画素電極に向かって第1幅より小さな第2幅で延出した第2コンタクト部を有し、また、前記第1ソース配線が前記第2主画素電極に向かって第3幅で延出した第3コンタクト部を有し、前記第2ソース配線から前記第2主画素電極に向かって第3幅より大きな第4幅で延出した第4コンタクト部を有する第1基板と、
    前記第1基板に対向配置された第2基板と、
    前記第1基板と前記第2基板との間に保持された液晶層と、
    を備えたことを特徴とする液晶表示装置。
  8. 前記第1基板は、さらに、前記第1領域と前記第2領域との間の第3領域において前記第1ソース配線と電気的に接続され前記第1ソース配線と前記第2ソース配線との間に位置し第2方向に沿って延出した帯状の第3主画素電極を備え、前記第1ソース配線が前記第3主画素電極に向かって第5幅で延出した第5コンタクト部を有し、前記第2ソース配線が前記第3主画素電極に向かって第5幅と略同等の第6幅で延出した第6コンタクト部を有することを特徴とする請求項7に記載の液晶表示装置。
  9. 前記第1主画素電極及び前記第2主画素電極は、それぞれ1本であることを特徴とする請求項1乃至8のいずれか1項に記載の液晶表示装置。
  10. 前記第1ソース配線には第1フレームで正極性の映像信号が供給され続く第2フレームで負極性の映像信号が供給され、前記第2ソース配線には第1フレームで負極性の映像信号が供給され続く第2フレームで正極性の映像信号が供給されることを特徴とする請求項1乃至9のいずれか1項に記載の液晶表示装置。
  11. 前記第2基板は、さらに、前記第1主共通電極と同電位であり前記第1主共通電極と対向する第3主共通電極と、前記第2主共通電極と同電位であり前記第2主共通電極と対向する第4主共通電極と、を備えたことを特徴とする請求項1乃至10のいずれか1項に記載の液晶表示装置。
  12. 前記第1基板は、さらに、前記第1主共通電極及び前記第2主共通電極と繋がり第1方向に沿って延出した複数の第1副共通電極を備え、
    前記第2基板は、さらに、前記第1副共通電極と同電位であり前記第1副共通電極と対向する第2副共通電極を備えたことを特徴とする請求項11に記載の液晶表示装置。
JP2012122316A 2012-05-29 2012-05-29 液晶表示装置 Active JP5906138B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2012122316A JP5906138B2 (ja) 2012-05-29 2012-05-29 液晶表示装置
US13/904,314 US9097944B2 (en) 2012-05-29 2013-05-29 Liquid crystal display device having particular electrodes structure
US14/750,484 US9733533B2 (en) 2012-05-29 2015-06-25 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012122316A JP5906138B2 (ja) 2012-05-29 2012-05-29 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2013246408A true JP2013246408A (ja) 2013-12-09
JP5906138B2 JP5906138B2 (ja) 2016-04-20

Family

ID=49669829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012122316A Active JP5906138B2 (ja) 2012-05-29 2012-05-29 液晶表示装置

Country Status (2)

Country Link
US (2) US9097944B2 (ja)
JP (1) JP5906138B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5504215B2 (ja) 2011-07-08 2014-05-28 株式会社ジャパンディスプレイ 液晶表示装置
JP5906138B2 (ja) * 2012-05-29 2016-04-20 株式会社ジャパンディスプレイ 液晶表示装置
TWI687748B (zh) * 2013-06-05 2020-03-11 日商半導體能源研究所股份有限公司 顯示裝置及電子裝置
KR102095027B1 (ko) * 2013-07-12 2020-04-16 삼성디스플레이 주식회사 액정 표시 장치
US10317747B2 (en) * 2017-02-23 2019-06-11 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal panel and liquid crystal display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09230380A (ja) * 1996-02-27 1997-09-05 Sharp Corp アクティブマトリクス基板及び液晶表示装置
JP2001184012A (ja) * 1999-10-12 2001-07-06 Sharp Corp マトリクス型表示装置
JP2002250937A (ja) * 2001-02-27 2002-09-06 Matsushita Electric Ind Co Ltd アクティブマトリクス液晶表示素子
JP2004093821A (ja) * 2002-08-30 2004-03-25 Hitachi Ltd 液晶表示装置
JP2009109657A (ja) * 2007-10-29 2009-05-21 Nec Lcd Technologies Ltd 液晶表示装置

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06222397A (ja) 1993-01-25 1994-08-12 Sony Corp 液晶表示装置
JPH07159807A (ja) 1993-12-06 1995-06-23 Hitachi Ltd アクティブマトリクス型液晶表示装置
TW454101B (en) 1995-10-04 2001-09-11 Hitachi Ltd In-plane field type liquid crystal display device comprising liquid crystal molecules with more than two different kinds of reorientation directions and its manufacturing method
JPH09160041A (ja) 1995-12-08 1997-06-20 Toshiba Corp 液晶表示素子
JPH09160042A (ja) 1995-12-08 1997-06-20 Toshiba Corp 液晶表示素子
JPH09160061A (ja) 1995-12-08 1997-06-20 Toshiba Corp 液晶表示素子
JPH1026765A (ja) 1996-07-10 1998-01-27 Toshiba Corp 液晶表示素子、投影型液晶表示装置及び基板
JP3644653B2 (ja) 1996-08-07 2005-05-11 三菱電機株式会社 液晶表示装置
JPH1090708A (ja) 1996-09-17 1998-04-10 Toshiba Corp 液晶表示素子
JP4364332B2 (ja) 1998-06-23 2009-11-18 シャープ株式会社 液晶表示装置
JP4107978B2 (ja) 2003-02-21 2008-06-25 スタンレー電気株式会社 液晶表示素子
JP2005003802A (ja) 2003-06-10 2005-01-06 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP4088619B2 (ja) 2004-01-28 2008-05-21 シャープ株式会社 アクティブマトリクス基板及び表示装置
KR100617040B1 (ko) 2004-03-16 2006-08-30 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시소자 및 그 제조방법
JP2005292515A (ja) 2004-03-31 2005-10-20 Sharp Corp 液晶表示装置およびその駆動方法ならびに電子機器
JP2008033209A (ja) * 2005-09-28 2008-02-14 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
KR101247113B1 (ko) 2005-11-22 2013-04-01 삼성디스플레이 주식회사 표시장치
CN101943834B (zh) * 2006-04-04 2013-04-10 夏普株式会社 液晶显示装置
TW200813535A (en) 2006-09-12 2008-03-16 Wintek Corp Liquid crystal panel and liquid crystal display
CN101563646B (zh) * 2006-12-26 2012-11-07 夏普株式会社 液晶面板、液晶显示装置和电视装置
KR101413275B1 (ko) 2007-01-29 2014-06-30 삼성디스플레이 주식회사 액정 표시 패널 및 이의 제조 방법
KR20080071231A (ko) 2007-01-30 2008-08-04 삼성전자주식회사 액정 표시 장치
KR101427708B1 (ko) 2007-02-01 2014-08-11 삼성디스플레이 주식회사 액정 표시 패널
JP4693131B2 (ja) 2008-02-14 2011-06-01 東芝モバイルディスプレイ株式会社 液晶表示装置
JP5344253B2 (ja) * 2010-01-19 2013-11-20 Nltテクノロジー株式会社 横電界方式の液晶表示装置
JP5035931B2 (ja) 2010-03-29 2012-09-26 株式会社ジャパンディスプレイセントラル 液晶表示装置
KR101820032B1 (ko) * 2010-09-30 2018-01-19 삼성디스플레이 주식회사 박막 트랜지스터 기판, 액정 표시 장치 및 이들의 리페어 방법
JP5380416B2 (ja) * 2010-10-20 2014-01-08 株式会社ジャパンディスプレイ 液晶表示装置
JP5597557B2 (ja) 2011-01-13 2014-10-01 株式会社ジャパンディスプレイ 液晶表示装置
JP5695946B2 (ja) 2011-03-17 2015-04-08 株式会社ジャパンディスプレイ 液晶表示装置
JP5552457B2 (ja) * 2011-03-31 2014-07-16 株式会社ジャパンディスプレイ 液晶表示装置
JP5636342B2 (ja) * 2011-07-06 2014-12-03 株式会社ジャパンディスプレイ 液晶表示装置
JP5504215B2 (ja) 2011-07-08 2014-05-28 株式会社ジャパンディスプレイ 液晶表示装置
JP5759813B2 (ja) * 2011-07-13 2015-08-05 株式会社ジャパンディスプレイ 液晶表示装置
JP5564473B2 (ja) * 2011-08-05 2014-07-30 株式会社ジャパンディスプレイ 液晶表示装置
JP5674587B2 (ja) * 2011-08-05 2015-02-25 株式会社ジャパンディスプレイ 液晶表示装置
JP5520896B2 (ja) * 2011-08-08 2014-06-11 株式会社ジャパンディスプレイ 液晶表示装置
JP5577308B2 (ja) * 2011-08-25 2014-08-20 株式会社ジャパンディスプレイ 液晶表示装置
JP5677239B2 (ja) * 2011-08-31 2015-02-25 株式会社ジャパンディスプレイ 液晶表示装置および液晶表示装置の製造方法
JP5906138B2 (ja) * 2012-05-29 2016-04-20 株式会社ジャパンディスプレイ 液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09230380A (ja) * 1996-02-27 1997-09-05 Sharp Corp アクティブマトリクス基板及び液晶表示装置
JP2001184012A (ja) * 1999-10-12 2001-07-06 Sharp Corp マトリクス型表示装置
JP2002250937A (ja) * 2001-02-27 2002-09-06 Matsushita Electric Ind Co Ltd アクティブマトリクス液晶表示素子
JP2004093821A (ja) * 2002-08-30 2004-03-25 Hitachi Ltd 液晶表示装置
JP2009109657A (ja) * 2007-10-29 2009-05-21 Nec Lcd Technologies Ltd 液晶表示装置

Also Published As

Publication number Publication date
US20150293416A1 (en) 2015-10-15
US9097944B2 (en) 2015-08-04
US20130321725A1 (en) 2013-12-05
JP5906138B2 (ja) 2016-04-20
US9733533B2 (en) 2017-08-15

Similar Documents

Publication Publication Date Title
JP5941756B2 (ja) 液晶表示装置
JP5504215B2 (ja) 液晶表示装置
JP5845035B2 (ja) 液晶表示装置
US9025097B2 (en) Liquid crystal display device
JP5707488B2 (ja) 液晶表示装置
JP5926523B2 (ja) 液晶表示装置
JP2013054179A (ja) 液晶表示装置
JP5906138B2 (ja) 液晶表示装置
JP2014044330A (ja) 液晶表示装置
JP5883721B2 (ja) 液晶表示装置
JP2013218080A (ja) 液晶表示装置
JP5903309B2 (ja) 液晶表示装置
JP5674587B2 (ja) 液晶表示装置
JP5978001B2 (ja) 液晶表示装置
JP2013029784A (ja) 液晶表示装置
JP5879212B2 (ja) 液晶表示装置
JP5771501B2 (ja) 液晶表示装置
JP5785831B2 (ja) 液晶表示装置
JP2013072954A (ja) 液晶表示装置
JP5785834B2 (ja) 液晶表示装置
JP5824301B2 (ja) 液晶表示装置
JP5938181B2 (ja) 液晶表示装置
JP5816496B2 (ja) 液晶表示装置
JP2013068848A (ja) 液晶表示装置
JP2013101214A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150114

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150924

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151020

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151201

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160301

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160318

R150 Certificate of patent or registration of utility model

Ref document number: 5906138

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250