JP2012253125A - 半導体装置及び配線基板 - Google Patents

半導体装置及び配線基板 Download PDF

Info

Publication number
JP2012253125A
JP2012253125A JP2011123277A JP2011123277A JP2012253125A JP 2012253125 A JP2012253125 A JP 2012253125A JP 2011123277 A JP2011123277 A JP 2011123277A JP 2011123277 A JP2011123277 A JP 2011123277A JP 2012253125 A JP2012253125 A JP 2012253125A
Authority
JP
Japan
Prior art keywords
copper
thermal expansion
layer
semiconductor device
containing material
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011123277A
Other languages
English (en)
Inventor
Takahiro Sugimura
貴弘 杉村
Takashi Chikuno
孝 築野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Electric Industries Ltd
Original Assignee
Sumitomo Electric Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries Ltd filed Critical Sumitomo Electric Industries Ltd
Priority to JP2011123277A priority Critical patent/JP2012253125A/ja
Priority to CN201280023196.5A priority patent/CN103534801A/zh
Priority to EP12792472.8A priority patent/EP2717310A4/en
Priority to PCT/JP2012/059406 priority patent/WO2012165045A1/ja
Priority to TW101114761A priority patent/TW201304061A/zh
Priority to US13/485,018 priority patent/US20120306086A1/en
Publication of JP2012253125A publication Critical patent/JP2012253125A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13062Junction field-effect transistor [JFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Abstract

【課題】高い信頼性を実現し得る半導体装置、及び、半導体素子が搭載される配線基板を提供する。
【解決手段】半導体装置は10、絶縁性基板121と、縁性基板121の第1の主面121a上に形成される配線層122と、配線層122上に搭載される半導体素子14と、を備える。この半導体装置10において、配線層122は、銅と、銅より熱膨張係数が小さい金属とを含む第1の銅含有材料から構成されており、第1の銅含有材料の熱膨張係数は、銅の熱膨張係数より小さい。また、絶縁性基板121の第1の主面121aと反対側の第2の主面121b上に形成される放熱層123と、放熱層123を介して絶縁性基板121と接合されるヒートシンク16とを備える。この放熱層123は、銅を含む第2の銅含有材料から構成される。
【選択図】図1

Description

本発明は、半導体装置及び配線基板に関する。
半導体装置の一例として、配線基板と、配線基板上に実装される半導体素子とを備えた半導体装置が知られている(非特許文献1参照)。上記配線基板としては、銅配線と、銅からなる放熱層とでセラミック基板が挟み込まれたサンドイッチ構造を有するDBC(Direct Bonding Copper)基板が採用されている。半導体素子は、配線基板の銅配線上に半田付けされることで固定され、半導体素子の上部(絶縁性基板と反対側)の電極と銅配線とがアルミワイヤなどに電気的に接続される。上記銅配線には、外部接続のための端子が半田付けされ、この端子により半導体装置が駆動される。
岩室憲幸ほか著、「SiC/GaN パワーデバイスの製造プロセスと放熱・冷却技術」、第1版、株式会社技術情報協会、2010年2月26日、p120
しかしながら、半導体装置が駆動されると、駆動により半導体装置が熱を帯びる。この場合、半導体素子を構成する半導体と、銅との熱膨張係数の差により、半導体素子と配線との接合部に熱歪み又は応力が生じる。その結果、上記接合部にクラックなどが生じて半導体装置が破損するおそれがある。そのため、半導体装置の信頼性の向上が求められていた。
そこで、本発明は、高い信頼性を実現し得る半導体装置及び配線基板を提供することを目的とする。
本発明の一側面に係る半導体装置は、絶縁性基板と、縁性基板の第1の主面上に形成される配線層と、配線層上に搭載される半導体素子と、を備える。上記配線層は、銅と、銅より熱膨張係数が小さい金属とを含む第1の銅含有材料から構成されており、第1の銅含有材料の熱膨張係数が銅の熱膨張係数より小さい。
この構成では、配線層が、銅の熱膨張係数より小さい熱膨張係数を有する第1の銅含有材料から構成されている。よって、半導体素子と配線層との熱膨張係数差は、例えば、配線層が銅で構成されている場合より小さい。この場合、半導体装置の駆動により熱が生じても、半導体素子と配線層との接合部分に生じる熱歪み又は熱応力が低減する。その結果、半導体装置が安定して駆動され得るので、半導体装置の信頼性が向上する。
一実施形態において、上記第1の銅含有材料は、銅で構成される第1の層と上記金属で構成される第2の層とが積層された積層構造を有する複合材料であり得る。また、上記第1の銅含有材料は、銅と上記金属とを含む合金であり得る。第1の銅含有材料が上記複合材料である場合、第1の銅含有材料の作製が容易である。また、第1の銅含有材料が上記合金である場合、第1の銅含有材料の熱膨張係数をより調整しやすい。
第1の銅含有材料が複合材料である場合、その複合材料は、第1の層、第2の層及び第3の層がこの順に積層されて構成され得る。この場合、銅からなる第1の層で第2の層が挟まれるので、配線層の表面は銅から構成される。その結果、配線層を銅から構成した場合と同様にして、絶縁性基板に配線層を接合し得る。
一実施形態において、上記金属は、モリブデン又はタングステンであり得る。
一実施形態において、半導体装置は、絶縁性基板の第1の主面と反対側の第2の主面上に形成される放熱層と、放熱層を介して絶縁性基板と接合されるヒートシンクと、を備え得る。この形態では、放熱層は、銅を含む第2の銅含有材料から構成され得る。そして、第2の銅含有材料の熱膨張係数は、絶縁性基板の熱膨張係数より大きくヒートシンクの熱膨張係数以下であり得る。
上記第2の銅含有材料から構成される放熱層を介して、絶縁性基板とヒートシンクとが接合されるので、絶縁性基板とヒートシンクとの間の熱膨張性係数差が緩和され得る。その結果、絶縁性基板とヒートシンクとの間の熱応力等が低減する。そのため、半導体装置の信頼性がより向上する。
一実施形態において、第2の銅含有材料の組成は、第1の銅含有材料の組成と同じであり得る。この場合、絶縁性基板の第1の主面と第2の主面に同じ材料が設けられるので、絶縁性基板が反りにくい。
一実施形態において、半導体素子を構成する半導体が、ワイドバンドギャップ半導体であり得る。ワイドバンドギャップ半導体を用いた半導体素子を備えた半導体装置は、より高温で駆動される。そのため、上記第1の銅含有材料を用いることで、より半導体装置の信頼性を挙げることが可能である。
本発明の他の側面は、半導体素子が搭載される配線基板に係る。この配線基板は、絶縁性基板と、絶縁性基板の主面上に形成され、半導体素子が搭載される配線層と、を備える。上記配線層は、銅と、銅より熱膨張係数の小さい金属とを含む銅含有材料から構成されており、銅含有材料の熱膨張係数が銅の熱膨張係数より小さい。
この構成では、配線層が、銅より熱膨張係数は銅より小さい銅含有材料から構成されるので、半導体素子と配線層との熱膨張係数差は、例えば、配線層が銅で構成されている場合より小さい。そのため、半導体素子の駆動により熱が生じても、半導体素子と配線層との間に生じる熱歪み又は熱応力が低減する。その結果、配線基板に搭載された半導体素子が安定して駆動され得るので、配線基板と半導体素子とを含む装置の信頼性が向上する。
本発明によれば、高い信頼性を実現し得る半導体装置、及び、半導体素子が搭載される配線基板を提供し得る。
図1は、一実施形態に係る半導体装置の概略構成を示す断面図である。 図2は、図1に示した半導体装置が備える配線基板の一例の斜視図である。 図3は、図2に示した配線基板が備える配線層の構成の一例を示す模式図である。
以下、図面を参照して本発明の実施形態について説明する。図面の説明においては同一要素には同一符号を付し、重複する説明を省略する。図面の寸法比率は、説明のものと必ずしも一致していない。説明中、「上」、「下」等の方向を示す語は、図面に示された状態に基づいた便宜的な語である。
図1は、一実施形態に係る半導体装置の概略構成を示す断面図である。図2は、図1に示した半導体装置が備える配線基板の斜視図である。半導体装置10は、配線基板12と、配線基板12に搭載される半導体素子14と、配線基板12に対して半導体素子14と反対側に配置されるヒートシンク16とを備えた半導体モジュールである。半導体装置10は、例えば電源などに利用される電力用半導体装置であり得る。
半導体素子14の例は、絶縁型電界効果トランジスタ(MOSFET)、接合型電界効果トランジスタ及びバイポーラトランジスタを含む。MOSFETの例は、縦型MOSFET及び横型MOSFETを含み得る。半導体素子14を構成する半導体の例はSiC及びGaNとしたワイドバンドギャップ半導体及びSiを含む。
配線基板12は、図1及び図2に示すように、絶縁性基板121と、絶縁性基板121の表面(第1の主面)121a上に設けられる配線層122とを有する。配線層122は、ロウ材などを介して又は直接的に絶縁性基板121に接合され得る。絶縁性基板121の平面視形状の例は長方形及び正方形を含み得る。一実施形態において、絶縁性基板121の材料の一例は、アルミナ(熱膨張係数:約7.0×10−6/K)である。配線層122は、互いに絶縁された複数の導電性の配線領域(以下、単に配線と称す)122A,122Bを備える。複数の配線122A,122Bは、所定の配線パターンで配置されている。図1では、2つの配線122A,122Bを例示しているが、配線は2つに限定されない。
配線層122の一部を構成する配線122A上に半導体素子14が搭載される。半導体素子14は、配線122Aに半田付けされている。すなわち、半導体素子14と配線層122との間には接着層としての層状の半田18Aが介在する。半田18Aの一例は、Sn−Ag−Cu系半田である。半導体素子14が、縦型MOSFETの場合、半導体素子14の下部はドレイン電極である。従って、半田18Aを利用して配線122Aに半導体素子14を固定することで、配線122Aと半導体素子14とが電気的に接続される。半導体素子14の上部に設けられた電極は、アルミワイヤといったワイヤ20を介して配線122Bと電気的に接続される。半導体素子14が下部に電極を有しない場合は、配線122Bに接続される電極とは別に半導体素子14の上部に設けられた電極と、配線122Aとをワイヤボンディングして半導体素子14と配線122Aとを電気的に接続し得る。
端子22A,22Bをそれぞれ半田18Bなどによって配線122A,122Bに固定することで、端子22A,22Bを利用して半導体素子14が外部接続され得る。半田18Bの一例は、Sn−Ag−Cu系半田である。ここでは、半導体素子14と配線層122との接続関係の一例を示しているが、半導体素子14は、配線層122に接続される端子22A,22Bなどを利用して半導体素子14が動作されるように半導体素子14と配線層122とが電気的に接続されていればよい。
配線層122は、銅を含み、銅より熱膨張係数が小さい銅含有材料(第1の銅含有材料)から構成される。一実施形態では、銅含有材料の熱膨張係数は、銅の熱膨張係数より小さく半導体素子14を構成する半導体の熱膨張係数以上とし得る。銅含有材料は、銅(熱膨張係数:約16.8×10−6/K)と、銅より熱膨張係数の小さい他の金属とを含む。このような銅含有材料は、複合材料又は合金であり得る。銅含有材料に含まれる銅と異なる他の金属の例は、モリブデン(熱膨張係数:約5.1×10−6/K)、及びタングステン(熱膨張係数:約4.5×10−6/K)を含む。銅含有材料は、銅より熱膨張係数が小さければ、銅と異なる上記他の金属を一種類含んでいればよい。従って、銅含有材料は、銅と異なる金属を2種類以上含んでもよい。
銅含有材料が、銅と、銅より熱膨張係数の小さい他の金属との複合材料である場合、その複合材料は、銅からなる層(第1の層)と、上記他の金属からなる層(第2の層)とが積層された積層構造を有し得る。
図3は、銅含有材料が複合材料とした場合の配線層の一例を示す模式図である。図3に示した形態では、配線層122は、銅より熱膨張係数の小さい金属からなる中間層(第2の層)122aが銅からなる表層(第1の層)122b,122bで挟まれた3層構造の複合材料によって構成されている。図3に示した形態では、絶縁性基板121と対向する面が銅で構成されている。この場合、配線層122を、例えばDBC(Direct Bonding Copper)基板の場合と同様に、直接絶縁性基板121に配線層122を接合し得る。複合材料の層構造は、2層構造でもよいし、4層以上の層構造でもよい。複合材料が3層以上である場合、各層を構成する材料は異なっていてもよい。
配線層122を構成する銅含有材料としての複合材料の一例は、図3に示した中間層22aがモリブデン(Mo)で構成されるCu−Mo−Cu複合材料である。
また、銅と他の金属との合金としての銅含有材料の例は他の金属がタングステン(W)であるCu−W合金である。
配線基板12は、絶縁性基板121の表面12aと反対側の裏面(第2の主面)121b上に、放熱層123を備えてもよい。放熱層123は、裏面121b全体を覆うように形成され得る。放熱層123は、配線層122の場合と同様に、ロウ材などを介して又は直接的に裏面121bに接合され得る。このように放熱層123を有する場合、放熱層123は、銅を含む銅含有材料(第2の含有材料)から構成され得る。放熱層123を構成する銅含有材料の熱膨張係数は、絶縁性基板121の熱膨張係数より大きく且つヒートシンク16の熱膨張係数以下である。
後述するように、一例としてヒートシンク16が銅から構成される場合には、放熱層123を構成する銅含有材料は銅であり得る。しかしながら、放熱層123を構成する銅含有材料の組成は、配線層122を構成する銅含有材料の組成と同じであってもよい。すなわち、放熱層123を構成する銅含有材料は、配線層122を構成する銅含有材料として例示した複合材料又は合金であってもよい。放熱層123を構成する銅含有材料と、配線層122を構成する銅含有材料とが同じである場合、絶縁性基板121の表面121a側と裏面121b側との間に熱膨張係数差が生じにくいので、配線基板12に反りが生じにくい。
ヒートシンク16は金属板である。ヒートシンク16は、熱伝導率の高い金属から構成されていればよい。ヒートシンク16を構成する金属の一例は銅である。ヒートシンク16の平面視形状は長方形及び正方形を含む。一実施形態において、ヒートシンク16は、配線基板12の表面と反対側に半田18Cを介して接合され得る。半田18Cの一例は、Sn−Ag−Cu系半田である。配線基板12の裏面に放熱層123が形成されている場合、図1に示すように、絶縁性基板121とヒートシンク16との間には、絶縁性基板121側から順に放熱層123及び層状の半田18Cが挟まれ得る。
図1に示すように、半導体装置10は、ヒートシンク16を囲む枠状の樹脂ケース24を有し得る。樹脂ケース24の材料の例は、ポリブチレンテレフタレート(PBT)やポリフェニレンサルファイド樹脂(PPS)といったエンジニヤリングプラスチックである。この樹脂ケース24は、ヒートシンク16の外縁部に固定される。樹脂ケース24の内側には、応力緩和のため、例えばシリコ−ンゲル26が注入され得る。更に、図1に示すように、シリコンゲル26内に埋設された配線基板12及び半導体素子14などは、エポキシ樹脂といった熱可塑性樹脂28によって、更に気密に封止され得る。なお、シリコンゲル26を介さずに、直接、熱可塑性樹脂28によって、配線基板12及び半導体素子14などが埋設されてもよい。
上記構成の半導体装置10では、半導体素子14の熱膨張係数と、配線層122との熱膨張係数との差が小さくなるので、半導体装置10の信頼性を向上できる。この点について、配線基板の配線が銅から構成された銅配線である場合と比較しながら説明する。
半導体装置に用いられる半導体素子の構成材料の例はSiC、GaN又はSiである。SiCの熱膨張係数は約4.2×10−6/Kであり、GaNの熱膨張係数は約5.6×10−6/K、Siの熱膨張係数は、約3.0×10−6/Kである。一方、銅の熱膨張係数は、約16.8×10−6/Kである。従って、仮に、配線が銅配線である場合、半導体素子と配線との間に大きな熱膨張係数差が生じる。この場合、半導体装置を駆動して熱が発生すると、上記熱膨張係数差によって、半導体素子と配線との間の接合部分(例えば、半田部分)に大きな応力がかかり、その接合部分にクラックなどが生じ、半導体装置が破損するおそれがある。
これに対して、半導体装置10では、配線層122が、銅と、熱膨張係数が銅より小さい他の金属とを含む銅含有材料から構成されていることから、配線層122の熱膨張係数は銅より小さくなる。そのため、半導体素子14と配線層122との間の熱膨張係数差が低減される。このように熱膨張係数差が低減されると、半導体装置10を駆動して熱が発生したとしても、半導体素子14と配線層122との接合部分に作用する応力がより小さくなるので、上記接合部分にクラックなどが発生しにくい。そのため、半導体装置10の信頼性が向上する。換言すれば、配線層122を備えた配線基板12を用いることによって、半導体装置10の高い信頼性を実現し得る。
また、銅含有材料に含まれる銅の熱伝導率は、例えばタングステンやモリブデンの熱伝導率より高い。従って、配線層122が銅含有材料で構成されていることにより、例えばタングステンやモリブデンだけで配線層を構成する場合よりも放熱性もよい。そのため、上記熱膨張係数差による応力が更に低減されやすい。
配線層122が、図3に示したように、積層構造を有する複合材料によって構成される場合、銅含有材料の作製が容易である。図3に示したように、3層構造のうち表層122bを銅で構成した場合、DBC基板と同様にして、配線層122を絶縁性基板121に固定し得る。
前述したように、配線層122を構成する銅含有材料は、銅と、銅より熱膨張係数の小さい他の金属との合金(例えば、Cu―W合金)であり得る。このような合金の場合には、他の金属の含有率を調整することで熱膨張係数を調整し得る。そのため、銅含有材料の熱膨張係数の調整が容易である。
更に、配線基板12が放熱層123を備え、その放熱層123が、絶縁性基板121の熱膨張係数より大きくヒートシンク16の熱膨張係数以下である熱膨張係数を有する銅含有材料から構成されている形態では、放熱層123とヒートシンク16との間の熱膨張係数差も小さくなる。その結果、半導体装置10が駆動により熱を帯びても、放熱層123とヒートシンク16との間の接合部分(図1では、層状の半田18C部分)にクラックなどの破損が生じにくい。よって、半導体装置10の信頼性がより向上する。更に、配線層122の場合と同様に、銅含有材料のように銅を含有した材料で、放熱層123を構成することによって、例えばタングステンやモリブデンだけで放熱層を構成する場合よりも放熱性もよい。そのため、上記熱膨張係数差による応力が更に低減されやすい。
半導体素子14を構成する半導体としてSiC又はGaN等といったワイドバンドギャップ半導体を採用した場合、半導体素子14は、半導体素子がSiから構成される場合より、高い温度で駆動され得る。この構成では、半導体装置10を駆動した際に、高温になりやすい。そのため、上記のように配線層12の材料を銅含有材料とすることによって、熱膨張係数差を低減することは、半導体装置10の信頼性を向上させる観点から、特に有効である。
以上、本発明の実施形態について説明したが、本発明は上記実施形態に限定されるものではなく、発明の趣旨を逸脱しない範囲で種々の変更が可能である。例えば、半導体モジュールとしての半導体装置は、配線基板12と半導体素子14とから構成されるユニットが半導体装置であってもよい。
10…半導体装置、12…配線基板、14…半導体素子、16…ヒートシンク、121…絶縁性基板、121a…表面(第1の主面)、121b…裏面(第2の主面)、122…配線層、123…放熱層。

Claims (8)

  1. 絶縁性基板と、
    前記縁性基板の第1の主面上に形成される配線層と、
    前記配線層上に搭載される半導体素子と、
    を備え、
    前記配線層が、銅と、銅より熱膨張係数が小さい金属とを含む第1の銅含有材料から構成されており、
    前記第1の銅含有材料の熱膨張係数が銅の熱膨張係数より小さい、
    半導体装置。
  2. 前記第1の銅含有材料は、銅で構成される第1の層と前記金属で構成される第2の層とが積層された積層構造を有する複合材料、又は、銅と前記金属とを含む合金である、請求項1記載の半導体装置。
  3. 前記複合材料は、前記第1の層、前記第2の層及び前記第1の層がこの順に積層されて構成される、
    請求項2記載の半導体装置。
  4. 前記金属は、モリブデン又はタングステンである、
    請求項1〜3の何れか一項記載の半導体装置。
  5. 前記絶縁性基板の前記第1の主面と反対側の第2の主面上に形成される放熱層と、
    前記放熱層を介して前記絶縁性基板と接合されるヒートシンクと、
    を備え、
    前記放熱層は、銅を含む第2の銅含有材料から構成され、
    前記第2の銅含有材料の熱膨張係数は、前記絶縁性基板の熱膨張係数より大きく前記ヒートシンクの熱膨張係数以下である、
    請求項1〜4の何れか一項記載の半導体装置。
  6. 前記第2の銅含有材料の組成は、前記第1の銅含有材料の組成と同じである、請求項5記載の半導体装置。
  7. 前記半導体素子を構成する半導体が、ワイドバンドギャップ半導体である、請求項1〜6の何れか一項記載の半導体装置。
  8. 半導体素子が搭載される配線基板であって、
    絶縁性基板と、
    前記絶縁性基板の主面上に形成され、前記半導体素子が搭載される配線層と、
    を備え、
    前記配線層が、銅と、銅より熱膨張係数の小さい金属とを含む銅含有材料から構成されており、
    前記銅含有材料の熱膨張係数が銅の熱膨張係数より小さい、
    配線基板。
JP2011123277A 2011-06-01 2011-06-01 半導体装置及び配線基板 Pending JP2012253125A (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2011123277A JP2012253125A (ja) 2011-06-01 2011-06-01 半導体装置及び配線基板
CN201280023196.5A CN103534801A (zh) 2011-06-01 2012-04-05 半导体装置及布线基板
EP12792472.8A EP2717310A4 (en) 2011-06-01 2012-04-05 SEMICONDUCTOR DEVICE AND WIRING SUBSTRATE
PCT/JP2012/059406 WO2012165045A1 (ja) 2011-06-01 2012-04-05 半導体装置及び配線基板
TW101114761A TW201304061A (zh) 2011-06-01 2012-04-25 半導體裝置及佈線基板
US13/485,018 US20120306086A1 (en) 2011-06-01 2012-05-31 Semiconductor device and wiring substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011123277A JP2012253125A (ja) 2011-06-01 2011-06-01 半導体装置及び配線基板

Publications (1)

Publication Number Publication Date
JP2012253125A true JP2012253125A (ja) 2012-12-20

Family

ID=47258910

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011123277A Pending JP2012253125A (ja) 2011-06-01 2011-06-01 半導体装置及び配線基板

Country Status (6)

Country Link
US (1) US20120306086A1 (ja)
EP (1) EP2717310A4 (ja)
JP (1) JP2012253125A (ja)
CN (1) CN103534801A (ja)
TW (1) TW201304061A (ja)
WO (1) WO2012165045A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2020107627A (ja) * 2018-12-26 2020-07-09 株式会社 日立パワーデバイス 半導体装置および半導体装置の製造方法
CN113678008A (zh) * 2019-01-04 2021-11-19 株式会社Lg新能源 电池电流测量装置和方法
US11217512B2 (en) 2017-10-30 2022-01-04 Sumitomo Electric Industries, Ltd. Semiconductor module
US11600541B2 (en) 2020-02-14 2023-03-07 Fuji Electric Co., Ltd. Semiconductor module

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5633496B2 (ja) * 2011-09-29 2014-12-03 三菱電機株式会社 半導体装置及びその製造方法
JP6307832B2 (ja) 2013-01-22 2018-04-11 三菱マテリアル株式会社 パワーモジュール用基板、ヒートシンク付パワーモジュール用基板、ヒートシンク付パワーモジュール
CN103413889B (zh) * 2013-08-26 2016-01-06 中国科学院上海硅酸盐研究所 一种碲化铋基热电器件及其制备方法
SG10201401622RA (en) * 2014-04-17 2015-11-27 Delta Electronics Int’L Singapore Pte Ltd Package structure
DE102017101185B4 (de) 2017-01-23 2020-07-16 Infineon Technologies Ag Ein Halbleitermodul umfassend Transistorchips, Diodenchips und Treiberchips, angeordnet in einer gemeinsamen Ebene, Verfahren zu dessen Herstellung und integriertes Leistungsmodul
US10002821B1 (en) 2017-09-29 2018-06-19 Infineon Technologies Ag Semiconductor chip package comprising semiconductor chip and leadframe disposed between two substrates
DE212020000459U1 (de) * 2019-05-27 2021-06-24 Rohm Co., Ltd. Halbleiterbauteil
KR20210138385A (ko) * 2020-05-12 2021-11-19 현대자동차주식회사 다층 스페이서 및 이를 적용한 양면냉각 파워모듈
DE102020127167B4 (de) * 2020-10-15 2022-08-18 Rogers Germany Gmbh Leiterplatte und Verfahren zur Herstellung eines als Einsatz vorgesehenen Metall-Keramik-Substrats für eine solche Leiterplatte
CN112687633A (zh) * 2020-12-16 2021-04-20 株洲中车时代半导体有限公司 提升大面积焊接可靠性的igbt功率模块散热结构及其方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09275166A (ja) * 1996-02-05 1997-10-21 Sumitomo Electric Ind Ltd 窒化アルミニウム基材を用いた半導体装置用部材及びその製造方法
JP2006082370A (ja) * 2004-09-15 2006-03-30 Shin Kobe Electric Mach Co Ltd 積層板および配線板
JP2006352080A (ja) * 2005-05-16 2006-12-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置
JP2007184366A (ja) * 2006-01-05 2007-07-19 Sumitomo Electric Ind Ltd 半導体装置
JP2007335795A (ja) * 2006-06-19 2007-12-27 Toyota Central Res & Dev Lab Inc パワーモジュール用基板とパワーモジュール
JP2008124416A (ja) * 2006-03-31 2008-05-29 Hitachi Metals Ltd セラミックス回路基板およびこれを用いた半導体モジュール
JP2008244394A (ja) * 2007-03-29 2008-10-09 Sumitomo Electric Ind Ltd 半導体装置

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4711804A (en) * 1986-07-02 1987-12-08 General Electric Company Circuit board construction
JPH01165147A (ja) * 1987-12-21 1989-06-29 Mitsubishi Electric Corp セラミツク基板
JP2738840B2 (ja) * 1988-07-22 1998-04-08 三菱電機株式会社 セラミック−金属複合基板
US4943468A (en) * 1988-10-31 1990-07-24 Texas Instruments Incorporated Ceramic based substrate for electronic circuit system modules
US5167869A (en) * 1990-04-12 1992-12-01 E. I. Du Pont De Nemours And Company Gold conductor composition for forming conductor patterns on ceramic based substrates
US5404272A (en) * 1991-10-24 1995-04-04 Transcal Carrier for a card carrying electronic components and of low heat resistance
US5773879A (en) * 1992-02-13 1998-06-30 Mitsubishi Denki Kabushiki Kaisha Cu/Mo/Cu clad mounting for high frequency devices
US5481136A (en) * 1992-10-28 1996-01-02 Sumitomo Electric Industries, Ltd. Semiconductor element-mounting composite heat-sink base
DE4240843A1 (de) * 1992-12-04 1994-06-09 Bosch Gmbh Robert Anordnung zur Verlustwärmeableitung bei Leistungshalbleiterbauelementen
US5644327A (en) * 1995-06-07 1997-07-01 David Sarnoff Research Center, Inc. Tessellated electroluminescent display having a multilayer ceramic substrate
JPH09148491A (ja) * 1995-09-19 1997-06-06 Tokyo Tungsten Co Ltd パワー半導体基板及びその製造方法
CN1146988C (zh) * 1997-12-08 2004-04-21 东芝株式会社 半导体功率器件的封装及其组装方法
JP2002093931A (ja) * 2000-09-20 2002-03-29 Sumitomo Metal Electronics Devices Inc 高周波用セラミックパッケージ
JP2002158328A (ja) * 2000-11-17 2002-05-31 Mitsubishi Electric Corp 電力用半導体装置
EP1239515B1 (fr) * 2001-03-08 2019-01-02 ALSTOM Transport Technologies Substrat pour circuit électronique de puissance et module électronique de puissance utilisant un tel substrat
DE10320838B4 (de) * 2003-05-08 2014-11-06 Rogers Germany Gmbh Faserverstärktes Metall-Keramik/Glas-Verbundmaterial als Substrat für elektrische Anwendungen, Verfahren zum Herstellen eines derartigen Verbundmaterials sowie Verwendung dieses Verbundmaterials
JP2006100640A (ja) * 2004-09-30 2006-04-13 Hitachi Metals Ltd セラミックス回路基板及びこれを用いたパワー半導体モジュール
US7402507B2 (en) * 2005-03-04 2008-07-22 International Rectifier Corporation Semiconductor package fabrication
KR101289604B1 (ko) * 2005-03-04 2013-07-24 오스람 실바니아 인코포레이티드 발광 다이오드 헤드램프 시스템
JP2006319213A (ja) * 2005-05-13 2006-11-24 Fuji Electric Device Technology Co Ltd 半導体装置
US8004075B2 (en) * 2006-04-25 2011-08-23 Hitachi, Ltd. Semiconductor power module including epoxy resin coating
JP2007305962A (ja) * 2006-05-12 2007-11-22 Honda Motor Co Ltd パワー半導体モジュール
DE102006045939B4 (de) * 2006-09-28 2021-06-02 Infineon Technologies Ag Leistungshalbleitermodul mit verbesserter Temperaturwechselstabilität
KR101221807B1 (ko) * 2006-12-29 2013-01-14 페어차일드코리아반도체 주식회사 전력 소자 패키지
US7808100B2 (en) * 2008-04-21 2010-10-05 Infineon Technologies Ag Power semiconductor module with pressure element and method for fabricating a power semiconductor module with a pressure element
WO2009130822A1 (ja) * 2008-04-25 2009-10-29 シャープ株式会社 多層配線、半導体装置、表示装置用基板及び表示装置
JP2009283741A (ja) * 2008-05-23 2009-12-03 Fuji Electric Device Technology Co Ltd 半導体装置
JP2010186959A (ja) * 2009-02-13 2010-08-26 Toshiba Corp 半導体パッケージおよびその作製方法
JP4825259B2 (ja) * 2008-11-28 2011-11-30 三菱電機株式会社 電力用半導体モジュール及びその製造方法
JP2011011366A (ja) * 2009-06-30 2011-01-20 Sumitomo Electric Ind Ltd 金属積層構造体の製造方法
JP5345017B2 (ja) * 2009-08-27 2013-11-20 三菱電機株式会社 電力用半導体装置とその製造方法
US8969703B2 (en) * 2010-09-13 2015-03-03 Tempronics, Inc. Distributed thermoelectric string and insulating panel
US20120175755A1 (en) * 2011-01-12 2012-07-12 Infineon Technologies Ag Semiconductor device including a heat spreader
US20120235293A1 (en) * 2011-03-15 2012-09-20 Infineon Technologies Ag Semiconductor device including a base plate
CN102819303A (zh) * 2011-06-09 2012-12-12 鸿富锦精密工业(深圳)有限公司 计算机机箱

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09275166A (ja) * 1996-02-05 1997-10-21 Sumitomo Electric Ind Ltd 窒化アルミニウム基材を用いた半導体装置用部材及びその製造方法
JP2006082370A (ja) * 2004-09-15 2006-03-30 Shin Kobe Electric Mach Co Ltd 積層板および配線板
JP2006352080A (ja) * 2005-05-16 2006-12-28 Fuji Electric Holdings Co Ltd 半導体装置の製造方法および半導体装置
JP2007184366A (ja) * 2006-01-05 2007-07-19 Sumitomo Electric Ind Ltd 半導体装置
JP2008124416A (ja) * 2006-03-31 2008-05-29 Hitachi Metals Ltd セラミックス回路基板およびこれを用いた半導体モジュール
JP2007335795A (ja) * 2006-06-19 2007-12-27 Toyota Central Res & Dev Lab Inc パワーモジュール用基板とパワーモジュール
JP2008244394A (ja) * 2007-03-29 2008-10-09 Sumitomo Electric Ind Ltd 半導体装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11217512B2 (en) 2017-10-30 2022-01-04 Sumitomo Electric Industries, Ltd. Semiconductor module
JP2020107627A (ja) * 2018-12-26 2020-07-09 株式会社 日立パワーデバイス 半導体装置および半導体装置の製造方法
JP7185520B2 (ja) 2018-12-26 2022-12-07 株式会社 日立パワーデバイス 半導体装置および半導体装置の製造方法
CN113678008A (zh) * 2019-01-04 2021-11-19 株式会社Lg新能源 电池电流测量装置和方法
JP2022516862A (ja) * 2019-01-04 2022-03-03 エルジー エナジー ソリューション リミテッド 電池電流測定装置および方法
JP7364156B2 (ja) 2019-01-04 2023-10-18 エルジー エナジー ソリューション リミテッド 電池電流測定装置および方法
US11835585B2 (en) 2019-01-04 2023-12-05 Lg Energy Solution, Ltd. Battery current measuring device and method
US11600541B2 (en) 2020-02-14 2023-03-07 Fuji Electric Co., Ltd. Semiconductor module

Also Published As

Publication number Publication date
EP2717310A1 (en) 2014-04-09
US20120306086A1 (en) 2012-12-06
CN103534801A (zh) 2014-01-22
WO2012165045A1 (ja) 2012-12-06
EP2717310A4 (en) 2015-02-25
TW201304061A (zh) 2013-01-16

Similar Documents

Publication Publication Date Title
WO2012165045A1 (ja) 半導体装置及び配線基板
JP6195689B1 (ja) パワーモジュール
WO2012172991A1 (ja) 半導体ユニットおよびそれを用いた半導体装置
CN108735692B (zh) 半导体装置
JP4803241B2 (ja) 半導体モジュール
JP6786416B2 (ja) 半導体装置
EP3157053B1 (en) Power module
US9433075B2 (en) Electric power semiconductor device
JP6862896B2 (ja) 半導体装置及び半導体装置の製造方法
US20130112993A1 (en) Semiconductor device and wiring substrate
JP2007012831A (ja) パワー半導体装置
JP7006812B2 (ja) 半導体装置
JP2012119597A (ja) 半導体装置及びその製造方法
JP2019071412A (ja) チップパッケージ
JP2013225556A (ja) 半導体装置及びその製造方法
WO2021002132A1 (ja) 半導体モジュールの回路構造
JP7163583B2 (ja) 半導体装置
JP2014013878A (ja) 電子装置
JP2015220398A (ja) パワー半導体モジュール
JP2014041876A (ja) 電力用半導体装置
JP5682511B2 (ja) 半導体モジュール
WO2021079913A1 (ja) 半導体装置
KR101897304B1 (ko) 파워 모듈
JP5525856B2 (ja) 半導体モジュール
JP5494576B2 (ja) 半導体モジュール

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141104

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150310