JP2012209594A - プリント配線板 - Google Patents

プリント配線板 Download PDF

Info

Publication number
JP2012209594A
JP2012209594A JP2012160209A JP2012160209A JP2012209594A JP 2012209594 A JP2012209594 A JP 2012209594A JP 2012160209 A JP2012160209 A JP 2012160209A JP 2012160209 A JP2012160209 A JP 2012160209A JP 2012209594 A JP2012209594 A JP 2012209594A
Authority
JP
Japan
Prior art keywords
electrodes
mounting surface
component
component mounting
printed wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012160209A
Other languages
English (en)
Inventor
Jun Karasawa
純 唐沢
Daigo Suzuki
大悟 鈴木
Hidenori Tanaka
秀典 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2012160209A priority Critical patent/JP2012209594A/ja
Publication of JP2012209594A publication Critical patent/JP2012209594A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

【課題】ボイド除去のための樹脂注入等の処理工程を介在させることなく経済的に有利な製造技術で信頼性の高い部品内蔵プリント配線板を製造すること。
【解決手段】内蔵部品となる電子部品20がはんだ接合される電極12,12にボイド誘導溝13,13を設けてボイド誘導路(aa)を形成したことにより、電子部品20の下面と部品実装面部との間隙に発生するボイド(V)を確実に排除することができる。
【選択図】 図1

Description

本発明は、電子回路に介在されるチップ部品を内蔵したプリント配線板に関する。
従来、プリント配線板を対象とした部品実装技術として、部品実装時に於けるボイドの弊害に対処する技術が種々提案されている。具体例を挙げると、BGA(ball grid array)部品実装時のボイド発生に対して、ボイドを特定のエリアに集中させることによって、温度サイクルによるはんだクラックの発生を抑止する技術が存在する。
特開平8−274211号公報
一方、近年では、電子回路装置に用いられる、複数層を形成するプリント配線板として、内層側のパターン形成面に形成した導体パターン(パッド)上に受動素子等のチップ部品を半田接合し、上記内層側に絶縁材料を積層して、チップ部品を絶縁材料で覆うことによって電子部品内蔵プリント配線板を製造する基板製造技術が実用化に向けて開発されている。このような構造の部品内蔵プリント配線板に於いては、チップ部品と、このチップ部品に回路接合した導体パターンの形成面との間の間隙部にボイド(空気溜まり若しくはガス溜まり)が形成される。この間隙部に形成されたボイドが、後の積層工程、部品実装(リフロー)工程等を含む基板製造時に於ける各種の加熱処理加工、若しくは電子機器内への組み込み後に於ける受熱等に於いて加熱されると、ボイドの熱膨張により、導体パターンの剥離、チップ部品の損傷、回路切断、基板の剛性劣化等、種々の不具合を招く虞がある。
本発明は上記実情に鑑みなされたもので、信頼性の高いプリント配線板を提供することを目的とする。
一実施形態によるプリント配線板は、部品実装面を含むパターン形成面を具備する基材と、前記パターン形成面に形成された2つの電極と、前記2つの電極に接続される電子部品と、を具備し、前記2つの電極の対向する部分は前記部品実装面の中央に向かって尖鋭部が形成され、前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板である。
他の実施形態によるプリント配線板は、部品実装面を含むパターン形成面を具備する基材と、前記パターン形成面に形成された2つの電極と、前記2つの電極に接続される電子部品と、を具備し、前記2つの電極の対向する部分は前記部品実装面の中央に向かって円弧が形成され、前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板である。
他の実施形態によるプリント配線板は、部品実装面を含むパターン形成面を具備する基材と、前記パターン形成面に形成された2つの電極と、前記2つの電極に接続される電子部品と、を具備し、前記2つの電極の対向する部分は一方に前記部品実装面の中央に向かって凸部が形成され、他方に凹部が形成され、前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板である。
他の実施形態によるプリント配線板は、部品実装面を含むパターン形成面を具備する基材と、前記パターン形成面に形成された2つの電極と、前記2つの電極に接続される電子部品と、を具備し、前記2つの電極の対向する部分は凹円弧が形成され、前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板である。
信頼性の高いプリント配線板を安価に提供することができる。
本発明の第1実施形態に係る部品内蔵プリント配線板の構造を示す図。 上記第1実施形態に係る部品内蔵プリント配線板の構造を示す図。 上記第1実施形態に係る部品内蔵プリント配線板の構造を示す図。 本発明の第2実施形態に係る電子機器の構成を示す図。 本発明の第3実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第4実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第5実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第6実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第7実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第8実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第9実施形態に係る部品内蔵プリント配線板の電極構造(a)、および第10実施形態に係る部品内蔵プリント配線板の電極構造(b)を示す図。 本発明の第11実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第12実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第13実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第14実施形態に係る部品内蔵プリント配線板の電極構造を示す図。 本発明の第15実施形態に係る部品内蔵プリント配線板の電極構造を示す図。
本発明は、プリント配線板に於いて、内蔵する電子部品を実装する部品実装面部に、電子部品の実装時に発生するボイドを実装面の外部に誘導する誘導路を形成したことを特徴とするもので、以下に図面を参照して本発明の実施形態を説明する。
本発明の第1実施形態を図1乃至図3を参照して説明する。なお、この第1実施形態に於いては、内蔵部品(内層側のパターン形成面に実装される電子部品)として、直方体形状の部品本体に一対の端子を設けた、例えばコンデンサ、抵抗素子等のチップ部品を例に採るが、これらのチップ部品に限らず、特定の動作機能を有する2端子若しくは3端子以上の能動素子であってもよい。
本発明の第1実施形態に係る部品内蔵プリント配線板は、図1乃至図3に示すように、基材10の内層側パターン形成面の予め定められた部品実装面部にパターン形成した電極12,12に、ボイドを外部に誘導する誘導路を形成した構造を特徴とする。
電気絶縁基板を構成する基材10の内層側パターン形成面の予め定められた部品実装面部には、内蔵部品となる電子部品20をはんだ接合する一対の電極12,12がパターン形成されて設けられる。この電極12,12には、実装された電子部品20の下面に溜まる気体(ガス、空気等)により生成されるボイド(V)を部品実装面部の外に導くボイド誘導溝13,13が形成される。このボイド誘導溝13,13は一対の電極12,12の互いに向かい合う辺に開口を有する切り溝によって構成される。
上記電極12,12に、電子部品20の端子21,21が溶融はんだにより、はんだ接合され、電子部品20が部品実装面部に実装されることにより、上記切り溝の開口部を入口として、はんだ接合部15,15の下を通り、切り溝の終端開口部14を出口としたボイド誘導路(aa)が形成される。
上記基材10の内層側パターン形成面に電子部品20が実装された後、上記基材10の内層側パターン形成面上に絶縁層を形成する層間樹脂30が供給される。この層間樹脂30の供給時に於いて、電子部品20の下面と部品実装面部との間隙にボイド(V)が発生すると、このボイド(V)は、樹脂30の供給量がL1の位置から矢印b方向にさらに増加してL2の位置に至るまでの間に、上記ボイド誘導路(aa)を通って開口部14から抜け出る。これにより、図2に示すように、基材10の内層側パターン形成面上に、所定量の層間樹脂30が供給された状態では、電子部品20の下面と部品実装面部との間隙にボイド(V)は存在せず、上記間隙部分およびボイド誘導溝13,13がすべて層間樹脂30で埋まった状態になる。
このように本発明の第1実施形態では、電極12,12にボイド誘導溝13,13を設けてボイド誘導路(aa)を形成したことにより、電子部品20の下面と部品実装面部との間隙に発生するボイド(V)を確実に排除することができる。このボイド排除機能は、基材10の内層側パターン形成面に形成する電極12,12の形状を工夫するのみで実現することができる。従ってボイド除去のための樹脂注入等の処理工程を介在させることなく、経済的に有利な製造技術で、信頼性の高い部品内蔵プリント配線板を製造することができる。
本発明の第2実施形態を図4に示す。この第2実施形態は部品内蔵プリント配線板を用いた電子機器である。
上記第1実施形態の部品内蔵プリント配線板を用いたプリント回路板を実装した電子機器の構成を図4に示している。この図4は、上記第1実施形態に係る部品内蔵プリント配線板をポータブルコンピュータ等の小型電子機器に適用した例を示している。
図4に於いて、ポータブルコンピュータ1の本体2には、表示部筐体3がヒンジ機構を介して回動自在に設けられている。本体2には、ポインティングデバイス4、キーボード5等の操作部が設けられている。表示部筐体3には例えばLCD等の表示デバイス6が設けられている。
また本体2には、上記ポインティングデバイス4、キーボード5等の操作部および表示デバイス6を制御する制御回路を組み込んだプリント回路板(マザーボード)8が設けられている。このプリント回路板8は、上記図1乃至図3に示した第1実施形態の部品内蔵プリント配線板を用いて実現される。
このプリント回路板8に用いた部品内蔵プリント配線板は、内蔵部品となる電子部品20をはんだ実装する電極12,12にボイド誘導溝13,13を設けてボイド誘導路(aa)を形成した構造であることから、電子部品20の下面と部品実装面部との間隙にボイド(V)は存在しない。従って、電子機器内への組み込み後に於ける受熱等に於いて、プリント回路板8が加熱されても、ボイドの熱膨張により、導体パターンの剥離、チップ部品の損傷、回路切断、基板の剛性劣化等を招くという虞がすべて排除され、安定した機器動作が可能になる。さらにプリント回路板8を構成する部品内蔵プリント配線板が安価に提供できることから製品コストを低減できる。
上記した第1実施形態の電極構造を変形した本発明の他の実施形態を図5乃至図16に示す。なお、図5乃至図16に示す各実施形態では、電極にはんだ接合される電子部品を上記第1実施形態と同様に符号20で示している。また導体パターン(P)の端部に電極(PA,PB,PC,…)を設けたパターン構成を例に示している。
本発明の第3実施形態に於ける電極構造を図5に示す。上記図1乃至図3に示した第1実施形態の電極12,12が、1つの切り溝によるボイド誘導溝13,13であるのに対して、この図5に示す第3実施形態の電極構造では、電極PA,PAに、複数の切り溝によるボイド誘導溝を設けている。このような電極構造とすることで、電子部品20の下面と部品実装面部との間隙に発生するボイドを並行する複数のボイド誘導路により確実に排除することができる。
本発明の第4実施形態に於ける電極構造を図6に示す。この図6に示す第4実施形態は、図6(b)に示すように、電極PB,PBを部品実装面の中央に向かって漸次高さが低くなる形状にしたことを特徴とする。この電極PB,PBにより、パターン形成面からの電子部品20の実装位置を低く抑えて部品下にボイドが出来難い構造としている。さらに電極PB,PBの形状を図6(a)に示すように、部品実装面の中央に向かって角部を円弧状にすることで、ボイド誘導路(ab)を形成している。
本発明の第5実施形態に於ける電極構造を図7に示す。この図7に示す第5実施形態の電極PC,PCは、面形状を部品実装面の中央に向かって斜面にしたことを特徴とする。この電極PC,PCにより、部品実装面に、ボイド誘導路(ac)を形成している。
本発明の第6実施形態に於ける電極構造を図8に示す。この図8に示す第6実施形態の電極PD,PDは、面形状を部品実装面の中央に向かって先端部分のみ斜面にしたことを特徴とする。この電極PD,PDにより、部品実装面に、ボイド誘導路(ad)を形成している。
本発明の第7実施形態に於ける電極構造を図9に示す。この図9に示す第7実施形態の電極PE,PEは、面形状を部品実装面の中央に向かって先端部分を除き斜面にしたことを特徴とする。この電極PE,PEにより、部品実装面に、ボイド誘導路(ae)を形成している。
本発明の第8実施形態に於ける電極構造を図10に示す。この図10に示す第8実施形態の電極PF,PFは、面形状を部品実装面の中央に向かって尖端部を有する形状にしたことを特徴とする。この電極PF,PFにより、部品実装面に、ボイド誘導路(af)を形成している。
本発明の第9実施形態に於ける電極構造を図11(a)に示す。この図11(a)に示す第9実施形態の電極PGa,PGaは、面形状を部品実装面の中央に向かって半円状にしたことを特徴とする。この電極PGa,PGaにより、部品実装面に、ボイド誘導路(ag)を形成している。
本発明の第10実施形態に於ける電極構造を図11(b)に示す。この図11(b)に示す第10実施形態の電極PGb,PGbは、面形状を部品実装面の中央に向かって凸円弧にしたことを特徴とする。この電極PGa,PGaにより、部品実装面に、ボイド誘導路(ag)を形成している。
本発明の第11実施形態に於ける電極構造を図12に示す。この図12に示す第11実施形態の電極PH,PHは、面形状を部品実装面の中央に向かって円弧状にしたことを特徴とする。この電極PH,PHにより、部品実装面に、ボイド誘導路(ah)を形成している。
本発明の第12実施形態に於ける電極構造を図13に示す。この図13に示す第12実施形態の電極PI1,PI2は、面形状を部品実装面の中央に向かって凸円弧と凹円弧の組み合わせにしたことを特徴とする。この電極PI1,PI2により、部品実装面に、ボイド誘導路(ai)を形成している。
本発明の第13実施形態に於ける電極構造を図14に示す。この図14に示す第13実施形態の電極PJ,PJは、面形状を部品実装面の中央に向かって凹円弧にしたことを特徴とする。この電極PJ,PJにより、部品実装面に、ボイド誘導路(aj)を形成している。
本発明の第14実施形態に於ける電極構造を図15に示す。この図15に示す第14実施形態は、本発明に係る電極構造を半導体パッケージの実装面に適用したもので、この例では、例えばQFP(quad flat package)等の多ピン電子部品20Aの各端子に、はんだ接合する電極PK,PK,…をそれぞれ楕円形状として、電子部品20Aの下面に発生したボイドが隣接する電極PK,PK相互の間から抜け易い電極構造としている。
本発明の第15実施形態に於ける電極構造を図16に示す。この図16に示す第15実施形態は、上記図15に示す第14実施形態と同様に本発明に係る電極構造を半導体パッケージの実装面に適用したもので、この例では、例えばSOP(small outline package)等の多ピン電子部品20Bの各端子に、はんだ接合する電極PL,PL,…をそれぞれ楕円形状として、電子部品20Bの下面に発生したボイドが隣接する電極PL,PL相互の間から抜け易い電極構造としている。
なお、本発明のプリント配線板に於ける電極構造は、上記した実施形態に限るものではなく、本発明の要旨を逸脱しない範囲で種々変形可能である。
1…ポータブルコンピュータ、2…本体、3…表示部筐体、4…ポインティングデバイス、5…キーボード、6…表示デバイス、8…プリント回路板(マザーボード)、10…基材、12…電極、13…ボイド誘導溝、14…開口部、15…はんだ接合部、20…電子部品、21…端子、30…層間樹脂、V…ボイド、P…導体パターン、PA,PB,PC,PD,PE,PF,PGa,PGb,PH,PI1,PI2,PJ,PK,PL…電極、aa,ab,ac,ad,ae,af,ag,ah,ai,aj…ボイド誘導路。

Claims (4)

  1. 部品実装面を含むパターン形成面を具備する基材と、
    前記パターン形成面に形成された2つの電極と、
    前記2つの電極に接続される電子部品と、
    を具備し、
    前記2つの電極の対向する部分は前記部品実装面の中央に向かって尖鋭部が形成され、
    前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板。
  2. 部品実装面を含むパターン形成面を具備する基材と、
    前記パターン形成面に形成された2つの電極と、
    前記2つの電極に接続される電子部品と、
    を具備し、
    前記2つの電極の対向する部分は前記部品実装面の中央に向かって円弧が形成され、
    前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板。
  3. 部品実装面を含むパターン形成面を具備する基材と、
    前記パターン形成面に形成された2つの電極と、
    前記2つの電極に接続される電子部品と、
    を具備し、
    前記2つの電極の対向する部分は一方に前記部品実装面の中央に向かって凸部が形成され、他方に凹部が形成され、
    前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板。
  4. 部品実装面を含むパターン形成面を具備する基材と、
    前記パターン形成面に形成された2つの電極と、
    前記2つの電極に接続される電子部品と、
    を具備し、
    前記2つの電極の対向する部分は凹円弧が形成され、
    前記2つの電極は前記部品実装面の中央に向かって漸次高さが低くなるプリント配線板。
JP2012160209A 2012-07-19 2012-07-19 プリント配線板 Pending JP2012209594A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012160209A JP2012209594A (ja) 2012-07-19 2012-07-19 プリント配線板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012160209A JP2012209594A (ja) 2012-07-19 2012-07-19 プリント配線板

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2006084091A Division JP2007258605A (ja) 2006-03-24 2006-03-24 部品内蔵プリント配線板、部品内蔵プリント配線板の製造方法および電子機器

Publications (1)

Publication Number Publication Date
JP2012209594A true JP2012209594A (ja) 2012-10-25

Family

ID=47189030

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012160209A Pending JP2012209594A (ja) 2012-07-19 2012-07-19 プリント配線板

Country Status (1)

Country Link
JP (1) JP2012209594A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018082003A (ja) * 2016-11-15 2018-05-24 凸版印刷株式会社 非接触通信媒体
CN113574657A (zh) * 2019-03-25 2021-10-29 三菱电机株式会社 印刷布线板以及电子设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02271593A (ja) * 1989-04-12 1990-11-06 Nec Corp 表面実装型2電極チップ部品実装用のプリント基板のパッド
JPH0634284U (ja) * 1992-10-12 1994-05-06 富士通テン株式会社 表面実装用円筒形部品取り付けランド形状
JP2005032931A (ja) * 2003-07-10 2005-02-03 Toshiba Corp 回路基板、回路基板の製造方法及び電子回路装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02271593A (ja) * 1989-04-12 1990-11-06 Nec Corp 表面実装型2電極チップ部品実装用のプリント基板のパッド
JPH0634284U (ja) * 1992-10-12 1994-05-06 富士通テン株式会社 表面実装用円筒形部品取り付けランド形状
JP2005032931A (ja) * 2003-07-10 2005-02-03 Toshiba Corp 回路基板、回路基板の製造方法及び電子回路装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018082003A (ja) * 2016-11-15 2018-05-24 凸版印刷株式会社 非接触通信媒体
CN113574657A (zh) * 2019-03-25 2021-10-29 三菱电机株式会社 印刷布线板以及电子设备

Similar Documents

Publication Publication Date Title
JP2007258605A (ja) 部品内蔵プリント配線板、部品内蔵プリント配線板の製造方法および電子機器
US9698132B1 (en) Chip package stack up for heat dissipation
KR20100077049A (ko) 솔더볼의 무플럭스 마이크로-피어싱 방법 및 이를 채용한 장치
JP2009016451A (ja) 配線回路基板と電子部品との接続構造
JP2015082576A (ja) 電子装置、電子機器及び電子装置の製造方法
JP5942074B2 (ja) 配線基板
JP2012209594A (ja) プリント配線板
EP1850381A2 (en) Mounting substrate
CN101419957B (zh) 半导体器件及其制造方法
US8633398B2 (en) Circuit board contact pads
US20150016069A1 (en) Printed circuit board
US20160254241A1 (en) Printed circuit board and soldering method
US20110155450A1 (en) Printed circuit board and electronic apparatus
KR101369298B1 (ko) 방열성을 향상시킨 칩 온 필름 패키지
JP2013038359A (ja) 半導体装置及び半導体装置の製造方法
JP2011151051A (ja) Lsiパッケージ及びその製造方法
KR101088295B1 (ko) 반도체 패키지의 솔더볼 형성 방법
KR101369279B1 (ko) 방열성을 향상시킨 칩 온 필름 패키지
JP2011040575A (ja) 電子デバイス及びその製造方法
US20170290138A1 (en) Printed circuit board
JP2010258301A (ja) インターポーザ及び半導体装置
JP2006332465A (ja) チップオンフィルム半導体装置
JP2016039213A (ja) 基板内蔵パッケージ、半導体装置およびモジュール
KR101369293B1 (ko) 방열성을 향상시킨 칩 온 필름 패키지
JP5821085B2 (ja) 配線基板モジュールの製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120719

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130613

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130618

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20130730

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20131015

RD07 Notification of extinguishment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7427

Effective date: 20140319