JP2012169703A - 逓倍回路 - Google Patents
逓倍回路 Download PDFInfo
- Publication number
- JP2012169703A JP2012169703A JP2011026507A JP2011026507A JP2012169703A JP 2012169703 A JP2012169703 A JP 2012169703A JP 2011026507 A JP2011026507 A JP 2011026507A JP 2011026507 A JP2011026507 A JP 2011026507A JP 2012169703 A JP2012169703 A JP 2012169703A
- Authority
- JP
- Japan
- Prior art keywords
- output signal
- harmonic
- transistor
- output
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015572 biosynthetic process Effects 0.000 claims description 12
- 238000003786 synthesis reaction Methods 0.000 claims description 12
- 238000013459 approach Methods 0.000 claims description 3
- 230000002194 synthesizing effect Effects 0.000 claims description 2
- 239000003990 capacitor Substances 0.000 description 18
- 230000000052 comparative effect Effects 0.000 description 17
- 238000004088 simulation Methods 0.000 description 16
- 238000010586 diagram Methods 0.000 description 12
- 241001125929 Trisopterus luscus Species 0.000 description 7
- 239000004642 Polyimide Substances 0.000 description 4
- 229920001721 polyimide Polymers 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000010363 phase shift Effects 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/16—Arrangements for performing computing operations, e.g. operational amplifiers for multiplication or division
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Software Systems (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Amplifiers (AREA)
- Microwave Amplifiers (AREA)
Abstract
【解決手段】入力信号30をその基本波において互いの位相差が90°である関係で第1入力信号31及び第2入力信号32に分配して出力する90°カップラ14と、第1入力信号31及び第2入力信号32がそれぞれ入力されドレイン端子から少なくとも第1入力信号31及び第2入力信号32の2倍波及び3倍波を含む第1出力信号33及び第2出力信号34をそれぞれ出力する第1トランジスタQ1及び第2トランジスタQ2と、第1出力信号33と第2出力信号34とが入力されるとともに、第1トランジスタQ1側あるいは第2トランジスタQ2側のいずれか一方から他方への第1出力信号33あるいは第2出力信号34の漏れを抑制しつつ、第1出力信号33と第2出力信号34とを合成して3倍波の出力信号35を出力する合成部28を備える。
【選択図】図3
Description
28 合成部
29 90°カップラ(3倍波)
100、200、300、400、500 逓倍回路
102、104 アンプ
Q1 第1トランジスタ
Q2 第2トランジスタ
R5 第1抵抗
R8 第2抵抗
TL6 分布定数線路
TL11 分布定数線路
Claims (9)
- 入力信号を、その基本波において互いの位相差が90°である関係で、第1入力信号及び第2入力信号に分配して出力する90°カップラと、
前記第1入力信号が入力され、少なくとも前記第1入力信号の2倍波及び3倍波を含む第1出力信号を出力する第1トランジスタと、
前記第2入力信号が入力され、少なくとも前記第2入力信号の2倍波及び3倍波を含む第2出力信号を出力する第2トランジスタと、
前記第1出力信号と前記第2出力信号とが入力されるとともに、前記第1トランジスタ側あるいは前記第2トランジスタ側のいずれか一方から他方への前記第1出力信号あるいは前記第2出力信号の漏れを抑制しつつ、前記第1出力信号と前記第2出力信号とを合成して前記3倍波の出力信号を出力する合成部と、
を備えることを特徴とする逓倍回路。 - 前記合成部は、前記第1トランジスタの出力及び前記第2トランジスタの出力が接続される接続点と、前記接続点と前記第1トランジスタの間あるいは前記接続点と前記第2トランジスタの間のいずれか一方のみに設けられた抵抗と、を備えることを特徴とする請求項1に記載の逓倍回路。
- 前記合成部は、接続点と、一端が前記第1トランジスタに接続され、他端が前記接続点に接続される第1抵抗と、一端が前記第2トランジスタに接続され、他端が前記接続点に接続される第2抵抗と、を備えることを特徴とする請求項1に記載の逓倍回路。
- 一端が前記第2トランジスタに接続され、他端が前記第2抵抗の一端に接続され、前記合成部において前記第1出力信号の3倍波と前記第2出力信号の3倍波とを同相に近づけるように、前記第2出力信号の3倍波の位相を調整する分布定数線路を備えることを特徴とする請求項2又は3に記載の逓倍回路。
- 前記第1抵抗及び前記第2抵抗は、抵抗値が互いに等しいことを特徴とする請求項3に記載の逓倍回路。
- 前記合成部は、前記第1出力信号の3倍波及び前記第2出力信号の3倍波のいずれか一方の位相を他方に対して90°ずらして合成する90°カップラであることを特徴とする請求項1に記載の逓倍回路。
- 一端が前記第1トランジスタに接続され、他端が前記合成部と接続され、前記第1出力信号の2倍波の位相と前記第2出力信号の2倍波の位相とが前記合成部において逆相で合成されるように、前記第1出力信号の2倍波の位相を調整する分布定数線路を備えることを特徴とする請求項6に記載の逓倍回路。
- 前記合成部と接続され、前記基本波の帯域よりも前記3倍波の帯域の方がゲインが大きい増幅器を備えることを特徴とする請求項1から7のいずれか一項に記載の逓倍回路。
- 前記増幅器は、ゲインの最大値から−3dBのゲインが得られる範囲において、前記3倍波の帯域が含まれ、前記基本波の帯域が含まれないことを特徴とする請求項8記載の逓倍回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011026507A JP5685967B2 (ja) | 2011-02-09 | 2011-02-09 | 逓倍回路 |
US13/369,514 US8680898B2 (en) | 2011-02-09 | 2012-02-09 | Multiplier circuit with improved wide band tripled wave output |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011026507A JP5685967B2 (ja) | 2011-02-09 | 2011-02-09 | 逓倍回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012169703A true JP2012169703A (ja) | 2012-09-06 |
JP5685967B2 JP5685967B2 (ja) | 2015-03-18 |
Family
ID=46600243
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011026507A Expired - Fee Related JP5685967B2 (ja) | 2011-02-09 | 2011-02-09 | 逓倍回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8680898B2 (ja) |
JP (1) | JP5685967B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9143084B2 (en) * | 2011-08-25 | 2015-09-22 | California Institute Of Technology | On-chip power-combining for high-power schottky diode based frequency multipliers |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05243853A (ja) * | 1992-03-02 | 1993-09-21 | Fujitsu Ltd | 周波数逓倍器 |
JPH09181265A (ja) * | 1995-12-27 | 1997-07-11 | Nec Corp | 非線形回路 |
JP2001244746A (ja) * | 2000-02-29 | 2001-09-07 | Fujitsu Quantum Devices Ltd | マイクロ波周波数逓倍器 |
JP2002009552A (ja) * | 2000-06-22 | 2002-01-11 | Advantest Corp | 周波数逓倍器 |
JP2007215247A (ja) * | 2007-05-25 | 2007-08-23 | Sharp Corp | 周波数逓倍器 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4308473A (en) * | 1978-05-24 | 1981-12-29 | Raytheon Company | Polyphase coded mixer |
JP2752903B2 (ja) | 1994-06-06 | 1998-05-18 | 福島日本電気株式会社 | 周波数逓倍器 |
JP2001111348A (ja) | 1999-10-12 | 2001-04-20 | Mitsubishi Electric Corp | 3逓倍器 |
JP2003069344A (ja) | 2001-08-28 | 2003-03-07 | Sharp Corp | 周波数逓倍回路および高周波通信装置 |
-
2011
- 2011-02-09 JP JP2011026507A patent/JP5685967B2/ja not_active Expired - Fee Related
-
2012
- 2012-02-09 US US13/369,514 patent/US8680898B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05243853A (ja) * | 1992-03-02 | 1993-09-21 | Fujitsu Ltd | 周波数逓倍器 |
JPH09181265A (ja) * | 1995-12-27 | 1997-07-11 | Nec Corp | 非線形回路 |
JP2001244746A (ja) * | 2000-02-29 | 2001-09-07 | Fujitsu Quantum Devices Ltd | マイクロ波周波数逓倍器 |
JP2002009552A (ja) * | 2000-06-22 | 2002-01-11 | Advantest Corp | 周波数逓倍器 |
JP2007215247A (ja) * | 2007-05-25 | 2007-08-23 | Sharp Corp | 周波数逓倍器 |
Also Published As
Publication number | Publication date |
---|---|
US8680898B2 (en) | 2014-03-25 |
US20120200333A1 (en) | 2012-08-09 |
JP5685967B2 (ja) | 2015-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3093987B1 (en) | Phase correction in a doherty power amplifier | |
US9209511B2 (en) | Doherty power amplifier network | |
CN106992758B (zh) | 功率放大器单元 | |
US8896373B2 (en) | Wideband Doherty amplifier network | |
TWI637590B (zh) | 功率放大模組 | |
TW200929853A (en) | Amplifier and the method thereof | |
JP5646302B2 (ja) | 周波数逓倍器 | |
Yishay et al. | A 17.8 dBm 110–130 GHz power amplifier and doubler chain in SiGe BiCMOS technology | |
JP2018085635A (ja) | 電力増幅器 | |
Jin et al. | A 30.8-dBm wideband CMOS power amplifier with minimized supply fluctuation | |
JP5543790B2 (ja) | 電子回路 | |
US20220077828A1 (en) | Power amplifying circuit | |
JP2017184055A (ja) | 増幅回路 | |
US8421537B2 (en) | Electronic circuit | |
JP5997596B2 (ja) | ミキサ | |
CN112020826B (zh) | 放大器 | |
JP5685967B2 (ja) | 逓倍回路 | |
WO2017141453A1 (ja) | 電力増幅器 | |
JP6073371B2 (ja) | 広帯域増幅器 | |
JP2014116697A5 (ja) | ||
WO2021161721A1 (ja) | 電力増幅回路、高周波回路及び通信装置 | |
JP5161856B2 (ja) | バイアス回路 | |
JP2010233055A (ja) | 歪補償回路 | |
Malik et al. | A broadband high efficiency class AB GaN HEMT balanced power amplifier | |
EP3016281B1 (en) | Semiconductor amplifier bias circuit and semiconductor amplifier device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131219 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140818 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140826 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141023 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141224 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150106 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5685967 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |