JP2010226454A - ゲインコントロール回路及びそれを有する電子ボリューム回路 - Google Patents
ゲインコントロール回路及びそれを有する電子ボリューム回路 Download PDFInfo
- Publication number
- JP2010226454A JP2010226454A JP2009071886A JP2009071886A JP2010226454A JP 2010226454 A JP2010226454 A JP 2010226454A JP 2009071886 A JP2009071886 A JP 2009071886A JP 2009071886 A JP2009071886 A JP 2009071886A JP 2010226454 A JP2010226454 A JP 2010226454A
- Authority
- JP
- Japan
- Prior art keywords
- gain
- count value
- circuit
- gain control
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/0005—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
- H03G1/0088—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
Landscapes
- Control Of Amplification And Gain Control (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
【課題】
ゲインの最小単位を小さくし且つ高精度にゲインを制御できるゲインコントロール回路とそれを有する電子ボリューム回路を提供する。
【解決手段】
入力信号のゲイン調整を行う増幅回路にゲイン制御信号を供給するゲインコントロール回路において,入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,比較結果信号に応じて,カウント値をアップカウント又はダウンカウントするカウンタと,カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,ゲイン変調回路は,時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,カウント値に基づくゲインに一致するようにカウント値を変調する。
【選択図】図4
ゲインの最小単位を小さくし且つ高精度にゲインを制御できるゲインコントロール回路とそれを有する電子ボリューム回路を提供する。
【解決手段】
入力信号のゲイン調整を行う増幅回路にゲイン制御信号を供給するゲインコントロール回路において,入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,比較結果信号に応じて,カウント値をアップカウント又はダウンカウントするカウンタと,カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,ゲイン変調回路は,時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,カウント値に基づくゲインに一致するようにカウント値を変調する。
【選択図】図4
Description
本発明は,ゲインコントロール回路及びそれを有する電子ボリューム回路に関する。
入力信号の振幅(ゲイン)を調整する電子ボリューム回路は,例えば,オーディオ分野の電子回路に設けられる。電子ボリューム回路は,例えば,入力信号が印加される抵抗群とその接続点と出力ノードとを選択的に接続するスイッチ群とを有する抵抗ラダー回路と,その出力ノードを入力して出力ノードと同じ電位を出力端子に出力するオペアンプとを有する。この抵抗群は,例えば,入力信号が供給されるノードとグランドとの間に直列に接続された複数の抵抗素子を有する。このように抵抗ラダー回路とオペアンプとからなる電子ボリューム回路は,特許文献1,2,3に記載されている。
抵抗ラダー回路のスイッチ群は,ゲインコントロール回路が生成するスイッチ制御信号に基づいてオン,オフ制御される。通常,スイッチ群のうち1つのスイッチが導通状態に,残りのスイッチは非導通状態に制御され,抵抗群の複数の接続ノードのうち所望の接続ノードが選択される。つまり,抵抗ラダー回路は,入力信号を直列接続された複数の抵抗素子により抵抗分割し,その内の1つの接続ノードをスイッチにより選択する。
一方,ゲインコントロール回路は,入力ゲイン信号に応じてスイッチ制御信号を生成する。そして,ゲインコントロール回路は,入力ゲイン信号のゲインが上昇または下降すると,スイッチ制御信号を順次変更し,現在のゲインから変更後の目標ゲインまでゲインをスイープさせる。つまり,このゲインスイープは,現在のゲインから目標ゲインまで最小単位のゲインステップでゲインを増加または減少させる制御である。ゲインをスイープさせるようにスイッチ制御信号を変化させことで,1ステップあたりのゲインの変化量を小さくし,1ステップのゲイン変化に伴うボツ音(クリック音)を抑制することができる。
しかしながら,人間の耳にクリック音が認識されないようにゲインをスイープするためには,ゲインスイープ時のゲインの変化量をできるだけ小さくすることが必要である。そのため,抵抗ラダー回路の抵抗素子とスイッチの数が増大し,回路規模が大きくなるという問題がある。また,ゲインの最小単位を小さくするためには,抵抗素子の抵抗値を高精度に設計することが必要になり,コストアップを招くおそれがある。同様に,オーディオ分野などの電子ボリューム回路では,ゲインをdB単位で制御することが求められる。そのため,抵抗素子の抵抗値を高精度に生成しなければならない。
そこで,本発明の目的は,ゲインの最小単位を小さくし且つ高精度にゲインを制御できるゲインコントロール回路とそれを有する電子ボリューム回路を提供することにある。
第1の側面は,入力信号のゲイン調整を行う増幅回路にゲイン制御信号を供給するゲインコントロール回路において,入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調する。
第2の側面は,ゲイン制御信号に基づいて入力信号のゲイン調整を行う増幅回路と,前記増幅回路に前記ゲイン制御信号を供給するゲインコントロール回路とを有し,
前記ゲインコントロール回路は,入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調する。
前記ゲインコントロール回路は,入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調する。
第1,第2の側面によれば,ゲインの最小単位を小さくしたゲインコントロール回路とそれを有する電子ボリューム回路を提供することができる。
図1は,電子ボリューム回路の増幅回路の一例の構成図である。電子ボリューム回路の増幅回路10は,一種のアナログ回路であり,入力信号Vinが入力され,入力端子VinとグランドAGNDとの間の抵抗群R0〜RNと,抵抗群の接続ノードを選択するスイッチ群SW[0]〜SW[N-1]とを有する抵抗ラダー部100を有する。さらに,増幅回路10は,スイッチ群SW[0]〜SW[N-1]の反対側のノードを正入力端子に入力し,出力端子を負入力端子に接続したオペアンプ110を有する。スイッチ群SW[0]〜SW[N-1]のうちいずれか1つのスイッチがオンし残りのスイッチはオフに制御される。これらのスイッチ群は,図示しないゲインコントロール回路が生成するゲイン制御信号から生成されたスイッチ制御信号によりオン,オフ制御される。そして,オペアンプ110は,オン制御されたスイッチSWで選択された接続ノードの電位を正入力端子に入力し,出力端子の信号Vevoをその正入力端子の電位と等しくする。したがって,スイッチSW[0]がオンになれば最小ゲインになり,スイッチSW[N-1]がオンになれば最大ゲインになる。
増幅回路10は,入力信号Vinをゲイン制御信号により制御されたゲインで増幅又は減衰して出力信号Vevoを生成すれば良く,図1の抵抗ラダー部を有する回路に限定されない。たとえば,並列に設けられた複数のソース接地トランジスタのドレインを負荷抵抗に接続し,ゲートに入力信号Vinを供給し,ゲイン制御信号に基づいて複数のソース接地トランジスタの一部または全部を活性化する増幅回路でも良い。この場合は,活性化するトランジスタの数が増えればドレイン電流が増加しゲインが増加する。
図1の増幅回路10は,抵抗群R0〜RNの数に対応するゲインの分解能を有する。したがって,抵抗群R0〜RNの数が大きいほど,制御可能なゲインの数が多く,ゲインの分解能が高くなり,ゲインステップが小さくなる。また,抵抗群の抵抗精度が高いほど,制御されるゲイン間の精度が高くなる。ゲインステップが小さいほどゲインを可変制御するときのゲインスイープ時のクリック音を抑制できるが,抵抗素子とスイッチの数を増やすことが必要になり回路規模の増大を招く。または,ソース接地トランジスタの増幅器の場合は,トランジスタ数を増やすことが必要になり,同様に回路規模の増大につながる。
図2は,本実施の形態における電子ボリューム回路の概略構成図である。電子ボリューム回路は,増幅回路10と,増幅回路10にゲイン制御信号としてスイッチ制御信号SW[N:0]を出力するゲインコントロール回路12とを有する。ゲインコントロール回路12は,入力ゲインGAINとアップ・ダウンカウンタ16の出力(カウント値)VOLとを比較し,比較結果に応じてアップ信号UPまたはダウン信号DOWNのいずれかをHレベルにする比較器14と,アップ信号UPまたはダウン信号DOWNに応じて,カウント値をそれぞれアップカウントまたはダウンカウントするアップ・ダウンカウンタ16と,カウント値VOLをデコードしてスイッチ制御信号SW[N:0]を出力するデコーダ18とを有する。このカウント値VOLまたはスイッチ制御信号SW[N:0]が増幅回路10のゲインを制御するゲイン制御信号に対応する。
同期信号SYNCが比較器14とカウンタ16に供給され,比較器14の比較動作と,カウンタ16のカウントアップまたはカウントダウン動作が,同期信号SYNCに同期して行われる。
図3は,図2の電子ボリューム回路の動作波形図である。図3の例では,時間t1で入力ゲインGAINがg0からg3に変化し,同期信号SYNCの3周期後の時間t4で目標のゲインg3の出力信号Voutが出力されている。なお,この例では、入力信号Vinとして直流電圧を用いている。
時間t1の直前では,入力ゲインGAINはゲインg0であり,ゲインg0に対応するカウント値VOLがカウンタ16から出力されている。そのため,比較器14は,カウント値VOLと入力ゲインGAINとが一致するので,アップ信号UPとダウン信号DOWNを共にLレベルにしている。図3の例では,このカウント値VOLはg0であり,それをデコードしたスイッチ制御信号SW[3]〜SW[0]は「0001」である。その結果,増幅回路10内のスイッチSW0がオンになり最小ゲインに制御されている。ここでは,簡単のために,スイッチ制御信号SW[N:0]のうち下位4ビットのスイッチ制御信号SW[3]〜SW[0]だけを示している。
時間t1で,比較器14は,入力ゲインGAINがg0からg3に変化したことを検出し,アップ信号UPをHレベルにする。時間t2で,カウンタ16は,アップ信号UP=Hに応答してカウント値VOLをg1にカウントアップする。このカウント値VOL=g1に応答してデコーダ18はスイッチ制御信号SW[3]〜SW[0]として「0010」を出力する。同様に,時間t3で,カウンタ16は,アップ信号UP=Hに応答してカウント値VOLをg2にカウントアップし,このカウント値VOL=g2に応答してデコーダ18はスイッチ制御信号SW[3]〜SW[0]を「0100」にする。最後に,時間t4で,カウンタ16は,アップ信号UP=Hに応答してカウント値VOLをg3にカウントアップし,このカウント値VOL=g3に応答してデコーダ18はスイッチ制御信号SW[3]〜SW[0]を「1000」にする。その結果,スイッチSW3がオンになり増幅回路10はゲインがg3に制御される。
上記の通り,ゲインコントロール回路12は,入力ゲインGAINが変更されると,その目標ゲインに向かってゲインを1ゲインステップずつ増加または減少させるゲインスイープ制御を行う。このゲインスイープ制御により,出力信号Voutのゲインの上昇または下降ステップを最少値にして,クリック音を抑制している。
図2の電子ボリューム回路では,ゲインコントロール回路12が,増幅回路が出力可能なゲインg0,g1,g2,g3でゲインのスイープ制御を行っている。したがって,ゲインスイープ時のゲインステップの大きさが増幅回路内の抵抗素子の数に制約されてしまい,回路規模を小さく抑えると,クリック音を抑制することができない。そこで,以下の本実施の形態によれば,ゲイン制御信号を時分割で変動させて,増幅回路が出力可能なゲインのステップより小さなゲインステップを実現する。
図4は,第1の実施の形態における電子ボリューム回路の構成図である。図2と異なる構成は,ゲインコントロール回路12内のアップ・ダウンカウンタ20とデコーダ18との間に設けられたゲイン変調回路22と,増幅回路10の出力Vevoを平滑化するローパスフィルタLPFである。ゲイン変調回路22を設けたことに伴い,アップ・ダウンカウンタ20は,図2のゲイン制御信号VOLに対応する上位のカウント値COUNTHに加えて,下位のカウント値COUNTLを出力する。この点も図2と異なる。さらに異なる点は,同期信号SYNCは,マスタークロックMCLKを分周したクロックである。つまり,マスタークロックMCLKは,同期信号SYNCより高い周波数である。このマスタークロックMCLKはゲイン変調回路22に供給され,ゲイン変調回路22はこのマスタークロックMCLKに同期して変調制御する。また,同期信号SYNCは,カウンタ20が下位のカウント値を生成することに対応して,図2の同期信号SYNCより高い周波数になっている。それ以外の構成は,図2と同じである。
アップ・ダウンカウンタ20は,比較器14のアップ信号UPまたはダウン信号DOWNに応じて,より高い精度のカウント値COUNTH,COUNTLをアップカウントまたはダウンカウントする。上位のカウント値COUNTHのビット数は,たとえば,ゲイン制御信号VOLのビット数と同じであり,増幅回路10が制御可能なゲインステップに対応している。つまり,上位のカウント値COUNTHは粗調用のゲイン制御信号に対応する。それに対して,下位のカウント値は,微調用のゲイン制御信号に対応する。
そして,ゲイン変調回路22は,カウント値COUNTH,COUNTLを変調して,時分割で変化するゲイン制御信号VOLを生成する。ゲイン変調回路22は一種の量子化動作を行い,その出力のゲイン制御信号VOLを,上位カウント値COUNTHとその隣接カウント値のうちいずれかの値にする。そして,ゲイン変調回路22は,時分割で変化するゲイン制御信号VOLの時間平均した値が,カウント値COUNTH,COUNTLに一致するようにそのカウント値COUNTH,COUNTLを変調して,時分割されたゲイン制御信号VOLを生成する。この変調方式は,パルス幅変調(PWM : Pulse Width Modulation)またはパルス濃度変調(PDM : Pulse Density Modulation)であり,ゲイン変調回路22は,ゲイン制御信号VOLを隣接する上位カウント値のいずれかに時分割で変化させ,ゲイン制御信号VOLの時間平均値を増幅回路10の抵抗ラダー回路がとりうるゲインの中間ゲインに制御する。
デコーダ18は,図2と同様に,ゲイン制御信号VOLに1対1に対応するスイッチ制御信号SW[N:0]を生成する。ゲイン制御信号VOLの時分割変調に応じて,スイッチ制御信号も時分割で変化し,増幅回路10の出力Vevoも時分割で変化する。そして,平滑化回路LPFが出力Vevoの高周波成分を平滑化して出力信号Voutを生成する。
図5,図6は,図4の電子ボリューム回路のゲイン増加時の動作波形図である。図5,6の例では,同期信号SYNCは,図2より4倍の周波数になっている。つまり,下位のカウント値COUNTLはf0〜f3の4値のいずれかを取り,上位のカウント値COUNTHがg0からg1に1ステップ増加する間に下位のカウント値COUNTLはf0からf3まで4ステップ増加する。この下位のカウント値の4ステップに対応して,同期信号SYNCが4倍の周波数になっている。さらに,マスタークロックMCLKは,図5,6の例では,同期クロックSYNCの4倍周期になっている。つまり,同期クロックSYNCはマスタークロックMCLKを4分周したクロックである。ただし,下位カウント値COUNTLのステップ数と,同期クロックSYNCの分周比は,上記の数に限定されず,任意のステップ数,分周比であってもよい。
図5,6には,同期クロックSYNCの立ち上がりエッジに同期した時間t10〜t23が示されている。そして,図5,6は,図3と同様に,入力ゲインGAINがg0からg1に切り替えられた時のゲインスイープ動作を示している。
時間t10の前の段階では,入力ゲインGAINがg0であり,アップ・ダウンカウンタ20の上位カウント値COUNTHはゲインg0,下位カウント値COUNTLはゲインf0で停止している。したがって,入力ゲインGAIN=g0と上位カウント値COUNTH=g0とが等しく,比較器14のアップ信号UPとダウン信号DOWNは共にLレベルである。
時間t10で,比較器14は,入力ゲインGAINがg1が上位カウント値g0より高いことを検出し,アップ信号UPをHレベルにする。そして,時間t11で,アップ信号UP=Hに応答して,アップ・ダウンカウンタ20がカウントアップを開始する。まず,時間t11では,下位カウント値COUNTLがゲインf1に上昇する。
時間t11から時間t12までの同期信号SYNCの1周期の期間,時分割ゲイン変調回路22は,マスタークロックMCLKに同期して,カウント値COUNTH,COUNTLを変調し,ゲイン制御信号VOLを,上位カウント値COUNT=g0とその隣接上位カウント値COUNTH=g1とに対応する複数の隣接ゲインg0,g1のいずれかに,時分割で変化させる。図示されるとおり,時分割ゲイン変調回路22は,時間t11からt12までの間,ゲイン制御信号VOLを,マスタークロックMCLKの1周期をゲインg1に,残りの3周期をゲインg0にしている。それに対応して,デコーダ18は,スイッチ制御信号SW[3]〜SW[0]を1:3の時分割で「0010」と「0001」にしている。その結果,ゲイン制御信号VOLは,時間t11からt12までのマスタークロックMCLKの4周期を1:3で,ゲインg1とg0に時分割制御されている。つまり,時間t11からt12までのマスタークロックMCLKの4周期の間のゲイン制御信号VOLの時間平均は,(3/4)g0+(1/4)g1=(5/4)g0になる。
図6に示されるとおり,増幅回路10の出力Vevoは,スイッチ制御信号SW[3]〜SW[0]の「0010」と「0001」の変化に対応して,マスタークロックMCLKの1周期と3周期の間で,ゲインg1に対応するレベルとゲインg0に対応するレベルとに,それぞれ制御されている。この増幅回路10の出力Vevoが平滑化回路LPFで平滑化されると,出力信号Voutの電位は,時間t11〜t12の間は,ゲインg0とg1の間の1/4の電位になる。
図5,図6の例では,下位カウント値COUNTLがf1になる期間が同期信号SYNCの1周期であるが,これを複数の周期にすることもできる。複数の周期にすれば,平滑化回路LFPによる平滑化処理時間が長くなり平滑化の程度をより高くすることができる。また,時間t11〜t12の間で,ゲイン制御信号VOLを最初の3周期でg0に残りの1周期でg1にしてもよい。同様に,ゲイン制御信号VOLを最初の1周期と最後の2周期をg0に,中間の1周期をg1にしてもよい。マスタークロックMCLKを2倍の周波数(同期信号SYNCの8倍)にすれば,ゲイン制御信号VOLを最初の3周期をg0に次の2周期をg1に最後の3周期をg0にすることもできる。
次に,時間t12でカウンタ20は下位カウント値COUNTLをf2にする。時分割ゲイン変調回路22は,この上位カウント値COUTH=g0,下位カウント値COUNTL=f2を時分割変調し,時間t12〜t13の間において,マスタークロックMCLKの前半の2周期でg1に後半の2周期でg0になるゲイン制御信号VOLを生成する。その結果,スイッチ制御信号SW[3]〜SW[0]は,前半に「0010」に,後半に「0001」になり,増幅回路10の出力Vevoは,前半にゲインg1に対応した電位に後半にゲインg0に対応した電位になる。そして,平滑化された出力信号Voutは,ゲインg0,g1を時間平均した(g1-g0)/2の電位になる。
同様に,時間t13でカウンタ20は下位カウント値COUNTLをf3にする。時分割ゲイン変調回路22は,この上位カウント値COUTH=g0,下位カウント値COUNTL=f3を時分割変調し,時間t13〜t14の間において,マスタークロックMCLKの最初の3周期でg1に最後の1周期でg0になるゲイン制御信号VOLを生成する。その結果,スイッチ制御信号SW[3]〜SW[0]は,最初の3周期で「0010」に,最後の1周期で「0001」になり,増幅回路10の出力Vevoは,最初にゲインg1に対応した電位に最後にゲインg0に対応した電位に増幅される。そして,平滑化された出力信号Voutは,ゲインg0,g1を時間平均した(3*g1-g0)/4の電位になる。
そして,時間t14で,カウンタ20は,上位カウント値COUNTHをg1のし,下位カウント値COUNTLをf0にする。時間t14〜t15の間は,時分割ゲイン変調回路22のゲイン制御信号VOLは上位カウント値COUNTH=g1で変化しない。
時間t15,t16,t17,t18においても,上記と同様の時分割変調されたゲイン制御信号VOLが生成され,それに対応するスイッチ制御信号SW[3]〜SW[0]が生成される。いずれも,各周期内のゲイン制御信号VOLの時間平均が,カウンタ20の高精度のカウント値COUNTH,COUNTLに対応する値に制御される。さらに,時間t19〜t22においても同様の時分割変調が行われる。そして,時間t22で上位カウント値COUNTHがg3になり,時間t23で比較器14は,アップ信号UPをLレベルに戻し,ゲインg0からg3までのゲインスイープ制御が終了する。
図6には,出力信号Voutとして,図3の信号Vout1と,本実施の形態による信号Vout10とが示されている。出力信号Vout1は,時間t14,t18,t22でその電位が1ステップずつ上昇している。それに対して,本実施の形態による出力信号Vout10は,時間t12からt22まで毎回その電位がゲインg0,g1間の1/4のステップずつ上昇している。したがって,ゲインコントロール回路12がゲイン制御信号VOLを時分割変調した信号にすることで,増幅回路10のゲインステップを大きくしたまま,出力信号Vout10のステップ幅をより小さくすることができ,ゲイン変更時のクリック音を抑制することができる。
また,本実施の形態による出力信号Vout10は,増幅回路10の抵抗ラダー部100の抵抗素子をより高精度に細分化することなく,ゲインコントロール回路14の時分割変調により,上位カウント値COUNTHの粗調レベルの間にある下位カウント値COUNTLの微調レベルに制御される。したがって,高精度の抵抗素子を使用する必要がない。
図7は,図4の電子ボリューム回路のゲイン減少時の動作波形図である。図7では,入力ゲインGAINがゲインg3からg0に変更された時の動作である。ゲイン減少時の動作は,図5,6と逆になる。
時間t30で入力ゲインGAINがg3からg0に変化したことを比較回路14が検出し,ダウン信号DOWNをHレベルにする。それに応答して,時間t31からアップ・ダウンカウンタ20は,カウント値COUNTH/COUNTLをg3/f0からg2/f3, g2/f2, g2/f1, g2/f0, g1/f3, g1/f2, g1/f1, g1/f0, g0/f3, g0/f2, g0/f1, g0/f0まで,時間t32〜t42毎にダウンカウントする。そして,時分割ゲイン変調回路22は,これらのカウント値COUNTH/COUNTLを変調して,時分割されたゲイン制御信号VOLを生成する。変調方法は,図5,6で説明したのと同じである。また,具体的な変調方法は,前述のとおり,図7の例に限定されない。
その結果,平滑化された出力信号Voutは,Vout10で示されるとおり,同期信号SYNCに同期して図3よりゲインg0,g1間の1/4のゲインステップでそのゲインが減少している。
図8は,第2の実施の形態における電子ボリューム回路の構成図である。この例では,図4の時分割ゲイン変調回路22に代えて,デルタ・シグマ変調器24が設けられている。さらに,比較器14が生成するリセット信号XRSTに応答して,デルタ・シグマ変調器24が活性化または非活性化状態になる。また,デルタ・シグマ変調器24は,マスタークロックMCLK2に同期して動作する。このマスタークロックMCLK2は,図4のマスタークロックMCLKより高速クロックである。マスタークロックMCLKを分周して同期信号SYNCが生成され,両信号は同期している。
デルタ・シグマ変調器24は,アップ・ダウンカウンタ20のカウント値COUNTH,COUNTLを変調して,ゲイン制御信号VOLを生成する。図4の時分割ゲイン変調回路22と同様に,ゲイン制御信号VOLは,上位カウント値COUNTHとその隣接カウント値を含む複数の隣接カウント値のいずれかに時分割制御され,ゲイン制御信号VOLの時間平均がカウント値COUNTH,COUNTLと一致するように,ゲイン制御信号VOLが生成される。ただし,デルタ・シグマ変調器24によれば,時分割ゲイン変調回路22よりも低周波帯域での量子化ノイズを低減することができる。
図9は,デルタ・シグマ変調器24の構成の一例を示す図である。図9のデルタ・シグマ変調器24は,セレクタSELと,アンドゲートANDと,デルタ・シグマ変調部25とを有し,セレクタSELの入力Aには上位カウント値COUNTH[N:0]が入力し,入力Bにはデルタ・シグマ変調部24の出力DOが入力する。入力ゲインGAINと上位カウント値COUNTHとが一致している場合に,比較回路14がリセット信号XRSTをLにして,セレクタSELは,上位カウント値COUNTHをゲイン制御信号VOL[N:0]として出力する。また,リセット信号XRSTがLの場合,デルタ・シグマ変調部25内の遅延回路242が停止し,デルタ・シグマ変調部25の動作は停止し,低消費電流モードになる。これにより,ゲインスイープ動作以外の定常状態では,デルタ・シグマ変調器24は変調動作を停止し,上位カウント値COUNTHがゲイン制御信号VOLとして出力される。
デルタ・シグマ変調部25は,上位カウント値COUNTH[N:0]と下位カウント値COUNTL[M:0]から誤差N3を減算する減算器240と,減算器240の出力N1をマスタークロックMCLK2の1周期遅延させるフリップフロップからなる遅延回路242と,遅延回路242の出力N2(1周期前の減算器240の出力N1)を量子化して量子化出力DOを生成する量子化器244と,量子化出力DOから遅延回路242の出力N2を減算して誤差N3を生成する減算器246とを有する。量子化器244は,例えば,その入力N2の上位カウント値COUNTHのみを量子化出力DOとして出力する。あるいは,量子化器244は,他の量子化方法,たとえば,下位カウント値COUNTLを四捨五入して量子化出力DOを生成してもよい。
このデルタ・シグマ変調部25によれば,量子化誤差N3が減算器240で入力DIから減算されているので,減算器240の出力N2に量子化誤差N3が蓄積され,上位カウント値COUNTHとそれに隣接する上位カウント値に対応する複数の隣接上位カウント値が出力DOとして生成される。
たとえば,N2>DOの場合は量子化器244が誤差を切り捨てたことになり,その量子化誤差はN3=DO-N2であるので負になり,減算器240の出力N1=DI-N3により,量子化誤差N3の絶対値は入力DIに加算され出力N1となる。したがって,量子化器244が連続して切り捨てを行うと,量子化誤差が積分され,量子化器244は1ステップ高い量子化出力DOを生成する。
逆に,N2<DOの場合は量子化器244が誤差を切り上げたことになり,その量子化誤差はN3=DO-N2であるので正になり,減算器240の出力N1=DI-N3により,量子化誤差N3の絶対値は入力DIから減算され出力N1となる。したがって,量子化器244が連続して切り上げを行うと,量子化誤差が積分され,量子化器244は1ステップ低い量子化出力DOを生成する。
図10は,デルタ・シグマ変調部25の動作例を示す図である。この例では,量子化器244が入力N2の下位カウント値を切り捨てて上位カウント値を量子化出力DOとして出力する例である。ここでは簡単化して,入力DI=1.25で上位カウント値COUNTH=1.00,下位カウント値COUNTL=0.25からなるとする。
図10に示されるとおり,時間「0」では,入力DI=1.25が入力し,初期値の誤差N3=0が減算され,減算器240の出力N1=1.25が生成されている。この出力N1は遅延回路242にラッチされる。次に,時間「1」では,入力DI=1.25が入力し,遅延回路242が出力N2=1.25を出力し,それを量子化器244が切り捨てて量子化出力DO=1を出力する。これにより誤差N3=-0.25が生成され,入力DI=1.25から減算され,減算器240の出力N1=1.50が生成されている。時間「2」「3」でも同様の量子化が行われ,量子化出力DO=1,1となる。そして,時間「4」では,遅延回路242が出力N2=2.00を出力し,それを量子化器244が切り捨てて量子化出力DO=2を出力する。これにより誤差N3=0が生成され,入力DI=1.25から減算され,減算器240の出力N1=1.25になっている。時間「5」〜「8」は,上記の時間「1」〜「4」と同じである。このように,マスタークロックMCLK2の4周期毎に量子化出力DO=1,1,1,2が繰り返される。
図11は,デルタ・シグマ変調部25の別の動作例を示す図である。この例では,量子化器244が入力N2の下位カウント値を四捨五入して量子化出力DOを生成する例である。したがって,量子化誤差N3は,図示されるとおり,正の誤差になったり負の誤差になったりする。これらの誤差N3は,減算器240で入力DIに蓄積され,量子化出力DO=1,2,1,1が繰り返されている。時間毎の信号N1,N2,N3,DOは図11に示される通りであり,量子化が四捨五入になっている点のみ,図10の例と異なる。
図10,図11の動作例から理解できるとおり,デルタ・シグマ変調器24は,マスタークロックMCLK2に同期して,量子化出力VOLを複数の隣接ゲインのいずれかに対応する値に変調する。なお,図10,図11の動作例は,上位カウント値と下位カウント値をそれぞれ1.00,0.25に簡略化して示している。実際には,上位カウント値と下位カウント値は,例えば,それぞれ8ビットなど,大きな階調解像度を有するので,実際の動作は図10,図11とは異なる。ただし,その原理は図10,図11に示した通りである。
図12は,デルタ・シグマ変調器24の動作を示す図である。図12(A)は,入力ゲインGAINを示し,これは上位カウント値COUNTHに対応し,ゲインGAINは最少値GAINminから最大値GAINmaxまで8段階を有する。図12(B)は,カウンタの上位カウント値COUNTHと下位カウント値COUNTLとによるレベルを示す。上位カウント値COUNTHのg0-g7は,入力ゲインGAINに対応している。一方,下位カウント値COUNTLのf0-f3により,デルタ・シグマ変調器24の入力COUNTH,COUNTLは,入力ゲインGAINより1ステップの幅が微少になっている。
図12(C)は,デルタ・シグマ変調器24の出力VOLを概念的に示す。密度が高い部分が発生確率が高いことを意味する。拡大図30に示されるとおり,デルタ・シグマ変調器24の出力VOLは,隣接する上位カウント値g3,g4,g5のいずれかになり,いずれの上位カウント値になるかの発生確率は図中密度で示される通りであり,その時間平均は図示されるとおり最小ゲインg0から最大ゲインg7までリニアに増加する。したがって,入力ゲインGAINが変更されたとき,スムーズなゲインスイープ動作を行うことができる。
以上のとおり,本実施の形態によれば,電子ボリューム回路は,ゲイン変更時のゲインスイープ動作をスムーズに行いクリック音を抑制することができる。
以上の実施の形態をまとめると,次の付記のとおりである。
(付記1)
入力信号のゲイン調整を行う増幅回路にゲイン制御信号を供給するゲインコントロール回路において,
入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,
前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,
前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,
前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調することを特徴とするゲインコントロール回路。
入力信号のゲイン調整を行う増幅回路にゲイン制御信号を供給するゲインコントロール回路において,
入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,
前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,
前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,
前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調することを特徴とするゲインコントロール回路。
(付記2)
付記1において,
前記カウント値は,上位カウント値と下位カウント値とを有し,
前記ゲイン変調回路は,前記ゲイン制御信号を,前記上位カウント値に対応する第1のゲインと,当該上位カウント値に隣接する隣接上位カウント値とに対応する第2のゲインとを有する複数の隣接ゲインのうち,いずれかのゲインに対応するゲイン制御信号に,時分割で変化させることを特徴とするゲインコントロール回路。
付記1において,
前記カウント値は,上位カウント値と下位カウント値とを有し,
前記ゲイン変調回路は,前記ゲイン制御信号を,前記上位カウント値に対応する第1のゲインと,当該上位カウント値に隣接する隣接上位カウント値とに対応する第2のゲインとを有する複数の隣接ゲインのうち,いずれかのゲインに対応するゲイン制御信号に,時分割で変化させることを特徴とするゲインコントロール回路。
(付記3)
付記2において,
前記ゲイン変調回路は,前記入力ゲイン値が第1の入力ゲイン値から第2の入力ゲイン値に変化した時に,複数回のスイープ周期で,前記第1の入力ゲイン値に対応する第1のゲイン制御信号から前記第2の入力ゲイン値に対応する第2のゲイン制御信号まで変化させ,前記スイープ周期内において,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号を,時分割で出力することを特徴とするゲインコントロール回路。
付記2において,
前記ゲイン変調回路は,前記入力ゲイン値が第1の入力ゲイン値から第2の入力ゲイン値に変化した時に,複数回のスイープ周期で,前記第1の入力ゲイン値に対応する第1のゲイン制御信号から前記第2の入力ゲイン値に対応する第2のゲイン制御信号まで変化させ,前記スイープ周期内において,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号を,時分割で出力することを特徴とするゲインコントロール回路。
(付記4)
付記3において,
前記ゲイン変調回路は,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号のそれぞれの時間幅を,前記複数の隣接ゲイン制御信号に対応するゲインを時間平均したゲインが前記上位カウント値及び下位カウント値に対応するゲインになるように変調することを特徴とするゲインコントロール回路。
付記3において,
前記ゲイン変調回路は,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号のそれぞれの時間幅を,前記複数の隣接ゲイン制御信号に対応するゲインを時間平均したゲインが前記上位カウント値及び下位カウント値に対応するゲインになるように変調することを特徴とするゲインコントロール回路。
(付記5)
付記4において,
前記ゲイン変調回路は,前記スイープ周期より短い時分割周期の単位で前記複数の隣接ゲイン制御信号のいずれかを出力し,前記複数の隣接ゲート制御信号に対応する複数のゲインの前記スイープ周期内における平均値が,前記上位カウント値と下位カウント値に対応するゲインなるようにすることを特徴とするゲインコントロール回路。
付記4において,
前記ゲイン変調回路は,前記スイープ周期より短い時分割周期の単位で前記複数の隣接ゲイン制御信号のいずれかを出力し,前記複数の隣接ゲート制御信号に対応する複数のゲインの前記スイープ周期内における平均値が,前記上位カウント値と下位カウント値に対応するゲインなるようにすることを特徴とするゲインコントロール回路。
(付記6)
付記3において,
前記ゲイン変調回路は,前記上位カウント値及び下位カウント値によるカウント値と,前記上位カウント値との誤差を積分するデルタ・シグマ変調回路であることを特徴とするゲインコントロール回路。
付記3において,
前記ゲイン変調回路は,前記上位カウント値及び下位カウント値によるカウント値と,前記上位カウント値との誤差を積分するデルタ・シグマ変調回路であることを特徴とするゲインコントロール回路。
(付記7)
付記6において,
前記デルタ・シグマ変調回路は,前記上位カウント値と下位カウント値からなる高精度カウント値に誤差を減算する減算器と,前記減算器の出力を遅延させる遅延回路と,前記遅延回路の高精度カウント値に含まれる上位カウント値を出力する量子化器と,前記高精度カウント値と前記量子化器が出力する上位カウント値との前記誤差を生成する誤差生成回路とを有することを特徴とするゲインコントロール回路。
付記6において,
前記デルタ・シグマ変調回路は,前記上位カウント値と下位カウント値からなる高精度カウント値に誤差を減算する減算器と,前記減算器の出力を遅延させる遅延回路と,前記遅延回路の高精度カウント値に含まれる上位カウント値を出力する量子化器と,前記高精度カウント値と前記量子化器が出力する上位カウント値との前記誤差を生成する誤差生成回路とを有することを特徴とするゲインコントロール回路。
(付記8)
付記1乃至7のいずれか1つの付記に記載されたゲインコントロール回路と,
前記ゲイン制御信号に基づいて前記入力信号を増幅または減衰する増幅回路とを有する電子ボリューム回路。
付記1乃至7のいずれか1つの付記に記載されたゲインコントロール回路と,
前記ゲイン制御信号に基づいて前記入力信号を増幅または減衰する増幅回路とを有する電子ボリューム回路。
(付記9)
ゲイン制御信号に基づいて入力信号のゲイン調整を行う増幅回路と,
前記増幅回路に前記ゲイン制御信号を供給するゲインコントロール回路とを有し,
前記ゲインコントロール回路は,
入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,
前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,
前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,
前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調することを特徴とする電子ボリューム回路。
ゲイン制御信号に基づいて入力信号のゲイン調整を行う増幅回路と,
前記増幅回路に前記ゲイン制御信号を供給するゲインコントロール回路とを有し,
前記ゲインコントロール回路は,
入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,
前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,
前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,
前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調することを特徴とする電子ボリューム回路。
(付記10)
付記9において,
前記カウント値は,上位カウント値と下位カウント値とを有し,
前記ゲイン変調回路は,前記ゲイン制御信号を,前記上位カウント値に対応する第1のゲインと,当該上位カウント値に隣接する隣接上位カウント値とに対応する第2のゲインとを有する複数の隣接ゲインのうち,いずれかのゲインに対応するゲイン制御信号に,時分割で変化させることを特徴とする電子ボリューム回路。
付記9において,
前記カウント値は,上位カウント値と下位カウント値とを有し,
前記ゲイン変調回路は,前記ゲイン制御信号を,前記上位カウント値に対応する第1のゲインと,当該上位カウント値に隣接する隣接上位カウント値とに対応する第2のゲインとを有する複数の隣接ゲインのうち,いずれかのゲインに対応するゲイン制御信号に,時分割で変化させることを特徴とする電子ボリューム回路。
(付記11)
付記10において,
前記ゲイン変調回路は,前記入力ゲイン値が第1の入力ゲイン値から第2の入力ゲイン値に変化した時に,複数回のスイープ周期で,前記第1の入力ゲイン値に対応する第1のゲイン制御信号から前記第2の入力ゲイン値に対応する第2のゲイン制御信号まで変化させ,前記スイープ周期内において,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号を,時分割で出力することを特徴とする電子ボリューム回路。
付記10において,
前記ゲイン変調回路は,前記入力ゲイン値が第1の入力ゲイン値から第2の入力ゲイン値に変化した時に,複数回のスイープ周期で,前記第1の入力ゲイン値に対応する第1のゲイン制御信号から前記第2の入力ゲイン値に対応する第2のゲイン制御信号まで変化させ,前記スイープ周期内において,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号を,時分割で出力することを特徴とする電子ボリューム回路。
(付記12)
付記10において,
前記ゲイン変調回路は,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号のそれぞれの時間幅を,前記複数の隣接ゲイン制御信号に対応するゲインを時間平均したゲインが前記上位カウント値及び下位カウント値に対応するゲインになるように変調することを特徴とする電子ボリューム回路。
付記10において,
前記ゲイン変調回路は,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号のそれぞれの時間幅を,前記複数の隣接ゲイン制御信号に対応するゲインを時間平均したゲインが前記上位カウント値及び下位カウント値に対応するゲインになるように変調することを特徴とする電子ボリューム回路。
10:増幅回路 12:ゲインコントロール回路
14:比較器 20:アップ・ダウンカウンタ
22:ゲイン変調回路 VOL:ゲイン制御信号
14:比較器 20:アップ・ダウンカウンタ
22:ゲイン変調回路 VOL:ゲイン制御信号
Claims (9)
- 入力信号のゲイン調整を行う増幅回路にゲイン制御信号を供給するゲインコントロール回路において,
入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,
前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,
前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,
前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調することを特徴とするゲインコントロール回路。 - 請求項1において,
前記カウント値は,上位カウント値と下位カウント値とを有し,
前記ゲイン変調回路は,前記ゲイン制御信号を,前記上位カウント値に対応する第1のゲインと,当該上位カウント値に隣接する隣接上位カウント値とに対応する第2のゲインとを有する複数の隣接ゲインのうち,いずれかのゲインに対応するゲイン制御信号に,時分割で変化させることを特徴とするゲインコントロール回路。 - 請求項2において,
前記ゲイン変調回路は,前記入力ゲイン値が第1の入力ゲイン値から第2の入力ゲイン値に変化した時に,複数回のスイープ周期で,前記第1の入力ゲイン値に対応する第1のゲイン制御信号から前記第2の入力ゲイン値に対応する第2のゲイン制御信号まで変化させ,前記スイープ周期内において,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号を,時分割で出力することを特徴とするゲインコントロール回路。 - 請求項3において,
前記ゲイン変調回路は,前記第1及び第2のゲインに対応する複数の隣接ゲイン制御信号のそれぞれの時間幅を,前記複数の隣接ゲイン制御信号に対応するゲインを時間平均したゲインが前記上位カウント値及び下位カウント値に対応するゲインになるように変調することを特徴とするゲインコントロール回路。 - 請求項4において,
前記ゲイン変調回路は,前記スイープ周期より短い時分割周期の単位で前記複数の隣接ゲイン制御信号のいずれかを出力し,前記複数の隣接ゲート制御信号に対応する複数のゲインの前記スイープ周期内における平均値が,前記上位カウント値と下位カウント値に対応するゲインなるようにすることを特徴とするゲインコントロール回路。 - 請求項3において,
前記ゲイン変調回路は,前記上位カウント値及び下位カウント値によるカウント値と,前記上位カウント値との誤差を積分するデルタ・シグマ変調回路であることを特徴とするゲインコントロール回路。 - 請求項6において,
前記デルタ・シグマ変調回路は,前記上位カウント値と下位カウント値からなる高精度カウント値に誤差を減算する減算器と,前記減算器の出力を遅延させる遅延回路と,前記遅延回路の高精度カウント値に含まれる上位カウント値を出力する量子化器と,前記高精度カウント値と前記量子化器が出力する上位カウント値との前記誤差を生成する誤差生成回路とを有することを特徴とするゲインコントロール回路。 - 請求項1乃至7のいずれか1つの請求項に記載されたゲインコントロール回路と,
前記ゲイン制御信号に基づいて前記入力信号を増幅または減衰する増幅回路とを有する電子ボリューム回路。 - ゲイン制御信号に基づいて入力信号のゲイン調整を行う増幅回路と,
前記増幅回路に前記ゲイン制御信号を供給するゲインコントロール回路とを有し,
前記ゲインコントロール回路は,
入力ゲイン値とカウント値とを比較し比較結果信号を生成する比較器と,
前記比較結果信号に応じて,前記カウント値をアップカウント又はダウンカウントするカウンタと,
前記カウント値を変調して,時分割で変化するゲイン制御信号を生成するゲイン変調回路とを有し,
前記ゲイン変調回路は,前記時分割で変化するゲイン制御信号に対応するゲインを時間平均したゲインが,前記カウント値に基づくゲインに一致するように前記カウント値を変調することを特徴とする電子ボリューム回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009071886A JP2010226454A (ja) | 2009-03-24 | 2009-03-24 | ゲインコントロール回路及びそれを有する電子ボリューム回路 |
US12/693,207 US8526638B2 (en) | 2009-03-24 | 2010-01-25 | Gain control circuit and electronic volume circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009071886A JP2010226454A (ja) | 2009-03-24 | 2009-03-24 | ゲインコントロール回路及びそれを有する電子ボリューム回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2010226454A true JP2010226454A (ja) | 2010-10-07 |
Family
ID=42783398
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009071886A Pending JP2010226454A (ja) | 2009-03-24 | 2009-03-24 | ゲインコントロール回路及びそれを有する電子ボリューム回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8526638B2 (ja) |
JP (1) | JP2010226454A (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8582035B2 (en) * | 2011-02-22 | 2013-11-12 | Intel Corporation | Apparatus, systems and methods utilizing adjacent-channel power dependent automatic gain control for digital television demodulation |
EP2498400A1 (en) * | 2011-03-11 | 2012-09-12 | Dialog Semiconductor GmbH | A delta-sigma modulator approach to increased amplifier gain resolution |
EP2592751B1 (en) * | 2011-11-14 | 2017-05-31 | Dialog Semiconductor GmbH | A sigma-delta modulator for increased volume resolution in audio output stages |
US20180234059A1 (en) * | 2017-02-14 | 2018-08-16 | General Electric Company | Low noise amplifier with hybrid termination and variable gain |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02118322U (ja) * | 1989-03-08 | 1990-09-21 | ||
JP2924644B2 (ja) * | 1994-06-15 | 1999-07-26 | 三菱電機株式会社 | 送信電力制御回路、基地局、移動機及び移動体通信システム |
DE19624362A1 (de) * | 1996-06-19 | 1998-01-02 | Philips Patentverwaltung | Schaltungsanordnung zur Frequenzgangbeeinflussung eines digitalen Audiosignals |
JPH11177371A (ja) | 1997-12-16 | 1999-07-02 | Mitsubishi Electric Corp | 抵抗ラダー式電子ボリューム |
JP2002026678A (ja) | 2000-07-06 | 2002-01-25 | Mitsubishi Electric Corp | 抵抗ラダー式電子ボリューム |
JP2002252536A (ja) | 2001-02-26 | 2002-09-06 | Mitsubishi Electric Corp | 電子ボリューム回路 |
DE10255606A1 (de) * | 2002-11-28 | 2004-06-17 | Infineon Technologies Ag | Verstärkeranordnung, Empfänger mit der Verstärkeranordnung und Verfahren zum Betrieb eines programmierbaren Verstärkers |
JP3939276B2 (ja) * | 2003-08-06 | 2007-07-04 | 松下電器産業株式会社 | Agc回路 |
JP4016206B2 (ja) * | 2003-11-28 | 2007-12-05 | ソニー株式会社 | 音声信号処理装置及び音声信号処理方法 |
GB2409389B (en) * | 2003-12-09 | 2005-10-05 | Wolfson Ltd | Signal processors and associated methods |
JP4139800B2 (ja) * | 2004-08-24 | 2008-08-27 | 松下電器産業株式会社 | Agc回路 |
JP2006311361A (ja) * | 2005-04-28 | 2006-11-09 | Rohm Co Ltd | 減衰器、それを用いた可変利得増幅器ならびに電子機器 |
US8184206B2 (en) * | 2006-11-07 | 2012-05-22 | Csr Technology Inc. | Pseudo digital gain control for broadband tuner |
JP2010251885A (ja) * | 2009-04-13 | 2010-11-04 | Panasonic Corp | Agc回路 |
WO2011074193A1 (ja) * | 2009-12-15 | 2011-06-23 | パナソニック株式会社 | 自動利得制御装置及び電子機器 |
EP2498400A1 (en) * | 2011-03-11 | 2012-09-12 | Dialog Semiconductor GmbH | A delta-sigma modulator approach to increased amplifier gain resolution |
-
2009
- 2009-03-24 JP JP2009071886A patent/JP2010226454A/ja active Pending
-
2010
- 2010-01-25 US US12/693,207 patent/US8526638B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8526638B2 (en) | 2013-09-03 |
US20100244952A1 (en) | 2010-09-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11804813B2 (en) | Class D amplifier circuit | |
US10008994B2 (en) | Audio amplifier system | |
JP3580555B2 (ja) | 補聴器装置 | |
JP4568572B2 (ja) | 音声信号出力回路、および音声出力を発生する電子機器 | |
US10566992B2 (en) | Modulators | |
US8824703B2 (en) | Amplifier circuit | |
US20170019122A1 (en) | Digital-to-analog converter | |
JP2012165169A (ja) | A/d変換器及び半導体装置 | |
JP2007049232A (ja) | スイッチ制御回路、δς変調回路、及びδς変調型adコンバータ | |
KR20210090166A (ko) | 초핑 삼각파 pwm 양자화기 및 제어가능한 아날로그 게인을 갖고 그리고 다중-비이상적 게인에 영향을 미치는 특성에 대해 교정 가능한 양자화기를 구비하는 pwm 변조기 | |
US20210091729A1 (en) | Amplifier and signal processing circuit | |
JP2010226454A (ja) | ゲインコントロール回路及びそれを有する電子ボリューム回路 | |
JP2010200081A (ja) | デルタシグマad変調器 | |
GB2496664A (en) | A digital offset-cancelling loop for a class-D amplifier | |
KR20200057043A (ko) | 헤드폰용 디지털-아날로그 변환기 및 증폭기 | |
KR102094469B1 (ko) | 디지털-아날로그 변환 장치 및 방법 | |
JP4148077B2 (ja) | D級信号増幅回路 | |
JP2006173819A (ja) | スイッチングアンプ | |
JP6509726B2 (ja) | 可変の供給電圧のためのスイッチング増幅器 | |
JP4885831B2 (ja) | Δς変調装置、遮断方法、プログラム、および、記録媒体 | |
JP5018795B2 (ja) | 電圧供給回路及び回路装置 | |
JP6401929B2 (ja) | Δσd/aコンバータおよびそれを用いた信号処理回路および電子機器 | |
US20230099719A1 (en) | Output capacitance distortion correction for audio amplifiers | |
US20050035891A1 (en) | Digital-to-analog converter with level control | |
JP2009207083A (ja) | 増幅回路 |