JP2010061644A - プラットフォームベースのアイドルタイム処理 - Google Patents
プラットフォームベースのアイドルタイム処理 Download PDFInfo
- Publication number
- JP2010061644A JP2010061644A JP2009170148A JP2009170148A JP2010061644A JP 2010061644 A JP2010061644 A JP 2010061644A JP 2009170148 A JP2009170148 A JP 2009170148A JP 2009170148 A JP2009170148 A JP 2009170148A JP 2010061644 A JP2010061644 A JP 2010061644A
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- operating state
- smu
- critical operating
- interrupt
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/24—Handling requests for interconnection or transfer for access to input/output bus using interrupt
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
【解決手段】コンピューティングシステムが低いアクティビティ状態にあることをシステム管理装置(SMU)が決定すると、SMUは、CPUがそのCPUのクリティカル動作状態をメモリに記憶した後、CPUを低電力動作モードへと移行させる。次に、SMUは、CPUに対して意図された割り込みをインターセプトして処理し、クリティカル動作状態のコピーを変更する。これにより、CPUがより低い電力モードに留まる時間が延長される。コンピューティングシステムが低いアクティビティ状態を出たことを、SMUが決定すると、クリティカル動作状態のコピーが、メモリに記憶され、SMUは、変更されたクリティカル動作状態を使用して、CPUを高電力動作モードへと移行させる。
【選択図】図4A
Description
[0015]図1Aは、本発明の1つ以上の態様を実施するようにコンフィギュレーションされるコンピュータシステム100を例示しているブロック図である。コンピュータシステム100は、種々なアクティビティのレベル及び種々な電力消費のレベルを与えるために複数の処理装置を含むハイブリッドコンピューティングプラットフォームである。コンピュータシステム100は、コアロジック105を含むバスパスを介して通信する中央処理装置(CPU)102及びシステムメモリ104を含む。クリティカル動作状態160は、システムメモリ104に記憶される。低電力動作モードへ移行する前に、CPU102は、クリティカル動作状態160をシステムメモリ104へ記憶させる。クリティカル動作状態160は、割り込みサービスルーチンの1つ以上、割り込みを支援しカーソル位置を更新するのに必要とされるオペレーティングシステムの部分、ミニマムデバイスドライバ及び現在ディスプレイサーフェイス(ピクセル画像データ)を含むことができる。本発明の幾つかの実施形態では、クリティカル動作状態160は、システムメモリ104の64キロバイトを占める。
[0022]図2Aは、本発明の1つ以上の態様による図1Aのコンピュータシステムのためのコアロジック105のブロック図である。図2Bは、本発明の1つ以上の態様による図1Bのコンピュータシステム100のためのコアロジック115のブロック図である。コアロジック105及びコアロジック115の各々は、ARM(アドバンスドリデュースドインストラクションセットマシン)、PowerPC等の如き組み込み低電力プロセッサであってよいシステム管理装置200を含む。システム管理装置200は、CPU102又はCPU122より電力消費が少なく、CPU102又はCPU122によって行われる処理のうちの少なくとも一部分を行うようにコンフィギュレーションされることができる。本発明の好ましい実施形態では、システム管理装置200は、システム割り込みを支援するに必要とされる処理の部分を行うようにコンフィギュレーションされる。
[0026]図3は、本発明の1つ以上の態様による高電力モードと低電力モードとの間で移行するための方法ステップのフロー図である。ステップ300において、コンピュータシステム100は、ブートアップされ、CPU102及びコアロジック105の両者がパワーアップされるか、又は、CPU122及びコアロジック115の両者がパワーアップされる。典型的なブートアップシーケンスは、図6に関して説明される。
Claims (10)
- 異なる電力消費を有する複数の動作モードの間でコンピューティングシステムを適応的に移行させるための方法において、
前記コンピューティングシステムが低いアクティビティ状態にあることを決定するステップと、
前記コンピューティングシステムにおける中央処理装置(CPU)に対するシステム管理割り込みを開始させるステップと、
前記CPUのクリティカル動作状態を、システムメモリに記憶するステップと、
前記CPUを、低電力動作モードにコンフィギュレーションするステップと、
前記CPUに対して意図された割り込みを、システム管理装置(SMU)による処理のためインターセプトするステップと、
を含む方法。 - 前記CPUのクリティカル動作状態を前記システムメモリから前記SMUへとロードして、前記SMUによる割り込みの処理の結果として変更される前記クリティカル動作状態のコピーを生成するステップを更に含む、請求項1に記載の方法。
- 前記コンピューティングシステムが低いアクティビティ状態にないことを決定するステップと、
前記SMUによる割り込みを生成して、前記SMUが低電力動作モードから高電力動作モードへの移行を開始するステップと、
を更に含む、請求項2に記載の方法。 - 前記クリティカル動作状態のコピーを前記SMUから前記システムメモリへと記憶して、前記クリティカル動作状態を更新するステップを更に含む、請求項3に記載の方法。
- 前記システムメモリから前記クリティカル動作状態を前記CPUにより読み取るステップと、
前記CPUが前記高電力動作モードにて動作するようにコンフィギュレーションするステップと、
を更に含む、請求項4に記載の方法。 - 前記CPUの前記クリティカル動作状態は、ディスプレイサーフェイス、割り込みサービスルーチン及びオペレーティングシステムの部分のうちの少なくとも1つを含む、請求項1に記載の方法。
- インターセプトされた割り込みを処理するのに前記SMUにより必要とされる前記CPUの前記クリティカル動作状態の部分が、前記SMUに記憶されていないことを決定するステップと、
前記CPUの前記クリティカル動作状態の部分を前記システムメモリから前記SMUへとロードするステップと、
を更に含む請求項1に記載の方法。 - 前記CPUに対して意図された前記割り込みは、入力装置からの割り込み、周期的システム更新及び周期的ユニバーサルシリアルバスサイクルのうちの少なくとも1つを含む、請求項1に記載の方法。
- 前記システムメモリを低電力動作モードにコンフィギュレーションするステップを更に含む、請求項1に記載の方法。
- 前記コンピューティングシステムが低いアクティビティ状態にあることを決定するステップの前に、
前記SMUをパワーアップするステップと、
前記CPUをパワーアップする前に、前記パワーアップ及び自己テストシーケンスを行うステップと、
を更に含む、請求項1に記載の方法。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US12/182,074 | 2008-07-29 | ||
| US12/182,074 US7779191B2 (en) | 2008-07-29 | 2008-07-29 | Platform-based idle-time processing |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010061644A true JP2010061644A (ja) | 2010-03-18 |
| JP5093620B2 JP5093620B2 (ja) | 2012-12-12 |
Family
ID=41609552
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009170148A Active JP5093620B2 (ja) | 2008-07-29 | 2009-07-21 | プラットフォームベースのアイドルタイム処理 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7779191B2 (ja) |
| JP (1) | JP5093620B2 (ja) |
| KR (1) | KR101078485B1 (ja) |
| CN (1) | CN101639726B (ja) |
| TW (1) | TWI405076B (ja) |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012079320A (ja) * | 2010-09-30 | 2012-04-19 | Apple Inc | ハードウェアのダイナミックなキャッシュパワー管理 |
| US8635477B2 (en) | 2011-08-31 | 2014-01-21 | International Business Machines Corporation | Energy-efficient polling loop |
| JP2015520429A (ja) * | 2012-04-24 | 2015-07-16 | インテル コーポレイション | 効率的な消費電力管理のための動的インタラプト再コンフィグレーション |
| US9247019B2 (en) | 2010-07-26 | 2016-01-26 | Seven Networks, Llc | Mobile application traffic optimization |
| US9438550B2 (en) | 2002-01-08 | 2016-09-06 | Seven Networks, Llc | Mobile device power management in data synchronization over a mobile network with or without a trigger notification |
| US9681387B2 (en) | 2010-07-26 | 2017-06-13 | Seven Networks, Llc | Mobile traffic optimization and coordination and user experience enhancement |
| JP2022082560A (ja) * | 2016-11-16 | 2022-06-02 | マジック リープ, インコーポレイテッド | 低電力レンダリングを伴う複合現実システム |
Families Citing this family (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8943347B2 (en) * | 2009-09-09 | 2015-01-27 | Advanced Micro Devices, Inc. | Controlling the power state of an idle processing device |
| US8362645B2 (en) * | 2010-03-29 | 2013-01-29 | Intel Corporation | Method to reduce system idle power through system VR output adjustments during S0ix states |
| CN102213971B (zh) * | 2010-04-09 | 2015-09-09 | 赛恩倍吉科技顾问(深圳)有限公司 | 时序控制电路及具有该时序控制电路的前端总线电源 |
| US10817043B2 (en) * | 2011-07-26 | 2020-10-27 | Nvidia Corporation | System and method for entering and exiting sleep mode in a graphics subsystem |
| US8810584B2 (en) | 2011-09-13 | 2014-08-19 | Nvidia Corporation | Smart power management in graphics processing unit (GPU) based cluster computing during predictably occurring idle time |
| CN103988190A (zh) * | 2011-12-16 | 2014-08-13 | 英特尔公司 | 用于通过外部显示-数据i/o端口来扩展图形处理的方法、设备及系统 |
| US20140189400A1 (en) * | 2012-12-28 | 2014-07-03 | Mediatek Inc. | Processing system and associated method |
| US9164565B2 (en) * | 2012-12-28 | 2015-10-20 | Intel Corporation | Apparatus and method to manage energy usage of a processor |
| US9329658B2 (en) * | 2012-12-28 | 2016-05-03 | Intel Corporation | Block-level sleep logic |
| CN104102322B (zh) * | 2013-04-07 | 2018-08-03 | 索尼公司 | 延长cpu睡眠时间的方法及装置 |
| CN104102321B (zh) * | 2013-04-07 | 2018-06-26 | 索尼公司 | 降低cpu能耗的方法 |
| US10540292B2 (en) | 2016-06-08 | 2020-01-21 | Google Llc | TLB shootdowns for low overhead |
| US10963036B2 (en) | 2018-04-16 | 2021-03-30 | Nxp Usa, Inc. | Idle loop detection and control for processors |
| CN111077976B (zh) * | 2018-10-18 | 2021-07-20 | 珠海全志科技股份有限公司 | 多核心处理器的空闲状态低功耗模式实现方法和处理器 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004334877A (ja) * | 2003-05-05 | 2004-11-25 | Microsoft Corp | コンピュータデバイスに対する情報の補助処理のための方法およびシステム |
| JP2006040255A (ja) * | 2004-06-10 | 2006-02-09 | Marvell World Trade Ltd | 主及び補助プロセッサを備えた低電力コンピュータ |
| JP2006221381A (ja) * | 2005-02-09 | 2006-08-24 | Sharp Corp | プロセッサシステム、該プロセッサシステムを備えた画像形成装置 |
| WO2007026405A1 (ja) * | 2005-08-30 | 2007-03-08 | Fujitsu Limited | 稼動時間を測定する情報処理装置 |
| WO2007078925A1 (en) * | 2005-12-30 | 2007-07-12 | Intel Corporation | Method and apparatus for a zero voltage processor sleep state |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5537656A (en) * | 1994-06-17 | 1996-07-16 | Intel Corporation | Method and apparatus for a microprocessor to enter and exit a reduced power consumption state |
| US6105142A (en) * | 1997-02-11 | 2000-08-15 | Vlsi Technology, Inc. | Intelligent power management interface for computer system hardware |
| TW509843B (en) * | 1998-07-24 | 2002-11-11 | Mitac Technology Corp | Control method and system for dynamically adjusting processor |
| US6711691B1 (en) * | 1999-05-13 | 2004-03-23 | Apple Computer, Inc. | Power management for computer systems |
| US6772241B1 (en) * | 2000-09-29 | 2004-08-03 | Intel Corporation | Selective interrupt delivery to multiple processors having independent operating systems |
| US6986066B2 (en) * | 2001-01-05 | 2006-01-10 | International Business Machines Corporation | Computer system having low energy consumption |
| TW541453B (en) * | 2001-12-27 | 2003-07-11 | Asustek Comp Inc | Power saving device for computer and method thereof |
| US7191349B2 (en) * | 2002-12-26 | 2007-03-13 | Intel Corporation | Mechanism for processor power state aware distribution of lowest priority interrupt |
| US7363411B2 (en) * | 2003-10-06 | 2008-04-22 | Intel Corporation | Efficient system management synchronization and memory allocation |
| TWI258083B (en) * | 2003-11-20 | 2006-07-11 | Via Tech Inc | Interrupt signal control system and control method |
| US7496770B2 (en) * | 2005-09-30 | 2009-02-24 | Broadcom Corporation | Power-efficient technique for invoking a co-processor |
| US20080082710A1 (en) * | 2006-09-29 | 2008-04-03 | Dell Products L.P. | System and method for managing system management interrupts in a multiprocessor computer system |
| GB2455744B (en) * | 2007-12-19 | 2012-03-14 | Advanced Risc Mach Ltd | Hardware driven processor state storage prior to entering a low power mode |
| US7962771B2 (en) * | 2007-12-31 | 2011-06-14 | Intel Corporation | Method, system, and apparatus for rerouting interrupts in a multi-core processor |
-
2008
- 2008-07-29 US US12/182,074 patent/US7779191B2/en active Active
-
2009
- 2009-07-21 JP JP2009170148A patent/JP5093620B2/ja active Active
- 2009-07-28 TW TW098125308A patent/TWI405076B/zh active
- 2009-07-29 KR KR1020090069656A patent/KR101078485B1/ko active Active
- 2009-07-29 CN CN2009101574322A patent/CN101639726B/zh active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004334877A (ja) * | 2003-05-05 | 2004-11-25 | Microsoft Corp | コンピュータデバイスに対する情報の補助処理のための方法およびシステム |
| JP2006040255A (ja) * | 2004-06-10 | 2006-02-09 | Marvell World Trade Ltd | 主及び補助プロセッサを備えた低電力コンピュータ |
| JP2006221381A (ja) * | 2005-02-09 | 2006-08-24 | Sharp Corp | プロセッサシステム、該プロセッサシステムを備えた画像形成装置 |
| WO2007026405A1 (ja) * | 2005-08-30 | 2007-03-08 | Fujitsu Limited | 稼動時間を測定する情報処理装置 |
| WO2007078925A1 (en) * | 2005-12-30 | 2007-07-12 | Intel Corporation | Method and apparatus for a zero voltage processor sleep state |
Cited By (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9438550B2 (en) | 2002-01-08 | 2016-09-06 | Seven Networks, Llc | Mobile device power management in data synchronization over a mobile network with or without a trigger notification |
| US9602457B2 (en) | 2002-01-08 | 2017-03-21 | Seven Networks, Llc | Mobile device having power save feature for establishing communications |
| US9247019B2 (en) | 2010-07-26 | 2016-01-26 | Seven Networks, Llc | Mobile application traffic optimization |
| US9681387B2 (en) | 2010-07-26 | 2017-06-13 | Seven Networks, Llc | Mobile traffic optimization and coordination and user experience enhancement |
| JP2012079320A (ja) * | 2010-09-30 | 2012-04-19 | Apple Inc | ハードウェアのダイナミックなキャッシュパワー管理 |
| US8806232B2 (en) | 2010-09-30 | 2014-08-12 | Apple Inc. | Systems and method for hardware dynamic cache power management via bridge and power manager |
| US8635477B2 (en) | 2011-08-31 | 2014-01-21 | International Business Machines Corporation | Energy-efficient polling loop |
| US8707073B2 (en) | 2011-08-31 | 2014-04-22 | International Business Machines Corporation | Energy-efficient polling loop |
| JP2015520429A (ja) * | 2012-04-24 | 2015-07-16 | インテル コーポレイション | 効率的な消費電力管理のための動的インタラプト再コンフィグレーション |
| US10990407B2 (en) | 2012-04-24 | 2021-04-27 | Intel Corporation | Dynamic interrupt reconfiguration for effective power management |
| JP2022082560A (ja) * | 2016-11-16 | 2022-06-02 | マジック リープ, インコーポレイテッド | 低電力レンダリングを伴う複合現実システム |
| JP7350115B2 (ja) | 2016-11-16 | 2023-09-25 | マジック リープ, インコーポレイテッド | 低電力レンダリングを伴う複合現実システム |
Also Published As
| Publication number | Publication date |
|---|---|
| US7779191B2 (en) | 2010-08-17 |
| CN101639726A (zh) | 2010-02-03 |
| TWI405076B (zh) | 2013-08-11 |
| CN101639726B (zh) | 2012-02-01 |
| KR20100012846A (ko) | 2010-02-08 |
| KR101078485B1 (ko) | 2011-10-31 |
| JP5093620B2 (ja) | 2012-12-12 |
| US20100031071A1 (en) | 2010-02-04 |
| TW201011526A (en) | 2010-03-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5093620B2 (ja) | プラットフォームベースのアイドルタイム処理 | |
| JP4515093B2 (ja) | Cpuのパワーダウン方法及びそのための装置 | |
| US8028185B2 (en) | Protocol for transitioning in and out of zero-power state | |
| CN109739563B (zh) | 终端的控制方法、装置、系统及存储介质 | |
| US6243831B1 (en) | Computer system with power loss protection mechanism | |
| KR100352045B1 (ko) | 컴퓨터시스템에서전력소모를감소시키기위한방법및장치 | |
| TWI407300B (zh) | 電源管理控制器與方法 | |
| US7941683B2 (en) | Data processing device with low-power cache access mode | |
| TWI483265B (zh) | 硬體動態快取電源管理 | |
| US20110213950A1 (en) | System and Method for Power Optimization | |
| US20120266179A1 (en) | Dynamic mapping of logical cores | |
| US20110213998A1 (en) | System and Method for Power Optimization | |
| US12223308B2 (en) | Methods and apparatus to perform a pseudo-S3 protocol to update firmware and/or activate new firmware with a warm reset | |
| US20110213947A1 (en) | System and Method for Power Optimization | |
| CN101911031A (zh) | 用于快速平台休眠和恢复的系统和方法 | |
| US8595386B2 (en) | Software controlled redirection of configuration address spaces | |
| US11579876B2 (en) | Reducing save restore latency for power control based on write signals | |
| US9836378B2 (en) | Methods for managing performance states in an information handling system | |
| KR20090026895A (ko) | 시스템 온 칩에서 전력 소모를 감소시키기 위한 장치 및방법 | |
| CN107003709A (zh) | 包括实现指令集架构不同部分的多个不同处理器内核的处理器 | |
| CN114064529A (zh) | 可配置的减少的存储器启动 | |
| CN102736928B (zh) | 快速唤醒计算机系统方法与计算机系统 | |
| CN110119363A (zh) | 零功率状态下的低延迟引导 | |
| KR20080083878A (ko) | 디바이스의 대기전류 감소를 위한 방법 및 장치 | |
| KR20080057688A (ko) | 비휘발성 메모리를 이용한 운영체계 부팅 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110906 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111201 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120821 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120905 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5093620 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150928 Year of fee payment: 3 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |