JP2010028042A - スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 - Google Patents
スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 Download PDFInfo
- Publication number
- JP2010028042A JP2010028042A JP2008191146A JP2008191146A JP2010028042A JP 2010028042 A JP2010028042 A JP 2010028042A JP 2008191146 A JP2008191146 A JP 2008191146A JP 2008191146 A JP2008191146 A JP 2008191146A JP 2010028042 A JP2010028042 A JP 2010028042A
- Authority
- JP
- Japan
- Prior art keywords
- ferromagnetic
- film
- spin
- layer
- spin mosfet
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D48/00—Individual devices not covered by groups H10D1/00 - H10D44/00
- H10D48/385—Devices using spin-polarised carriers
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y25/00—Nanomagnetism, e.g. magnetoimpedance, anisotropic magnetoresistance, giant magnetoresistance or tunneling magnetoresistance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F10/00—Thin magnetic films, e.g. of one-domain structure
- H01F10/32—Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
- H01F10/324—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
- H01F10/3268—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the exchange coupling being asymmetric, e.g. by use of additional pinning, by using antiferromagnetic or ferromagnetic coupling interface, i.e. so-called spin-valve [SV] structure, e.g. NiFe/Cu/NiFe/FeMn
- H01F10/3272—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the exchange coupling being asymmetric, e.g. by use of additional pinning, by using antiferromagnetic or ferromagnetic coupling interface, i.e. so-called spin-valve [SV] structure, e.g. NiFe/Cu/NiFe/FeMn by use of anti-parallel coupled [APC] ferromagnetic layers, e.g. artificial ferrimagnets [AFI], artificial [AAF] or synthetic [SAF] anti-ferromagnets
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F10/00—Thin magnetic films, e.g. of one-domain structure
- H01F10/32—Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
- H01F10/324—Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
- H01F10/3286—Spin-exchange coupled multilayers having at least one layer with perpendicular magnetic anisotropy
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nanotechnology (AREA)
- Power Engineering (AREA)
- Hall/Mr Elements (AREA)
Abstract
【解決手段】第1導電型の半導体領域3を有する基板2と、半導体領域上に離間して設けられた第1および第2強磁性積層膜15a、15bであって、第1および第2強磁性積層膜はそれぞれ、第1強磁性層、非磁性層、および第2強磁性層がこの順序で積層された積層構造を有し、第2強磁性積層膜は第1強磁性積層膜の膜面面積と異なる膜面面積を有する、第1および第2強磁性積層膜と、第1強磁性積層膜と前記第2強磁性積層膜との間の半導体領域上に設けられるゲート絶縁膜9とゲート絶縁膜上に設けられるゲート10と、を備えている。
【選択図】図1B
Description
APL84(2004)2307
本発明の第1実施形態によるスピンMOSFETの断面図を図1Aに示し、上面図を図1Bに示す。本実施形態のスピンMOSFETは、n型のスピンMOSFETであって、p型半導体基板2の素子領域3に形成されている。この素子領域3は、素子分離絶縁膜4によって分離されている半導体領域である。半導体領域は、半導体基板の一部の領域であってもよいし、半導体基板に形成されたウェル領域であってもよい。また、SOI基板のSOI層であってもよい。なお、本明細書では、素子領域3は、p型半導体基板の一部の半導体領域であっても良いし、n型基板に形成されたpウェル領域であってもよい。また、SOI基板のp型のSOI層であってもよい。この素子領域3には、離間して形成されたn型不純物拡散領域6aおよび6bが設けられている。これらのn型不純物拡散領域6aおよびn型不純物拡散領域6bの表面には、これらのn型不純物拡散領域6aおよびn型不純物拡散領域6bよりも高濃度のn+不純物拡散領域7aおよびn+型不純物拡散領域7bがそれぞれ設けられている。n型不純物拡散領域6aおよびn+不純物拡散領域7aがソース領域5aを構成し、不純物拡散領域6bおよびn+不純物拡散領域7bがドレイン領域5bを構成する。
Ic=2eαMAt[Hk+Hd/2]/(hg) ・・・ (1)
ここで、eは電気素量、αはGilbert damping parameter、Mは磁化、Aは磁気記録層(フリー層)の膜面の面積、tは磁気記録層(フリー層)の膜厚、Hdは反磁場、Hkは異方性定数、hはプランク定数である。また、gは、磁化固着層と非磁性層との界面でのスピン依存効率g(θ)で、次式で与えられる。
g(θ)=[−4+(1+p)3(3+cosθ)/4p3/2]−1 ・・・ (2)
ここで、pはスピン偏極率、θは2つの磁性層の磁化のなす角である。つまり、フリー層がスピン反転する電流は強磁性積層膜の膜面の面積に比例することとなる。本実施形態では、ソース部およびドレイン部の一方の強磁性積層膜のフリー層のスピンを反転させたいので、ソース部およびドレイン部の強磁性積層膜の膜面の面積を異ならせた構成とし、これにより面積が小さい方の強磁性積層膜のフリー層を必ず先に磁化反転させる。その面積の比は、後に実施例で説明するように1.1倍以上あることが好ましく、1.2倍以上であることがより好ましい。
次に、第1実施形態の第1変形例によるスピンMOSFETを図2に示す。図2は、第1変形例によるスピンMOSFETの断面図である。この変形例によるスピンMOSFETは、図1Aおよび図1Bに示す第1実施形態のスピンMOSFETにおいて、ソース部15aとソース領域5aとの間のトンネルバリア14a、およびドレイン部15bとドレイン領域5bとの間のトンネルバリア14bを削除した構成となっている。すなわち、MOSFETのソース領域5aおよびドレイン領域5b上に直接、強磁性積層膜15a、15bを設けた構造となる。この場合、ソース領域5aおよびドレイン領域5bと強磁性積層膜15a、15bとの界面に自然にショットキー障壁が形成される。
次に、第1実施形態の第2変形例によるスピンMOSFETを図3に示す。図3は、第2変形例によるスピンMOSFETの断面図である。この変形例によるスピンMOSFETは、図1Aおよび図1Bに示す第1実施形態のスピンMOSFETにおいて、ソース部15aと非磁性金属層20aとの間に磁化固着層となる強磁性層18aの磁化を固着する反強磁性層19aを設けるとともに、ソース部15bと非磁性金属層20bとの間に磁化固着層となる強磁性層18bの磁化を固着する反強磁性層19bを設けた構成となっている。
次に、第1実施形態の第3変形例によるスピンMOSFETを図4に示す。図4は、第3変形例によるスピンMOSFETの断面図である。この変形例によるスピンMOSFETは、図2に示す第1変形例のスピンMOSFETにおいて、ソース部15aと非磁性金属層20aとの間に反強磁性層19aを設けるとともに、ソース部15bと非磁性金属層20bとの間に反強磁性層19bを設けた構成となっている。反強磁性層19aは磁化固着層となる強磁性層18aの磁化を固着し、反強磁性層19bは磁化固着層となる強磁性層18bの磁化を固着する。
次に、本発明の第2実施形態によるスピンMOSFETの断面図を図5Aに示し、上面図を図5Bに示す。
次に、本発明の第3実施形態によるスピンMOSFETの断面図を図6Aに示し、上面図を図6Bに示す。
本実施形態のスピンMOSFETは、図1Aおよび図1Bに示す第1実施形態のスピンMOSFETにおいて、ソース部15aの強磁性積層膜の膜面の形状を更に変えた構成となっている。すなわち図6Bに示すように、ソース部15aの強磁性積層膜の膜面を線非対称となる形状とし、ドレイン部15bの強磁性積層膜の膜面を線対称となる形状(対称軸が少なくとも1個存在する形状)とする。なお、本明細書では、「線非対称」な形状とは、線対称ではない形状を意味する。本実施形態では、ソース部15aの強磁性積層膜の膜面を線非対称となる形状とし、ドレイン部15bの強磁性積層膜の膜面を線対称となる形状としたが、ソース部15aの強磁性積層膜の膜面を線対称となる形状とし、ドレイン部15bの強磁性積層膜の膜面を線非対称となる形状としてもよい。なお、ソース部15aおよびドレイン部15bの強磁性積層膜の膜面の面積は異なっていることは云うまでもない。
次に、本発明の第4実施形態によるスピンMOSFETの断面図を図9に示す。本実施形態のスピンMOSFETは、図3に示す第1実施形態の第2変形例によるスピンMOSFETにおいて、ソース部15aおよびドレイン部15bの強磁性積層膜のそれぞれの強磁性層を、強磁性膜/非磁性膜/強磁性膜の積層構造に置き換えた構成となっている。この積層構造は、シンセティック反強磁性積層構造とも呼ばれ、非磁性膜を挟んだ2つの強磁性膜間に反強磁性的な結合、すなわち、非磁性膜を挟んだ2つの強磁性膜の磁化の向きは逆(反平行)となる結合が存在する。本実施形態においては、例えば、ソース部15aの強磁性層16aは強磁性膜16a1/非磁性膜16a2/強磁性膜16a3の積層構造を有し、ソース部15aの強磁性層18aは強磁性膜18a1/非磁性膜18a2/強磁性膜18a3の積層構造を有している。そして、強磁性膜16a3と強磁性膜18a1とは磁化の向きが同じとなっている。また、ドレイン部15bの強磁性層16bは強磁性膜16b1/非磁性膜16b2/強磁性膜16b3の積層構造を有し、ドレイン部15bの強磁性層18bは強磁性膜18b1/非磁性膜18b2/強磁性膜18b3の積層構造を有している。
第4実施形態の変形例によるスピンMOSFETの断面図を図10に示す。この変形例によるスピンMOSFETは、第4実施形態において、ソース部15aとソース領域5aとの間のトンネルバリア14aを削除するとともに、ドレイン部15bとドレイン領域5bとの間のトンネルバリア14bを削除した構成となっている。すなわち、ソース部15aおよびドレイン部15bと半導体基板2とが直接接合し、それらの界面にショットキー障壁が形成された構成となっている。また、この構成は、図5に示す第1実施形態の第3変形例によるスピンMOSFETにおけるソース部15aおよびドレイン部15bの強磁性積層膜の各強磁性層を、シンセティク反強磁性積層構造としたものとなっている。
本発明の第5実施形態によるスピンMOSFETの断面図を図11に示す。本実施形態のスピンMOSFETは、図1Aおよび図1Bに示す第1実施形態のスピンMOSFETにおいて、ソース部およびドレイン部の強磁性積層膜の各強磁性層を、磁化の向きが膜面に対して垂直となる強磁性層に置き換えた構成となっている。すなわち、ソース部25aは、ソース領域5a上に設けられたトンネルバリア14a上に形成され、磁化の向きが膜面に対して垂直となる強磁性層26a、非磁性層(例えば、トンネルバリア)27a、および磁化の向きが膜面に対して垂直となる強磁性層28aがこの順序で積層された構造を有している。ドレイン部25bは、ドレイン領域5b上に設けられたトンネルバリア14b上に形成され、磁化の向きが膜面に対して垂直となる強磁性層26b、非磁性層(例えば、トンネルバリア)27b、および磁化の向きが膜面に対して垂直となる強磁性層28bがこの順序で積層された構造を有している。そして、ソース部25aにおいては、強磁性層26aは磁化の向きが可変であり、強磁性層28aは磁化の向きが不変である。なお、強磁性層26aの磁化の向きと強磁性層28aの磁化の向きは同じ向き(平行)となっている。また、ドレイン部25bにおいては、強磁性層26bは磁化の向きが可変であり、強磁性層28bは磁化の向きが不変である。なお、磁化の向きが膜面に対して垂直となる強磁性層は、その磁化容易軸方向が膜面に略垂直となっている。本実施形態の場合は、磁化の向きが膜面に対して垂直となる強磁性層は、その磁化容易軸方向が半導体基板2の基板面に対して略垂直となっている。
Ic=2eαMAt[Hk―Hd]/(hg) ・・・ (3)
(3)式を(1)式と比較すると、磁化の向きが膜面に対して垂直となる強磁性層を用いた場合は、反磁界Hdの項だけ書き込み電流を低減することが可能であることがわかる。
第5実施形態の変形例によるスピンMOSFETの断面図を図12に示す。この変形例によるスピンMOSFETは、第5実施形態において、ソース部25aとソース領域5aとの間のトンネルバリア14aを削除するとともに、ドレイン部25bとドレイン領域5bとの間のトンネルバリア14bを削除した構成となっている。すなわち、ソース部25aおよびドレイン部25bと半導体基板2とが直接接合し、それらの界面にショットキー障壁が形成された構成となっている。
次に、本発明の第6実施形態によるスピンMOSFETの断面図を図13に示す。本実施形態のスピンMOSFETは、第5実施形態において、ソース部25aおよびドレイン部25bの各磁性層をシンセティック構造とした構成となっている。すなわち、ソース部25aの強磁性層26aは強磁性膜26a1/非磁性膜26a2/強磁性膜26a3の積層構造を有し、ソース部25aの強磁性層28aは強磁性膜28a1/非磁性膜28a2/強磁性膜28a3の積層構造を有している。そして、強磁性膜26a3と強磁性膜28a1は磁化の向きが同じとなっている。また、ドレイン部25bの強磁性層26bは強磁性膜26b1/非磁性膜26b2/強磁性膜26b3の積層構造を有し、ドレイン部25bの強磁性層28bは強磁性膜28b1/非磁性膜28b2/強磁性膜28b3の積層構造を有している。
第6実施形態の変形例によるスピンMOSFETの断面図を図14に示す。この変形例によるスピンMOSFETは、第6実施形態において、ソース部25aとソース領域5aとの間のトンネルバリア14aを削除するとともに、ドレイン部25bとドレイン領域5bとの間のトンネルバリア14bを削除した構成となっている。すなわち、ソース部25aおよびドレイン部25bと半導体基板2とが直接接合し、それらの界面にショットキー障壁が形成された構成となっている。
次に、実際にリコンフィギャブルな論理回路に用いる場合の簡単な回路構成について説明する。
本発明の実施例1によるスピンMOSFETとして、試料1乃至試料4からなる4種類のスピンMOSFETを用意する。
構成となっている。
(試料1)
Si基板/SiO2(0.5nm)/MgO(0.5nm)/CoFeB(3nm)/Ru(0.9nm)/CoFeB(3.5nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(4nm)/Ru(0.9nm)/CoFe(2.5nm)/IrMn(10nm)/Ru(5nm)/Ta(50nm)
(試料2)
Si基板/CoFeB(3nm)/Ru(0.9nm)/CoFeB(3.5nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(4nm)/Ru(0.9nm)/CoFe(2.5nm)/IrMn(10nm)/Ru(5nm)/Ta(50nm)
(試料3)
Si基板/SiO2(0.5nm)/MgO(0.5nm)/FePd(4nm)/CoFeB(2nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(3nm)/FePd(10nm)/Ru(5nm)/Ta(50nm)
(試料4)
Si基板/FePd(4nm)/CoFeB(2nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(3nm)/FePd(10nm)/Ru(5nm)/Ta(50nm)
本発明の実施例2によるスピンMOSFETとして、試料5乃至試料8からなる4種類のスピンMOSFETを用意する。
構成となっている。
(試料5)
半導体Si/SiO2(0.5nm)/MgO(0.5nm)/CoFeB(3nm)/Ru(0.9nm)/Co2FeAl0.5Si0.5(3.5nm)/Mg(0.6nm)/MgO(0.5nm)/Co2FeAl0.5Si0.5/Ru(0.9nm) /CoFe(2.5nm)/IrMn(10nm)/Ru(5nm)/Ta(50nm)
(試料6)
半導体Si/CoFeB(3nm)/Ru(0.9nm)/ Co2FeAl0.5Si0.5(3.5nm)/Mg(0.6nm)/MgO(0.5nm)/Co2FeAl0.5Si0.5/Ru(0.9nm)/CoFe(2.5nm)/IrMn(10nm)/Ru(5nm)/Ta(50nm)
(試料7)
半導体Si/SiO2(0.5nm)/MgO(0.5nm)/ FePd(4nm)/ Co2FeAl0.5Si0.5(2nm)/Mg(0.6nm)/MgO(0.5nm)/ Co2FeAl0.5Si0.5(3nm)/FePd(10nm)/Ru(5nm)/Ta(50nm)
(試料8)
半導体Si/FePd(4nm)/Co2FeAl0.5Si0.5(2nm)/Mg(0.6nm)/MgO(0.5nm)/ Co2FeAl0.5Si0.5(3nm)/FePd(10nm)/Ru(5nm)/Ta(50nm)
本発明の実施例3によるスピンMOSFETとして、試料9乃至試料12からなる4種類のスピンMOSFETを用意する。
(試料9)
半導体Si/SiO2(0.5nm)/MgO(0.5nm)/CoFeB(3nm)/Ru(0.9nm)/CoFeB(3.5nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(4nm)/Ru(0.9nm) /CoFe(2.5nm)/IrMn(10nm)/Ru(5nm)/Ta(50nm)
(試料10)
半導体Si/CoFeB(3nm)/Ru(0.9nm)/CoFeB(3.5nm)Mg(0.6nm)/MgO(0.5nm)/CoFeB(4nm)/Ru(0.9nm)/CoFe(2.5nm)/IrMn(10nm)/Ru(5nm)/Ta(50nm)
(試料11)
半導体Si/SiO2(0.5nm)/MgO(0.5nm)/FePd(4nm)/CoFeB(2nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(3nm)/FePd(10nm)/Ru(5nm)/Ta(50nm)
(試料12)
半導体Si/FePd(4nm)/CoFeB(2nm)/Mg(0.6nm)/MgO(0.5nm)/CoFeB(3nm)/FePd(10nm)/Ru(5nm)/Ta(50nm)
3 素子領域
4 素子分離領域
5a ソース領域
5b ドレイン領域
6a n型不純物拡散領域
6b n型不純物拡散領域
7a n+型不純物拡散領域
7b n+型不純物拡散領域
8 チャネル領域
9 ゲート絶縁膜
10 ゲート
12 ゲート側壁
15a ソース部
15b ドレイン部
16a 強磁性層(フリー層)
16b 強磁性層(フリー層)
17a 非磁性層(トンネルバリア)
17b 非磁性層(トンネルバリア)
18a 強磁性層(磁化固着層)
18b 強磁性層(磁化固着層)
19a 反強磁性層
19b 反強磁性層
20a 非磁性金属層
20b 非磁性金属層
Claims (11)
- 第1導電型の半導体領域を有する基板と、
前記半導体領域上に離間して設けられた第1および第2強磁性積層膜であって、前記第1および第2強磁性積層膜はそれぞれ、第1強磁性層、非磁性層、および第2強磁性層がこの順序で積層された積層構造を有し、前記第2強磁性積層膜は前記第1強磁性積層膜の膜面面積と異なる膜面面積を有する、第1および第2強磁性積層膜と、
前記第1強磁性積層膜と前記第2強磁性積層膜との間の前記半導体領域上に設けられるゲート絶縁膜と、
前記ゲート絶縁膜上に設けられるゲートと、
を備えたことを特徴とするスピンMOSFET。 - 前記第1および第2強磁性積層膜の膜面の形状が異なることを特徴とする請求項1記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜の膜面の少なくとも一方の形状が線非対称であることを特徴とする請求項1または2記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜のそれぞれの前記第1強磁性層と、前記半導体領域との間にトンネル障壁が設けられていることを特徴とする請求項1乃至3のいずれかに記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜下の前記半導体領域には、前記第1導電型と異なる第2導電型の第1不純物領域がそれぞれ設けられ、これらの第1不純物領域の表面に前記第1不純物領域よりも高濃度の第2導電型の第2不純物領域が設けられていることを特徴とする請求項1乃至4のいずれかに記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜の前記非磁性層はトンネルバリアであることを特徴とする請求項1乃至5のいずれかに記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜はそれぞれ、前記第1および第2強磁性層のうちの少なくとも一方の強磁性層が、第1強磁性膜/非磁性膜/第2強磁性膜の積層構造を有し、第1および第2強磁性膜間に反強磁性結合を有することを特徴とする請求項1乃至6のいずれかに記載のスピンMOSFET。
- 前記第1および第2強磁性層は、磁化容易軸方向が前記基板の基板面内に対して略垂直であることを特徴とする請求項1乃至7のいずれかに記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜のそれぞれの前記第2強磁性層上に反強磁性層が設けられていることを特徴とする請求項1乃至7のいずれかに記載のスピンMOSFET。
- 前記第1および第2強磁性積層膜の膜面の面積比は、1.1以上であることを特徴とする請求項1乃至9のいずれかに記載のスピンMOSFET。
- 2つのMOSFETを備え、前記2つのMOSFETのうちの少なくとも一方が請求項1乃至10のいずれかに記載のスピンMOSFETであり、前記2つのMOSFETには共通のフローティングゲートが設けられていることを特徴とするリコンフィギャラブル論理回路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008191146A JP4845937B2 (ja) | 2008-07-24 | 2008-07-24 | スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 |
| US12/486,999 US8487359B2 (en) | 2008-07-24 | 2009-06-18 | Spin MOSFET and reconfigurable logic circuit using the spin MOSFET |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008191146A JP4845937B2 (ja) | 2008-07-24 | 2008-07-24 | スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010028042A true JP2010028042A (ja) | 2010-02-04 |
| JP4845937B2 JP4845937B2 (ja) | 2011-12-28 |
Family
ID=41568078
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008191146A Expired - Fee Related JP4845937B2 (ja) | 2008-07-24 | 2008-07-24 | スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8487359B2 (ja) |
| JP (1) | JP4845937B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102194848A (zh) * | 2010-03-19 | 2011-09-21 | 株式会社东芝 | 自旋存储器和自旋晶体管 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4908540B2 (ja) | 2009-03-25 | 2012-04-04 | 株式会社東芝 | スピンmosfetおよびリコンフィギャラブルロジック回路 |
| US9070855B2 (en) * | 2010-12-10 | 2015-06-30 | Avalanche Technology, Inc. | Magnetic random access memory having perpendicular enhancement layer |
| US20140037991A1 (en) | 2012-07-31 | 2014-02-06 | International Business Machines Corporation | Magnetic random access memory with synthetic antiferromagnetic storage layers |
| US8852762B2 (en) * | 2012-07-31 | 2014-10-07 | International Business Machines Corporation | Magnetic random access memory with synthetic antiferromagnetic storage layers and non-pinned reference layers |
| US8891335B2 (en) * | 2012-10-26 | 2014-11-18 | Laserphon, Inc. | Generation of ultra-high frequency sound |
| US9132451B1 (en) | 2012-10-26 | 2015-09-15 | Boris G. Tankhilevich | Using tunnel junction and bias for effective current injection into magnetic phonon-gain medium |
| JP6148450B2 (ja) * | 2012-10-29 | 2017-06-14 | 株式会社東芝 | 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 |
| US9418648B1 (en) | 2014-10-18 | 2016-08-16 | Boris G. Tankhilevich | Effective generation of ultra-high frequency sound in conductive ferromagnetic material |
| CN108604604B (zh) * | 2016-04-21 | 2021-05-07 | Tdk株式会社 | 磁壁利用型自旋mosfet以及磁壁利用型模拟存储器 |
| US12324197B2 (en) | 2022-10-31 | 2025-06-03 | International Business Machines Corporation | Spin-based gate-all-around transistors |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006093578A (ja) * | 2004-09-27 | 2006-04-06 | Hitachi Ltd | 低消費電力磁気メモリ及び磁化情報書き込み装置 |
| JP2006286726A (ja) * | 2005-03-31 | 2006-10-19 | Toshiba Corp | スピン注入fet |
| JP2007088068A (ja) * | 2005-09-20 | 2007-04-05 | Toshiba Corp | 磁気素子及びこれを用いた磁気信号処理装置 |
| JP2008066596A (ja) * | 2006-09-08 | 2008-03-21 | Toshiba Corp | スピンmosfet |
Family Cites Families (44)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR910006249B1 (ko) * | 1983-04-01 | 1991-08-17 | 가부시기가이샤 히다찌세이사꾸쇼 | 반도체 장치 |
| US5046043A (en) * | 1987-10-08 | 1991-09-03 | National Semiconductor Corporation | Ferroelectric capacitor and memory cell including barrier and isolation layers |
| EP0516031A1 (en) * | 1991-05-29 | 1992-12-02 | Ramtron International Corporation | Stacked ferroelectric memory cell and method |
| US5303182A (en) * | 1991-11-08 | 1994-04-12 | Rohm Co., Ltd. | Nonvolatile semiconductor memory utilizing a ferroelectric film |
| US6741494B2 (en) * | 1995-04-21 | 2004-05-25 | Mark B. Johnson | Magnetoelectronic memory element with inductively coupled write wires |
| US6221172B1 (en) * | 1998-07-21 | 2001-04-24 | Alps Electric Co., Inc. | Manufacturing method of spin-valve magnetoresistive thin film element |
| US6130814A (en) * | 1998-07-28 | 2000-10-10 | International Business Machines Corporation | Current-induced magnetic switching device and memory including the same |
| US6153320A (en) * | 1999-05-05 | 2000-11-28 | International Business Machines Corporation | Magnetic devices with laminated ferromagnetic structures formed with improved antiferromagnetically coupling films |
| US6381171B1 (en) * | 1999-05-19 | 2002-04-30 | Kabushiki Kaisha Toshiba | Magnetic element, magnetic read head, magnetic storage device, magnetic memory device |
| JP4887566B2 (ja) * | 2001-03-27 | 2012-02-29 | 独立行政法人産業技術総合研究所 | 半導体不揮発性記憶素子及びその製造方法 |
| JP4601896B2 (ja) * | 2002-10-30 | 2010-12-22 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
| JP4256670B2 (ja) * | 2002-12-10 | 2009-04-22 | 富士通株式会社 | 容量素子、半導体装置およびその製造方法 |
| US7250349B2 (en) * | 2003-03-06 | 2007-07-31 | Texas Instruments Incorporated | Method for forming ferroelectric memory capacitor |
| US6753562B1 (en) * | 2003-03-27 | 2004-06-22 | Sharp Laboratories Of America, Inc. | Spin transistor magnetic random access memory device |
| US20040251506A1 (en) * | 2003-06-10 | 2004-12-16 | Johnson Mark B. | Hall effect devices, memory devices, and hall effect device readout voltage increasing methods |
| JP4863151B2 (ja) * | 2003-06-23 | 2012-01-25 | 日本電気株式会社 | 磁気ランダム・アクセス・メモリとその製造方法 |
| US6943040B2 (en) * | 2003-08-28 | 2005-09-13 | Headway Technologes, Inc. | Magnetic random access memory designs with controlled magnetic switching mechanism by magnetostatic coupling |
| US6974708B2 (en) * | 2004-04-08 | 2005-12-13 | Headway Technologies, Inc. | Oxidation structure/method to fabricate a high-performance magnetic tunneling junction MRAM |
| US7148531B2 (en) * | 2004-04-29 | 2006-12-12 | Nve Corporation | Magnetoresistive memory SOI cell |
| US7098495B2 (en) * | 2004-07-26 | 2006-08-29 | Freescale Semiconducor, Inc. | Magnetic tunnel junction element structures and methods for fabricating the same |
| JP4042730B2 (ja) * | 2004-09-02 | 2008-02-06 | セイコーエプソン株式会社 | 強誘電体メモリおよびその製造方法 |
| JP4693450B2 (ja) * | 2005-03-22 | 2011-06-01 | 株式会社東芝 | 磁気抵抗効果素子および磁気メモリ |
| US20080128682A1 (en) * | 2005-05-11 | 2008-06-05 | University Of Seoul Foundation Of Industry- Academic Cooperation | Ferrodielectric Memory Device And Method For Manufacturing The Same |
| WO2006131968A1 (ja) * | 2005-06-09 | 2006-12-14 | Fujitsu Limited | 半導体装置及びその製造方法 |
| US7626236B2 (en) * | 2005-06-28 | 2009-12-01 | Purdue Research Foundation | Transistor including paramagnetic impurities and having anti-parallel ferromagnetic contacts |
| US7635654B2 (en) * | 2006-01-27 | 2009-12-22 | Everspin Technologies, Inc. | Magnetic tunnel junction device with improved barrier layer |
| US8183652B2 (en) * | 2007-02-12 | 2012-05-22 | Avalanche Technology, Inc. | Non-volatile magnetic memory with low switching current and high thermal stability |
| US8120949B2 (en) * | 2006-04-27 | 2012-02-21 | Avalanche Technology, Inc. | Low-cost non-volatile flash-RAM memory |
| JP4124243B2 (ja) * | 2006-06-05 | 2008-07-23 | セイコーエプソン株式会社 | 記憶素子の製造方法、記憶素子、記憶装置、および電子機器、ならびにトランジスタの製造方法 |
| US20080135900A1 (en) * | 2006-11-13 | 2008-06-12 | Seiko Epson Corporation | Method of forming organic ferroelectric film, method of manufacturing memory element, memory device, and electronic apparatus |
| JP4997939B2 (ja) * | 2006-11-29 | 2012-08-15 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
| JP5091491B2 (ja) * | 2007-01-23 | 2012-12-05 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JP2008198885A (ja) * | 2007-02-15 | 2008-08-28 | Fujitsu Ltd | 半導体装置およびその製造方法 |
| KR101109028B1 (ko) * | 2007-02-21 | 2012-02-09 | 후지쯔 세미컨덕터 가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
| US7605437B2 (en) * | 2007-04-18 | 2009-10-20 | Everspin Technologies, Inc. | Spin-transfer MRAM structure and methods |
| JP5093236B2 (ja) * | 2007-06-14 | 2012-12-12 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法および半導体装置 |
| US7626846B2 (en) * | 2007-07-16 | 2009-12-01 | Nanochip, Inc. | Method and media for improving ferroelectric domain stability in an information storage device |
| JP2009065089A (ja) * | 2007-09-10 | 2009-03-26 | Seiko Epson Corp | 半導体装置及びその製造方法 |
| JP2009071241A (ja) * | 2007-09-18 | 2009-04-02 | Seiko Epson Corp | 半導体装置及びその製造方法 |
| US8133745B2 (en) * | 2007-10-17 | 2012-03-13 | Magic Technologies, Inc. | Method of magnetic tunneling layer processes for spin-transfer torque MRAM |
| JP5017135B2 (ja) * | 2008-02-07 | 2012-09-05 | 株式会社東芝 | 半導体装置 |
| JP5502302B2 (ja) * | 2008-09-26 | 2014-05-28 | ローム株式会社 | 半導体装置およびその製造方法 |
| JP4745414B2 (ja) * | 2009-03-30 | 2011-08-10 | 株式会社東芝 | 磁気抵抗素子及び磁気メモリ |
| US8558295B2 (en) * | 2009-08-25 | 2013-10-15 | Electronics And Telecommunications Research Institute | Nonvolatile memory cell and method of manufacturing the same |
-
2008
- 2008-07-24 JP JP2008191146A patent/JP4845937B2/ja not_active Expired - Fee Related
-
2009
- 2009-06-18 US US12/486,999 patent/US8487359B2/en not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006093578A (ja) * | 2004-09-27 | 2006-04-06 | Hitachi Ltd | 低消費電力磁気メモリ及び磁化情報書き込み装置 |
| JP2006286726A (ja) * | 2005-03-31 | 2006-10-19 | Toshiba Corp | スピン注入fet |
| JP2007088068A (ja) * | 2005-09-20 | 2007-04-05 | Toshiba Corp | 磁気素子及びこれを用いた磁気信号処理装置 |
| JP2008066596A (ja) * | 2006-09-08 | 2008-03-21 | Toshiba Corp | スピンmosfet |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102194848A (zh) * | 2010-03-19 | 2011-09-21 | 株式会社东芝 | 自旋存储器和自旋晶体管 |
Also Published As
| Publication number | Publication date |
|---|---|
| US8487359B2 (en) | 2013-07-16 |
| US20100019798A1 (en) | 2010-01-28 |
| JP4845937B2 (ja) | 2011-12-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4845937B2 (ja) | スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 | |
| JP4908540B2 (ja) | スピンmosfetおよびリコンフィギャラブルロジック回路 | |
| JP6438532B2 (ja) | スピンフィルタ構造体を含む磁気トンネル接合素子 | |
| CN110957420B (zh) | 磁性随机存取记忆体辅助的非挥发性装置和其制造方法 | |
| CN101140952B (zh) | 自旋金属氧化物半导体场效应晶体管 | |
| JP4693634B2 (ja) | スピンfet | |
| JP4919893B2 (ja) | 漏れ磁場を用いたスピントランジスタ | |
| CN100454599C (zh) | 自旋注入场效应晶体管、磁随机存取存储器和可重构逻辑电路 | |
| JP4496242B2 (ja) | スピントランジスタ及び磁気メモリ | |
| US10170687B2 (en) | Spin torque majority gate device | |
| JP5017135B2 (ja) | 半導体装置 | |
| US20120105105A1 (en) | Nonvolatile Logic Circuit | |
| US12274178B2 (en) | Logic element using spin-orbit torque and magnetic tunnel junction structure | |
| US20150311305A1 (en) | Spin mosfet | |
| KR101873695B1 (ko) | 스핀필터 구조체를 포함하는 자기 터널 접합 소자 | |
| JP4997194B2 (ja) | スピントランジスタ、およびリコンフィギャラブル論理回路 | |
| US20100224920A1 (en) | Magnetoresistive memory cell and method of manufacturing memory device including the same | |
| JP5075863B2 (ja) | スピントランジスタ、このスピントランジスタを備えたリコンフィギャラブル論理回路および磁気メモリ | |
| JP5421325B2 (ja) | スピンmosfetおよびリコンフィギャラブルロジック回路 | |
| JP6148450B2 (ja) | 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 | |
| JP2012244051A (ja) | 磁気抵抗素子及び磁気記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100514 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100521 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100713 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101217 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110210 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110916 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111011 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141021 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141021 Year of fee payment: 3 |
|
| LAPS | Cancellation because of no payment of annual fees |