JP2009147106A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2009147106A
JP2009147106A JP2007322824A JP2007322824A JP2009147106A JP 2009147106 A JP2009147106 A JP 2009147106A JP 2007322824 A JP2007322824 A JP 2007322824A JP 2007322824 A JP2007322824 A JP 2007322824A JP 2009147106 A JP2009147106 A JP 2009147106A
Authority
JP
Japan
Prior art keywords
semiconductor device
bump
substrate
solder ball
protruding electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007322824A
Other languages
English (en)
Other versions
JP5020051B2 (ja
JP2009147106A5 (ja
Inventor
Toshiya Hisahara
俊哉 久原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP2007322824A priority Critical patent/JP5020051B2/ja
Publication of JP2009147106A publication Critical patent/JP2009147106A/ja
Publication of JP2009147106A5 publication Critical patent/JP2009147106A5/ja
Application granted granted Critical
Publication of JP5020051B2 publication Critical patent/JP5020051B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

【課題】バンプ部の形成および半導体装置の実装の際に、突起電極とバンプ部との界面付近に生じる気泡およびボイドの除去に有効な半導体装置を提供すること。
【解決手段】あらかじめ半導体基板21の厚さ方向に、半導体基板21および電極パット12更には突起電極13を貫通する貫通孔部17を設け、平面的に見た場合に、バンプ部である半田ボール25と貫通孔部17の少なくとも一部とが重なるように半田ボール25を突起電極13の上面上に配する。半導体装置1のリフロー処理の際に生じる気泡やボイド16は、毛細管現象により、溶融した半田ボール25とともに貫通孔部17の内部に取り込まれる。
【選択図】図1

Description

本発明は、半導体装置に関し、特に、外部端子として機能するバンプ部を備えた半導体装置に関する。
従来、外部端子として機能するバンプ部を備えた半導体装置の一例としてWLCSP(Wafer Level Chip Size Package)型の半導体装置が知られている。(たとえば、特許文献1参照)
図7は、従来知られているWLCSP型の半導体装置の構造を説明するための断面図である。図7を参照して、従来のWLCSP型の半導体装置100は、一方表面に集積回路部(図示せず)が形成された半導体基板(半導体チップ)121と、半導体基板121の一方表面上に形成された電極パット112と、電極パット112上に形成された突起電極113と、突起電極113の一部を露出させるように半導体基板121の一方表面上に形成された絶縁性樹脂層124と、露出された突起電極113の上面上に形成された半田ボール(バンプ部)125とを備えている。
また、図7に示した従来のWLCSP型の半導体装置100は、以下に示す工程により製造される。まず、一方表面上に図示しない集積回路部および配線部を有する半導体基板121の電極パット112上にCu(銅)からなる突起電極113を形成する。次に、半導体装置121の一方表面上の全面に絶縁性樹脂層124を形成する。絶縁性樹脂層124の上面を研磨加工などすることにより、突起電極113の一部を露出させる。続いて、露出された突起電極113上に、スクリーン印刷法などの手法により、半田ペースト層を形成する。その後、半導体装置100をリフロー処理する。これにより、半田ペースト層が自身の表面張力によって球形となり、突起電極113上に外部端子として機能する半田ボール125が形成される。なお、上述した半田ペースト層は、一般的に、9%〜11%の有機フラックス成分を含んでいる。
このようなWLCSP型の半導体装置では、半導体基板(半導体チップ)121の一方表面上を絶縁性樹脂層124で保護するとともに、外部端子としての半田ボール125を半導体チップ121に設けることによって、パッケージサイズを半導体基板(半導体チップ)121の大きさまで小型化することが可能となる。なお、上記のようなWLCSP型の半導体装置は、たとえば、特許文献1に記載されている。
特開2004−161886号公報
しかしながら、図7に示した従来のWLCSP型の半導体装置100では、半田ペースト層をリフロー処理することにより半田ボール125を形成する際に、半田ペースト層に含まれる有機フラックス成分と突起電極113との反応などによってガス成分が発生し、これにより、半田ボール125内部にボイド116が発生するという不都合がある。このため、半田ボール125内部に発生したボイド116に起因して、半田ボール125に割れやクラックなどが発生するという不都合がある。これにより、半導体装置の信頼性が低下するという問題点がある。
この発明は、上記のような課題を解決するためになされたものであり、この発明の目的はボイドに起因するバンプ部の割れやクラックなどを抑制することにより、信頼性の低下を抑制することが可能な半導体装置を提供することである。
上記目的を達成するために本発明の半導体装置は、一主面上に配線部が形成された基板部と、基板部の配線部上に設けられて配線部と電気的に接続されたバンプ部と、基板部の厚さ方向に少なくとも基板部および配線部を連続して貫通する貫通孔部とを備えている。そして、バンプ部は、半導体装置を平面的に見た場合に、貫通孔部と少なくとも一部が重なるように配されている。
この構成により、本発明の半導体装置では、バンプ部の形成工程および本発明の半導体装置をプリント基板などに実装する際に、バンプ部に気泡やボイドが発生したとしても、毛細管現象によって、バンプ部の一部とともに、発生した気泡やボイドが貫通孔部内部に流れ込むため、バンプ部の内部に気泡やボイドが残留するのを防止することができる。
上記目的を達成するために本発明の半導体装置は、配線部とバンプ部との間に形成される突起電極をさらに備え、バンプ部は突起電極を介して配線部と電気的に接続されており、貫通孔部は基板部の厚さ方向に突起電極をも連続して貫通するように構成されているのが好ましい。この様に構成した場合には、BGA(Ball Grid Array)およびCSP(Chip Size Package)ならびにWLCSPなどのいわゆるフリップ・チップ結合によりパッケージされた半導体装置などについて、本発明の半導体装置の構成を有効に適用することができる。
上記目的を達成するために本発明では、基板部は一方の表面に集積回路部を含む半導体基板であってもよい。
上記目的を達成するために本発明の半導体装置は、基板部の上面上に絶縁性の保護層を形成することによって、WLCSP型のパッケージ形態に容易に構成することができる。
本発明の半導体装置によれば、バンプ部で発生した気泡やボイドを、毛細管現象を利用して、貫通孔部内に取り込むことができるので、バンプ部に気泡やボイドが残留するのを抑制することができる。このため、発生した気泡やボイドに起因してバンプ部に割れやクラックなどが発生するという不都合が生じるのを抑制することができる。これより、半導体装置の信頼性を向上させることができる。
以下、図1を参照して、本発明における実施の形態を詳細に説明する。なお、本実施の形態では、WLCSP型の半導体装置に本発明を適用した場合について説明する。ただし、本発明は本実施の形態に限らず、CSP方式やBGA方式などのバンプ部を有する半導体装置について有効である。
図1は、本発明の一実施形態によるWLCSP型の半導体装置の構造を説明するための断面図である。本発明の一実施形態によるWLCSP型の半導体装置1は、半導体基板21と、電極パット12と、突起電極13と、保護層14と、半田ボール25と、貫通孔部17とを備えている。なお、半導体基板21は、本発明の「基板部」の一例であり、半田ボール25は本発明の「バンプ部」の一例である。
半導体基板21は、その表面に集積回路部(図示せず)および配線部(図示せず)が形成されている。本実施の形態では、半導体基板21としてシリコン基板が利用されている。
電極パット12は、半導体基板21の一方表面に形成された配線部の一部であり、本実施の形態ではCuが利用されている。電極パット12の上には突起電極13が設けられ、電極パット12と電気的に接続されている。
突起電極13は、電極パット12と半田ボール25とに電気的に接続されている。本実施の形態では、突起電極13には、Cuが利用されている。
保護層14は、半導体基板21および電極パット12の表面を被覆するとともに、雰囲気から半導体基板21および電極パット12の表面を保護する。本実施の形態では、保護層14として、絶縁性樹脂が利用されている。
半田ボール25は、保護層14から露出している突起電極13の上に設けられている。
貫通孔部17は、半導体基板21の厚さ方向へ、半導体基板21と電極パット12とさらには突起電極13とを連続して貫通している。図2は本発明の一実施形態によるWLCSP型の半導体装置の平面図である。図2に示すように、半田ボール25は、貫通孔部17と重なるように配されている。
本実施の形態においては、半導体基板21にシリコン基板を、半導体基板21の表面上の配線部および電極パット12ならびに突起電極13にCuを、保護層14に絶縁性樹脂を、バンプ部に半田ボール25を利用したが、本発明の半導体装置1では、本実施の形態に特に限定されず、種々の構成の変化が可能である。
また、図2の平面図では、半田ボール25は貫通孔部17と重なっているが、本発明の半導体装置では本実施の形態に限定されず、半田ボール25と貫通孔部17の少なくとも一部とが重なるように配されていればよい。
図3から図6は、本発明の一実施形態によるWLCSP型の半導体装置に、バンプ部である球形の半田ボールを形成する工程を示す断面図である。
図3は、半導体装置に貫通孔部を設ける工程前の半導体装置の断面図である。この構造は、表面に集積回路部および配線部が形成された半導体基板21の電極パット12上にCuからなる突起電極13を形成し、半導体基板21および電極パット12ならびに突起電極13の表面を絶縁性樹脂によって被覆して保護層14を形成した後に、表面を研磨加工して突起電極13のみを露出させることによって得られる。
図4は、半導体基板の厚さ方向に貫通孔部を設ける工程後の半導体装置の断面図である。貫通孔部17は、半導体基板21と電極パット12と突起電極13とを連続的に貫通している。
貫通孔部17の直径は、毛細管現象により、溶融した半田ボール25を吸い込むことができ、且つ突起電極13と半田ボール25との接合強度が十分に確保できる範囲内で任意に決定される。例えば、突起電極13が直径250μm程度の円柱形状であった場合、貫通孔部17の直径は50μm程度が望ましい。
また、貫通孔部17を形成する方法は特に限定しないが、突起電極13およびシリコンウェハ21の厚さ方向に対して貫通孔部17の直径がなるべく均一になるように形成される方法が望ましい。例えば、YAGレーザーなどによるレーザー加工あるいはドライエッチングなどの部分的なエッチングにより貫通孔部17を形成する方法が考えられる。
図5は、突起電極の上面上に半田ペーストが配置される工程後の半導体装置の断面図である。絶縁性樹脂によって形成されている保護層14から露出している突起電極13の上に、スクリーン印刷などの手法により、クリーム半田などの半田ペースト25aが配置される。
そして、図6は、突起電極の上面上に配置された半田ペーストから球形の半田ボールを形成する工程後の半導体装置の断面図である。半田ペースト25aが配置された半導体装置1をリフロー炉に入れて、200℃以上に加熱することにより、半導体装置1の表面に配置された半田ペースト25aが自身の表面張力によって球形となり、その状態で冷却されて突起電極13の上に球形の半田ボール25が形成される。
また、半田ペースト25aは有機フラックス成分を含有しており、その分解および気化などの反応により、突起電極13と半田ボール25との界面付近ではガス成分が発生して気泡が生じ、この気泡や気泡が集まったボイド16が、主に突起電極13と半田ボール25との界面付近にできる。しかし、溶融した半田ボール25が毛細管現象により貫通孔部17の内部へと流れ込む際、界面付近の気泡やボイド16はともに貫通孔部17の内部へと取り込まれる。
ここで、半田ボール25とCu製の電極パット12およびCu製の突起電極13とは濡れ性が良好である。よって、毛細管現象の作用により、溶融した半田ボール25は貫通孔部17の内の突起電極13および電極パット12に対応する部分では抵抗なく流れ、突起電極13と半田ボール25との界面付近で発生した気泡やボイド16とともに貫通孔部17の内部に取り込まれる。
しかし、溶融した半田ボール25と半導体基板21(シリコンウェハ)とは濡れ性が極めて悪いので、貫通孔部17の内の半導体基板21に対応する部分へは流れ込まない。そのため、溶融した半田ボール25は貫通孔部17の内部の電極パット12および導電性バンプ13に対応する部分は通過できるが、半導体基板21に対応する部分を通過できない。
よって、半田ボール25の一部および気泡ならびにボイド16は貫通孔部17の内部の半導体基板21に対応する部分に達する位置まで流れ込むと、その流れが止まる。すなわち、気泡やボイド16を貫通孔部17内部の突起電極13および電極パット12に対応する部分に留めた状態で、溶融した半田ボール25の流れは止まる。その結果、溶融した半田ボール25の内部に発生した気泡やボイド16が除去され、突起電極13とバンプ部である半田ボール25との界面の接合状態が良好となり且つその界面付近でのクラックなどの欠陥の発生が防がれている。
本発明の一実施形態であるWLCSP型のパッケージ構造を有する半導体装置1において、半導体基板21の厚さ方向に、半導体基板21と電極パット12と突起電極13とを連続して貫通する貫通孔部17を設け、半導体装置1を平面的に見た場合に、半田ボール25と貫通孔部17の少なくとも一部とが重なるように、半田ボール25を配することにより、半導体装置1のリフロー処理および基板への実装の際に、突起電極13と半田ボール25との界面付近に発生する気泡およびボイド16を貫通孔部17へ取り込むことができ、その界面での接合強度を良好にするとともに界面付近でのクラックなどの欠陥の発生を防止することができる。
は、本願発明のWLCSP型の半導体装置の構造を説明するための断面図である。 は、本願発明のWLCSP型の半導体装置の平面図である。 は、半導体基板の厚さ方向に、貫通孔部を設ける工程前の半導体装置の断面図である。 は、半導体基板の厚さ方向に、貫通孔部を設ける工程後の半導体装置の断面図である。 は、突起電極の上面上に半田ペーストが配置される工程後の半導体装置の断面図である。 は、突起電極の上面上に球形の半田ボールが形成される工程後の半導体装置の断面図である。 は、従来でのWLCSP型の半導体装置の構造を説明するための断面図である。
符号の説明
1 本願発明の一実施形態のWLCSP型の半導体装置
12 電極パット
13 突起電極
14 保護層
16 ボイド
17 貫通孔部
21 半導体基板(基板部)
25 半田ボール(バンプ部)
25a 半田ペースト

Claims (4)

  1. 一主面上に配線部が形成された基板部と、
    前記基板部の配線部上に設けられ、前記配線部と電気的に接続されたバンプ部と、
    前記基板部の厚さ方向に、少なくとも、前記基板部および前記配線部を連続して貫通する貫通孔部とを備え、
    前記バンプ部は、平面的に見た場合に、前記貫通孔部と少なくとも一部が重なるように配されていることを特徴とする、半導体装置。
  2. 前記配線部と前記バンプ部との間に形成される突起電極をさらに備えるとともに、前記バンプ部は、前記突起電極を介して、前記配線部と電気的に接続されており、
    前記貫通孔部は、前記基板部の厚さ方向に、前記突起電極をも連続して貫通するように構成されていることを特徴とする、請求項1に記載の半導体装置。
  3. 前記基板部は、一方の表面に集積回路部を含む半導体基板であることを特徴とする、請求項1または2に記載の半導体装置。
  4. 前記基板部の上面上に絶縁性の保護層が形成されることによって、WLCSP型のパッケージ形態に構成されていることを特徴とする、請求項3に記載の半導体装置。
JP2007322824A 2007-12-14 2007-12-14 半導体装置 Expired - Fee Related JP5020051B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007322824A JP5020051B2 (ja) 2007-12-14 2007-12-14 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007322824A JP5020051B2 (ja) 2007-12-14 2007-12-14 半導体装置

Publications (3)

Publication Number Publication Date
JP2009147106A true JP2009147106A (ja) 2009-07-02
JP2009147106A5 JP2009147106A5 (ja) 2010-12-16
JP5020051B2 JP5020051B2 (ja) 2012-09-05

Family

ID=40917380

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007322824A Expired - Fee Related JP5020051B2 (ja) 2007-12-14 2007-12-14 半導体装置

Country Status (1)

Country Link
JP (1) JP5020051B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120298406A1 (en) * 2011-05-23 2012-11-29 International Business Machines Corporation Reduced stress gull wing solder joints for printed wiring board connections
JP2015115607A (ja) * 2013-12-06 2015-06-22 エプコス アクチエンゲゼルシャフトEpcos Ag 溶融材料を用いた穴の密封シール方法
CN109244224A (zh) * 2017-07-11 2019-01-18 Lg 伊诺特有限公司 发光器件封装

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04258127A (ja) * 1991-02-13 1992-09-14 Fujitsu Ltd バンプ接合パッド構造
JPH1032280A (ja) * 1996-04-01 1998-02-03 Anam Ind Co Inc Bga半導体パッケージのソルダボールランドメタル構造
JP2001223293A (ja) * 2000-02-09 2001-08-17 Nec Corp 半導体装置及びその製造方法
JP2002270718A (ja) * 2001-03-07 2002-09-20 Seiko Epson Corp 配線基板及びその製造方法、半導体装置及びその製造方法、回路基板並びに電子機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04258127A (ja) * 1991-02-13 1992-09-14 Fujitsu Ltd バンプ接合パッド構造
JPH1032280A (ja) * 1996-04-01 1998-02-03 Anam Ind Co Inc Bga半導体パッケージのソルダボールランドメタル構造
JP2001223293A (ja) * 2000-02-09 2001-08-17 Nec Corp 半導体装置及びその製造方法
JP2002270718A (ja) * 2001-03-07 2002-09-20 Seiko Epson Corp 配線基板及びその製造方法、半導体装置及びその製造方法、回路基板並びに電子機器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120298406A1 (en) * 2011-05-23 2012-11-29 International Business Machines Corporation Reduced stress gull wing solder joints for printed wiring board connections
JP2015115607A (ja) * 2013-12-06 2015-06-22 エプコス アクチエンゲゼルシャフトEpcos Ag 溶融材料を用いた穴の密封シール方法
CN109244224A (zh) * 2017-07-11 2019-01-18 Lg 伊诺特有限公司 发光器件封装
CN109244224B (zh) * 2017-07-11 2023-02-21 苏州立琻半导体有限公司 发光器件封装

Also Published As

Publication number Publication date
JP5020051B2 (ja) 2012-09-05

Similar Documents

Publication Publication Date Title
JP6081044B2 (ja) パッケージ基板ユニットの製造方法
JP2007287712A (ja) 半導体装置、半導体装置の実装構造、及びそれらの製造方法
JP2006339596A (ja) インタポーザおよび半導体装置
JP2010157757A (ja) 素子搭載用基板、半導体モジュールおよび携帯機器
JP2006202905A (ja) 半導体装置の製造方法及び電気的接続部の処理方法
JP2006202969A (ja) 半導体装置およびその実装体
US20080042279A1 (en) Mounting structure of semiconductor device having flux and under fill resin layer and method of mounting semiconductor device
JP2002231854A (ja) 半導体装置およびその製造方法
JP2009164607A (ja) ボンディングパッド構造物及びその製造方法、並びにボンディングパッド構造物を有する半導体パッケージ
TW200935573A (en) Insulative wiring board, semiconductor package using the same, and method for producing the insulative wiring board
JP4509673B2 (ja) 電子部品及びその製造方法、並びに電子装置
JP5020051B2 (ja) 半導体装置
JP2012199494A (ja) 半導体装置の製造方法及び半導体装置の実装構造の製造方法
KR20110028939A (ko) 솔더 볼 및 반도체 패키지
JP5375186B2 (ja) 配線基板、配線基板の製造方法及び半導体装置実装構造
JP2007294558A (ja) 半導体装置およびその製造方法
JP2013211497A (ja) 部品接合構造
JP2005183868A (ja) 半導体装置およびその実装構造
JP2007103855A (ja) 半導体装置用基板および半導体装置
JP2006202882A (ja) 半導体装置およびその製造方法
JP2007258354A (ja) 半導体装置の製造方法
JP2006120716A (ja) 半導体装置
JP2006261463A (ja) 電子部品の実装構造、該実装構造を備えた記録装置、電子機器、並びに電子部品の実装方法
JP2015167254A (ja) 半導体装置、その実装構造及びその製造方法
JP5589734B2 (ja) 電子部品及びその製造方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101028

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20101210

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120416

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120515

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120612

R150 Certificate of patent or registration of utility model

Ref document number: 5020051

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150622

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D03

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees