JP2009147106A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2009147106A JP2009147106A JP2007322824A JP2007322824A JP2009147106A JP 2009147106 A JP2009147106 A JP 2009147106A JP 2007322824 A JP2007322824 A JP 2007322824A JP 2007322824 A JP2007322824 A JP 2007322824A JP 2009147106 A JP2009147106 A JP 2009147106A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- bump
- substrate
- solder ball
- protruding electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】あらかじめ半導体基板21の厚さ方向に、半導体基板21および電極パット12更には突起電極13を貫通する貫通孔部17を設け、平面的に見た場合に、バンプ部である半田ボール25と貫通孔部17の少なくとも一部とが重なるように半田ボール25を突起電極13の上面上に配する。半導体装置1のリフロー処理の際に生じる気泡やボイド16は、毛細管現象により、溶融した半田ボール25とともに貫通孔部17の内部に取り込まれる。
【選択図】図1
Description
12 電極パット
13 突起電極
14 保護層
16 ボイド
17 貫通孔部
21 半導体基板(基板部)
25 半田ボール(バンプ部)
25a 半田ペースト
Claims (4)
- 一主面上に配線部が形成された基板部と、
前記基板部の配線部上に設けられ、前記配線部と電気的に接続されたバンプ部と、
前記基板部の厚さ方向に、少なくとも、前記基板部および前記配線部を連続して貫通する貫通孔部とを備え、
前記バンプ部は、平面的に見た場合に、前記貫通孔部と少なくとも一部が重なるように配されていることを特徴とする、半導体装置。 - 前記配線部と前記バンプ部との間に形成される突起電極をさらに備えるとともに、前記バンプ部は、前記突起電極を介して、前記配線部と電気的に接続されており、
前記貫通孔部は、前記基板部の厚さ方向に、前記突起電極をも連続して貫通するように構成されていることを特徴とする、請求項1に記載の半導体装置。 - 前記基板部は、一方の表面に集積回路部を含む半導体基板であることを特徴とする、請求項1または2に記載の半導体装置。
- 前記基板部の上面上に絶縁性の保護層が形成されることによって、WLCSP型のパッケージ形態に構成されていることを特徴とする、請求項3に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007322824A JP5020051B2 (ja) | 2007-12-14 | 2007-12-14 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007322824A JP5020051B2 (ja) | 2007-12-14 | 2007-12-14 | 半導体装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009147106A true JP2009147106A (ja) | 2009-07-02 |
JP2009147106A5 JP2009147106A5 (ja) | 2010-12-16 |
JP5020051B2 JP5020051B2 (ja) | 2012-09-05 |
Family
ID=40917380
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007322824A Expired - Fee Related JP5020051B2 (ja) | 2007-12-14 | 2007-12-14 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5020051B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120298406A1 (en) * | 2011-05-23 | 2012-11-29 | International Business Machines Corporation | Reduced stress gull wing solder joints for printed wiring board connections |
JP2015115607A (ja) * | 2013-12-06 | 2015-06-22 | エプコス アクチエンゲゼルシャフトEpcos Ag | 溶融材料を用いた穴の密封シール方法 |
CN109244224A (zh) * | 2017-07-11 | 2019-01-18 | Lg 伊诺特有限公司 | 发光器件封装 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04258127A (ja) * | 1991-02-13 | 1992-09-14 | Fujitsu Ltd | バンプ接合パッド構造 |
JPH1032280A (ja) * | 1996-04-01 | 1998-02-03 | Anam Ind Co Inc | Bga半導体パッケージのソルダボールランドメタル構造 |
JP2001223293A (ja) * | 2000-02-09 | 2001-08-17 | Nec Corp | 半導体装置及びその製造方法 |
JP2002270718A (ja) * | 2001-03-07 | 2002-09-20 | Seiko Epson Corp | 配線基板及びその製造方法、半導体装置及びその製造方法、回路基板並びに電子機器 |
-
2007
- 2007-12-14 JP JP2007322824A patent/JP5020051B2/ja not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04258127A (ja) * | 1991-02-13 | 1992-09-14 | Fujitsu Ltd | バンプ接合パッド構造 |
JPH1032280A (ja) * | 1996-04-01 | 1998-02-03 | Anam Ind Co Inc | Bga半導体パッケージのソルダボールランドメタル構造 |
JP2001223293A (ja) * | 2000-02-09 | 2001-08-17 | Nec Corp | 半導体装置及びその製造方法 |
JP2002270718A (ja) * | 2001-03-07 | 2002-09-20 | Seiko Epson Corp | 配線基板及びその製造方法、半導体装置及びその製造方法、回路基板並びに電子機器 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120298406A1 (en) * | 2011-05-23 | 2012-11-29 | International Business Machines Corporation | Reduced stress gull wing solder joints for printed wiring board connections |
JP2015115607A (ja) * | 2013-12-06 | 2015-06-22 | エプコス アクチエンゲゼルシャフトEpcos Ag | 溶融材料を用いた穴の密封シール方法 |
CN109244224A (zh) * | 2017-07-11 | 2019-01-18 | Lg 伊诺特有限公司 | 发光器件封装 |
CN109244224B (zh) * | 2017-07-11 | 2023-02-21 | 苏州立琻半导体有限公司 | 发光器件封装 |
Also Published As
Publication number | Publication date |
---|---|
JP5020051B2 (ja) | 2012-09-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6081044B2 (ja) | パッケージ基板ユニットの製造方法 | |
JP2007287712A (ja) | 半導体装置、半導体装置の実装構造、及びそれらの製造方法 | |
JP2006339596A (ja) | インタポーザおよび半導体装置 | |
JP2010157757A (ja) | 素子搭載用基板、半導体モジュールおよび携帯機器 | |
JP2006202905A (ja) | 半導体装置の製造方法及び電気的接続部の処理方法 | |
JP2006202969A (ja) | 半導体装置およびその実装体 | |
US20080042279A1 (en) | Mounting structure of semiconductor device having flux and under fill resin layer and method of mounting semiconductor device | |
JP2002231854A (ja) | 半導体装置およびその製造方法 | |
JP2009164607A (ja) | ボンディングパッド構造物及びその製造方法、並びにボンディングパッド構造物を有する半導体パッケージ | |
TW200935573A (en) | Insulative wiring board, semiconductor package using the same, and method for producing the insulative wiring board | |
JP4509673B2 (ja) | 電子部品及びその製造方法、並びに電子装置 | |
JP5020051B2 (ja) | 半導体装置 | |
JP2012199494A (ja) | 半導体装置の製造方法及び半導体装置の実装構造の製造方法 | |
KR20110028939A (ko) | 솔더 볼 및 반도체 패키지 | |
JP5375186B2 (ja) | 配線基板、配線基板の製造方法及び半導体装置実装構造 | |
JP2007294558A (ja) | 半導体装置およびその製造方法 | |
JP2013211497A (ja) | 部品接合構造 | |
JP2005183868A (ja) | 半導体装置およびその実装構造 | |
JP2007103855A (ja) | 半導体装置用基板および半導体装置 | |
JP2006202882A (ja) | 半導体装置およびその製造方法 | |
JP2007258354A (ja) | 半導体装置の製造方法 | |
JP2006120716A (ja) | 半導体装置 | |
JP2006261463A (ja) | 電子部品の実装構造、該実装構造を備えた記録装置、電子機器、並びに電子部品の実装方法 | |
JP2015167254A (ja) | 半導体装置、その実装構造及びその製造方法 | |
JP5589734B2 (ja) | 電子部品及びその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101028 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101210 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120213 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120221 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120416 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120515 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120612 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5020051 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150622 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D03 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |