JP2008034955A - ディジタル−アナログ変換器および映像表示装置 - Google Patents
ディジタル−アナログ変換器および映像表示装置 Download PDFInfo
- Publication number
- JP2008034955A JP2008034955A JP2006203553A JP2006203553A JP2008034955A JP 2008034955 A JP2008034955 A JP 2008034955A JP 2006203553 A JP2006203553 A JP 2006203553A JP 2006203553 A JP2006203553 A JP 2006203553A JP 2008034955 A JP2008034955 A JP 2008034955A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- operational amplifier
- register
- selector
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
- H03M1/682—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits both converters being of the unary decoded type
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Analogue/Digital Conversion (AREA)
- Liquid Crystal (AREA)
Abstract
【解決手段】上位レジスタストリングと、下位レジスタストリングと、演算増幅器(オペアンプOA)と、上位レジスタストリングで発生する複数の上位電圧値VR0〜VR(2N-1)から、上位ビットに対応する一の上位電圧値を選択しオペアンプOAの一方入力に出力する上位セレクタ44と、下位レジスタストリングで発生する複数の下位電圧値VRL0〜VRL(2M-1)から、下位ビットに対応する一の下位電圧値を選択しオペアンプOAの他方入力に出力する下位セレクタ47と、オペアンプOAのサンプルホールド動作と出力加算動作を行うための上位キャパシタC、第1〜第3スイッチSW1〜SW3ならびにその制御回路(不図示)とを有する。
【選択図】図4
Description
水平ドライバにディジタルの映像信号が入力されるが、それをアナログの画素駆動信号に変換する必要がある。そのため、水平ドライバには信号線ごとに、映像信号ビット数(例えば8ビットまたはそれ以上)に応じた性能のディジタル−アナログ変換器(以下、DAC(digital to analog converter)またはD/Aコンバータという)が内蔵される。
出力すべきアナログ電圧の最小電圧(アナログ下限値)Vbの入力端子Tbと、上記アナログ電圧の最大電圧(アナログ上限値)Vtの入力端子Ttとの間に、複数2N個のレジスタ素子RE0,RE1,…,RE(2N-2),RE(2N-1)の直列接続体からなるレジスタストリングRSが接続されている。
各レジスタ素子間のノードおよび末端のレジスタ素子と入力端子Tbまたは入力端子Ttとの接続ノード(ここでは入力端子Tb側の接続ノード)に、各々スイッチ(以下、セレクトスイッチという)が接続されている。図1の例では、レジスタ素子RE0とRE1との接続ノードにセレクト上位セレクトスイッチS0が接続され、同様に、レジスタ素子RE1とRE2との接続ノードにセレクトスイッチS1が接続され、この接続関係がレジスタ素子を1つずつシフトしながら他のセレクトスイッチS3〜S(2N-1)でも繰り返されている。
2N個のセレクトスイッチS0〜S(2N-1)のレジスタ素子と反対の側が短絡され出力端子Toに接続されている。
とくに映像表示装置の信号線駆動に、この方式のD/Aコンバータを用いる場合、スイッチが多いため配置が困難であり、また駆動ICのコスト増を招く。
本発明では好適に、前記下位セレクタと前記演算増幅器の前記他方入力との間に下位キャパシタが接続され、前記下位キャパシタと前記演算増幅器との接続ノードに、前記制御回路の制御により、前記演算増幅器の前記他方入力に対し初期直流電圧を設定するときにオンする第4スイッチが接続されている。
さらに好適に、前記上位キャパシタと前記下位キャパシタの各容量値が、キャパシタと前記演算増幅器との接続ノードからみた容量値が等しくなるように設定されている。
本発明では好適に、前記各駆動ユニットにおいて、前記下位セレクタと前記演算増幅器の前記他方入力との間に下位キャパシタが接続され、前記各駆動ユニットにおいて、前記下位キャパシタと前記演算増幅器との接続ノードに、前記制御回路の制御により、前記演算増幅器の前記他方入力に対し初期直流電圧を設定するときにオンする第4スイッチが接続されている。
さらに好適に、前記上位キャパシタと前記下位キャパシタの各容量値が、キャパシタと前記演算増幅器との接続ノードからみた容量値が等しくなるように設定されている。
上位セレクタは、レジスタストリングのレジスタ素子間の接続ノード(ただしストリング末端ではレジスタ素子の最大電圧または最小電圧の印加ノード)に発生している複数の上位電圧値の何れか一を選択して、演算増幅器の一方入力に出力する。この上位セレクタの出力と演算増幅器の一方入力との間には、第1スイッチと上位キャパシタが、上位セレクタの出力側からこの順で直列接続されている。また、上位キャパシタの一方電極(例えば演算増幅器側の電極)が第2スイッチを介して演算増幅器の出力と短絡可能になっている。さらに、上位キャパシタの他方電極(例えば上位セレクタ側の電極)が第3スイッチを介して演算増幅器の出力と短絡可能になっている。
下位セレクタからの出力は、演算増幅器の他方入力に入力可能に接続されている。
図2は、本発明の実施形態に関わる映像表示装置として液晶表示パネルの構成例を示す回路図である。図2は、簡略化のために、4行×4列分の画素配列を例に示している。
図示の液晶表示パネル1において、行列状に配置された4行×4列分の画素11の各々は、薄膜トランジスタTFTと、薄膜トランジスタTFTのソースとドレインの一方に、画素電極が接続された液晶セルLCと、当該ソースまたはドレインに一方の電極が接続された保持容量Csとから構成されている。これら画素11の各々に対して、信号線(データ線)12−1〜12−4が列ごとにその画素配列方向に沿って配線され、ゲート線13−1〜13−4が行ごとにその画素配列方向に沿って配線されている。
水平ドライバ4は、データ線ごとに駆動ユニット4Aを有する(図では5ユニットまで表示)。データ入力端子41は、ディジタル(映像)信号としてのディジタルデータを入力する端子であり、全ての駆動ユニット4Aに共通に設けられている。データ出力端子49は駆動ユニット4Aごとに設けられている。
このうちサンプルホールドアンプ48には、図2に示すタイミングジェネレータ5からの制御信号CS1,CS2,CS3,CS4が、CS入力端子を経由して入力される。また、特に図示しないがタイミングジェネレータ5からのクロック信号がシフトレジスタ42やラッチ43に入力される。制御信号CS1,CS2,CS3,CS4もクロック信号に同期した信号であり、そのため全ての駆動ユニット4Aが同期して動作する。
点順次駆動の場合は転送されたデータは順次(一定の時間間隔で次々に)各チャネル内のラッチ43に出力されて一時保持され、順次次段に送られる。一方、線順次駆動の場合は全てのシフトレジスタ42にデータが揃った時点で一斉にラッチ43に1表示ライン分のデータが出力され、一斉に次段に送られる。
上位セレクタ44は、図1に示すセレクトスイッチS0〜S(2N-1)と同様に、2N個のセレクトスイッチを有する。ただし、本実施形態で上位セレクタ44に対応するビット数Nは上位ビット数であるため、図1における全ビット数Nより小さく、その分、セレクトスイッチの数も少ない。2N個のセレクトスイッチの何れかが選択されてオンすることにより上位セレクタ44が動作する。
同様に、下位セレクタ47は、2M個のセレクトスイッチを有し、その何れかが選択されてオンすることにより動作する。
なお、図3には、上位セレクタ44と下位セレクタ47のそれぞれでセレクトスイッチを選択するための構成が省略されている。この構成は、入力するディジタルデータをNビット、Mビットの繰り返しを単位にデコードするデコーダから構成される。
上位レジスタストリング45は、図1に示す抵抗ストリングRSと同様、上位ビット数Nに対応した数、すなわち2N個の上位レジスタ素子(図1に示すレジスタ素子RE0〜RE(2N-1)に相当)の直列接続体である。また、下位レジスタストリング46は下位ビット数Mに対応した数、すなわち2M個の下位レジスタ素子の直列接続体である。
下位レジスタストリング46の一方端に、区間トップ電圧VLtがVLt入力端子を介して印加される。下位レジスタストリング46の他方端に区間ボトム電圧VLbが、VLb入力端子を介して印加される。この区間トップ電圧VLtと区間ボトム電圧VLbとの差が、上記で定義した“区間電圧”と等しい電圧に設定されている。これは上位ビットで“区間電圧”を単位として粗く変化する出力電圧の変化ステップをさらに下位ビットで細かく2M分割するためである。
このとき、CS入力端子から入力される制御信号によりサンプルホールドアンプ48のサンプルホールド動作および加算出力動作が制御される。
サンプルホールドアンプ48は、オペアンプ(演算増幅器)OA、上位キャパシタC、第1スイッチSW1、第2スイッチSW2および第3スイッチSW3を有する。
上位セレクタ44の出力とオペアンプOAの反転入力「−」との間には、第1スイッチSW1と上位キャパシタCが、上位セレクタ44の出力側からこの順で直列接続されている。また、上位キャパシタCの一方電極(本例ではオペアンプOA側の電極)と、オペアンプOAの出力との間に第2スイッチSW2が接続されている。さらに、上位キャパシタCの他方電極(本例では上位セレクタ44側の電極)と、オペアンプOAの出力との間に第3スイッチSW3が接続されている。これら第1スイッチSW1〜第3スイッチの3つのスイッチは、図3のCS入力端子から入力される制御信号により、適切なタイミングで導通が制御される。
2N個の上位セレクトスイッチS0〜S(2N-1)の各入力ノードには、図2の上位レジスタストリング45で発生した上位電圧値VR0〜VR(2N-1)が供給可能となっている。この上位電圧値VR0〜VR(2N-1)は、その隣り合う電圧差が、前述した一定の区間電圧となる。上位電圧値VR0〜VR(2N-1)は、上位レジスタ素子間の接続ノード、または、アナログ上限値Vtまたはアナログ下限値Vbの印加ノードに発生する電圧である。
2N個の上位セレクトスイッチS0〜S(2N-1)は、当該D/Aコンバータに入力されるディジタル信号の上位Nビットに応じて、その1つだけ導通するように(例えば不図示のデコーダにより)制御される。
2M個の下位セレクトスイッチSL0〜SL(2M-1)の各入力ノードには、図2に示す下位レジスタストリング46で発生した下位電圧値VRL0〜VRL(2M-1)が供給可能となっている。この下位電圧値VRL0〜VRL(2M-1)は、前述した一定の区間電圧と等価な電圧を2Mまたは(2M+1)で等分した電圧である。下位電圧値VRL0〜VRL(2M-1)は、下位レジスタ素子間の接続ノードに発生する電圧、または、区間トップ電圧VLtまたは区間ボトム電圧VLbである。
2M個の下位電圧値VRL0〜VRL(2M-1)は、当該D/Aコンバータに入力されるディジタル信号の下位Mビットに応じて、その1つだけ導通するように(例えば不図示のデコーダにより)制御される。
ここで第1スイッチSW1、第2スイッチSW2および第3スイッチSW3は、ディジタルの制御信号の“H”レベルでオンし、“L”レベルでオフする。
この初期状態では、図4において、第1スイッチSW1がオンしているため、オン状態の上位セレクトスイッチSxを介して上位電圧値VRxが上位キャパシタCの上位セレクタ側電極に入力されている。また、オペアンプOAの反転入力「−」と出力が接続され、その非反転入力「+」には下位電圧値VRL0が入力される。このため、オペアンプOAの出力電圧Voは最も低い下位電圧値VRL0と等しい電圧となる。
本実施形態は、サンプルホールドアンプ48の非反転入力「+」側の構成を、より高精度な変換を実現するために改善したものである。
図4の構成を有する第1実施形態では、下位セレクタ47の出力を、直接オペアンプOAの非反転入力「+」に入力している。この場合、以下の改善点が存在する。
この寄生容量が上位キャパシタCの容量値に比べ無視できないと、両者の電荷配分により、その容量比に応じた量だけ、前述した電圧差分が減衰し、出力電圧(VRx+VRLx−VRL0)が設計値から微妙に大きくなるという不都合がある。
第2実施形態は、この点を改善し、より高精度はD/A(digital to analog)変換を実現するための構成を示すものである。
オペアンプOAの非反転入力「+」と下位セレクタ47との間に下位キャパシタCLを挿入し、さらに非反転入力「+」とDC電圧Vopを接続する第4スイッチSW4が追加されている。第4スイッチSW4は、オペアンプOAの非反転入力「+」と下位キャパシタCLとの接続ノードと、DC電圧Vopの供給端子との間に接続され、他の第1〜第3スイッチSW1,SW2,SW3と同様、図3のCS入力端子からの制御信号により制御される。
なお、DC電圧Vopは、オペアンプOAが動作する範囲内で任意に設定可能である。
ここで第1スイッチSW1、第2スイッチSW2、第3スイッチSW3および第4スイッチSW4は、ディジタルの制御信号の“H”レベルでオンし、“L”レベルでオフする。
以下、第1実施形態との相違点を中心に説明し、第1実施形態と共通な動作は説明を簡略化する。
初期状態では、第1実施形態と同様、上位ビットに対応した1つの上位セレクトスイッチSxがオンし(図7(E))、区間ボトム電圧VLbに最も近い下位セレクトスイッチSL0がオンしている(図7(F))。
この状態では、第1実施形態と同様、上位電圧値VRxが上位キャパシタCの上位セレクタ側電極に入力され、オペアンプOAの反転入力「−」と出力が接続されている。一方、オペアンプOAの非反転入力「+」にはDC電圧Vopが接続されるため、出力電圧VoはDC電圧Vopと等しい電圧となっている。
その後、時間t4にて、下位セレクタ47の下位セレクトスイッチSL0をオフさせ(図7(F))、時間t5にて下位Mビットに対応する下位セレクトスイッチSLxをオンする(図7(G))。これにより、非反転入力「+」には下位キャパシタCLを介して(VRLx−VRL0)の電圧変化が印加されるため、オペアンプOAからは図5(G)と同様な出力電圧(VRx+VRLx−VRL0)が得られる。
本実施形態は、レジスタストリングに関するものであり、上記第1実施形態、第2実施形態のいずれに対しても重複適用できる。
図8に、本実施形態のレジスタストリングを示す。
図3のブロック図では、上位レジスタストリング45と下位レジスタストリング46を別に設けているが、図8のレジスタストリング50は、上位レジスタストリング45と下位レジスタストリング46を一本化したものである。なお、ここで図1のレジスタストリングと比較すると、上位電圧値VR0〜VR(2N-1)の出力ノードをアナログ下限値Vb側に1レジスタ素子分だけシフトさせている。この変形は、第1実施形態でも可能である。
レジスタストリング50は、抵抗値Rが等しい2N個のレジスタ素子RE0〜RE(2N-1)からなる。ただし、本実施形態では、そのうちの一つ、ここではレジスタ素子RE3が、さらに小さい2M個のレジスタ素子re0〜re(2M-1)の直列接続体からなる。この2M個のレジスタ素子re0〜re(2M-1)は下位Mビットを表現するためのものであり、各レジスタ素子reの抵抗値はR/2Mとなる。
一方、上位電圧値VR3と、最も小さい下位電圧値VRL0との電位差は一定であり、図4または図6の回路構成では、差電圧(VRLx−VRL0)のみオペアンプOAの出力に加算される。よって、上位電圧値VR3と、最も小さい下位電圧値VRL0との電位差があっても、それが一定である限り回路動作に影響しない。このことは、2M個のレジスタ素子re0〜re(2M-1)と置き換え可能な抵抗値Rのレジスタ素子は、2N個のレジスタ素子RE0〜RE(2N-1)の何れであってもよいことを意味する。
ただし、直列抵抗体内で抵抗値Rに僅かにばらつきがあると、その影響は2N個のレジスタ素子RE0〜RE(2N-1)の中央ほど大きくなる。よって、2M個のレジスタ素子re0〜re(2M-1)と置き換え可能な抵抗値Rのレジスタ素子は、アナログ上限値Vt側またはアナログ下限値Vbの端に近いほど望ましい。
本実施形態は、例えば図4または図6に示す下位セレクタスイッチSL0〜SL(2M-1)を低耐圧のスイッチに置き換える。
図2の液晶表示パネル1を駆動する水平ドライバ4は、一般に、10数[V]程の電圧が必要となり、この電圧は一般的なロジックICの電圧比べて高いため、ロジック用のトランジスタとは別に高耐圧のトランジスタ(高耐圧FET)を作り、D/Aコンバータでは高耐圧FETを使用しなければならない。
しかし、D/Aコンバータ内のトランジスタを一律に、高耐圧FETとするとエリアペナルティが大きく、水平ドライバ4内の配置設計が困難になる。
すなわち、Nビットのレジスタストリング型D/Aコンバータでは2N個のスイッチが必要となるが、本発明によると2J+2K個、但し(J+K=N)でよい。例えばN=8、J=K=4とすると従来256個必要であるスイッチが32個で済む。
このようにスイッチの数が削減できるため多ビットのD/Aコンバータでも面積の増大を抑えることが可能となる。
また、面積の増大を抑えることにより各配線ノードに付く寄生容量の増大を抑えることができ、変換スピードの劣化を抑える、あるいはレジスタストリングの抵抗値を上げることが可能になり、より消費電力を低減できる。
さらに、サンプルホールドアンプ48は、比較的簡単な構成であっても精度よい電圧加算が可能である。
また、図4の構成では、第2スイッチSW2を切断するときのスイッチングノイズにより誤差が発生するが、図6の構成では、第2スイッチSW2で発生する誤差を、第4スイッチSW4を切断するときに発生する誤差成分とで相殺することができるため、エラーの少ない高精度のD/Aコンバータが実現可能となる。
さらに、オペアンプOAの非反転入力「+」を容量結合しているため、DC電圧Vopを基準として下位電圧値VRL0〜VRL(2M-1)の値をそれぞれ独立に設定できるため、DC電圧Vopを最適化することによって、さらに高い精度の出力が得られる制御が可能である。
また、下位レジスタストリング46を別に設けなくてすむため、面積の増大が抑えられる。
面積の増大を抑えることにより各配線ノードに付く寄生容量の増大を抑えることができ、変換スピードの劣化を抑える、あるいはレジスタストリングの抵抗値を上げることが可能になり、より消費電力を削減できる。また、下位レジスタストリング46を別に設ける必要がなくなる分、抵抗を流れる電流が削減され、より消費電流が削減される。
また、低耐圧のトランジスタは小面積のため寄生容量が小さく、またゲート酸化膜圧も薄いためスイッチのオン抵抗が小さくなるため、小寄生容量で、かつ、低抵抗のスイッチとなり変換スピード低下しないばかりでなく、むしろ向上できるという利点がある。
Claims (11)
- 入力するディジタル信号の上位ビットに対応する複数の上位電圧値が発生する上位レジスタストリングと、
前記ディジタル信号の下位ビットに対応する複数の下位電圧値が発生する下位レジスタストリングと、
演算増幅器と、
前記上位レジスタストリングで発生する前記複数の上位電圧値から、前記上位ビットに対応する一の上位電圧値を選択し、前記演算増幅器の一方入力に出力する上位セレクタと、
前記下位レジスタストリングで発生する前記複数の下位電圧値から、前記下位ビットに対応する一の下位電圧値を選択し、前記演算増幅器の他方入力に出力する下位セレクタと、
前記上位セレクタの出力に接続されている第1スイッチと、
前記第1スイッチと前記演算増幅器の一方入力との間に接続されている上位キャパシタと、
前記上位キャパシタの一方電極と前記演算増幅器の出力との間に接続されている第2スイッチと、
前記上位キャパシタの他方電極と前記演算増幅器の出力との間に接続されている第3スイッチと、
前記第1〜第3スイッチを制御する制御回路と、
を有するディジタル−アナログ変換器。 - 前記下位セレクタと前記演算増幅器の前記他方入力との間に下位キャパシタが接続され、
前記下位キャパシタと前記演算増幅器との接続ノードに、前記制御回路の制御により、前記演算増幅器の前記他方入力に対し初期直流電圧を設定するときにオンする第4スイッチが接続されている
請求項1に記載のディジタル−アナログ変換器。 - 前記上位キャパシタと前記下位キャパシタの各容量値が、キャパシタと前記演算増幅器との接続ノードからみた容量値が等しくなるように設定されている
請求項2に記載のディジタル−アナログ変換器。 - 前記上位レジスタストリングが、最大電圧と最小電圧が両端に印加される、複数の上位レジスタ素子の直列接続体を含み、
前記下位レジスタストリングが、前記上位レジスタ素子の両端に現出する区間電圧と等価な電圧が両端に印加される、複数の下位レジスタ素子の直列接続体を含み、
前記上位セレクタが、前記上位レジスタ素子間の全ての接続ノードと、前記最大電圧あるいは前記最小電圧の供給ノードに対し、ノードごとに1つずつ接続されている複数の上位セレクトスイッチを有し、
前記下位セレクタが、前記下位レジスタ素子同士の全ての接続ノードと、前記区間電圧と等価な前記電圧の供給ノードに対し、ノードごとに1つずつ接続されている複数の下位セレクトスイッチを有し、
前記上位セレクトスイッチが前記最大電圧を取り扱い可能な耐圧を有し、
前記下位セレクトスイッチが前記区間電圧値の最大電位を取り扱い可能な範囲で前記上位セレクトスイッチの耐圧より小さい耐圧を有する
請求項1に記載のディジタル−アナログ変換器。 - 前記上位レジスタストリングが、最大電圧と最小電圧が両端に印加される、複数の上位レジスタ素子の直列接続体を含み、
前記下位レジスタストリングが、前記上位レジスタ素子の両端に現出する区間電圧と等価な電圧が両端に印加される、複数の下位レジスタ素子の直列接続体を含み、
前記複数の上位レジスタ素子のうち任意の2つの上位レジスタ素子間に前記下位レジスタストリングが挿入され、前記上位レジスタストリングと前記下位レジスタストリングが1つの直列接続体を形成している
請求項1に記載のディジタル−アナログ変換器。 - 前記下位レジスタストリングの挿入位置が、前記上位レジスタストリングの何れか一方端の前記上位レジスタ素子と、次の上位レジスタ素子との間である
請求項5に記載のディジタル−アナログ変換器。 - 前記上位セレクタが、前記上位レジスタ素子間の全ての接続ノードと、前記最大電圧あるいは前記最小電圧の供給ノードに対し、ノードごとに1つずつ接続されている複数の上位セレクトスイッチを有し、
前記下位セレクタが、前記下位レジスタ素子同士の全ての接続ノードと、前記区間電圧と等価な前記電圧の供給ノードに対し、ノードごとに1つずつ接続されている複数の下位セレクトスイッチを有し、
前記上位セレクトスイッチが前記最大電圧を取り扱い可能な耐圧を有し、
前記下位セレクトスイッチが、前記上位レジスタストリングに対する前記下位レジスタストリングの挿入位置での最大電位を取り扱い可能な範囲で前記上位セレクトスイッチの耐圧より小さい耐圧を有する
請求項5または6に記載のディジタル−アナログ変換器。 - 所定ビットのディジタル信号が順次入力される複数のユニットごとに、前記演算増幅器と前記第1〜第3スイッチを含むサンプルホールド加算器と、前記上位セレクタと、前記下位セレクタとが設けられ、
前記上位レジスタストリングと前記下位レジスタストリングが、複数の前記ユニットに共通に設けられている
請求項1〜3の何れかに記載のディジタル−アナログ変換器。 - 電圧駆動の画素がマトリクス状に多数配列されている画素部と、
前記画素部の画素列ごとに設けられている複数の信号線と、
前記複数の信号線ごとに1つずつ設けられている複数の駆動ユニットと、
前記複数の駆動ユニットに共通に設けられ、入力するディジタル映像信号の上位ビットに対応する複数の上位電圧値が発生する上位レジスタストリングと、
前記複数の駆動ユニットに共通に設けられ、前記ディジタル映像信号の下位ビットに対応する複数の下位電圧値が発生する下位レジスタストリングと、
を備え、
前記複数の駆動ユニットの各々が、
演算増幅器と、
前記上位レジスタストリングで発生する前記複数の上位電圧値から、前記上位ビットに対応する一の上位電圧値を選択し、前記演算増幅器の一方入力に出力する上位セレクタと、
前記下位レジスタストリングで発生する前記複数の下位電圧値から、前記下位ビットに対応する一の下位電圧値を選択し、前記演算増幅器の他方入力に出力する下位セレクタと、
前記上位セレクタの出力に接続されている第1スイッチと、
前記第1スイッチと前記演算増幅器の一方入力との間に接続されている上位キャパシタと、
前記上位キャパシタの一方電極と前記演算増幅器の出力との間に接続されている第2スイッチと、
前記上位キャパシタの他方電極と前記演算増幅器の出力との間に接続されている第3スイッチと、
を含み、
前記第1〜第3スイッチを制御する制御回路をさらに備える
映像表示装置。 - 前記各駆動ユニットにおいて、前記下位セレクタと前記演算増幅器の前記他方入力との間に下位キャパシタが接続され、
前記各駆動ユニットにおいて、前記下位キャパシタと前記演算増幅器との接続ノードに、前記制御回路の制御により、前記演算増幅器の前記他方入力に対し初期直流電圧を設定するときにオンする第4スイッチが接続されている
請求項9に記載の映像表示装置。 - 前記上位キャパシタと前記下位キャパシタの各容量値が、キャパシタと前記演算増幅器との接続ノードからみた容量値が等しくなるように設定されている
請求項10に記載の映像表示装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006203553A JP4779853B2 (ja) | 2006-07-26 | 2006-07-26 | ディジタル−アナログ変換器および映像表示装置 |
KR1020070073840A KR101332291B1 (ko) | 2006-07-26 | 2007-07-24 | 디지털-아날로그 변환기 및 영상표시장치 |
US11/878,334 US7855720B2 (en) | 2006-07-26 | 2007-07-24 | Digital-to-analog converter and image display device |
TW096127106A TW200814542A (en) | 2006-07-26 | 2007-07-25 | Digital-to-analog converter and image display device |
CN200710182173XA CN101136636B (zh) | 2006-07-26 | 2007-07-26 | 数模转换器及图像显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006203553A JP4779853B2 (ja) | 2006-07-26 | 2006-07-26 | ディジタル−アナログ変換器および映像表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008034955A true JP2008034955A (ja) | 2008-02-14 |
JP4779853B2 JP4779853B2 (ja) | 2011-09-28 |
Family
ID=38985700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006203553A Expired - Fee Related JP4779853B2 (ja) | 2006-07-26 | 2006-07-26 | ディジタル−アナログ変換器および映像表示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7855720B2 (ja) |
JP (1) | JP4779853B2 (ja) |
KR (1) | KR101332291B1 (ja) |
CN (1) | CN101136636B (ja) |
TW (1) | TW200814542A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008160838A (ja) * | 2006-12-22 | 2008-07-10 | Magnachip Semiconductor Ltd | デジタル・アナログ変換器 |
JP2010020292A (ja) * | 2008-06-09 | 2010-01-28 | Semiconductor Energy Lab Co Ltd | 液晶表示装置、および液晶表示装置を具備した電子機器 |
JP2011090304A (ja) * | 2009-10-20 | 2011-05-06 | Taiwan Semiconductor Manufacturing Co Ltd | Lcdドライバ |
JP2011118395A (ja) * | 2009-12-01 | 2011-06-16 | Univ Stuttgart | 制御回路 |
US8581824B2 (en) | 2009-02-13 | 2013-11-12 | Samsung Electronics Co., Ltd | Hybrid digital to analog converter, source driver, and liquid crystal display device |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI332325B (en) * | 2005-11-05 | 2010-10-21 | Samsung Electronics Co Ltd | Digital/analog converting driver and method |
JP4779853B2 (ja) * | 2006-07-26 | 2011-09-28 | ソニー株式会社 | ディジタル−アナログ変換器および映像表示装置 |
KR100822801B1 (ko) * | 2006-08-02 | 2008-04-18 | 삼성전자주식회사 | 디지털-아날로그 변환기 및 그것을 포함하는 소스 드라이버 |
JP4779875B2 (ja) * | 2006-08-24 | 2011-09-28 | ソニー株式会社 | ディジタル−アナログ変換器および映像表示装置 |
US8558852B2 (en) * | 2006-11-30 | 2013-10-15 | Seiko Epson Corporation | Source driver, electro-optical device, and electronic instrument |
KR100800494B1 (ko) * | 2007-02-09 | 2008-02-04 | 삼성전자주식회사 | 적은 칩 사이즈를 요구하는 디지털 아날로그 컨버터,디지털 아날로그 컨버팅 방법 및 상기 디지털 아날로그컨버터를 구비하는 디스플레이 패널 드라이버 |
KR100912090B1 (ko) * | 2007-02-14 | 2009-08-13 | 삼성전자주식회사 | 디지털-아날로그 변환기 및 디지털-아날로그 변환방법 |
JP2010171627A (ja) * | 2009-01-21 | 2010-08-05 | Sony Corp | 半導体集積回路、液晶駆動回路及び液晶表示装置 |
TWI410053B (zh) * | 2009-10-15 | 2013-09-21 | Chunghwa Picture Tubes Ltd | 多段式轉換之數位-類比轉換器 |
CN102654987B (zh) * | 2012-02-03 | 2014-10-15 | 京东方科技集团股份有限公司 | Tft-lcd基板像素点充电方法、装置及源驱动器 |
US10438535B2 (en) * | 2016-09-21 | 2019-10-08 | Apple Inc. | Time-interleaved source driver for display devices |
US10128865B1 (en) * | 2017-07-25 | 2018-11-13 | Macronix International Co., Ltd. | Two stage digital-to-analog converter |
US10855299B2 (en) * | 2018-09-07 | 2020-12-01 | Mediatek Singapore Pte. Ltd. | Resistive DAC with summing junction switches, current output reference, and output routing methods |
CN109523964B (zh) * | 2018-12-17 | 2021-04-20 | 合肥奕斯伟集成电路有限公司 | 一种选择电路、数位类比转换器以及显示设备 |
KR102112328B1 (ko) * | 2019-05-21 | 2020-05-19 | 주식회사 에이코닉 | 디스플레이 장치의 출력 드라이버 |
CN113543470B (zh) * | 2021-09-09 | 2021-12-10 | 深圳英集芯科技股份有限公司 | 基于电阻串数模转换器的版图结构和芯片 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06120832A (ja) * | 1992-10-06 | 1994-04-28 | Nec Corp | ディジタル−アナログ変換器 |
JP2000151407A (ja) | 1998-11-16 | 2000-05-30 | Nec Corp | Da変換回路 |
US6191720B1 (en) * | 1998-12-30 | 2001-02-20 | International Business Machines Corporation | Efficient two-stage digital-to-analog converter using sample-and-hold circuits |
JP3246498B2 (ja) * | 1999-11-30 | 2002-01-15 | ヤマハ株式会社 | ディジタル/アナログ変換器 |
JP4288849B2 (ja) | 2000-12-06 | 2009-07-01 | ソニー株式会社 | アクティブマトリクス型表示装置およびこれを用いた携帯端末 |
JP4744075B2 (ja) * | 2003-12-04 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 表示装置、その駆動回路およびその駆動方法 |
JP4779853B2 (ja) * | 2006-07-26 | 2011-09-28 | ソニー株式会社 | ディジタル−アナログ変換器および映像表示装置 |
KR100822801B1 (ko) * | 2006-08-02 | 2008-04-18 | 삼성전자주식회사 | 디지털-아날로그 변환기 및 그것을 포함하는 소스 드라이버 |
KR100845746B1 (ko) * | 2006-08-02 | 2008-07-11 | 삼성전자주식회사 | 면적을 최소화하는 디지털-아날로그 변환기 및 그것을포함하는 소스 드라이버 |
TWI352326B (en) * | 2006-10-05 | 2011-11-11 | Raydium Semiconductor Corp | Apparatus and method for generating chopper-stabil |
KR100814255B1 (ko) * | 2006-12-22 | 2008-03-17 | 매그나칩 반도체 유한회사 | 디지털-아날로그 변환기 |
KR100800494B1 (ko) * | 2007-02-09 | 2008-02-04 | 삼성전자주식회사 | 적은 칩 사이즈를 요구하는 디지털 아날로그 컨버터,디지털 아날로그 컨버팅 방법 및 상기 디지털 아날로그컨버터를 구비하는 디스플레이 패널 드라이버 |
-
2006
- 2006-07-26 JP JP2006203553A patent/JP4779853B2/ja not_active Expired - Fee Related
-
2007
- 2007-07-24 US US11/878,334 patent/US7855720B2/en not_active Expired - Fee Related
- 2007-07-24 KR KR1020070073840A patent/KR101332291B1/ko not_active IP Right Cessation
- 2007-07-25 TW TW096127106A patent/TW200814542A/zh not_active IP Right Cessation
- 2007-07-26 CN CN200710182173XA patent/CN101136636B/zh not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008160838A (ja) * | 2006-12-22 | 2008-07-10 | Magnachip Semiconductor Ltd | デジタル・アナログ変換器 |
JP2010020292A (ja) * | 2008-06-09 | 2010-01-28 | Semiconductor Energy Lab Co Ltd | 液晶表示装置、および液晶表示装置を具備した電子機器 |
US9142179B2 (en) | 2008-06-09 | 2015-09-22 | Semiconductor Energy Laboratory Co., Ltd. | Display device, liquid crystal display device and electronic device including the same |
US9570032B2 (en) | 2008-06-09 | 2017-02-14 | Semiconductor Energy Laboratory Co., Ltd. | Display device, liquid crystal display device and electronic device including the same |
US8581824B2 (en) | 2009-02-13 | 2013-11-12 | Samsung Electronics Co., Ltd | Hybrid digital to analog converter, source driver, and liquid crystal display device |
JP2011090304A (ja) * | 2009-10-20 | 2011-05-06 | Taiwan Semiconductor Manufacturing Co Ltd | Lcdドライバ |
US8648779B2 (en) | 2009-10-20 | 2014-02-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | LCD driver |
JP2011118395A (ja) * | 2009-12-01 | 2011-06-16 | Univ Stuttgart | 制御回路 |
Also Published As
Publication number | Publication date |
---|---|
TWI332768B (ja) | 2010-11-01 |
KR101332291B1 (ko) | 2013-11-25 |
KR20080010298A (ko) | 2008-01-30 |
US20080024478A1 (en) | 2008-01-31 |
US7855720B2 (en) | 2010-12-21 |
JP4779853B2 (ja) | 2011-09-28 |
CN101136636A (zh) | 2008-03-05 |
TW200814542A (en) | 2008-03-16 |
CN101136636B (zh) | 2011-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4779853B2 (ja) | ディジタル−アナログ変換器および映像表示装置 | |
KR100588745B1 (ko) | 액정표시장치의 소스 드라이버 | |
JP3564347B2 (ja) | 表示装置の駆動回路及び液晶表示装置 | |
US7995022B2 (en) | Digital-to-analog converter and image display device | |
KR100892250B1 (ko) | 디스플레이 구동 장치 | |
US8379000B2 (en) | Digital-to-analog converting circuit, data driver and display device | |
US9224356B2 (en) | Digital to-analog-conversion circuit and data driver for display device | |
US7423572B2 (en) | Digital-to-analog converter | |
US7236422B2 (en) | Image display device and the driver circuit thereof | |
JP5138490B2 (ja) | サンプル・ホールド回路及びデジタルアナログ変換回路 | |
KR20070111791A (ko) | 표시 장치, 그 구동 장치 및 방법 | |
US8228317B2 (en) | Active matrix array device | |
JP5017871B2 (ja) | 差動増幅器及びデジタルアナログ変換器 | |
JP2007279367A (ja) | デコード回路および表示装置 | |
EP1921751A1 (en) | Data driver and organic light emitting diode display device thereof | |
US7286071B1 (en) | System for displaying images | |
KR100611508B1 (ko) | 채널을 분리하여 출력하는 디스플레이 구동 회로,디스플레이 구동 방법 및 전류 샘플/홀드 회로 | |
US7511692B2 (en) | Gradation voltage selecting circuit, driver circuit, liquid crystal drive circuit, and liquid crystal display device | |
KR101202981B1 (ko) | 액정표시장치용 소스 드라이버 구동회로 | |
EP1865604A1 (en) | Driving circuit and organic electroluminiscence display thereof | |
JP4041144B2 (ja) | 表示装置の駆動回路及び液晶表示装置 | |
US7411536B1 (en) | Digital-to-analog converter | |
JP2006173779A (ja) | デジタルアナログ変換回路および表示装置 | |
JP4724785B2 (ja) | 液晶表示装置および液晶表示装置の駆動装置 | |
JP3782418B2 (ja) | 表示装置の駆動回路及び液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090127 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110603 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110607 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110620 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140715 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140715 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |