JP2007510377A5 - - Google Patents

Download PDF

Info

Publication number
JP2007510377A5
JP2007510377A5 JP2006538301A JP2006538301A JP2007510377A5 JP 2007510377 A5 JP2007510377 A5 JP 2007510377A5 JP 2006538301 A JP2006538301 A JP 2006538301A JP 2006538301 A JP2006538301 A JP 2006538301A JP 2007510377 A5 JP2007510377 A5 JP 2007510377A5
Authority
JP
Japan
Prior art keywords
pam
clock
mode
symbol sequence
mode signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006538301A
Other languages
English (en)
Other versions
JP2007510377A (ja
JP4639194B2 (ja
Filing date
Publication date
Priority claimed from US10/805,413 external-priority patent/US7308058B2/en
Application filed filed Critical
Publication of JP2007510377A publication Critical patent/JP2007510377A/ja
Publication of JP2007510377A5 publication Critical patent/JP2007510377A5/ja
Application granted granted Critical
Publication of JP4639194B2 publication Critical patent/JP4639194B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (30)

  1. シンボルシーケンスを駆動するマルチモードPAM(パルス振幅変調)送信機であって、 出力クロックのクロックレートで決定されるレートで、前記シンボルシーケンスを駆動するためのドライバ回路と、
    前記ドライバ回路に結合され、かつ前記クロックレートを有する前記出力クロックを発生させるためのクロック回路であって、前記クロックレートは、PAMモード信号によって決定され、前記PAMモード信号は、前記出力ドライバ送信機のPAMモードを特定する、クロック回路と、
    前記ドライバ回路の入力に結合される出力を有するマルチモードシリアル変換器であって、データをパラレルに受信し、かつ少なくともひとつには前記PAMモードで決定される順序で、前記受信されたデータをシリアル化する、マルチモードシリアル変換器とを備える、マルチモードPAM送信機。
  2. 前記順序は、少なくともひとつには、ワード長モード信号によって特定されるワード長モードに従ってさらに決定され、かつ前記ワード長モード信号は、前記シンボルシーケンスに関連するワード長を特定する、請求項1に記載の送信機。
  3. 前記送信機は、少なくともひとつにはバイトモード信号に従って、前記マルチモードシリアル変換器への入力で、多数の受信されたデータバイトを同時にラッチするためのものである、請求項1に記載の送信機。
  4. 前記ドライバ回路は、第1パイプラインおよび第2パイプラインを含み、かつ前記第1パイプラインおよび前記第2パイプラインは、前記マルチモードシリアル変換器から、前記順序付けられたデータを受信するためのものである、請求項1に記載の送信機。
  5. 前記ドライバ回路は、前記PAMモードが第1PAMモードである場合、前記第1パイプラインを使用禁止にするためのものである、請求項4に記載の送信機。
  6. 前記シンボルシーケンスは、前記PAMモードが第1PAMモードである場合、N−PAMシンボルであり、
    前記シンボルシーケンスは、前記PAMモードが第2PAMモードである場合、M−PAMシンボルであり、かつ
    NはMに等しくない、請求項1に記載の送信機。
  7. シンボルシーケンスを受信するマルチモードPAM受信機であって、
    受信クロックのクロックレートで、前記シンボルシーケンスを受信し、かつ対応するデータストリームを発生させるための受信機回路と、
    前記受信機回路に結合され、かつ前記クロックレートを有する前記受信クロックを発生させるためのクロック回路であって、前記クロックレートは、PAMモード信号によって決定され、前記PAMモード信号は、前記受信機の前記PAMモードを特定する、クロック回路と、
    前記受信機回路の出力に結合される入力を有するマルチモードデシリアル変換器であって、パラレルデータサブストリームを有するフォーマットされたデータストリームを発生させるために、前記PAMモード信号に従って、前記データストリームからのシリアル化されたデータを順序付ける、マルチモードデシリアル変換器とを備える、マルチモードPAM受信機。
  8. 前記クロック回路は、複数の別個のクロックレートの各々で、前記受信クロックを発生させるためのものであり、かつ前記複数の別個のクロックレートの各々は、それぞれのPAMモードに対応する、請求項7に記載の受信機。
  9. 前記クロック回路は、調節可能クロックレート乗算回路構成を含み、前記PAMモード信号および信号基準クロック信号のみを受信する、請求項7に記載の受信機。
  10. 前記調節可能クロックレート乗算回路構成は、前記PAMモード信号に応答する第1回路、およびワード長モード信号に応答する第2回路を含み、かつ前記ワード長モード信号は、前記シンボルシーケンスに関連するワード長を特定する、請求項9に記載の受信機。
  11. 前記第2クロック回路は、前記PAMモード信号に応答する第1サブ回路、およびワード長モード信号に応答する第2サブ回路を含むフェーズロックドループを含み、かつ前記ワード長モード信号は、前記シンボルシーケンスに関連するワード長を特定する、請求項7に記載の受信機。
  12. 前記シンボルシーケンスは、前記PAMモードが第1PAMモードである場合、N−PAMシンボルであり、
    前記シンボルシーケンスは、前記PAMモードが第2PAMモードである場合、M−PAMシンボルであり、かつ
    NはMに等しくない、請求項7に記載の受信機。
  13. データシンボルシーケンスを通信するシステムであって、
    前記シンボルシーケンスを駆動するマルチモードPAM出力ドライバを含み、かつ前記出力ドライバは、出力クロックのクロックレートによって決定されるレートで前記シンボルシーケンスを駆動するためのドライバ回路を含む、送信機と、
    前記送信機に結合されるリンクと、
    前記リンクに結合される受信機であって、前記シンボルシーケンスを受信するためのものである、受信機と、
    前記出力ドライバに結合される第1クロック回路であって、前記クロックレートを有する前記出力クロックを発生させるためのものであり、前記クロックレートは、PAMモード信号によって決定され、かつ前記PAMモード信号は、前記出力ドライバのPAMモードを特定する、第1クロック回路と、
    前記出力ドライバの入力に結合される出力を有するマルチモードシリアル変換器であって、データをパラレルに受信し、かつ少なくともひとつには前記PAMモードで決定される順序で、前記受信されたデータをシリアル化する、マルチモードシリアル変換器とを備える、システム。
  14. 前記順序は、少なくともひとつにはワード長モード信号によって特定されるワード長モードに従ってさらに決定され、かつ前記ワード長モード信号は、前記シンボルシーケンスに関連するワード長を特定する、請求項13に記載のシステム。
  15. 前記送信機は、少なくともひとつにはバイトモード信号に従って、前記マルチモードシリアル変換器への入力で、多数の受信データバイトをパラレルに同時にラッチするためのものである、請求項13に記載のシステム。
  16. 前記出力ドライバは、第1パイプラインおよび第2パイプラインをさらに含み、かつ前記第1パイプラインおよび前記第2パイプラインは、前記マルチモードシリアル変換器からの前記順序付けられたデータを受信するためのものである、請求項13に記載のシステム。
  17. 前記出力ドライバは、前記PAMモードが第1PAMモードである場合、前記第1パイプラインを使用禁止にするためのものである、請求項16に記載のシステム。
  18. 前記データシンボルシーケンスは、前記PAMモードが第1PAMモードである場合、N−PAMシンボルであり、
    前記シンボルシーケンスは、前記PAMモードが第2PAMモードである場合、M−PAMシンボルであり、かつ
    NはMに等しくない、請求項13に記載のシステム。
  19. 前記受信機は
    前記PAMモード信号によって決定されるクロックレートを有する受信クロックを発生させるための第2クロック回路であって、前記PAMモード信号は、前記受信機の前記PAMモードをさらに特定する、第2クロック回路と、
    前記受信クロックの前記クロックレートで、前記シンボルシーケンスを受信し、かつ対応するデータストリームを発生させるための受信機回路とをさらに備える、請求項13に記載のシステム。
  20. 前記第2クロック回路は、複数の別個のクロックレートの各々で、前記受信クロックを発生させるためのものであり、かつ前記複数の別個のクロックレートの各々は、それぞれのPAMモードに対応する、請求項19に記載のシステム。
  21. 前記第2クロック回路は、前記PAMモード信号および前記出力クロックのみを受信するための調節可能クロックレート乗算回路を含む、請求項19に記載のシステム。
  22. 前記調節可能クロックレート乗算回路構成は、PAMモード信号に応答する第1回路、およびワード長モード信号に応答する第2回路を含み、かつ前記ワード長モード信号は、前記シンボルシーケンスに関連するワード長を特定する、請求項21に記載のシステム。
  23. 前記第2クロック回路は、前記PAMモード信号に応答する第1サブ回路、およびワード長モード信号に応答する第2サブ回路を含むフェーズロックドループを含み、かつ前記ワード長モード信号は、前記シンボルシーケンスに関連するワード長を特定する、請求項19に記載のシステム。
  24. 前記受信機は、前記受信機回路の出力に結合される入力を有するマルチモードデシリアル変換器をさらに含み、前記マルチモードデシリアル変換器は、パラレルデータサブストリームを有するフォーマットされたデータストリームを発生させるために、前記PAMモード信号に従って、前記データストリームからのシリアル化されたデータを順序付ける、請求項19に記載のシステム。
  25. シンボルシーケンスを送信する方法であって、
    クロックのクロックレートによって決定されるレートで、前記シンボルシーケンスを駆動するステップと、
    前記クロックレートを有する前記クロックを発生させるステップであって、前記クロックレートは、PAMモード信号によって決定され、かつ前記PAMモード信号は、PAMモードの動作を特定する、ステップと、
    パラレルに受信されるデータをシリアル化するステップであって、少なくともひとつには前記PAMモードによって決定される順序である、ステップとを含む方法。
  26. 前記順序は、少なくともひとつにはワード長モード信号によって特定されるワード長モードに従ってさらに決定され、前記ワード長モード信号は前記シンボルシーケンスに関連するワード長を特定する、請求項25に記載の方法。
  27. 前記シンボルシーケンスは、前記PAMモードが第1PAMモードである場合、N−PAMシンボルであり、
    前記シンボルシーケンスは、前記PAMモードが第2PAMモードである場合、M−PAMシンボルであり、
    NはMに等しくない、請求項25に記載の方法。
  28. シンボルシーケンスを受信する方法であって、
    クロックのクロックレートによって決定されるレートで、前記シンボルシーケンスを受信し、かつ対応するデータストリームを発生させるステップと、
    前記クロックレートを有する前記クロックを発生させるステップであって、前記クロックレートは、PAMモード信号によって決定され、かつ前記PAMモード信号は、PAMモードの動作を特定する、ステップと、
    前記データストリームでシリアルに受信されるデータをデシリアル化するステップであって、パラレルデータサブストリームを有するフォーマットされたデータストリームを発生させるために、少なくともひとつには前記PAMモードによって決定される順序である、ステップとを含む、方法。
  29. 前記シンボルシーケンスは、前記PAMモードが第1PAMモードである場合、N−PAMシンボルであり、
    前記シンボルシーケンスは、前記PAMモードが第2PAMモードである場合、M−PAMシンボルであり、かつ
    NはMに等しくない、請求項28に記載の方法。
  30. シンボルシーケンスを受信するマルチモードPAM受信機であって、
    受信クロックのクロックレートで、前記シンボルシーケンスを受信し、かつ対応するデータストリームを発生させる第1手段と、
    前記第1手段に結合され、かつ前記クロックレートを有する前記受信クロックを発生させるための第2手段であって、前記クロックレートは、PAMモード信号によって決定され、かつ前記PAMモード信号は、前記受信機の前記PAMモードを特定する、第2手段と、
    前記第2手段に結合される第3手段であって、パラレルデータサブストリームを有するフォーマットされたデータストリームを発生させるために、前記PAMモード信号に従って、前記データストリームからのシリアル化されたデータを順序付けるものである、第3手段とを含む、マルチモードPAM受信機。
JP2006538301A 2003-10-27 2004-10-26 透明マルチモードpamインタフェース Active JP4639194B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US51517903P 2003-10-27 2003-10-27
US10/805,413 US7308058B2 (en) 2003-10-27 2004-03-19 Transparent multi-mode PAM interface
PCT/US2004/035990 WO2005046156A2 (en) 2003-10-27 2004-10-26 Transparent multi-mode pam interface

Publications (3)

Publication Number Publication Date
JP2007510377A JP2007510377A (ja) 2007-04-19
JP2007510377A5 true JP2007510377A5 (ja) 2007-06-07
JP4639194B2 JP4639194B2 (ja) 2011-02-23

Family

ID=34527096

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006538301A Active JP4639194B2 (ja) 2003-10-27 2004-10-26 透明マルチモードpamインタフェース

Country Status (5)

Country Link
US (1) US7308058B2 (ja)
EP (1) EP1712055B1 (ja)
JP (1) JP4639194B2 (ja)
KR (1) KR20060120160A (ja)
WO (1) WO2005046156A2 (ja)

Families Citing this family (93)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7124221B1 (en) 1999-10-19 2006-10-17 Rambus Inc. Low latency multi-level communication interface
US7135899B1 (en) * 2003-06-27 2006-11-14 Cypress Semiconductor Corp. System and method for reducing skew in complementary signals that can be used to synchronously clock a double data rate output
US7792196B2 (en) * 2004-12-28 2010-09-07 Intel Corporation Single conductor bidirectional communication link
US20070009267A1 (en) * 2005-06-22 2007-01-11 Crews Darren S Driving a laser using an electrical link driver
US7279950B2 (en) * 2005-09-27 2007-10-09 International Business Machines Corporation Method and system for high frequency clock signal gating
US20070086354A1 (en) * 2005-10-17 2007-04-19 Erickson Bruce A Method and apparatus for performing a bit error rate test, and for configuring the receiving or transmitting end of a communication link
US7986727B2 (en) * 2006-03-28 2011-07-26 Globalfoundries Inc. In-band method to configure equalization levels
US8570881B2 (en) * 2006-03-28 2013-10-29 Advanced Micro Devices, Inc. Transmitter voltage and receiver time margining
US7817727B2 (en) * 2006-03-28 2010-10-19 GlobalFoundries, Inc. Hybrid output driver for high-speed communications interfaces
US7822127B1 (en) * 2006-05-15 2010-10-26 Super Micro Computer, Inc. Method and apparatus for minimizing signal loss in transit
US8565105B2 (en) * 2008-09-29 2013-10-22 Broadcom Corporation Method and system for ethernet switching, conversion, and PHY optimization based on link length in audio/video systems
US20100115306A1 (en) * 2008-11-05 2010-05-06 Wael William Diab Method and system for control of energy efficiency and associated policies in a physical layer device
CN101669305B (zh) * 2007-02-28 2013-01-23 菲尼萨公司 在光电器件中使用的多模式集成电路
US7738486B2 (en) * 2007-02-28 2010-06-15 Finisar Corporation Multi-mode integrated circuit for use in optoelectronic devices
US7920597B2 (en) * 2007-03-12 2011-04-05 Broadcom Corporation Method and system for low power idle signal transmission in ethernet networks
US7962670B2 (en) * 2007-06-06 2011-06-14 Lantiq Deutschland Gmbh Pin multiplexing
KR100915814B1 (ko) * 2007-09-07 2009-09-07 주식회사 하이닉스반도체 반도체 메모리 장치의 데이터 출력 드라이버 제어회로
US20090097401A1 (en) 2007-10-12 2009-04-16 Wael William Diab Method and system for configurable data rate thresholds for energy efficient ethernet
US8184539B2 (en) * 2007-12-17 2012-05-22 Broadcom Corporation Method and system for controlling a clock frequency in a network device based on aggregate throughput of the device
US8588254B2 (en) * 2007-12-17 2013-11-19 Broadcom Corporation Method and system for energy efficient signaling for 100mbps Ethernet using a subset technique
US8098661B2 (en) 2008-04-04 2012-01-17 Doron Handelman Methods and apparatus for enabling communication between network elements that operate at different bit rates
US9277487B2 (en) * 2008-08-01 2016-03-01 Qualcomm Incorporated Cell detection with interference cancellation
US7898991B2 (en) * 2008-10-16 2011-03-01 Finisar Corporation Serializer/deserializer test modes
US8149643B2 (en) 2008-10-23 2012-04-03 Cypress Semiconductor Corporation Memory device and method
US8982753B2 (en) * 2008-11-05 2015-03-17 Broadcom Corporation Method and system for low latency state transitions for energy efficiency
US8373357B2 (en) * 2009-01-26 2013-02-12 Microchip Technology Incorporated Modulator module in an integrated circuit device
US8358508B2 (en) 2009-03-19 2013-01-22 Panduit Corp. Active patch panel
US8230240B2 (en) * 2009-04-08 2012-07-24 Broadcom Corporation Method and system for energy efficient networking over a serial communication channel based on forward error correction support
WO2010146699A1 (ja) * 2009-06-19 2010-12-23 株式会社日立製作所 電子計算機、電子計算機の信号補正方法
BR112012005727A2 (pt) * 2009-09-14 2019-09-24 Directv Group Inc método e sistema para distribuir conteúdo.
US8973062B2 (en) * 2010-01-21 2015-03-03 Cadence Design Systems, Inc. Multimode physical layer module for supporting delivery of high-speed data services in home multimedia networks
US9137485B2 (en) 2010-01-21 2015-09-15 Cadence Design Systems, Inc. Home network architecture for delivering high-speed data services
US8594262B2 (en) * 2010-06-17 2013-11-26 Transwitch Corporation Apparatus and method thereof for clock and data recovery of N-PAM encoded signals using a conventional 2-PAM CDR circuit
US8208578B2 (en) * 2010-06-21 2012-06-26 North Carolina State University Systems, methods, and computer readable media for fractional pre-emphasis of multi-mode interconnect
US8452189B2 (en) 2011-01-19 2013-05-28 Avago Technologies General Ip (Singapore) Pte. Ltd. Source-multiplexed pulse amplitude modulation (PAM) optical data communication system and method
US8760188B2 (en) * 2011-06-30 2014-06-24 Silicon Image, Inc. Configurable multi-dimensional driver and receiver
US9071243B2 (en) 2011-06-30 2015-06-30 Silicon Image, Inc. Single ended configurable multi-mode driver
US8873963B2 (en) 2012-07-25 2014-10-28 Doron Handelman Apparatus and methods for generating and receiving optical signals at substantially 100Gb/s and beyond
US8885766B2 (en) 2012-09-11 2014-11-11 Inphi Corporation Optical communication interface utilizing N-dimensional double square quadrature amplitude modulation
US9648273B2 (en) 2012-09-21 2017-05-09 Panasonic Intellectual Property Management Co., Ltd. Transmission system for transmitting high-resolution video signal by performing multi-value transmission changing in amplitude direction
US8873606B2 (en) 2012-11-07 2014-10-28 Broadcom Corporation Transceiver including a high latency communication channel and a low latency communication channel
US8964818B2 (en) * 2012-11-30 2015-02-24 Broadcom Corporation Use of multi-level modulation signaling for short reach data communications
US9054955B2 (en) 2012-12-30 2015-06-09 Doron Handelman Apparatus and methods for enabling recovery from failures in optical networks
CN105122688B (zh) * 2013-03-08 2017-06-30 颖飞公司 使用正交调幅的光学通信接口
US9049075B2 (en) * 2013-08-21 2015-06-02 Avago Technologies General Ip (Singapore) Pte. Ltd. Adaptive modal PAM2/PAM4 in-phase (I) quadrature (Q) phase detector for a receiver
US9184841B2 (en) 2013-09-06 2015-11-10 Avago Technologies General Ip (Singapore) Pte. Ltd. Multi-level decoder with skew correction
US8989300B1 (en) 2013-09-06 2015-03-24 Avago Technologies General Ip (Singapore) Pte. Ltd. Multi-level coding and distortion compensation
US9344187B2 (en) 2013-09-17 2016-05-17 Doron Handelman Apparatus and methods for enabling recovery in optical networks
US9246598B2 (en) * 2014-02-06 2016-01-26 Avago Technologies General Ip (Singapore) Pte. Ltd. Efficient pulse amplitude modulation integrated circuit architecture and partition
US20150256363A1 (en) * 2014-03-04 2015-09-10 Lsi Corporation Integrated PAM4/NRZ N-Way Parallel Digital Unrolled Decision Feedback Equalizer (DFE)
TWI555404B (zh) * 2014-03-28 2016-10-21 晨星半導體股份有限公司 多通道串列連線信號接收系統
US9519604B2 (en) 2014-04-11 2016-12-13 Qualcomm Incorporated Systems and methods for frequency control on a bus through superposition
US9674025B2 (en) 2014-07-01 2017-06-06 International Business Machines Corporation 4-level pulse amplitude modulation transmitter architectures utilizing quadrature clock phases
US9252997B1 (en) 2014-07-10 2016-02-02 Qualcomm Incorporated Data link power reduction technique using bipolar pulse amplitude modulation
US9331188B2 (en) 2014-09-11 2016-05-03 Avago Technologies General Ip (Singapore) Pte. Ltd. Short-circuit protection circuits, system, and method
US9660847B2 (en) * 2014-11-26 2017-05-23 Rambus Inc. Equalized multi-signaling mode driver
US9621332B2 (en) 2015-04-13 2017-04-11 Qualcomm Incorporated Clock and data recovery for pulse based multi-wire link
CN106921436B (zh) * 2015-12-26 2019-11-05 华为技术有限公司 用于对多种速率的数据进行处理的方法及装置
US11088876B1 (en) 2016-03-28 2021-08-10 Marvell Asia Pte, Ltd. Multi-chip module with configurable multi-mode serial link interfaces
US11507529B2 (en) * 2016-03-28 2022-11-22 Marvell Asia Pte, Ltd. Multi-chip module with configurable multi-mode serial link interfaces
US10572416B1 (en) * 2016-03-28 2020-02-25 Aquantia Corporation Efficient signaling scheme for high-speed ultra short reach interfaces
US10447506B1 (en) 2016-04-01 2019-10-15 Aquantia Corp. Dual-duplex link with independent transmit and receive phase adjustment
US9699009B1 (en) * 2016-06-30 2017-07-04 International Business Machines Corporation Dual-mode non-return-to-zero (NRZ)/ four-level pulse amplitude modulation (PAM4) receiver with digitally enhanced NRZ sensitivity
US9954576B2 (en) 2016-09-23 2018-04-24 Dell Products, Lp System and method for PAM-4 transmitter bit equalization for improved channel performance
US9825730B1 (en) * 2016-09-26 2017-11-21 Dell Products, Lp System and method for optimizing link performance with lanes operating at different speeds
US9935682B1 (en) 2016-12-22 2018-04-03 Dell Products, Lp System and method for PAM-4 transmitter bit equalization for improved channel performance
US10212010B2 (en) * 2017-07-13 2019-02-19 Zte Corporation Unequally spaced pulse amplitude modulation scheme
US10530617B2 (en) 2017-08-07 2020-01-07 Micron Technology, Inc. Programmable channel equalization for multi-level signaling
US10447512B2 (en) 2017-08-07 2019-10-15 Micron Technology, Inc. Channel equalization for multi-level signaling
US10277435B2 (en) 2017-08-07 2019-04-30 Micron Technology, Inc. Method to vertically align multi-level cells
US10425260B2 (en) 2017-08-07 2019-09-24 Micron Technology, Inc. Multi-level signaling in memory with wide system interface
US10403337B2 (en) 2017-08-07 2019-09-03 Micron Technology, Inc. Output driver for multi-level signaling
US10277441B2 (en) 2017-08-07 2019-04-30 Micron Technology, Inc. Uniformity between levels of a multi-level signal
US10355893B2 (en) * 2017-10-02 2019-07-16 Micron Technology, Inc. Multiplexing distinct signals on a single pin of a memory device
US10490245B2 (en) * 2017-10-02 2019-11-26 Micron Technology, Inc. Memory system that supports dual-mode modulation
US11403241B2 (en) * 2017-10-02 2022-08-02 Micron Technology, Inc. Communicating data with stacked memory dies
US10446198B2 (en) 2017-10-02 2019-10-15 Micron Technology, Inc. Multiple concurrent modulation schemes in a memory system
US10725913B2 (en) 2017-10-02 2020-07-28 Micron Technology, Inc. Variable modulation scheme for memory device access or operation
US10128842B1 (en) * 2018-03-23 2018-11-13 Micron Technology, Inc. Output impedance calibration for signaling
US10599606B2 (en) 2018-03-29 2020-03-24 Nvidia Corp. 424 encoding schemes to reduce coupling and power noise on PAM-4 data buses
US10657094B2 (en) * 2018-03-29 2020-05-19 Nvidia Corp. Relaxed 433 encoding to reduce coupling and power noise on PAM-4 data buses
US11966348B2 (en) 2019-01-28 2024-04-23 Nvidia Corp. Reducing coupling and power noise on PAM-4 I/O interface
US11159153B2 (en) 2018-03-29 2021-10-26 Nvidia Corp. Data bus inversion (DBI) on pulse amplitude modulation (PAM) and reducing coupling and power noise on PAM-4 I/O
DE102018205264B3 (de) * 2018-04-09 2019-10-10 Continental Automotive Gmbh Verfahren zum Betreiben eines Ethernet-Bordnetzes eines Kraftfahrzeugs, Steuereinheit und Ethernet-Bordnetz
US10623200B2 (en) 2018-07-20 2020-04-14 Nvidia Corp. Bus-invert coding with restricted hamming distance for multi-byte interfaces
US10998011B2 (en) * 2018-08-21 2021-05-04 Micron Technology, Inc. Drive strength calibration for multi-level signaling
US10581652B1 (en) 2019-05-01 2020-03-03 Dell Products, Lp System and method for PAM-4 transmitter bit equalization for improved channel performance beyond 32 Gbps
US10904998B2 (en) 2019-05-01 2021-01-26 Dell Products, L.P. System and method for via optimization in a printed circuit board
CN110401486B (zh) * 2019-08-07 2022-06-24 青岛海信宽带多媒体技术有限公司 一种光模块及光发射控制方法
KR20220019969A (ko) 2020-08-11 2022-02-18 삼성전자주식회사 메모리 시스템, 이의 구동 방법 및 이를 이용한 스토리지 장치
KR20220023896A (ko) 2020-08-21 2022-03-03 삼성전자주식회사 메모리 장치, 그것을 제어하는 제어기, 그것을 포함하는 메모리 시스템 및 그것의 동작 방법
US11632275B2 (en) * 2021-04-28 2023-04-18 Nvidia Corp. CMOS signaling front end for extra short reach links
US20240097667A1 (en) * 2022-09-15 2024-03-21 Apple Inc. Coding for pulse amplitude modulation with an odd number of output levels

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5115450A (en) 1989-07-06 1992-05-19 Advanced Micro Devices, Inc. High speed digital to analog to digital communication system
US7124221B1 (en) * 1999-10-19 2006-10-17 Rambus Inc. Low latency multi-level communication interface
US7072415B2 (en) * 1999-10-19 2006-07-04 Rambus Inc. Method and apparatus for generating multi-level reference voltage in systems using equalization or crosstalk cancellation
AU2768801A (en) * 2000-01-06 2001-07-16 Rambus Inc. Low latency multi-level communication interface
US7061973B1 (en) 2000-02-03 2006-06-13 General Electric Capital Corporation Data mode signaling system for PCM modem adaptation

Similar Documents

Publication Publication Date Title
JP2007510377A5 (ja)
US7627182B2 (en) Method and apparatus for varied format encoding and decoding of pixel data
CN1791120B (zh) 用于有效对准并行数据信道上的数据比特的系统和方法
US20030194018A1 (en) High speed data transmitter and transmitting method thereof
US20060153326A1 (en) Serial data communication apparatus and methods of using a single line
TW200611509A (en) Long training sequence for mimo wlan system
US10579581B2 (en) Multilane heterogeneous serial bus
US11169951B2 (en) Distributed multi-die protocol application interface
JPH11500887A (ja) 遷移制御されたデジタルエンコード及び信号伝送システム
CN115547249A (zh) 收发器、收发器的驱动方法和包括收发器的显示系统
WO2018130045A1 (zh) 数据传输装置及方法、喷墨打印系统
JP2008544697A5 (ja)
KR100648742B1 (ko) 직렬 통신 시스템 및 방법과, 송신 장치 및 수신 장치
JP2018506915A (ja) データリンク電力低減およびスループット向上のためのマルチ変調
US8675798B1 (en) Systems, circuits, and methods for phase inversion
JP2001352318A (ja) 送信回路とその方法、受信回路とその方法およびデータ通信装置
JP2005260368A (ja) データ転送制御装置及び電子機器
US7116739B1 (en) Auto baud system and method and single pin communication interface
US9094911B2 (en) Data communication system, method of optimizing preamble length, and communication apparatus
JP2004032217A (ja) パラレル・シリアル変換回路、シリアルデータ生成回路、同期信号生成回路、クロック信号生成回路、シリアルデータ送信装置、シリアルデータ受信装置およびシリアルデータ伝送システム
WO2023125332A1 (zh) 数据传输电路、方法和芯片
CN110365710A (zh) 多协议聚合传输装置、系统及方法
CN112731843B (zh) 多功能复用通信模块及其控制方法与mcu
US20150019898A1 (en) Data reception apparatus and method of determining identical-value bit length in received bit string
US20030076562A1 (en) High speed optical transmitter and receiver with a serializer with a minimum frequency generator