JP2007201490A - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2007201490A JP2007201490A JP2007062530A JP2007062530A JP2007201490A JP 2007201490 A JP2007201490 A JP 2007201490A JP 2007062530 A JP2007062530 A JP 2007062530A JP 2007062530 A JP2007062530 A JP 2007062530A JP 2007201490 A JP2007201490 A JP 2007201490A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- insulating film
- silicon
- semiconductor device
- gate electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/021—Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
【解決手段】 半導体装置は、n型領域を有するシリコン基板と、n型領域上に、窒素を含む酸化シリコンを用いて形成されたゲート絶縁膜と、ホウ素を含むシリコンを用いて、ゲート絶縁膜上に形成されたゲート電極と、ゲート電極両側の前記シリコン基板内に形成されたp型ソース/ドレイン領域と、酸化シリコン層と窒化シリコン層との積層を用いて、ゲート電極の側壁上に形成されたサイドウォールスペーサと、ゲート電極、サイドウォールスペーサを覆い、平坦化された表面を有する層間絶縁膜と、層間絶縁膜の平坦化された表面から内部に向って形成された配線用凹部と、凹部を埋める、TaまたはTiで形成された下地バリア層とその上の銅領域を含む銅配線と、を有することを特徴とする。
【選択図】 図3
Description
この問題を抑制するために、ゲート絶縁膜に窒素を添加する技術が用いられている。ゲート絶縁膜中の窒素濃度を濃くし過ぎると、ゲート絶縁膜と半導体基板の界面の窒素濃度も濃くなり、この窒素により基板表面に形成されるチャネルを流れる電子/正孔の動作が阻害される。
前記n型領域上に、窒素を含む酸化シリコンを用いて形成されたゲート絶縁膜と、
ホウ素を含むシリコンを用いて、前記ゲート絶縁膜上に形成されたゲート電極と、
前記ゲート電極両側の前記シリコン基板内に形成されたp型ソース/ドレイン領域と、
酸化シリコンを用いて、前記ゲート電極の側壁上に形成されたサイドウォールスペーサと、
前記ゲート電極、サイドウォールスペーサを覆い、平坦化された表面を有する層間絶縁膜と、
前記層間絶縁膜の平坦化された表面から内部に向って形成された配線用凹部と、
前記凹部を埋める、下地のバリア層とその上の銅領域を含む銅配線と、
前記銅配線を覆って、前記層間絶縁膜上に形成された炭化シリコン層と、
を有する半導体装置。
前記n型領域上に、窒素を含む酸化シリコンを用いて形成されたゲート絶縁膜と、
ホウ素を含むシリコンを用いて、前記ゲート絶縁膜上に形成されたゲート電極と、
前記ゲート電極両側の前記シリコン基板内に形成されたp型ソース/ドレイン領域と、
酸化シリコン層と窒化シリコン層との積層を用いて、前記ゲート電極の側壁上に形成されたサイドウォールスペーサと、
前記ゲート電極、サイドウォールスペーサを覆い、平坦化された表面を有する層間絶縁膜と、
前記層間絶縁膜の平坦化された表面から内部に向って形成された配線用凹部と、
前記凹部を埋める、TaまたはTiで形成された下地バリア層とその上の銅領域を含む銅配線と、
を有する半導体装置。
前記ゲート電極両側の前記シリコン基板内にp型ソース/ドレイン領域を形成する工程と、
前記ゲート電極の側壁上に酸化シリコンを用いてサイドウォールスペーサを形成する工程と、
前記ゲート電極、サイドウォールスペーサを覆い、平坦化された表面を有する層間絶縁膜を形成する工程と、
前記層間絶縁膜の平坦化された表面から内部に向って凹部を形成し,該凹部内に下地のバリア層とその上の銅領域を含む銅配線とを埋め込む工程と、
前記銅配線を覆って、前記層間絶縁膜上に炭化シリコン層を形成する工程と、
前記シリコン基板を340℃以上の温度で熱処理する工程と、
を含む半導体装置の製造方法。
前記n型領域上に、誘電率の異なる2層以上の積層構造で形成されたゲート絶縁膜と、
ホウ素を含むシリコンを用いて、前記ゲート絶縁膜上に形成されたゲート電極と、
前記ゲート電極両側の前記シリコン基板内に形成されたp型ソース/ドレイン領域と、
前記ゲート電極を覆い、平坦化された表面を有する層間絶縁膜と、
前記層間絶縁膜の平坦化された表面から内部に向って形成された配線用凹部と、
前記凹部を埋める銅配線と、
前記銅配線の上または下に形成された窒素を含まない銅の拡散防止絶縁膜と、を有する半導体装置。
(b)前記絶縁ゲート型トランジスタを覆って、平坦化された第1表面を有する第1層間絶縁膜と平坦化された第2表面を有する第2層間絶縁膜とを形成する工程と、
(c)前記第1表面から前記絶縁ゲート型トランジスタに達する孔部と前記第2表面から前記孔部に達する凹部とを形成する工程と、
(d)前記孔部内に導電性接続部を、前記凹部内に下地のバリア層とその上の銅層とを含む銅配線を形成する工程と、
(e)前記銅配線を覆って、前記第2層間絶縁膜上に炭化シリコン層を形成する工程と、
を含む半導体装置の製造方法。
(x1)前記第1層間絶縁膜を形成する工程と、
(x2)前記孔部を形成する工程と、
(x3)前記導電性接続部を形成する工程と、
(x4)前記第2層間絶縁膜を形成する工程と、
(x5)前記凹部を形成する工程と、
(x6)前記銅配線を形成する工程と、
を含む付記11記載の半導体装置の製造方法。
(b)前記絶縁ゲート型トランジスタを覆って、平坦化された第1表面を有する第1層間絶縁膜と平坦化された第2表面を有する第2層間絶縁膜とを形成する工程と、
(c)前記第1表面から前記絶縁ゲート型トランジスタに達する孔部と前記第2表面から前記孔部に達する凹部とを形成する工程と、
(d)前記孔部内に導電性接続部を、前記凹部内にTaまたはTiで形成された下地のバリア層とその上の銅層とを含む銅配線を形成する工程と、
を含む半導体装置の製造方法。
(e)前記銅配線を覆って、前記第2層間絶縁膜上に炭化シリコン層を形成する工程、
を含む付記14記載の半導体装置の製造方法。
(x1)前記第1層間絶縁膜を形成する工程と、
(x2)前記孔部を形成する工程と、
(x3)前記導電性接続部を形成する工程と、
(x4)前記第2層間絶縁膜を形成する工程と、
(x5)前記凹部を形成する工程と、
(x6)前記銅配線を形成する工程と、
を含む付記14または15記載の半導体装置の製造方法。
(b)前記絶縁ゲート型トランジスタを覆い、平坦化された第1表面を有する第1層間絶縁膜を形成する工程と、
(c)前記第1表面から前記絶縁ゲート型トランジスタに達する孔部を形成する工程と、
(d)前記孔部内に導電性接続部を形成する工程と、
(e)前記導電性接続部を覆って、平坦化された第2表面を有する第2層間絶縁膜を形成する工程と、
(f)前記第2表面から前記孔部に達する凹部を形成する工程と、
(g)前記凹部内に下地のバリア層とその上の銅領域を含む銅配線とを埋め込む工程と、
(h)前記銅配線を覆って、前記層間絶縁膜上に炭化シリコン層を形成する工程と、
(i)前記シリコン基板を340℃以上の温度で熱処理する工程と、
を含む半導体装置の製造方法。
(b)前記絶縁ゲート型トランジスタを覆って、平坦化された第1表面を有する第1層間絶縁膜と平坦化された第2表面を有する第2層間絶縁膜を形成する工程と、
(c)前記第1表面から前記絶縁ゲート型トランジスタに達する孔部と前記第2表面から前記孔部に達する凹部を形成する工程と、
(d)前記孔部内に導電性接続部を、前記凹部内に下地のバリア層とその上の銅層とを含む銅配線を形成する工程と、
(e)前記銅配線の上または下に窒素を含まない銅の拡散防止絶縁膜を形成する工程と、
を含む半導体装置の製造方法。
(x1)前記第1層間絶縁膜を形成する工程と、
(x2)前記孔部を形成する工程と、
(x3)前記導電性接続部を形成する工程と、
(x4)前記第2層間絶縁膜を形成する工程と、
(x5)前記凹部を形成する工程と、
(x6)前記銅配線を形成する工程と、
を含む付記19記載の半導体装置の製造方法。
12 シャロートレンチアイソレーション
13 ゲート絶縁層
14 ゲート電極
15 窒化シリコン層(積層サイドウォールスペーサ)
16 酸化シリコン層(積層サイドウォールスペーサ)
17 酸化シリコン層(単層サイドウォールスペーサ)
18 ソース/ドレイン領域
20 窒化シリコン層(エッチストッパ)
21 層間絶縁膜
22 タングステンプラグ
24、25 絶縁層
26 バリアメタル層
27 銅層
29 銅拡散防止絶縁層
Claims (5)
- n型領域を有するシリコン基板と、
前記n型領域上に、窒素を含む酸化シリコンを用いて形成されたゲート絶縁膜と、
ホウ素を含むシリコンを用いて、前記ゲート絶縁膜上に形成されたゲート電極と、
前記ゲート電極両側の前記シリコン基板内に形成されたp型ソース/ドレイン領域と、
酸化シリコン層と窒化シリコン層との積層を用いて、前記ゲート電極の側壁上に形成されたサイドウォールスペーサと、
前記ゲート電極、サイドウォールスペーサを覆い、平坦化された表面を有する層間絶縁膜と、
前記層間絶縁膜の平坦化された表面から内部に向って形成された配線用凹部と、
前記凹部を埋める、TaまたはTiで形成された下地バリア層とその上の銅領域を含む銅配線と、
を有することを特徴とする半導体装置。 - 前記銅配線の上に形成された窒化シリコンを含む、銅の拡散防止膜、
をさらに有することを特徴とする半導体装置。 - 前記ゲート絶縁膜の酸化シリコンが1at%以上の窒素を含むことを特徴とする請求項1または2記載の半導体装置。
- 前記層間絶縁膜が、最下層として窒化シリコンで形成されたエッチストッパ層を含むことを特徴とする請求項1〜3のいずれか1項記載の半導体装置。
- 前記ゲート絶縁膜が、酸化シリコン層と窒化シリコン層との積層、酸化シリコン層と窒化酸化シリコン層との積層、窒素濃度の低い窒化酸化シリコン層と窒素濃度の高い窒化酸化シリコン層との積層、酸化シリコン層と窒化シリコンより誘電率の高い酸化物層との積層、のいずれかを含むことを特徴とする請求項1〜4のいずれか1項記載の半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007062530A JP2007201490A (ja) | 2007-03-12 | 2007-03-12 | 半導体装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007062530A JP2007201490A (ja) | 2007-03-12 | 2007-03-12 | 半導体装置 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2002091306A Division JP4340040B2 (ja) | 2002-03-28 | 2002-03-28 | 半導体装置の製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2007201490A true JP2007201490A (ja) | 2007-08-09 |
Family
ID=38455676
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007062530A Pending JP2007201490A (ja) | 2007-03-12 | 2007-03-12 | 半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2007201490A (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9257283B2 (en) | 2012-08-06 | 2016-02-09 | General Electric Company | Device having reduced bias temperature instability (BTI) |
| CN110828420A (zh) * | 2018-08-08 | 2020-02-21 | 英飞凌科技奥地利有限公司 | 用于在垂直功率器件中减小接触注入物向外扩散的氧插入的Si层 |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1167760A (ja) * | 1997-08-08 | 1999-03-09 | Sony Corp | 半導体装置の製造方法 |
| JPH11233758A (ja) * | 1998-02-12 | 1999-08-27 | Toshiba Corp | 半導体装置およびその製造方法 |
| JP2000188291A (ja) * | 1998-12-22 | 2000-07-04 | Nec Corp | 半導体装置の製造方法 |
| JP2000340562A (ja) * | 1999-05-31 | 2000-12-08 | Hitachi Ltd | 半導体装置及びその製造方法 |
| JP2001068666A (ja) * | 1999-08-24 | 2001-03-16 | Matsushita Electronics Industry Corp | 半導体装置の製造方法 |
| JP2001085680A (ja) * | 1999-09-09 | 2001-03-30 | Sharp Corp | 半導体装置の製造方法 |
| JP2001291865A (ja) * | 2000-04-10 | 2001-10-19 | Sharp Corp | 絶縁ゲート型トランジスタ及びその製造方法 |
| JP2001319928A (ja) * | 2000-05-08 | 2001-11-16 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
| JP2002083959A (ja) * | 2000-09-08 | 2002-03-22 | Sony Corp | 半導体装置およびその製造方法 |
-
2007
- 2007-03-12 JP JP2007062530A patent/JP2007201490A/ja active Pending
Patent Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1167760A (ja) * | 1997-08-08 | 1999-03-09 | Sony Corp | 半導体装置の製造方法 |
| JPH11233758A (ja) * | 1998-02-12 | 1999-08-27 | Toshiba Corp | 半導体装置およびその製造方法 |
| JP2000188291A (ja) * | 1998-12-22 | 2000-07-04 | Nec Corp | 半導体装置の製造方法 |
| JP2000340562A (ja) * | 1999-05-31 | 2000-12-08 | Hitachi Ltd | 半導体装置及びその製造方法 |
| JP2001068666A (ja) * | 1999-08-24 | 2001-03-16 | Matsushita Electronics Industry Corp | 半導体装置の製造方法 |
| JP2001085680A (ja) * | 1999-09-09 | 2001-03-30 | Sharp Corp | 半導体装置の製造方法 |
| JP2001291865A (ja) * | 2000-04-10 | 2001-10-19 | Sharp Corp | 絶縁ゲート型トランジスタ及びその製造方法 |
| JP2001319928A (ja) * | 2000-05-08 | 2001-11-16 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
| JP2002083959A (ja) * | 2000-09-08 | 2002-03-22 | Sony Corp | 半導体装置およびその製造方法 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9257283B2 (en) | 2012-08-06 | 2016-02-09 | General Electric Company | Device having reduced bias temperature instability (BTI) |
| CN110828420A (zh) * | 2018-08-08 | 2020-02-21 | 英飞凌科技奥地利有限公司 | 用于在垂直功率器件中减小接触注入物向外扩散的氧插入的Si层 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4340040B2 (ja) | 半導体装置の製造方法 | |
| TWI484554B (zh) | Semiconductor device and manufacturing method thereof | |
| US9947766B2 (en) | Semiconductor device and fabricating method thereof | |
| JP5357401B2 (ja) | 半導体装置およびその製造方法 | |
| US7042095B2 (en) | Semiconductor device including an interconnect having copper as a main component | |
| CN103247672B (zh) | 半导体器件及其制造方法 | |
| US20050233514A1 (en) | PMD liner nitride films and fabrication methods for improved NMOS performance | |
| JP2004095611A (ja) | 半導体装置およびその製造方法 | |
| US9379199B2 (en) | Semiconductor device including a contact plug with barrier materials | |
| JP4688832B2 (ja) | 半導体装置及びその製造方法 | |
| JP2007201490A (ja) | 半導体装置 | |
| JP2009124164A (ja) | 半導体装置 | |
| JP2007189243A (ja) | 半導体装置 | |
| JP2009124165A (ja) | 半導体装置 | |
| JP2020126970A (ja) | 炭化珪素半導体装置 | |
| JP2010212388A (ja) | 半導体装置およびその製造方法 | |
| KR100834737B1 (ko) | 반도체 집적 회로 장치의 제조 방법 및 그에 의해 제조된반도체 집적 회로 장치 | |
| JP2005252052A (ja) | 半導体装置及びその製造方法 | |
| JP2012038898A (ja) | 半導体装置の製造方法および半導体装置 | |
| JP2007273756A (ja) | 半導体装置の製造方法 | |
| KR20080020938A (ko) | 반도체 소자의 제조 방법 | |
| KR20100026406A (ko) | 반도체 소자의 금속배선 및 그 형성방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20080729 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101130 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101202 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110329 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110629 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20110706 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20111104 |