JP2007188446A - 情報処理装置、信号伝送方法、およびブリッジ - Google Patents
情報処理装置、信号伝送方法、およびブリッジ Download PDFInfo
- Publication number
- JP2007188446A JP2007188446A JP2006008002A JP2006008002A JP2007188446A JP 2007188446 A JP2007188446 A JP 2007188446A JP 2006008002 A JP2006008002 A JP 2006008002A JP 2006008002 A JP2006008002 A JP 2006008002A JP 2007188446 A JP2007188446 A JP 2007188446A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- endpoint
- processor unit
- bridge
- end point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
- G06F13/404—Coupling between buses using bus bridges with address mapping
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
Abstract
【解決手段】第1プロセッサユニット12aが管理するデバイスツリーにおいて、外部バス14aが形成するエンドポイント18aと、第2プロセッサユニット12bが管理するデバイスツリーにおいて、外部バス14bが形成するエンドポイント18eとを中継するエンドポイントブリッジ30を導入する。エンドポイントブリッジ30の変換部31は、例えばエンドポイント18aに到達したアクセス要求パケットに含まれる要求元IDを、ホストブリッジ22aのIDからエンドポイント18eのIDに付け替える。ホストブリッジ22aのIDはパケットのタグと対応付けてメモリ32に保存しておき、当該要求に対する応答パケットがエンドポイント18eに到達した際、要求元IDを戻すのに用いる。
【選択図】図2
Description
C. E. Leiserson. Fat-Trees: Universal Networks for Hardware-Efficient Supercomputing. IEEE Transactions on Computer, Vol. 34, No. 10, pp. 892.901, 1985
Claims (6)
- 2つのプロセッサユニットと、
前記2つのプロセッサユニットのそれぞれが管理する2つのデバイスツリーと、
前記2つのデバイスツリーがそれぞれ形成する2つのエンドポイント間の信号伝送を中継するブリッジと、
を備え、
前記ブリッジは、一方のエンドポイントからの出力信号に含まれる、前記一方のエンドポイントが属するデバイスツリーにおいて有効な情報を、他方のエンドポイントが属するデバイスツリーにおいて有効な情報に変換した信号を、前記他方のエンドポイントに入力することを特徴とする情報処理装置。 - 前記ブリッジは、前記一方のエンドポイントからの出力信号に含まれる、前記一方のエンドポイントが属するデバイスツリーにおける当該出力信号の送信元の識別情報を、前記他方のエンドポイントの識別情報に書き換えた信号を、前記他方のエンドポイントに入力することを特徴とする請求項1に記載の情報処理装置。
- 前記ブリッジは、前記一方のエンドポイントからの出力信号に含まれる、前記送信元の識別情報を保存するメモリを備え、前記出力信号に対応して生成された応答信号が前記他方のエンドポイントから出力された際、前記応答信号に含まれる前記他方のエンドポイントの識別情報を、前記メモリに保存した前記送信元の識別情報に書き換えた信号を、前記一方のエンドポイントに入力することを特徴とする請求項2に記載の情報処理装置。
- 第1プロセッサユニットが第2プロセッサユニットに対する信号を発信するステップと、
前記信号を前記第1プロセッサユニットが管理する第1デバイスツリーに属する第1エンドポイントへ伝送するステップと、
前記第1エンドポイントから出力された前記信号に含まれる、前記第1デバイスツリーにおいて有効な情報を、前記第2プロセッサユニットが管理する第2デバイスツリーにおいて有効な情報に変換するステップと、
変換された信号を前記第2デバイスツリーに属する第2エンドポイントへ入力するステップと、
前記変換された信号を前記第2プロセッサユニットへ伝送するステップと、
を含むことを特徴とする信号伝送方法。 - 前記変換するステップは、前記第1デバイスツリーにおいて有効な情報をメモリに保存するステップを含み、
前記信号伝送方法は、
前記第2プロセッサユニットに対する信号に対する応答信号を、前記第2プロセッサユニットが発信するステップと、
前記応答信号を前記第2エンドポイントへ伝送するステップと、
前記第2エンドポイントから出力された前記応答信号に含まれる、前記第2デバイスツリーにおいて有効な情報を、前記メモリに保存した前記第1デバイスツリーにおいて有効な情報に変換するステップと、
変換された前記応答信号を前記第1エンドポイントへ入力するステップと、
前記変換された応答信号を前記第1プロセッサユニットへ伝送するステップと、
をさらに含むことを特徴とする請求項4に記載の信号伝送方法。 - 異なるプロセッサユニットが管理するデバイスツリーに属する2つのエンドポイントに対して信号を入出力する入出力部と、
前記2つのエンドポイントのうち一方のエンドポイントから出力された信号に含まれる、前記一方のエンドポイントが属するデバイスツリーにおいて有効な情報を、他方のエンドポイントが属するデバイスツリーにおいて有効な情報に変換した信号を生成して前記他方のエンドポイントへ入力する変換部と、
を備えることを特徴とするブリッジ。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006008002A JP4869714B2 (ja) | 2006-01-16 | 2006-01-16 | 情報処理装置、信号伝送方法、およびブリッジ |
US12/159,040 US20090235048A1 (en) | 2006-01-16 | 2006-11-08 | Information processing apparatus, signal transmission method, and bridge |
PCT/JP2006/322243 WO2007080695A1 (ja) | 2006-01-16 | 2006-11-08 | 情報処理装置、信号伝送方法、およびブリッジ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006008002A JP4869714B2 (ja) | 2006-01-16 | 2006-01-16 | 情報処理装置、信号伝送方法、およびブリッジ |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007188446A true JP2007188446A (ja) | 2007-07-26 |
JP2007188446A5 JP2007188446A5 (ja) | 2008-06-26 |
JP4869714B2 JP4869714B2 (ja) | 2012-02-08 |
Family
ID=38256108
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006008002A Expired - Fee Related JP4869714B2 (ja) | 2006-01-16 | 2006-01-16 | 情報処理装置、信号伝送方法、およびブリッジ |
Country Status (3)
Country | Link |
---|---|
US (1) | US20090235048A1 (ja) |
JP (1) | JP4869714B2 (ja) |
WO (1) | WO2007080695A1 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009070249A (ja) * | 2007-09-14 | 2009-04-02 | Ricoh Co Ltd | データ転送装置 |
JP2013045236A (ja) * | 2011-08-23 | 2013-03-04 | Fujitsu Ltd | 通信装置およびid設定方法 |
JP2013196593A (ja) * | 2012-03-22 | 2013-09-30 | Ricoh Co Ltd | データ処理装置、データ処理方法及びプログラム |
JP2020198009A (ja) * | 2019-06-05 | 2020-12-10 | 富士通クライアントコンピューティング株式会社 | 情報処理システムおよびプログラム |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4514798B2 (ja) * | 2005-09-29 | 2010-07-28 | パイオニア株式会社 | 中継装置及び中継方法並びに中継処理用プログラム |
US8373709B2 (en) * | 2008-10-03 | 2013-02-12 | Ati Technologies Ulc | Multi-processor architecture and method |
US8843665B2 (en) * | 2012-01-18 | 2014-09-23 | International Business Machines Corporation | Operating system state communication |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03102558A (ja) * | 1989-09-18 | 1991-04-26 | Fujitsu Ltd | 転送先id指定回路 |
JPH05233528A (ja) * | 1992-02-18 | 1993-09-10 | Hitachi Ltd | バス制御方式及びコンピュータシステム |
JPH0689257A (ja) * | 1992-09-08 | 1994-03-29 | Fuji Xerox Co Ltd | バスブリッジの調停装置 |
JP2004007287A (ja) * | 2002-05-31 | 2004-01-08 | Toshiba Corp | 中継装置と中継装置の接続方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB8407102D0 (en) * | 1984-03-19 | 1984-04-26 | Int Computers Ltd | Interconnection of communications networks |
US4621362A (en) * | 1984-06-04 | 1986-11-04 | International Business Machines Corp. | Routing architecture for a multi-ring local area network |
JPH0618374B2 (ja) * | 1985-03-18 | 1994-03-09 | 株式会社日立製作所 | マルチネツトワ−クシステムのデ−タ伝送方法 |
US5500860A (en) * | 1991-06-14 | 1996-03-19 | Digital Equipment Corporation | Router using multiple hop redirect messages to enable bridge like data forwarding |
JP3454294B2 (ja) * | 1994-06-20 | 2003-10-06 | インターナショナル・ビジネス・マシーンズ・コーポレーション | マルチプル・バス情報処理システム及びブリッジ回路 |
US5790831A (en) * | 1994-11-01 | 1998-08-04 | Opti Inc. | VL-bus/PCI-bus bridge |
US5751975A (en) * | 1995-12-28 | 1998-05-12 | Intel Corporation | Method and apparatus for interfacing a device compliant to a first bus protocol to an external bus having a second bus protocol and for providing virtual functions through a multi-function intelligent bridge |
US5857080A (en) * | 1996-09-10 | 1999-01-05 | Lsi Logic Corporation | Apparatus and method for address translation in bus bridge devices |
JP3449313B2 (ja) * | 1999-09-28 | 2003-09-22 | 日本電気株式会社 | 機器情報収集方法、機器制御装置およびブリッジ |
US6581130B1 (en) * | 2000-04-04 | 2003-06-17 | Hewlett Packard Development Company, L.P. | Dynamic remapping of address registers for address translation between multiple busses |
US6970957B1 (en) * | 2000-04-24 | 2005-11-29 | Microsoft Corporation | Dynamically configuring resources for cycle translation in a computer system |
JP4087271B2 (ja) * | 2003-03-19 | 2008-05-21 | 株式会社日立製作所 | 代理応答装置およびネットワークシステム |
JP4229769B2 (ja) * | 2003-07-01 | 2009-02-25 | 富士通株式会社 | アドレス変換プログラム、アドレス変換方法およびアドレス変換装置 |
EP1738556A1 (en) * | 2004-04-20 | 2007-01-03 | Matsushita Electric Industrial Co., Ltd. | Communication network system and communication apparatus |
JP2005332145A (ja) * | 2004-05-19 | 2005-12-02 | Nec Electronics Corp | データ転送制御回路及びデータ転送方法 |
US7334071B2 (en) * | 2005-05-25 | 2008-02-19 | Integrated Device Technology, Inc. | Expansion of cross-domain addressing for PCI-express packets passing through non-transparent bridge |
US7536489B2 (en) * | 2005-08-30 | 2009-05-19 | Ricoh Company Limited | Information processing system for determining payload size based on packet-to-payload size ratio |
US7610431B1 (en) * | 2005-10-14 | 2009-10-27 | Sun Microsystems, Inc. | Configuration space compaction |
US8144577B2 (en) * | 2006-05-10 | 2012-03-27 | Cisco Technology, Inc. | Technique for efficiently managing bandwidth registration for multiple spanning tree options |
-
2006
- 2006-01-16 JP JP2006008002A patent/JP4869714B2/ja not_active Expired - Fee Related
- 2006-11-08 WO PCT/JP2006/322243 patent/WO2007080695A1/ja active Application Filing
- 2006-11-08 US US12/159,040 patent/US20090235048A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03102558A (ja) * | 1989-09-18 | 1991-04-26 | Fujitsu Ltd | 転送先id指定回路 |
JPH05233528A (ja) * | 1992-02-18 | 1993-09-10 | Hitachi Ltd | バス制御方式及びコンピュータシステム |
JPH0689257A (ja) * | 1992-09-08 | 1994-03-29 | Fuji Xerox Co Ltd | バスブリッジの調停装置 |
JP2004007287A (ja) * | 2002-05-31 | 2004-01-08 | Toshiba Corp | 中継装置と中継装置の接続方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009070249A (ja) * | 2007-09-14 | 2009-04-02 | Ricoh Co Ltd | データ転送装置 |
JP2013045236A (ja) * | 2011-08-23 | 2013-03-04 | Fujitsu Ltd | 通信装置およびid設定方法 |
JP2013196593A (ja) * | 2012-03-22 | 2013-09-30 | Ricoh Co Ltd | データ処理装置、データ処理方法及びプログラム |
JP2020198009A (ja) * | 2019-06-05 | 2020-12-10 | 富士通クライアントコンピューティング株式会社 | 情報処理システムおよびプログラム |
Also Published As
Publication number | Publication date |
---|---|
WO2007080695A1 (ja) | 2007-07-19 |
JP4869714B2 (ja) | 2012-02-08 |
US20090235048A1 (en) | 2009-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4869714B2 (ja) | 情報処理装置、信号伝送方法、およびブリッジ | |
CN107278299B (zh) | 经由可重配置的虚拟交换机实现次级总线功能性的方法、装置和系统 | |
US10263891B2 (en) | Switching device, computer system, method, and program | |
US7865654B2 (en) | Programmable bridge header structures | |
TWI582595B (zh) | 用於將非週邊構件互連資源整合入個人電腦系統內之設備及系統(二) | |
US20150261709A1 (en) | Peripheral component interconnect express (pcie) distributed non- transparent bridging designed for scalability,networking and io sharing enabling the creation of complex architectures. | |
KR20210033996A (ko) | 전용 저 레이턴시 링크를 사용한 다수의 하드웨어 가속기에 대한 통합된 어드레스 공간 | |
CN110489365A (zh) | 交换设备、外围部件互连高速系统及其初始化方法 | |
JP5928087B2 (ja) | スイッチ、情報処理装置および通信制御方法 | |
JP2010237839A (ja) | PCI−Express通信システム、及びPCI−Express通信方法 | |
CN107315697A (zh) | 用于减少管理端口的计算机可读取存储装置、系统及方法 | |
CN107851078B (zh) | 一种PCIe设备的聚合友好型地址分配的方法和系统 | |
CN102301363A (zh) | 数据处理节点、系统及方法 | |
CN115102780B (zh) | 数据传输方法、相关装置、系统及计算机可读存储介质 | |
US20110035530A1 (en) | Network system, information processing apparatus, and control method for network system | |
US9830283B2 (en) | Multi-mode agent | |
US11537543B2 (en) | Technique for handling protocol conversion | |
JP6070732B2 (ja) | 入出力制御装置、入出力制御システム、入出力制御方法、および、プログラム | |
JP4611901B2 (ja) | 信号伝送方法、ブリッジユニット、および情報処理装置 | |
CN108471384A (zh) | 用于端到端通信的报文转发的方法和装置 | |
JP2022527121A (ja) | 割り当て可能なi/oドメインおよびコヒーレントドメインを有する周辺i/oデバイス | |
JP6580333B2 (ja) | Lsiチップ及びネットワークシステム | |
JP5483020B2 (ja) | 通信制御装置、ネットワーク、及びネットワークシステム | |
CN117827726B (zh) | 非透明桥传输的实现方法、装置、电子设备和存储介质 | |
JP6597925B1 (ja) | 情報処理システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080508 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080508 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100727 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100921 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20101126 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20110127 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110222 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110415 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111108 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111116 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141125 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |