JP2007184385A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
JP2007184385A
JP2007184385A JP2006001027A JP2006001027A JP2007184385A JP 2007184385 A JP2007184385 A JP 2007184385A JP 2006001027 A JP2006001027 A JP 2006001027A JP 2006001027 A JP2006001027 A JP 2006001027A JP 2007184385 A JP2007184385 A JP 2007184385A
Authority
JP
Japan
Prior art keywords
wire
semiconductor chip
wiring board
main surface
bonding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006001027A
Other languages
English (en)
Other versions
JP4881620B2 (ja
JP2007184385A5 (ja
Inventor
Yoshihiko Shimanuki
好彦 嶋貫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Technology Corp
Original Assignee
Renesas Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp filed Critical Renesas Technology Corp
Priority to JP2006001027A priority Critical patent/JP4881620B2/ja
Priority to US11/606,027 priority patent/US7889513B2/en
Priority to TW102125650A priority patent/TWI531016B/zh
Priority to TW105106184A priority patent/TWI598971B/zh
Priority to TW095144886A priority patent/TWI404148B/zh
Priority to CNA2006101562406A priority patent/CN1996584A/zh
Priority to KR1020070001430A priority patent/KR101286874B1/ko
Publication of JP2007184385A publication Critical patent/JP2007184385A/ja
Publication of JP2007184385A5 publication Critical patent/JP2007184385A5/ja
Priority to US12/985,815 priority patent/US20110159644A1/en
Application granted granted Critical
Publication of JP4881620B2 publication Critical patent/JP4881620B2/ja
Priority to US14/820,282 priority patent/US9991229B2/en
Priority to US15/990,750 priority patent/US10515934B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/78Apparatus for connecting with wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • H01L2221/68331Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding of passive members, e.g. die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/5442Marks applied to semiconductor devices or parts comprising non digital, non alphanumeric information, e.g. symbols
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/54486Located on package parts, e.g. encapsulation, leads, package substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48105Connecting bonding areas at different heights
    • H01L2224/48106Connecting bonding areas at different heights the connector being orthogonal to a side surface of the semiconductor or solid-state body, e.g. parallel layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • H01L2224/48228Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item the bond pad being disposed in a recess of the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4845Details of ball bonds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48471Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area being a ball bond, i.e. wedge-to-ball, reverse stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48475Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48475Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball
    • H01L2224/48476Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area
    • H01L2224/48477Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding)
    • H01L2224/48478Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding) the connecting portion being a wedge bond, i.e. wedge on pre-ball
    • H01L2224/48479Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball between the wire connector and the bonding area being a pre-ball (i.e. a ball formed by capillary bonding) the connecting portion being a wedge bond, i.e. wedge on pre-ball on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48475Connecting portions connected to auxiliary connecting means on the bonding areas, e.g. pre-ball, wedge-on-ball, ball-on-ball
    • H01L2224/48499Material of the auxiliary connecting means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/494Connecting portions
    • H01L2224/4941Connecting portions the connecting portions being stacked
    • H01L2224/49429Wedge and ball bonds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • H01L2224/78302Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • H01L2224/78302Shape
    • H01L2224/78305Shape of other portions
    • H01L2224/78307Shape of other portions outside the capillary
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85009Pre-treatment of the connector or the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85009Pre-treatment of the connector or the bonding area
    • H01L2224/85051Forming additional members, e.g. for "wedge-on-ball", "ball-on-wedge", "ball-on-ball" connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8512Aligning
    • H01L2224/85148Aligning involving movement of a part of the bonding apparatus
    • H01L2224/85169Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
    • H01L2224/8518Translational movements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8512Aligning
    • H01L2224/85148Aligning involving movement of a part of the bonding apparatus
    • H01L2224/85169Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
    • H01L2224/8518Translational movements
    • H01L2224/85186Translational movements connecting first outside the semiconductor or solid-state body, i.e. off-chip, reverse stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85986Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06506Wire or wire-like electrical connections between devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06568Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices decreasing in size, e.g. pyramidical stack
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Wire Bonding (AREA)

Abstract

【課題】半導体装置におけるワイヤ接続不良の抑制化を図る。
【解決手段】主面3aの外周部に並んで配置された複数のボンディングリード3hを有するパッケージ基板3と、パッケージ基板3の主面3aのボンディングリード列の内側に搭載された半導体チップ1と、半導体チップ1のパッド1cと基板のボンディングリード3hとを接続するワイヤ4と、半導体チップ1及び複数のワイヤ4を樹脂封止する封止体と、パッケージ基板3の裏面に設けられた複数の半田バンプとを有している。さらに、ワイヤ4のループの頂点4bがワイヤ接続部4aより外側に配置されていることにより、ボンディングリード3hと半導体チップ1のパッド1cとの接続においてワイヤ長を長くすることができ、その結果、ワイヤ4のループ形状の安定化を図ってワイヤ接続不良の抑制化を図る。
【選択図】図4

Description

本発明は、半導体製造技術に関し、特に、ワイヤボンディングにおける接続不良の抑制化に適用して有効な技術に関する。
第1ボンディング点にネック部分を形成後、第1所定量の長さのワイヤを繰り出しながらキャピラリを上昇させ、第2ボンディング点に向かう方向に移動させて第1癖付け部分を形成する。キャピラリを下降させ、第2ボンディング点と反対側に向かう方向に移動させて第2癖付け部分を形成する。キャピラリを上昇させて第1癖付け部分がキャピラリ先端に位置するまでワイヤを繰り出し、その状態でキャピラリを第2ボンディング点まで移動させワイヤループを形成する技術がある(例えば、特許文献1参照)。
第1ボンディング点にワイヤを接続する工程と、キャピラリを少し上昇させ、第1のリバース動作を行う工程と、キャピラリを上昇させ、第2のリバース動作を行う工程と、キャピラリを上昇させ、第3のリバース動作を行う工程とを行う。さらに、クランパが閉じ、キャピラリを第2ボンディング点の反対の方向に水平移動させる工程と、クランパが開き、キャピラリを第2ボンディング点の方向に水平移動させる工程と、キャピラリを第1ボンディング点の上方まで上昇させてワイヤを繰り出し、第2ボンディング点に接続する工程とを行う技術がある(例えば、特許文献2参照)。
特開2004−87747号公報(図2) 特開2004−319921号公報(図1)
小型化の要求に応えた半導体装置の一例として、チップサイズと半導体パッケージ(配線基板)のサイズがほぼ同じであるCSP(Chip Size Package)と呼ばれる半導体装置が知られている。
前記CSPは、半導体チップの端部(端辺)と配線基板の端部(端辺)との距離が約0.2〜0.3mmと狭い(短い)ため、配線基板の主面に形成されたワイヤ接続するためのボンディングリード(端子)と半導体チップの端部(端辺)との距離も約0.1mmと非常に狭い(短い)。そのため、ワイヤボンディング工程において、半導体チップの電極と接続する点を1st側、配線基板の主面に形成されたボンディングリードと接続する点を2nd側とする所謂正ボンディング方式によりワイヤ接続を行うと、ワイヤがキャピラリとチップ端の間に入らないという現象が起こる。
これを詳細に説明すると、図27の比較例に示すように、1st側から2nd側に打ち下ろしたワイヤ4にキャピラリ18の一部が接触する。そこで、キャピラリ18の根元から先端まで補足加工した部分(L)を長くすれば、ワイヤ4との干渉は抑制できるが、ワイヤボンディング工程では超音波を併用したネイルヘッドボンディング方式により行うため、細いL寸法分が長すぎると、細い部分でキャピラリ18が撓むため、超音波がキャピラリ18の先端に伝わり難くなる。
また、正ボンディングの場合、2nd側のワイヤ4を圧着する際、ワイヤ4が2nd側よりも高い位置から引き出されているために、図27に示すようにA部において、キャピラリ18の一部とワイヤ4との間で摩擦が生じ易く、キャピラリ18の一部が磨耗し易い。
そこで、前記特許文献1(特開2004−87747号公報)や前記特許文献2(特開2004−319921号公報)に記載されているように、配線基板の主面に形成されたボンディングリードと接続する点を1st(第1ボンド)側、半導体チップの電極と接続する点を2nd(第2ボンド)側とする所謂逆ボンディング方式によりワイヤ接続を行えば、ワイヤ断線不良を抑制することができる。すなわち、ワイヤは低い位置にある1st側から高い位置にある2nd側へとほぼ同じ高さまで垂直方向に引き上げられ、その後、水平方向にキャピラリを移動させて高い位置にある2nd側に接続するため、1st側におけるワイヤの根元が折れ曲がることはなく、その結果、ワイヤ断線不良を抑制することができる。
しかしながら、上記したように半導体装置の小型化に伴い、配線基板の主面に形成されたボンディングリードと半導体チップの端部(端辺)との距離も約0.1mmと非常に狭いため、逆ボンディング方式によりワイヤ接続を行うと、最終的にワイヤを2nd側に倒したときに、ワイヤの引き回しのマージンが足りないため、図28の比較例の小型パッケージ30に示すように、ワイヤ4がチップ端部に接触するという現象が起こる。
言い換えると、スプールからのワイヤ送り速度とキャピラリ18の動く速度が対応しておらず、ワイヤ4の送り速度よりもキャピラリ18の動きの方が速いため、ワイヤ供給力が少なくなり、形成されたワイヤ4が短く安定しないことから、チップ端部にショートしてワイヤ接続不良を引き起こすという問題が発生する。特に、半導体チップ1の主面1aの端部にテストパターンが形成されている場合があり、この場合、テストパターンとワイヤ4とがショートすることも問題となる。
本発明の目的は、ワイヤ接続不良の抑制化を図ることができる技術を提供することにある。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、以下のとおりである。
すなわち、本発明は、主面の周縁部に沿って配置された複数の端子を有する配線基板と、配線基板の主面の端子列の内側に搭載された半導体チップと、半導体チップの電極と配線基板の端子とを接続し、配線基板側の端子が第1ボンドとして接続され、半導体チップの電極が第2ボンドとして接続された複数のワイヤとを有し、前記ワイヤの一部が、前記端子におけるワイヤ接続部より前記周縁部側に配置されているものである。
また、本発明は、配線基板に半導体チップを接続した後、ワイヤの先端部を配線基板の端子に接続し、その後キャピラリを半導体チップから離れる方向に移動させてワイヤを前記端子から引き出し、さらにキャピラリを半導体チップの電極上に配置した後、前記ワイヤの一部を半導体チップの電極に接続する工程を有し、ワイヤの一部が、配線基板の端子におけるワイヤ接続部より周縁部側に配置されるようにワイヤを接続するものである。
本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば、以下のとおりである。
ワイヤの一部が、配線基板の端子における第1ボンドのワイヤ接続部より外側に配置されていることにより、ワイヤが外側に遠回りして引き回されるため、配線基板の端子と半導体チップの電極との接続においてワイヤ長を長くすることができる。これにより、ワイヤの引き回しのマージンが増えてキャピラリの動く速度にワイヤ送り速度が追従することが可能になり、ワイヤのループ形状の安定化を図ることができる。その結果、チップ端部とワイヤのショートを低減してワイヤ接続不良の発生を低減することができ、ワイヤ接続不良の抑制化を図ることができる。
以下の実施の形態では特に必要なとき以外は同一または同様な部分の説明を原則として繰り返さない。
さらに、以下の実施の形態では便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明などの関係にある。
また、以下の実施の形態において、要素の数など(個数、数値、量、範囲などを含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合などを除き、その特定の数に限定されるものではなく、特定の数以上でも以下でも良いものとする。
以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の機能を有する部材には同一の符号を付し、その繰り返しの説明は省略する。
(実施の形態1)
図1は本発明の実施の形態1の半導体装置の構造の一例を封止体を透過して示す平面図、図2は図1に示す半導体装置の構造の一例を示す断面図、図3は図2に示すA部の構造を示す拡大部分断面図、図4は図3に示すワイヤ接合部の構造の一例を示す拡大部分断面図、図5〜図8は図4に示すワイヤリング時のキャピラリの移動軌跡の一例を示す断面図である。また、図9は図1に示す半導体装置に組み込まれる配線基板の主面側の配線パターンの一例を示す平面図、図10は図9に示す配線基板の裏面側の配線パターンの一例を示す裏面図、図11は図9に示す配線基板の構造の一例を示す断面図、図12は図11に示すA部の構造を示す拡大部分断面図である。さらに、図13は図1に示す半導体装置の組み立てにおける樹脂モールドまでの組み立ての一例を示す製造プロセスフロー図、図14は図1に示す半導体装置の組み立てにおける樹脂モールド後の組み立ての一例を示す製造プロセスフロー図、図15は図1に示す半導体装置の組み立てにおける樹脂モールド後の組み立ての変形例を示す製造プロセスフロー図である。
また、図16は本発明の実施の形態1の変形例の配線基板の主面側の配線パターンを示す平面図、図17は図16に示す配線基板の裏面側の配線パターンを示す裏面図、図18は図16に示す配線基板の構造を示す断面図、図19は図18に示すA部の構造を示す拡大部分断面図である。さらに、図20は本発明の実施の形態1の他の変形例の配線基板の主面側の配線パターンを示す平面図、図21は図20に示す配線基板の構造を示す断面図、図22は図21に示すA部の構造を示す拡大部分断面図である。
本実施の形態1の半導体装置は、配線基板上に半導体チップ1が搭載された樹脂封止型の小型の半導体パッケージであり、本実施の形態1ではその一例として、図1〜図3に示すようなCSP7を取り上げて説明する。
なお、CSP7は、配線基板の裏面3bに複数の外部端子である半田バンプ8が格子状に配置されて取り付けられており、したがって、CSP7はBGA(Ball Grid Array)型の半導体パッケージである。
図1〜図3を用いてCSP7の構造について説明すると、主面3aと、主面3aに対向する裏面3bと、主面3aの外周部に並んで配置された複数のボンディングリード(端子)3hとを有する配線基板であるパッケージ基板3と、パッケージ基板3の主面3aのボンディングリード列の内側(複数のボンディングリード3hの内側の領域)に搭載され、かつ集積回路を有する半導体チップ1とを備えている。また、半導体チップ1の電極であるパッド1cとパッケージ基板3のボンディングリード3hとを電気的に接続する導電性のワイヤ4と、パッケージ基板3の主面3aと半導体チップ1との間に配置された(予め半導体チップ1の裏面側に貼り付けられた)ダイボンド材であるダイボンド用フィルム2と、パッケージ基板3の裏面3bの複数のランド3dに設けられた複数の外部端子(外部接続用端子)である半田バンプ8とを備えている。さらに、半導体チップ1及び複数のワイヤ4を樹脂封止する封止体6を備えており、パッケージ基板3の主面3aの保護膜であるソルダレジスト膜3f上に、半導体チップ1がダイボンド用フィルム2を介して固定されている。
なお、CSP7は、小型の半導体パッケージであるが、半導体チップ1の大きさとパッケージ基板3の大きさがほぼ同じであり、パッケージ基板3の方が僅かに大きい程度である。例えば、図4に示すように、半導体チップ1の端部からパッケージ基板3の端部までの距離(T1)は、約0.2〜0.3mmと非常に狭い(短い)。
したがって、パッケージ基板3の主面3aの外周部(周縁部)に形成されたワイヤ接続するためのボンディングリード3hと半導体チップ1の端部(端辺)との距離(T2)も約0.1mm程度と非常に狭い(短い)。
そこで、CSP7では、図1及び図3に示すように、パッケージ基板3においてチップ外側の領域で、かつ基板の外周部に複数のボンディングリード3hが並んで配置されており、半導体チップ1の主面1aに設けられた電極であるパッド1cと、これに対応するパッケージ基板3のボンディングリード3hとが金線等の導電性のワイヤ4によって電気的に接続されている。
その際、本実施の形態1のCSP7では、図1に示すように、複数のワイヤ4それぞれが、半導体チップ1のパッド1cと、これに対応するパッケージ基板3のボンディングリード3hとを電気的に接続するとともに、基板側のボンディングリード3hが第1ボンドとして接続され、一方、チップ側のパッド1cが第2ボンドとして接続されたものである。
ここで、前記第1ボンドは、電気トーチによりワイヤ先端に形成されたボールをキャピラリ18で端子に押し付けて接続するものであり、一方、前記第2ボンドは、第1ボンド後、ワイヤ4を前記端子から引き出してキャピラリ18を他方の端子上に配置し、その後、ワイヤ4の一部を前記他方の端子に対してキャピラリ18で押し潰してこの他方の端子に接続するものである。
本実施の形態1のCSP7では、前記第1ボンドがパッケージ基板3のボンディングリード3hに対して行われ、前記第2ボンドが半導体チップ1のパッド1cに対して行われたものである。すなわち、CSP7は、半導体チップ1のパッド1cとパッケージ基板3のボンディングリード3hとの接続において、逆ボンディングによるワイヤボンディングが行われて組み立てられたものである。
これは、CSP7は、半導体チップ1とパッケージ基板3の大きさがほぼ同じ小型の半導体パッケージであり、チップの端部から基板の端部までの距離が、約0.2〜0.3mmと非常に狭い構造となっており、さらにボンディングリード3hとチップの端部との距離も約0.1mm程度と非常に狭いため、基板上の半導体チップ1の外側の領域において第2ボンドとしてキャピラリ18を滑らしながら配置することが困難なためである。
すなわち、ワイヤ接続時にキャピラリ18をボンディングリード3hから上方に移動させることでワイヤボンディング用に狭い領域しか確保できない基板側を第1ボンドとし、チップ側を第2ボンドとするものである。
さらに、本実施の形態1のCSP7では、図1に示すように、パッケージ基板3の主面3a上において、逆ボンディングによって接続されたそれぞれのワイヤ4の一部が、ボンディングリード3hにおける第1ボンドのワイヤ接続部4aより外側に(パッケージ基板3の外周部に向かって)配置(形成)されている。
具体的には、図4に示すように、ワイヤ4の一部であるループの頂点4bが第1ボンドのワイヤ接続部4aより外側に配置されている。すなわち、各ワイヤ4のループの最上位地点(ここでは4b)がワイヤ接続部4aのワイヤ引き出し方向の中心線13より外側(半導体チップ1から離れる方向)に配置されているものである。
ここで、図5〜図8を用いて、図4に示すワイヤ4のループ形状の形成方法について説明すると、まず、パッケージ基板3のボンディングリード3hに第1ボンドを行う。すなわち、ワイヤ4のボール状に形成された先端部を、図4、図5に示すように、キャピラリ18でパッケージ基板3の図4に示すボンディングリード3hに押し付けて接続する。
その後、図6に示すように、キャピラリ18を半導体チップ1から離れる方向に移動させてワイヤ4を前記ボンディングリード3hから引き出す。すなわち、キャピラリ18を半導体チップ1から離れる方向で(パッケージ基板3の外周部に向かって)、かつ斜め上方に移動させてワイヤ4を前記ボンディングリード3hから斜め上方に引き出す。
その後、キャピラリ18の移動を所定箇所で一旦停止し、続いて図7に示すように、キャピラリ18を真上(垂直上)に移動させてワイヤ4を上方に引き出す。
その後、ワイヤ4がチップ高さを超えたところでキャピラリ18の上方への移動を停止し、その後、図8に示すように、キャピラリ18を半導体チップ1のパッド1c上にほぼ水平に移動させて、半導体チップ1のパッド1c上にワイヤ4を配置する。
その後、パッド1cにおいてキャピラリ18によりワイヤ4の一部を押し潰して半導体チップ1のパッド1cにワイヤ4を接続する。これにより、ワイヤ4と半導体チップ1のパッド1cとの接続である第2ボンドを完了するとともに、各ワイヤ4のループの頂点4bがワイヤ接続部4aより外側に配置された状態となる。
なお、半導体チップ1のパッド1c上には、予め金バンプ(スタッドバンプ)19が形成されており、第2ボンドの際には、ワイヤ4をパッド1c上の金バンプ19に接続する。これは、ワイヤボンディング工程において、第2ボンドの際には、キャピラリ18を擦り付ける様にワイヤ4をパッド1c(又は、ボンディングリード3h)に圧着するため、キャピラリ18を滑走させる距離だけパッド1cの形状を相対的に大きく形成しておく必要がある。しかしながら、本実施の形態1のように、逆ボンディング方式の場合、半導体チップ1の主面上に形成されたパッド1cを相対的に大きく形成しようとすると、その分半導体チップ1を小型化することが困難となる。更には、半導体チップ1の主面上において上記圧着動作を行うと、圧着圧力により、半導体チップ1に応力が伝わり、特に半導体チップ1の厚さが薄ければチップの抗折強度も低いため、チップクラックを起こす原因となる。そこで、第2ボンドする前に、金バンプ19を形成しておく。金バンプ19はパッド1cに比べ硬度が低いため、微小な圧着圧力でもワイヤ4の一部を容易に圧着することが可能である。更には、第1ボンドする前に金バンプ19を形成しておくことで、第2ボンドする際のボンディングポイントを事前に認識しておくことが可能であるため、ワイヤボンディングの座標が変わらず、安定したワイヤボンディング工程が可能となる。ただし、半導体チップ1の面積が相対的に大きく、半導体チップ1の厚さも厚ければチップの抗折強度も高いため、パッド1c上に金バンプ19は形成されていなくてもよく、その場合は、ワイヤ4を直接パッド1cに接続する。
次に、図9〜図12に示すCSP7に組み込まれるパッケージ基板3の構造について説明する。
パッケージ基板3は、コア材3cと、その主面3a及び裏面3bに形成された複数の導体部と、主面3aと裏面3bの前記導体部を接続するスルーホール3eと、前記導体部の少なくとも一部を覆うソルダレジスト膜3fとを有している。パッケージ基板3の表面である主面3aには、図9に示すように基板の外周部(周縁部)に複数のボンディングリード3hが各辺に沿って一列に並んで設けられている。
なお、ボンディングリード3hは、それぞれスルーホール3eと銅配線3gを介して電気的に接続されている。また、各ボンディングリード3hにはそれぞれの外側に向かって給電線3jが接続されている。
一方、パッケージ基板3の裏面3bには、図10に示すように、複数のランド3dが格子状に配置されて設けられており、これらランド3dには外部端子である半田バンプ8(図3参照)が接続される。また、複数のランド3dは、それぞれスルーホール3eと接続されている。
このようにパッケージ基板3の主面3a及び裏面3bには、ボンディングリード3h、銅配線3g、給電線3j、ランド3d及びスルーホール3e等の導体部が形成されており、これらの導体部は、例えば、銅合金(Cu)によって形成されている。また、複数のランド3d及びボンディングリード3hには、導電性のワイヤ4との接続強度を向上するために、銅合金の上にNi/Au、あるいはNi/Pd/Auなどの表面処理を施している。
また、パッケージ基板3の主面3a及び裏面3bには、図12に示すように絶縁膜であるソルダレジスト膜3fが形成されている。なお、主面3aにおいては、ソルダレジスト膜3fの細長い開口部3i(図9参照)に複数のボンディングリード3hが並んだ状態で露出している。一方、裏面3bにおいては、ランド3dのみが露出している。すなわち、ソルダレジスト膜3fは、ボンディングリード3hやランド3d以外の導体部である銅配線3g、給電線3j及びスルーホール3e等を覆っている。
次に、CSP7に組み込まれている種々の構成部材の材質等について説明すると、半導体チップ1は、例えば、シリコンなどによって形成され、その主面1aには集積回路が形成されている。さらに、図1に示すように半導体チップ1の主面1aの周縁部には複数の電極であるパッド1cが形成されている。また、このパッド1cと、パッケージ基板3の主面3aの外周部(周縁部)に配置されたボンディングリード3hとを電気的に接続する導電性のワイヤ4は、例えば、金線などである。
また、半導体チップ1は、図2、図3に示すように、その裏面1bが、ダイボンド用フィルム2を介してパッケージ基板3に固着され、主面1aを上方に向けた状態でパッケージ基板3に搭載されている。
さらに、半導体チップ1や複数の導電性のワイヤ4を樹脂封止する封止体6は、例えば、熱硬化性のエポキシ樹脂などによって形成されている。
次に、本実施の形態1のCSP7の製造方法を、図13及び図14に示す製造プロセスフロー図を用いて説明する。
まず、図13のステップS1に示す基板準備を行う。ここでは、複数のパッケージ基板3を形成する領域が区画配置された多数個取り基板9を準備する。なお、パッケージ基板3を形成する領域には、各領域の外周部(周縁部)に複数のボンディングリード3hが並んで配置された基板を準備する。
その後、ステップS2に示すダイボンディングを行って多数個取り基板9上に図3に示すダイボンド用フィルム2を介して半導体チップ1を固着する。その際、ダイボンド用フィルム2は、例えば、半導体ウエハをダイシングによって個片化する際に用いるダイシング用のテープ部材の接着層をウエハ裏面に残留させたものである。
なお、パッケージ基板3に対応した各領域には、各領域の外周部に複数のボンディングリード3hが並んで配置されており、したがって、半導体チップ1は、外周部のボンディングリード列の内側に搭載する。
その後、ステップS3に示すワイヤボンディングを行う。ここでは、図3及び図4に示すように、半導体チップ1の主面1aのパッド1cと、これに対応する多数個取り基板9のパッケージ基板3のボンディングリード3hとを金線等の導電性のワイヤ4によって電気的に接続する。
その際、本実施の形態1では、逆ボンディング方式によって基板のボンディングリード3hと半導体チップ1のパッド1cとをワイヤ4で接続する。また、各ワイヤ4において、ワイヤ4の一部であるループの頂点4bが第1ボンドのワイヤ接続部4aより外側に配置されるようにワイヤボンディングする。すなわち、各ワイヤ4のループの最上位地点がワイヤ接続部4aのワイヤ引き出し方向の中心線13より外側(パッケージ基板3の外周部側)に配置されるようにワイヤボンディングする。
ワイヤボンディング工程では、まず、多数個取り基板9のパッケージ基板3の領域のボンディングリード3hに第1ボンドを行う。すなわち、図5に示すように、ワイヤ4のボール状に形成された先端部をキャピラリ18で基板の図4に示すボンディングリード3hに押し付けて接続する。
その後、図6に示すように、キャピラリ18を半導体チップ1から離れる方向に移動させてワイヤ4を前記ボンディングリード3hから引き出す。すなわち、キャピラリ18を半導体チップ1から離れる方向で、かつ斜め上方に移動させてワイヤ4を前記ボンディングリード3hから斜め上方に引き出す。
その後、キャピラリ18の移動を所定箇所で一旦停止し、続いて図7に示すように、キャピラリ18を真上(垂直上)に移動させてワイヤ4を上方に引き出す。
その後、ワイヤ4がチップ高さを超えたところでキャピラリ18の上方への移動を停止し、その後、図8に示すように、キャピラリ18を半導体チップ1のパッド1c上にほぼ水平に移動させて、半導体チップ1のパッド1c上にワイヤ4を配置する。
その後、パッド1cにおいてキャピラリ18によりワイヤ4の一部を押し潰して半導体チップ1のパッド1cにワイヤ4を接続する。これにより、ワイヤ4と半導体チップ1のパッド1cとの接続である第2ボンドを完了するとともに、各ワイヤ4のループの頂点4bがワイヤ接続部4aより外側に配置された状態となる。
なお、半導体チップ1のパッド1c上には、予め金バンプ19が形成されており、第2ボンドの際には、ワイヤ4をパッド1c上の金バンプ19に接続する。ただし、パッド1c上に金バンプ19は形成されていなくてもよく、その場合は、ワイヤ4を直接パッド1cに接続する。
その後、ステップS4に示す樹脂モールドを行う。ここでは、多数個取り基板9上において、樹脂成形金型20の1つのキャビティ20aで多数個取り基板9上の複数の領域(複数のパッケージ基板3の領域)を一括して覆った状態で樹脂封止を行い、これにより、一括封止体5を形成する。なお、一括封止体5を形成する封止用樹脂は、例えば、熱硬化性のエポキシ樹脂などである。
その後、図14のステップS5に示すボールマウントを行って図3に示すように各ランド3dに半田バンプ8を接続する。
その後、ステップS6に示すマークを行う。ここではレーザマーキング法などでマーキング10を行って一括封止体5にマークを付す。なお、マーキング10は、例えば、インクマーキング法などで行ってもよい。
その後、ステップS7に示す個片化を行う。ここでは、一括封止体5の表面にダイシングテープ12を貼り、ダイシングテープ12で固定した状態でダイシングブレード11によって切断して各CSP7に個片化する。
これにより、ステップS8に示すようにCSP7の組み立てを完了して製品完成となる。
なお、図15は一括封止による樹脂モールド後の組み立ての変形例を示す製造プロセスフロー図であり、この変形例の製造プロセスは、マークを行った後にボールマウントを行うものである。
ボールマウントの工程は、パッケージ基板3のランド3dに半田を塗布した後、リフロー処理により半田バンプ8を形成する。このため、ボールマウントの工程においても、このリフロー処理によりパッケージ基板3が更に反る問題が生じる。マークの工程では、レーザマーキング法などでマーキングを行うが、パッケージ基板3が反った状態では、一括封止体5の表面に垂直にレーザを照射することが困難となるため、一括封止体5の表面にマークが付されないというマーキング不良が発生する。
そこで、図15に示す変形例では、パッケージ基板3が反る要因の一つである半田バンプ8形成時のリフロー処理を行う前に、先にマークの工程を行う。これにより、マーキング不良を抑制することができる。
本実施の形態1の半導体装置及びその製造方法によれば、逆ボンディングによって接続された各ワイヤの一部であるループの頂点4bが、パッケージ基板3のボンディングリード3hにおける第1ボンドのワイヤ接続部4aより外側(パッケージ基板3の外周部側)に配置されていることにより、ワイヤ4が外側に遠回りして引き回されるため、パッケージ基板3のボンディングリード3hと半導体チップ1のパッド1cとの接続においてワイヤ長を長くすることができる。
これにより、ワイヤ4の引き回しのマージンが増えてキャピラリ18の動く速度にワイヤ送り速度が追従することが可能になり、ワイヤ4のループ形状の安定化を図ることができる。
その結果、チップ端部とワイヤ4のショートを低減してワイヤ接続不良の発生を低減することができ、ワイヤ接続不良の抑制化を図ることができる。
これにより、半導体チップ1の主面1aの端部にテストパターンが形成されている場合であっても、テストパターンとワイヤ4とがショートすることを低減できる。
また、ワイヤ4を外側に遠回りさせることにより、パッケージ端部からパッケージ基板3の端子(ボンディングリード3h)までの距離を長くしてリークパスを長くできるため、吸湿不良のマージンを確保することが可能になる。
また、ワイヤ4を遠回りさせる方法としては、ループの頂点4bを高くしてもワイヤ長を長く形成することは可能であるが、その場合、ワイヤ4の一部が封止体6の表面側から露出しないように、封止体6を厚く形成する必要がある。そのため、半導体装置の薄型化が困難となる。しかしながら、本実施の形態1では、ワイヤ4を外側(半導体チップ1とは反対側の方向)に遠回りさせて横方向に膨らませているため、ワイヤ4の一部が封止体6の表面側から露出することを防止できる。すなわち、低ループを形成しつつワイヤ長を長くすることができるため、CSP7の更なる薄型化にも対応することができる。
さらに、低ループによってワイヤ長を長くできるため、半導体装置の薄型化の要求が低ければ、ワイヤ4を低ループで形成したことにより、ワイヤ4のループの頂点4bから封止体6の表面までの厚さを十分確保できる。これにより、封止体6の表面にレーザマーキングを施したとしても、レーザマーキングにより形成される溝からワイヤ4が露出する恐れや、レーザによりワイヤ4の一部を溶断する恐れを低減することができる。
また、ワイヤボンディングにおいて、逆ボンディング方式を採用することにより、第2ボンド時にキャピラリ18を極端に低い側に打ち降ろすことを避けることができる。これにより、ワイヤ4がキャピラリ18と半導体チップ1の端部の間に入らない問題や、1st側から2nd側に打ち下ろしたワイヤ4にキャピラリ18の一部が接触する問題、更にはキャピラリ18の先端のワイヤ4との摩耗を低減することができ、キャピラリ18の長寿命化を図ることができる。
次に、本実施の形態1の変形例のパッケージ基板3について説明する。
図16〜図19に示す変形例のパッケージ基板3は、導体部のめっきが、無電解めっき処理によって形成されたものであり、図9に示すパッケージ基板3のようなボンディングリード3hの外側の給電線3jが形成されていない構造となっている。したがって、主面3aに形成されたソルダレジスト膜3fがボンディングリード3h上のワイヤ接続部4aより内側に配置されている。
また、図20〜22に示す変形例のパッケージ基板3は、各ボンディングリード3hの外側に給電線3jが形成されており、一方、給電線3jを覆うソルダレジスト膜3fは形成されずにボンディングリード3hとともに給電線3jが露出している構造のものである。
これは、CSP7では、半導体チップ1の端部からパッケージ基板3の端部までの距離が約0.2〜0.3mmと非常に狭く、かつソルダレジスト膜3fの位置精度は、±0.05mmと非常に大きいため、給電線3j上にソルダレジスト膜3fを形成した場合の位置ずれを考慮して、ソルダレジスト膜3fを形成せずに給電線3jを露出させるものである。
ただし、給電線3jを露出させた場合、ソルダレジスト膜3fの位置ずれの問題は回避されるものの、吸湿の影響が出る可能性があり、したがって、各ボンディングリード3hの外側に給電線3jが形成されている場合、給電線3jを覆うソルダレジスト膜3fは形成されていても、形成されていなくてもどちらでもよいが、チップ端部から基板端部までの距離との兼ね合いで形成可能であれば形成した方が好ましい。
(実施の形態2)
図23は本発明の実施の形態2の半導体装置の構造の一例を封止体を透過して示す平面図、図24は図23に示す半導体装置の構造の一例を示す断面図、図25は図24に示すA部の構造を示す拡大部分断面図、図26は図24に示すB部の構造を示す拡大部分断面図である。
図23〜図26に示す本実施の形態2の半導体装置は、半導体チップ1の上に他の半導体チップである第2の半導体チップ17がダイボンド用フィルム2を介して固定されているものであり、実施の形態1のCSP7と同様に樹脂封止型で、かつ小型のチップスタック構造のCSP14である。
すなわち、図25及び図26に示すように、パッケージ基板3の主面3aのソルダレジスト膜3f上に、ダイボンド用フィルム2を介して1段目(下段側)の半導体チップ1がその主面1aを上方に向けてフェイスアップ実装されており、さらにこの上に2段目(上段側)の第2の半導体チップ17がその主面17aを上方に向けてフェイスアップ実装されている。その際、第2の半導体チップ17もその裏面17bがダイボンド用フィルム2を介して半導体チップ1の主面1a上に固定されている。
また、CSP14は、実施の形態1のCSP7と同様に小型の半導体パッケージである。すなわち、半導体チップ1の大きさとパッケージ基板3の大きさがほぼ同じであり、パッケージ基板3の方が僅かに大きい程度である。例えば、半導体チップ1の端部からパッケージ基板3の端部までの距離は、CSP7と同様に約0.2〜0.3mmと非常に狭い。
したがって、図25及び図26に示すように、上下段両方のチップとも逆ボンディングによってワイヤボンディングが行われて組み立てられたものである。
なお、1段目の半導体チップ1のワイヤボンディングについては、基板側のボンディングリード3hへのワイヤ接続が第1ボンドとなっており、半導体チップ1のパッド1cへのワイヤ接続が第2ボンドとなっている。その際、実施の形態1のCSP7と同様に、それぞれのワイヤ4の一部であるループの頂点4bがワイヤ接続部4aより外側に配置されている。すなわち、各ワイヤ4のループの最上位地点(ここでは4b)がワイヤ接続部4aのワイヤ引き出し方向の中心線13より外側に配置されている。
さらに、2段目の第2の半導体チップ17のワイヤ接続のうち、図26に示すように、1段目の半導体チップ1のパッド1cと上段(2段目)の第2の半導体チップ17のパッド17cとを接続する第2ワイヤ(他のワイヤ)15については、パッド1cとパッド17cの距離が短いため、ワイヤ4と同様に、それぞれの第2ワイヤ15の一部であるループの頂点15bがワイヤ接続部15aより外側に配置されている。つまり、各第2ワイヤ15のループの最上位地点(ここでは15b)がワイヤ接続部15aのワイヤ引き出し方向の中心線13より外側に配置されている。
なお、2段目の第2の半導体チップ17のワイヤ接続のうち、図25に示すように、パッケージ基板3のボンディングリード3hと上段(2段目)の第2の半導体チップ17のパッド17cとを接続する第3ワイヤ16については、通常の逆ボンディングが行われている。すなわち、パッケージ基板3のボンディングリード3hと上段の第2の半導体チップ17のパッド17cとのワイヤ接続においては、ボンディングリード3hとパッド17cの距離が長く、ワイヤ長を長く形成することが可能なため、ワイヤループの形状の安定化を図ることができる。
したがって、2段目の第2の半導体チップ17のワイヤ接続では、1段目の半導体チップ1のパッド1cと2段目の第2の半導体チップ17のパッド17cとを接続するワイヤボンディングのみに、第2ワイヤ15のループの頂点15bがワイヤ接続部15aより外側に配置されるようなワイヤ接続を行う。
本実施の形態2のCSP14においても、各ワイヤの一部であるループの頂点4b,15bが、それぞれの第1ボンドのワイヤ接続部4a,15aより外側に配置されていることにより、ワイヤ4及び第2ワイヤ15が外側に遠回りして引き回されるため、ワイヤ長を長くすることができる。
これにより、ワイヤ4及び第2ワイヤ15の引き回しのマージンが増えてキャピラリ18の動く速度にワイヤ送り速度が追従することが可能になり、ワイヤ4及び第2ワイヤ15それぞれのループ形状の安定化を図ることができる。
その結果、チップ端部とワイヤ4や第2ワイヤ15とのショートを低減してワイヤ接続不良の発生を低減することができ、ワイヤ接続不良の抑制化を図ることができる。
本実施の形態2のCSP14のその他の構造及びその他の効果については、実施の形態1のCSP7と同様であるため、その重複説明は省略する。
以上、本発明者によってなされた発明を発明の実施の形態に基づき具体的に説明したが、本発明は前記発明の実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることは言うまでもない。
例えば、前記実施の形態1及び2では、半導体装置の一例として、BGA型の小型の半導体パッケージ(CSP7,14)の場合について説明したが、前記半導体装置は、LGA(Land Grid Array)型やQFN(Quad Flat Non-leaded Package)型のものであってもよい。
また、半導体チップ1や第2の半導体チップ17の固定については、ダイボンド用フィルム2に限らず、例えば、ペースト状の接着材等を用いて固定してもよい。
また、ボールマウントの工程については、パッケージ基板3のランド3dに半田を塗布した後、リフロー処理により半田バンプ8を形成する方法に限らず、例えば、予めボール形状に形成しておき、ランド3dに転写する方法や、マスクを介して半田を印刷する方法を用いてもよい。
本発明は、配線基板を有した電子装置およびその製造技術に好適である。
本発明の実施の形態1の半導体装置の構造の一例を封止体を透過して示す平面図である。 図1に示す半導体装置の構造の一例を示す断面図である。 図2に示すA部の構造を示す拡大部分断面図である。 図3に示すワイヤ接合部の構造の一例を示す拡大部分断面図である。 図4に示すワイヤリング時のキャピラリの移動軌跡の一例を示す断面図である。 図4に示すワイヤリング時のキャピラリの移動軌跡の一例を示す断面図である。 図4に示すワイヤリング時のキャピラリの移動軌跡の一例を示す断面図である。 図4に示すワイヤリング時のキャピラリの移動軌跡の一例を示す断面図である。 図1に示す半導体装置に組み込まれる配線基板の主面側の配線パターンの一例を示す平面図である。 図9に示す配線基板の裏面側の配線パターンの一例を示す裏面図である。 図9に示す配線基板の構造の一例を示す断面図である。 図11に示すA部の構造を示す拡大部分断面図である。 図1に示す半導体装置の組み立てにおける樹脂モールドまでの組み立ての一例を示す製造プロセスフロー図である。 図1に示す半導体装置の組み立てにおける樹脂モールド後の組み立ての一例を示す製造プロセスフロー図である。 図1に示す半導体装置の組み立てにおける樹脂モールド後の組み立ての変形例を示す製造プロセスフロー図である。 本発明の実施の形態1の変形例の配線基板の主面側の配線パターンを示す平面図である。 図16に示す配線基板の裏面側の配線パターンを示す裏面図である。 図16に示す配線基板の構造を示す断面図である。 図18に示すA部の構造を示す拡大部分断面図である。 本発明の実施の形態1の他の変形例の配線基板の主面側の配線パターンを示す平面図である。 図20に示す配線基板の構造を示す断面図である。 図21に示すA部の構造を示す拡大部分断面図である。 本発明の実施の形態2の半導体装置の構造の一例を封止体を透過して示す平面図である。 図23に示す半導体装置の構造の一例を示す断面図である。 図24に示すA部の構造を示す拡大部分断面図である。 図24に示すB部の構造を示す拡大部分断面図である。 比較例のワイヤボンディング時のキャピラリ押し付け状態の一例を示す拡大部分断面図である。 比較例のワイヤボンディング後の接続不良の状態を示す断面図である。
符号の説明
1 半導体チップ
1a 主面
1b 裏面
1c パッド(電極)
2 ダイボンド用フィルム
3 パッケージ基板(配線基板)
3a 主面
3b 裏面
3c コア材
3d ランド
3e スルーホール
3f ソルダレジスト膜
3g 銅配線
3h ボンディングリード(端子)
3i 開口部
3j 給電線
4 ワイヤ
4a ワイヤ接続部
4b ループの頂点
5 一括封止体
6 封止体
7 CSP(半導体装置)
8 半田バンプ(外部端子)
9 多数個取り基板
10 マーキング
11 ダイシングブレード
12 ダイシングテープ
13 中心線
14 CSP(半導体装置)
15 第2ワイヤ(他のワイヤ)
15a ワイヤ接続部
15b ループの頂点
16 第3ワイヤ
17 第2の半導体チップ(他の半導体チップ)
17a 主面
17b 裏面
17c パッド(電極)
18 キャピラリ
19 金バンプ
20 樹脂成形金型
20a キャビティ
30 小型パッケージ

Claims (7)

  1. 主面と、前記主面に対向する裏面と、周縁部に沿って前記主面上に配置された複数の端子とを有する配線基板と、
    前記配線基板の前記主面上の端子列の内側に搭載された半導体チップと、
    前記半導体チップの電極と前記配線基板の端子とを電気的に接続し、前記配線基板の端子が第1ボンドとして接続され、前記半導体チップの電極が第2ボンドとして接続された複数のワイヤと、
    前記配線基板の裏面に設けられた複数の外部接続用端子とを有し、
    前記ワイヤの一部が、前記端子におけるワイヤ接続部より前記周縁部側に配置されていることを特徴とする半導体装置。
  2. 請求項1記載の半導体装置において、前記ワイヤのループの頂点が前記第1ボンドのワイヤ接続部より前記周縁部側に配置されていることを特徴とする半導体装置。
  3. 請求項1記載の半導体装置において、前記配線基板の前記主面の配線を覆うソルダレジスト膜が前記第1ボンドのワイヤ接続部より内側に配置されていることを特徴とする半導体装置。
  4. 請求項1記載の半導体装置において、前記配線基板の前記端子より前記周縁部側に配置された配線は露出していることを特徴とする半導体装置。
  5. 請求項1記載の半導体装置において、
    前記半導体チップの上に積層された他の半導体チップと、
    前記半導体チップの電極と前記他の半導体チップの電極とを接続し、下段側の前記半導体チップの電極が第1ボンドとして接続され、上段側の前記他の半導体チップの電極が第2ボンドとして接続された複数の他のワイヤとを有し、
    前記他のワイヤの一部が、前記第1ボンドのワイヤ接続部より前記周縁部側に配置されていることを特徴とする半導体装置。
  6. (a)主面と、前記主面に対向する裏面と、周縁部に沿って前記主面上に配置された複数の端子とを有する配線基板を準備する工程と、
    (b)前記配線基板の前記主面上の端子列の内側に半導体チップを接続する工程と、
    (c)ワイヤのボール状に形成された先端部を前記配線基板の前記端子に接続し、その後、キャピラリを前記半導体チップから離れる方向に移動させて前記ワイヤを前記端子から引き出し、さらに前記キャピラリを前記半導体チップの電極上に配置した後、前記ワイヤの一部を押し潰して前記半導体チップの電極に電気的に接続する工程と、
    (d)前記半導体チップ及び前記ワイヤを封止する工程とを有し、
    前記(c)工程において、前記ワイヤの一部が、前記配線基板の前記端子におけるワイヤ接続部より前記周縁部側に配置されるように前記ワイヤを接続することを特徴とする半導体装置の製造方法。
  7. 請求項6記載の半導体装置の製造方法において、前記(c)工程で前記ワイヤのループの頂点が前記配線基板の前記端子におけるワイヤ接続部より前記周縁部側に配置されるように前記ワイヤを接続することを特徴とする半導体装置の製造方法。
JP2006001027A 2006-01-06 2006-01-06 半導体装置及びその製造方法 Active JP4881620B2 (ja)

Priority Applications (10)

Application Number Priority Date Filing Date Title
JP2006001027A JP4881620B2 (ja) 2006-01-06 2006-01-06 半導体装置及びその製造方法
US11/606,027 US7889513B2 (en) 2006-01-06 2006-11-30 Semiconductor device
TW102125650A TWI531016B (zh) 2006-01-06 2006-12-04 Semiconductor device and manufacturing method thereof
TW105106184A TWI598971B (zh) 2006-01-06 2006-12-04 Semiconductor device
TW095144886A TWI404148B (zh) 2006-01-06 2006-12-04 Semiconductor device and manufacturing method thereof
CNA2006101562406A CN1996584A (zh) 2006-01-06 2006-12-27 半导体器件及其制造方法
KR1020070001430A KR101286874B1 (ko) 2006-01-06 2007-01-05 반도체 장치 및 그 제조 방법
US12/985,815 US20110159644A1 (en) 2006-01-06 2011-01-06 Semiconductor device and a method of manufacturing the same
US14/820,282 US9991229B2 (en) 2006-01-06 2015-08-06 Semiconductor device
US15/990,750 US10515934B2 (en) 2006-01-06 2018-05-28 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006001027A JP4881620B2 (ja) 2006-01-06 2006-01-06 半導体装置及びその製造方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2011170871A Division JP5266371B2 (ja) 2011-08-04 2011-08-04 半導体装置及びその製造方法

Publications (3)

Publication Number Publication Date
JP2007184385A true JP2007184385A (ja) 2007-07-19
JP2007184385A5 JP2007184385A5 (ja) 2009-02-19
JP4881620B2 JP4881620B2 (ja) 2012-02-22

Family

ID=38231802

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006001027A Active JP4881620B2 (ja) 2006-01-06 2006-01-06 半導体装置及びその製造方法

Country Status (5)

Country Link
US (4) US7889513B2 (ja)
JP (1) JP4881620B2 (ja)
KR (1) KR101286874B1 (ja)
CN (1) CN1996584A (ja)
TW (3) TWI598971B (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010040955A (ja) * 2008-08-08 2010-02-18 Renesas Technology Corp 半導体装置及びその製造方法
JP2010238946A (ja) * 2009-03-31 2010-10-21 Sanyo Electric Co Ltd 半導体装置及びその製造方法
US8692370B2 (en) 2009-02-27 2014-04-08 Semiconductor Components Industries, Llc Semiconductor device with copper wire ball-bonded to electrode pad including buffer layer

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4397408B2 (ja) * 2007-09-21 2010-01-13 株式会社新川 半導体装置及びワイヤボンディング方法
TWM356216U (en) * 2008-12-12 2009-05-01 Kun Yuan Technology Co Ltd Memory chip packaging module
US8384228B1 (en) * 2009-04-29 2013-02-26 Triquint Semiconductor, Inc. Package including wires contacting lead frame edge
KR101746614B1 (ko) 2011-01-07 2017-06-27 삼성전자 주식회사 발광소자 패키지 및 그 제조방법
JP5893266B2 (ja) * 2011-05-13 2016-03-23 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP6227223B2 (ja) * 2012-03-30 2017-11-08 富士通テン株式会社 半導体装置、及び半導体装置の製造方法
JP2014220439A (ja) * 2013-05-10 2014-11-20 ルネサスエレクトロニクス株式会社 半導体装置の製造方法および半導体装置
JP2016062962A (ja) * 2014-09-16 2016-04-25 株式会社東芝 ワイヤボンディング装置、及び半導体装置
JP2018137342A (ja) 2017-02-22 2018-08-30 株式会社村田製作所 半導体装置及びその製造方法
US10535812B2 (en) * 2017-09-04 2020-01-14 Rohm Co., Ltd. Semiconductor device
TWI767243B (zh) * 2020-05-29 2022-06-11 矽品精密工業股份有限公司 電子封裝件
CN116884862B (zh) * 2023-09-07 2023-11-24 江苏长晶科技股份有限公司 一种基于3d打印的凸点制作方法及芯片封装结构

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5041818Y1 (ja) * 1968-12-16 1975-11-27
JPH0982738A (ja) * 1995-09-12 1997-03-28 Tanaka Denshi Kogyo Kk 半導体装置
JP2000307057A (ja) * 1999-02-17 2000-11-02 Sharp Corp 半導体装置、およびその製造方法
JP2001284370A (ja) * 2000-03-30 2001-10-12 Sanyo Electric Co Ltd 半導体装置の製造方法
JP2002043357A (ja) * 2000-07-26 2002-02-08 Texas Instr Japan Ltd 半導体装置及びその製造方法
JP2004319921A (ja) * 2003-04-21 2004-11-11 Shinkawa Ltd ワイヤボンディング方法
JP2005072515A (ja) * 2003-08-28 2005-03-17 Renesas Technology Corp 半導体装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5041818U (ja) * 1973-08-13 1975-04-28
JP3011510B2 (ja) * 1990-12-20 2000-02-21 株式会社東芝 相互連結回路基板を有する半導体装置およびその製造方法
US5905639A (en) * 1997-09-29 1999-05-18 Raytheon Company Three-dimensional component stacking using high density multichip interconnect decals and three-bond daisy-chained wedge bonds
MY133357A (en) * 1999-06-30 2007-11-30 Hitachi Ltd A semiconductor device and a method of manufacturing the same
JP4570809B2 (ja) * 2000-09-04 2010-10-27 富士通セミコンダクター株式会社 積層型半導体装置及びその製造方法
JP3631120B2 (ja) 2000-09-28 2005-03-23 沖電気工業株式会社 半導体装置
US6867493B2 (en) * 2000-11-15 2005-03-15 Skyworks Solutions, Inc. Structure and method for fabrication of a leadless multi-die carrier
JP4075306B2 (ja) * 2000-12-19 2008-04-16 日立電線株式会社 配線基板、lga型半導体装置、及び配線基板の製造方法
US6894398B2 (en) * 2001-03-30 2005-05-17 Intel Corporation Insulated bond wire assembly for integrated circuits
US6787926B2 (en) * 2001-09-05 2004-09-07 Taiwan Semiconductor Manufacturing Co., Ltd Wire stitch bond on an integrated circuit bond pad and method of making the same
JP3685779B2 (ja) 2002-08-27 2005-08-24 株式会社新川 ワイヤボンディング方法、ワイヤボンディング装置及びワイヤボンディングプログラム
JP2004214249A (ja) * 2002-12-27 2004-07-29 Renesas Technology Corp 半導体モジュール
JP4615189B2 (ja) * 2003-01-29 2011-01-19 シャープ株式会社 半導体装置およびインターポーザチップ
JP4103796B2 (ja) * 2003-12-25 2008-06-18 沖電気工業株式会社 半導体チップパッケージ及びマルチチップパッケージ
KR100621547B1 (ko) * 2004-01-13 2006-09-14 삼성전자주식회사 멀티칩 패키지
KR100557540B1 (ko) * 2004-07-26 2006-03-03 삼성전기주식회사 Bga 패키지 기판 및 그 제작 방법
US8324725B2 (en) * 2004-09-27 2012-12-04 Formfactor, Inc. Stacked die module

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5041818Y1 (ja) * 1968-12-16 1975-11-27
JPH0982738A (ja) * 1995-09-12 1997-03-28 Tanaka Denshi Kogyo Kk 半導体装置
JP2000307057A (ja) * 1999-02-17 2000-11-02 Sharp Corp 半導体装置、およびその製造方法
JP2001284370A (ja) * 2000-03-30 2001-10-12 Sanyo Electric Co Ltd 半導体装置の製造方法
JP2002043357A (ja) * 2000-07-26 2002-02-08 Texas Instr Japan Ltd 半導体装置及びその製造方法
JP2004319921A (ja) * 2003-04-21 2004-11-11 Shinkawa Ltd ワイヤボンディング方法
JP2005072515A (ja) * 2003-08-28 2005-03-17 Renesas Technology Corp 半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010040955A (ja) * 2008-08-08 2010-02-18 Renesas Technology Corp 半導体装置及びその製造方法
US8692370B2 (en) 2009-02-27 2014-04-08 Semiconductor Components Industries, Llc Semiconductor device with copper wire ball-bonded to electrode pad including buffer layer
JP2010238946A (ja) * 2009-03-31 2010-10-21 Sanyo Electric Co Ltd 半導体装置及びその製造方法

Also Published As

Publication number Publication date
US10515934B2 (en) 2019-12-24
US7889513B2 (en) 2011-02-15
KR20070074489A (ko) 2007-07-12
US20110159644A1 (en) 2011-06-30
US20070158392A1 (en) 2007-07-12
KR101286874B1 (ko) 2013-07-16
TWI531016B (zh) 2016-04-21
TWI404148B (zh) 2013-08-01
US20180277522A1 (en) 2018-09-27
JP4881620B2 (ja) 2012-02-22
US9991229B2 (en) 2018-06-05
US20150348944A1 (en) 2015-12-03
CN1996584A (zh) 2007-07-11
TWI598971B (zh) 2017-09-11
TW201635402A (zh) 2016-10-01
TW201347061A (zh) 2013-11-16
TW200805526A (en) 2008-01-16

Similar Documents

Publication Publication Date Title
JP4881620B2 (ja) 半導体装置及びその製造方法
US8102035B2 (en) Method of manufacturing a semiconductor device
US9385072B2 (en) Method of manufacturing semiconductor device and semiconductor device
US8133759B2 (en) Leadframe
US8569163B2 (en) Ultrasonic wire bonding method for a semiconductor device
JP2003243600A (ja) 半導体装置およびその製造方法
US20060049523A1 (en) Wire-bonding method for connecting wire-bond pads and chip and the structure formed thereby
US6642082B2 (en) Method for manufacturing a resin-sealed semiconductor device
JP2008277751A (ja) 半導体装置の製造方法、および半導体装置
US20090039509A1 (en) Semiconductor device and method of manufacturing the same
JP4243270B2 (ja) 半導体装置の製造方法
JP5266371B2 (ja) 半導体装置及びその製造方法
JP2005191158A (ja) 半導体装置及びその製造方法
JP2005311099A (ja) 半導体装置及びその製造方法
JP4747188B2 (ja) 半導体装置の製造方法
JPH11204715A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090106

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090106

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090410

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20100528

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110607

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110804

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110823

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111019

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111108

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111205

R150 Certificate of patent or registration of utility model

Ref document number: 4881620

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141209

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350