JP2007025662A5 - - Google Patents

Download PDF

Info

Publication number
JP2007025662A5
JP2007025662A5 JP2006185622A JP2006185622A JP2007025662A5 JP 2007025662 A5 JP2007025662 A5 JP 2007025662A5 JP 2006185622 A JP2006185622 A JP 2006185622A JP 2006185622 A JP2006185622 A JP 2006185622A JP 2007025662 A5 JP2007025662 A5 JP 2007025662A5
Authority
JP
Japan
Prior art keywords
pixel
gate
time
gate line
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006185622A
Other languages
English (en)
Other versions
JP5253721B2 (ja
JP2007025662A (ja
Filing date
Publication date
Priority claimed from KR1020050062476A external-priority patent/KR101136348B1/ko
Application filed filed Critical
Publication of JP2007025662A publication Critical patent/JP2007025662A/ja
Publication of JP2007025662A5 publication Critical patent/JP2007025662A5/ja
Application granted granted Critical
Publication of JP5253721B2 publication Critical patent/JP5253721B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (10)

  1. ベース基板と、
    前記ベース基板上に形成され、互いに隣接した第1ゲートライン及び第2ゲートラインを有する多数のゲートラインと、
    前記ベース基板上に形成され、前記ゲートラインとは絶縁され、前記ゲートラインと交差し、互いに隣接した第1データライン及び第2データラインを有する多数のデータラインと、
    同一の行に配置されそれぞれ画素電極を含む第1画素及び第2画素を有する画素グループと、を含み、
    前記第1画素は前記第1ゲートラインに電気的に連結され、前記第2画素は前記第2ゲートラインに電気的に連結され、前記第1画素の前記画素電極は部分的に前記第2ゲートラインと重なり、前記第2画素の前記画素電極は部分的に前記第1ゲートラインと重なり、前記第1及び第2画素はそれぞれ前記第1及び第2データラインに連結されることを特徴とするアレイ基板。
  2. 前記第1画素は、前記第1ゲートラインに電気的に連結された第1スイッチング素子を含み、前記第1画素の前記画素電極は、前記第1スイッチング素子に電気的に連結されたとを特徴とする請求項1記載のアレイ基板。
  3. 前記第1及び第2画素の前記画素電極と前記ゲートラインとの間には、絶縁膜が介在されたことを特徴とする請求項記載のアレイ基板。
  4. 前記第2画素は、前記第2ゲートラインに電気的に連結された第2スイッチング素子を含み、前記第2画素の前記画素電極は、前記第2スイッチング素子に電気的に連結されたことを特徴とする請求項記載のアレイ基板。
  5. アレイ基板及び前記アレイ基板と向かい合う対向基板で構成され画像を表示する表示パネルと、
    前記アレイ基板に第1ゲート信号及び第2ゲート信号を提供するゲート駆動部と、
    前記アレイ基板に多数のデータ信号を提供するデータ駆動部と、を含み、
    前記アレイ基板は、
    第1ベース基板と、
    前記第1ベース基板上に形成され、互いに隣接した第1ゲートライン及び第2ゲートラインを有する多数のゲートラインと、
    前記第1ベース基板上に形成され、前記ゲートラインとは絶縁され、前記ゲートラインと交差し、互いに隣接した第1データライン及び第2データラインを有する多数のデータラインと、
    同一の行に配置されそれぞれ画素電極を含む第1画素及び第2画素を有する画素グループを含み、
    前記第1画素の前記画素電極は部分的に前記第2ゲートラインと重なり、前記第2画素の前記画素電極は部分的に前記第1ゲートラインと重なり、前記第1及び第2画素はそれぞれ前記第1及び第2データラインに連結されることを特徴とする表示装置
  6. 前記第1画素は、前記第1ゲートラインに提供される第1ゲート信号のハイ電圧に応答してターンオンされ、
    前記第2画素は、前記第2ゲートラインに提供される第2ゲート信号のハイ電圧に応答してターンオンされ、前記第1ゲート信号のハイ電圧及び前記第2ゲート信号のハイ電圧は前記第1ゲートライン及び前記第2ゲートラインに順次に提供されることを特徴とする請求項5記載の表示装置
  7. 1H時間の初期時間の間、前記第1ゲート信号は前記ハイ電圧を維持し、前記1H時間の後期時間の間、前記第2ゲートラインは前記ハイ電圧を維持することを特徴とする請求項6記載の表示装置
  8. 前記1H時間の初期時間の間、第1極性を有する前記多数のデータ信号のうち第1データ信号が前記第1データラインを通じて前記第1画素に提供され、
    前記1H時間の後期時間の間、前記第1極性に対し反転された第2極性を有する前記多数のデータ信号のうち第2データ信号が前記第2データラインを通じて前記第2画素に提供されることを特徴とする請求項7記載の表示装置
  9. 前記第1ゲート信号は、第1時間区間である前記1H時間の前記後期時間の間、ロー電圧を維持し、前記第1時間区間である前記1H時間の前記後期時間以後、前記ロー電圧より高い第1電圧に上昇することを特徴とする請求項8記載の表示装置
  10. 前記第2ゲート信号は、前記1H時間の前記後期時間以後、1/2H時間の間、ロー電圧を維持し、前記ロー電圧状態の前記1/2H時間以後前記ロー電圧より低い第2電圧に下降することを特徴とする請求項8記載の表示装置。
JP2006185622A 2005-07-12 2006-07-05 アレイ基板及びこれを有する表示装置 Active JP5253721B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050062476A KR101136348B1 (ko) 2005-07-12 2005-07-12 어레이 기판 및 이를 갖는 표시장치
KR10-2005-0062476 2005-07-12

Publications (3)

Publication Number Publication Date
JP2007025662A JP2007025662A (ja) 2007-02-01
JP2007025662A5 true JP2007025662A5 (ja) 2009-08-13
JP5253721B2 JP5253721B2 (ja) 2013-07-31

Family

ID=37609399

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006185622A Active JP5253721B2 (ja) 2005-07-12 2006-07-05 アレイ基板及びこれを有する表示装置

Country Status (5)

Country Link
US (1) US8085232B2 (ja)
JP (1) JP5253721B2 (ja)
KR (1) KR101136348B1 (ja)
CN (1) CN100590501C (ja)
TW (1) TWI406068B (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407400B (zh) * 2009-09-14 2013-09-01 Au Optronics Corp 液晶顯示器、平面顯示器及其閘極驅動方法
CN101667390B (zh) * 2009-09-29 2011-08-24 友达光电股份有限公司 平面显示器及其栅极驱动方法
TWI471643B (zh) * 2011-07-12 2015-02-01 Innolux Corp 影像顯示系統及其製造方法
WO2013111675A1 (ja) * 2012-01-25 2013-08-01 シャープ株式会社 液晶表示装置およびその駆動方法
US9564095B2 (en) * 2012-12-07 2017-02-07 Sakai Display Products Corporation Liquid crystal display device and method for driving the liquid crystal display device whereby shadowing can be prevented
KR102045787B1 (ko) * 2013-05-13 2019-11-19 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102579866B1 (ko) * 2016-05-24 2023-09-19 삼성디스플레이 주식회사 게이트 구동회로를 포함하는 표시 기판
CN106019747A (zh) * 2016-07-26 2016-10-12 京东方科技集团股份有限公司 一种阵列基板、其驱动方法及显示面板
KR20200143558A (ko) * 2019-06-13 2020-12-24 삼성디스플레이 주식회사 표시 장치
CN113721400B (zh) * 2021-07-30 2023-09-01 北海惠科光电技术有限公司 阵列基板以及显示面板

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6437585A (en) * 1987-08-04 1989-02-08 Nippon Telegraph & Telephone Active matrix type display device
JP3582082B2 (ja) * 1992-07-07 2004-10-27 セイコーエプソン株式会社 マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置
GB9223697D0 (en) * 1992-11-12 1992-12-23 Philips Electronics Uk Ltd Active matrix display devices
JPH07128639A (ja) * 1993-11-04 1995-05-19 Sharp Corp 表示装置
KR100234402B1 (ko) * 1996-01-19 1999-12-15 윤종용 액정 표시 장치의 구동 방법 및 장치
JP3062090B2 (ja) * 1996-07-19 2000-07-10 日本電気株式会社 液晶表示装置
JP2937130B2 (ja) * 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
US6219019B1 (en) * 1996-09-05 2001-04-17 Kabushiki Kaisha Toshiba Liquid crystal display apparatus and method for driving the same
JPH10104576A (ja) 1996-09-25 1998-04-24 Toshiba Corp 液晶表示装置およびその駆動方法
TW491959B (en) * 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
KR100400627B1 (ko) * 1999-03-18 2003-10-08 산요덴키가부시키가이샤 액티브 매트릭스형 표시 장치
US6812913B2 (en) * 2000-02-17 2004-11-02 Minolta Co., Ltd. Liquid crystal display driving method and liquid crystal display device
JP3899817B2 (ja) * 2000-12-28 2007-03-28 セイコーエプソン株式会社 液晶表示装置及び電子機器
TW571283B (en) * 2002-10-15 2004-01-11 Au Optronics Corp Liquid crystal display panel and the driving method thereof
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
KR100859467B1 (ko) * 2002-04-08 2008-09-23 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP3927093B2 (ja) 2002-08-08 2007-06-06 株式会社東芝 流体圧縮機
TWI353467B (en) * 2003-01-08 2011-12-01 Samsung Electronics Co Ltd Polysilicon thin film transistor array panel and m

Similar Documents

Publication Publication Date Title
JP2007025662A5 (ja)
TWI397880B (zh) 顯示裝置及其驅動方法
KR101567339B1 (ko) 터치 패널, 터치 디스플레이 패널, 터치 검출 및 디스플레이 방법
CN106547127B (zh) 阵列基板、液晶显示面板和显示装置
US9552759B2 (en) Display with gate lines in a diagonal direction
JP2003323164A5 (ja)
CN104238212A (zh) 液晶显示装置及其驱动方法
JP2007140467A5 (ja)
JP2007264080A5 (ja)
JP2007114778A5 (ja)
JP2007079569A5 (ja)
US20180074378A1 (en) Liquid Crystal Display Panel and Array Substrate Thereof
JP2011197685A5 (ja)
WO2013163883A1 (zh) 一种阵列基板、显示装置和显示装置的驱动方法
JP2007094415A5 (ja)
US8916879B2 (en) Pixel unit and pixel array
WO2016019628A1 (zh) 阵列基板、触控显示装置及驱动方法
US8085232B2 (en) Array substrate receiving two polarities opposite to each other and a display device having the same
JP2007102215A5 (ja)
JP2016539365A (ja) 液晶パネルの駆動回路、駆動方法及び液晶表示装置
JP2017134339A5 (ja)
CN205809498U (zh) 阵列基板、液晶显示面板、电致发光显示面板及显示装置
JP2007316635A5 (ja)
JP2008083320A5 (ja)
WO2015188420A1 (zh) 阵列基板及显示装置