JP2005167590A - 伝送線路 - Google Patents
伝送線路 Download PDFInfo
- Publication number
- JP2005167590A JP2005167590A JP2003403373A JP2003403373A JP2005167590A JP 2005167590 A JP2005167590 A JP 2005167590A JP 2003403373 A JP2003403373 A JP 2003403373A JP 2003403373 A JP2003403373 A JP 2003403373A JP 2005167590 A JP2005167590 A JP 2005167590A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- transmission line
- clock
- clock signal
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Dc Digital Transmission (AREA)
Abstract
スパイク状のノイズがドライバ出力IC及びレシーバ入力ICで発生するタイミングと、データ伝送線路及びアドレスデータ伝送線路内での伝播時間を調整することにより、クロックトリガとスパイク状のノイズが重ならないようにする。そしてデータ信号を正確にサンプリングできるようにする。
【構成】
スパイク状のノイズがドライバ出力IC及びレシーバ入力ICで発生するタイミングがクロックトリガからずれるように、クロック伝送線路、データ伝送線路またはアドレスデータ伝送線路の配線長を調整する。またデータ伝送線路及びアドレスデータ伝送線路を往復する伝播時間がクロック周期の整数倍になるように各伝送線路の配線長を調整する。
【選択図】
図3
Description
102-1 クロック伝送線路
102-2 データ伝送線路
102-3 アドレスデータ線路
103 レシーバIC
109-1 入出力IC1
109-2 入出力IC2
109-3 入出力IC3
109-4 入出力IC4
110-1 伝送線路1
110-2 伝送線路2
110-3 伝送線路3
110-4 伝送線路4
111 分岐
112 遅延回路
113 クロックドライバIC
Claims (6)
- 少なくとも異なる2つのIC間を双方向にクロック信号、データ信号またはアドレス信号が伝送し、該クロック信号の立ち上がり、もしくは、立ち下がりに同期して動作するシングルエッジトリガ回路において、データ信号またはアドレス信号またはクロック信号を、クロック信号のトリガ信号から半周期シフトするように調整し、クロック信号がドライバICからレシーバICに到達する2倍の時間がクロック周期の正数倍と略一致していることを特徴とする伝送線路。
- 異なる2つのIC間を双方向にクロック信号、データ信号またはアドレス信号が伝送し、該クロック信号の立ち上がり、もしくは、立ち下がりに同期して動作するダブルエッジトリガ回路において、データ信号またはアドレス信号またはクロック信号の配線長を、クロック信号のトリガ信号から半周期シフトするように調整し、クロック信号がドライバICからレシーバICに到達する時間がクロック周期の正数倍と略一致していることを特徴とする伝送線路。
- 前記クロック信号の立ち上がり時間、及び、立ち下がり時間をクロック信号周期の1%以上20%未満にすることを特徴とする請求項1または2に記載の伝送線路。
- 前記伝送線路は、クロック信号、データ信号またはアドレス信号を、1つのICから複数の同じICへ1つの伝送線路を分岐させて伝送する回路であり、複数の同じICから該伝送線路の分岐までの伝播時間が略一致していることを特徴とする請求項1または2に記載の伝送線路。
- 前記データ信号またはアドレス信号またはクロック信号の伝送線路の配線長を調整することにより、クロック信号がドライバICからレシーバICに到達する時間を調整していることを特徴とする請求項1乃至4のいずれか1項に記載の伝送線路。
- 前記データ信号またはアドレス信号またはクロック信号の伝送線路に遅延回路を設けることにより、クロック信号がドライバICからレシーバICに到達する時間を調整していることを特徴とする請求項1乃至4のいずれか1項に記載の伝送線路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003403373A JP4343665B2 (ja) | 2003-12-02 | 2003-12-02 | 伝送線路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003403373A JP4343665B2 (ja) | 2003-12-02 | 2003-12-02 | 伝送線路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005167590A true JP2005167590A (ja) | 2005-06-23 |
JP4343665B2 JP4343665B2 (ja) | 2009-10-14 |
Family
ID=34726698
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003403373A Expired - Fee Related JP4343665B2 (ja) | 2003-12-02 | 2003-12-02 | 伝送線路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4343665B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016005163A (ja) * | 2014-06-18 | 2016-01-12 | キヤノン株式会社 | プリント回路板 |
JP2022088789A (ja) * | 2020-12-03 | 2022-06-15 | 株式会社日立製作所 | 信号伝送装置 |
-
2003
- 2003-12-02 JP JP2003403373A patent/JP4343665B2/ja not_active Expired - Fee Related
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016005163A (ja) * | 2014-06-18 | 2016-01-12 | キヤノン株式会社 | プリント回路板 |
JP2022088789A (ja) * | 2020-12-03 | 2022-06-15 | 株式会社日立製作所 | 信号伝送装置 |
JP7446209B2 (ja) | 2020-12-03 | 2024-03-08 | 株式会社日立製作所 | 信号伝送装置 |
Also Published As
Publication number | Publication date |
---|---|
JP4343665B2 (ja) | 2009-10-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20020047738A1 (en) | Sampling clock generation circuit, data transfer control device, and electronic equipment | |
US20090240994A1 (en) | Apparatus and method for transmitting and receiving data bits | |
JPH11250006A (ja) | シリアルバス高速化回路 | |
JP2005244479A (ja) | 伝送装置 | |
US7816965B2 (en) | Cooperation circuit | |
JP4343665B2 (ja) | 伝送線路 | |
JP3708897B2 (ja) | 出力バッファ回路 | |
US7295048B2 (en) | Method and apparatus for generating spread spectrum clock signals having harmonic emission suppressions | |
US7706484B2 (en) | Coherent frequency clock generation and spectrum management with non-coherent phase | |
US6255883B1 (en) | System and method for balancing clock distribution between two devices | |
US8588331B2 (en) | Transmitter system for transmitting parallel data by compensating for crosstalk | |
US20080247496A1 (en) | Early HSS Rx Data Sampling | |
US8575967B2 (en) | Smart edge detector | |
KR100202767B1 (ko) | 데이타 전송 방식 및 데이타 전송 회로 | |
JP2005503004A5 (ja) | ||
JP2005318264A (ja) | ノイズキャンセル回路 | |
JP5633132B2 (ja) | データ伝送システム及び方法、データ送信装置及び受信装置 | |
JP2007312321A (ja) | シリアル・パラレル変換用の半導体集積回路 | |
JP2004336191A (ja) | 半導体集積回路 | |
US6356100B1 (en) | Ground bounce reduction technique using phased outputs and package de-skewing for synchronous buses | |
JP3578135B2 (ja) | クロックジッタ削減方法及びクロックジッタ削減装置 | |
US9378175B2 (en) | Data transfer between a master and slave | |
US5758130A (en) | Digital signal distribution for long and short paths | |
US20060001451A1 (en) | Dynamic-to-static logic converter | |
JPH07141055A (ja) | 信号伝送方法および装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061116 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20070330 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080926 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080930 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090630 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090709 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120717 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120717 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130717 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |