JP2005148602A - 液晶表示装置 - Google Patents

液晶表示装置 Download PDF

Info

Publication number
JP2005148602A
JP2005148602A JP2003389024A JP2003389024A JP2005148602A JP 2005148602 A JP2005148602 A JP 2005148602A JP 2003389024 A JP2003389024 A JP 2003389024A JP 2003389024 A JP2003389024 A JP 2003389024A JP 2005148602 A JP2005148602 A JP 2005148602A
Authority
JP
Japan
Prior art keywords
electrode
counter electrode
signal line
pixel
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003389024A
Other languages
English (en)
Other versions
JP4326307B2 (ja
Inventor
Kikuo Ono
記久雄 小野
Ikuko Nagayama
育子 永山
Ryutaro Oke
隆太郎 桶
Hiroyuki Shoda
浩幸 鎗田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Hitachi Displays Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Displays Ltd filed Critical Hitachi Displays Ltd
Priority to JP2003389024A priority Critical patent/JP4326307B2/ja
Priority to CNB2004100904515A priority patent/CN100395641C/zh
Priority to US10/991,380 priority patent/US7352425B2/en
Publication of JP2005148602A publication Critical patent/JP2005148602A/ja
Priority to US12/052,304 priority patent/US7486345B2/en
Priority to US12/359,636 priority patent/US7612855B2/en
Application granted granted Critical
Publication of JP4326307B2 publication Critical patent/JP4326307B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

【課題】点欠陥の低減および透過率の向上を図った液晶表示装置を提供する。
【解決手段】
1画素領域の一方の基板に透明材料で構成した平面パターンが矩形の対向電極と櫛歯状の透明の画素電極が絶縁膜を介して重なる構造において、薄膜トランジスタから透明の画素電極に電位を伝える不透明材料のソース電極が対向電極と重ならないように、対向電極に切り欠きあるいはスリットいれる。
【選択図】 図1

Description

本発明は、液晶表示装置に係り、液晶を介して対向配置される各基板のうち一方の基板の液晶の面側に画素電極と対向電極とが形成されている液晶表示装置に関するものである。
この種の液晶表示装置は、画素電極と対向電極の間の領域を透過する光に対して、その量を前記各電極の間に発生する電界が印加される液晶の駆動によって、制御するようになっている。
このような液晶表示装置は、表示面に対して斜めの方向から観察しても表示に変化のない、いわゆる広視野角特性に優れたものとして知られている。
そして、これまで、前記画素電極と対向電極は光を透過させることのない導電層で形成されていた。
しかし、近年、画素領域の周辺を除く領域の全域に透明電極からなる対向電極を形成し、この対向電極上に絶縁膜を介して一方向に延在し該一方向に交差する方向に並設させた透明電極からなる帯状の画素電極を形成した構成のものが知られるに到った。
このような構成の液晶表示装置は、基板とほぼ平行な方向の電界が画素電極と対向電極との間に発生し、依然として広視野角特性に優れるとともに、開口率が大幅に向上するようになる(下記特許文献参照)。
特開平11−202356号公報
しかしながら、このような液晶表示装置は、その画素領域の僅かな周辺を除く領域に形成された対向電極が、絶縁膜を介して形成される櫛歯状の画素電極と大きな面積で重畳されており、前記絶縁膜にピンホールがあった場合ショート不良が発生し表示上の点欠陥となり画質が低下する課題があった。
また、上記画素領域では、画素電極と、この画素電極と接続されるべく薄膜トランジスタがそれぞれ絶縁膜を介して異なる絶縁膜上に配置されているため、その接続個所において面積の大きなコンタクトホールが必要となり、開口率すなわち液晶表示装置の透過率が低下する問題があった。さらに、各対向電極に電気低効率の小さな不透明の金属材料で構成された対向電極配線によって信号を供給する構成の場合、該対向電極配線の幅が広いと同様に透過率が低下する課題があった。
さらに、前記のコンタクトホールの形成個所は段差が大きくなり、これに配向膜を成膜しラビングを行った場合、ラビング方向にほぼ沿って液晶配向が乱れる領域ができ透過率が低下する課題があった。
本発明は、このような事情に基づいてなされたものであり、その目的は、画素電極と対向電極とのショートを回避し、画質を向上させた液晶表示装置を提供するにある。
また、本発明の他の目的は、開孔率の向上を図った液晶表示装置を提供するにある。
さらに、本発明の他の目的は、コンタクトホール周辺における液晶配向の乱れを回避した液晶表示装置を提供するにある。
前記課題に対して概略以下の手段を持ち、課題を解決する。
(1)本発明による液晶表示装置は、たとえば、基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
前記対向電極は、画素領域のほぼ全域にわたって形成され、
前記スイッチング素子は、前記対向電極をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極の形成領域内にまで延在され、
前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
前記配線層は画素電極との接続において前記第2絶縁膜に形成されたスルーホールを通してなされているとともに、前記対向電極は前記配線層の形成領域において該配線層との重畳を回避するスリットが形成されていることを特徴とする。
(2)本発明による液晶表示装置は、たとえば、基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされていることを特徴とする。
(3)本発明による液晶表示装置は、たとえば、基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされ、かつ液晶の分子の初期配向方向は前記対向電極信号線の延在方向にほぼ一致づけられていることを特徴とする。
(4)本発明による液晶表示装置は、たとえば、基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされているとともに、前記対向電極は前記配線層の形成領域において該配線層との重畳を回避するスリットが形成されていることを特徴とする。
(5)本発明による液晶表示装置は、たとえば、基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされているとともに、前記対向電極は前記配線層の形成領域において該配線層との重畳を回避するスリットが形成され、
また、液晶の分子の初期配向方向は前記対向電極信号線の延在方向にほぼ一致づけられて設定されていることを特徴とする。
(6)本発明による液晶表示装置は、たとえば、(5)の構成を前提に、前記画素領域は、互いに隣接して配置される一対のゲート信号線と、スイッチング素子を介して映像信号を画素電極に供給するドレイン信号線であって互いに隣接して配置されるものとで囲まれて形成され、前記対向電圧信号線は前記一対のゲート信号線の間に該ゲート信号線と平行に走行して形成されていることを特徴とする。
(7)本発明は、たとえば、第1の透明絶縁膜基板上にゲート信号配線、ドレイン信号配線をマトリクス状に配列し、隣り合うゲート信号配線、隣合うドレイン信号配線に囲まれた1画素領域に薄膜トランジスタを有し、第1の矩形の透明の対向電極、絶縁膜を介して帯状あるいは櫛歯状の第2の透明の画素電極を有し、前記対向電極は隣合うドレイン信号配線は絶縁膜を介してこれを横切る対向電極配線を有し、前記1画素内の対向電極配線の両側に前記透明の対向電極の領域を有し、
前記第1の透明基板とは別の第2の透明絶縁基板との張り合わせた間隙に液晶を封入し、前記矩形の透明電極と前記帯状の間に発生する電界により駆動する液晶表示装置において、
前記薄膜トランジスタの半導体層に接続されたソース電極は前記透明の対向電極に設けられたスリット部を対向電極と重ならないように延在し、対向電極配線上で画素電極と接続されることを特徴とする。
(8)本発明による液晶表示装置は、たとえば、(7)の構成を前提に、透明の対向電極および対向電極配線は第1の透明基板上に配置、薄膜トランジスタのソース電極は前記透明基板上の第1の絶縁膜上に配置、画素電極は薄膜トランジスタの第2の絶縁膜上に配置され、前記画素電極は対向電極配線上で第2の絶縁膜の開口部でソース電極と接続されていることを特徴とする。
(9)本発明による液晶表示装置は、たとえば、(7)あるいは(8)の構成を前提とし、第1の絶縁膜はゲート絶縁膜、第2の絶縁膜は薄膜トランジスタの保護絶縁膜であることを特徴とする。
(10)本発明は、たとえば、第1の透明絶縁膜基板上にゲート信号配線、ドレイン信号配線をマトリクス状に配列し、隣り合うゲート信号配線、隣合うドレイン信号配線に囲まれた1画素領域に薄膜トランジスタを有し、第1の矩形の透明の対向電極、絶縁膜を介して帯状あるいは櫛歯状の第2の透明の画素電極を有し、
前記第1の透明基板とは別の第2の透明絶縁基板との張り合わせた間隙に液晶を封入し、前記矩形の透明電極と前記帯状の間に発生する電界により駆動する液晶表示装置において、
前記薄膜トランジスタの半導体層に接続されたソース電極および透明電極は第1及び第2の絶縁膜の積層膜上でのみ重なることを特徴とする。
(11)本発明による液晶表示装置は、たとえば、(10)の構成を前提とし、前記対向電極は隣合うドレイン信号配線は絶縁膜を介してこれを横切る対向電極配線を有し、前記1画素内の対向電極配線の両側に前記透明の対向電極の領域を有することを特徴とする。
(12)本発明による液晶表示装置は、たとえば、(10)あるいは(11)の構成を前提とし、第1の絶縁膜は薄膜トランジスタのゲート絶縁膜、第2の絶縁膜は薄膜トランジスタの保護絶縁膜であることを特徴とする。
(13)本発明は、たとえば、第1の透明絶縁膜基板上にゲート信号配線、ドレイン信号配線をマトリクス状に配列し、隣り合うゲート信号配線、隣合うドレイン信号配線に囲まれた1画素領域に薄膜トランジスタを有し、第1の矩形の透明の対向電極、絶縁膜を介して帯状あるいは櫛歯状の第2の透明の画素電極を有し、前記対向電極は隣合うドレイン信号配線は絶縁膜を介してこれを横切る対向電極配線を有し、
前記第1の透明基板とは別の第2の透明絶縁基板との張り合わせた間隙に液晶を封入し、前記矩形の透明電極と前記帯状の間に発生する電界により駆動する液晶表示装置において、
前記対向電極は隣り合うゲート信号配線と絶縁膜を介してまたぐように形成された第3の透明電極で接続されたことを特徴とする。
(14)本発明による液晶表示装置は、たとえば、(13)の構成を前提とし、前記1画素内の対向電極配線の両側に前記透明の対向電極と画素電極の積層領域を有することを特徴とする。
(15)本発明による液晶表示装置は、たとえば、(7)から(14)のうちいずれかの構成を前提とし、前記画素電極は1画素領域内において、前記ゲート信号配線と時計回りに3〜20度あるいは反時計回りに3〜20度角度を持つ帯状の画素電極パターンを有することを特徴とする。
(16)本発明による液晶表示装置は、たとえば、(15)の構成を前提とし、1画素内に前記ゲート信号配線と時計回りに3〜20度及び反時計回りに3〜20度角度を持つ少なくとも2つの帯状の画素電極パターンを有することを特徴とする。
実施例1.
図2は、本発明の第1の実施例の液晶表示パネルの等価回路を該液晶表示パネルの外付け回路とともに示した図である。
図2中、x方向に延在されy方向に並設される各ゲート信号線GLには垂直走査回路Vによって順次走査信号(電圧信号)が供給されるようになっている。
走査信号が供給されたゲート信号線GLに沿って配置される各画素領域の薄膜トランジスタTFTは該走査信号によってオンするようになっている。
そして、このタイミングにあわせて映像信号駆動回路Hから各ドレイン信号線DLに映像信号が供給されるようになっている。各ドレイン信号線DLは、図中、y方向に延在されx方向に並設されている。この映像信号は各画素領域の該薄膜トランジスタを介して画素電極PXに印加されるようになっている。
各画素領域において、画素電極PXとともに形成されている対向電極CTには対向電圧信号線CLを介して対向電圧が印加されるようになって、それら各電極の間に電界を発生させるようになっている。画素電極PXおよび対向電極CTはそれぞれ、ドレイン信号線DLからの映像情報電圧をゲート信号線GLがオン電圧を印加されたタイミングで薄膜トランジスタTFTがオンされて画素電極PXへ印加される一方において、外部電源につながれた対向電圧信号線CLから各画素領域で対向電極CTへ伝播され、これによって液晶容量へ電圧を印加する働きをする。上記、画素電極PXおよび対向電極CTは薄膜トランジスタTFTの形成された第1の透明基板SUB1上に形成される。上記画素電極PXおよび対向電極CTは絶縁膜を挟んで形成された保持容量素子Cstgと画素電極PXと対向電極CT間の電界が液晶部を通過することによる液晶容量Clcの二つ容量の和の容量を構成している。本発明の液晶モードは絶縁膜を挟んで対向電極CTと画素電極PXが積層される面積が大きくそのため1画素の保持容量素子Cstgが大きな値を有する特徴がある。
そして、この電界のうち透明基板SUB1と平行な成分を有する電界によって液晶LCの光透過率を制御するようになっている。
なお、同図において各画素領域に示したR、G、Bの各符号は、各画素領域にそれぞれ赤色用フィルタ、緑色用フィルタ、青色用フィルタが形成されていることを示している。
上記で、1画素の領域は隣り合うドレイン信号線DLおよび隣り合うゲート信号線GL内に囲まれた領域であり、その領域に前述のように、薄膜トランジスタTFT、画素電極PX、対向電極CTが形成されている。
一方、対向電圧信号線CLは第1の透明基板SUB1で、ゲート信号線GLと平行に配置された横方向の配線になっており画素領域外部でまとめられ、外部電源につながれる。
図1は、本発明による液晶表示装置(パネル)の画素領域における構成図であり、液晶を介して互いに対向配置される各透明基板のうちで一方の透明基板の液晶側から観た平面図である。
図1のI(a)−I(b)線における断面図を図3に、II(a)−II(b)線における断面図を図5に、III(a)−III(b)線における断面図を図6に、IV(a)−IV(b)線における断面図を図7に示している。図4は、本液晶モードの液晶分子の電圧オン、オフ時における動作を模式的に表す平面図である。
まず、図1において、図中x方向に延在されy方向に並設されるゲート信号線GLが、たとえば第1の透明基板側からモリブデン(Mo)、アルミニューム(Al)、モリブデン(Mo)の3層積層膜で形成されている。このゲート信号線GLは後述するドレイン信号線DLとで矩形状の領域を形成し、その領域は画素領域を構成するようになっている。
そして、この画素領域には、後述する画素電極PXとの間で電界を発生せしめる対向電極CTが形成され、この対向電極CTは該画素領域の僅かな周辺を除く中央のほぼ全域に形成され、透明導電体であるたとえばITO(Indium−Tin−Oxide)から構成されている。なお、この対向電極CTには一部切欠きを有するが、このことについては後述する。
この対向電極CTは、隣り合うゲート信号線GLのほぼ中央付近に前述のゲート信号線GLと平行に配置された対向電圧信号線CLと接続され、この対向電圧信号線CLは図中左右の画素領域(ゲート信号線GLに沿って配置される各画素領域)における対向電極CTに同様に形成された対向電圧信号線CLと一体的に形成されている。
この対向電圧信号線CLは、たとえばモリブデン(Mo)、アルミニューム(Al)、モリブデン(Mo)の3層積層膜からなる不透明の材料で形成されている。
また、上述したように、対向電圧信号線CLの材料をゲート信号線GLと同一の材料とすることにより、それらを同一の工程で形成でき製造工数の増大を回避させることができる。
ここで、前記対向電圧信号線CLは、上記三層膜に限定されることなく、たとえばCr、Ti、Moの単層膜あるいは、これらとAlを含有する材料との2層膜あるいは3層膜で形成するようにしてもよいことはいうまでもない。
しかし、この場合、この対向電圧信号線CLは対向電極CTに対して上層に位置づけるのが効果的となる。けだし、対向電極CTを構成するITO膜の選択エッチング液(たとえばHBr)は容易にAlを溶解してしまうからである。
さらに、対向電圧信号線CLの対向電極CTとの少なくとも接触面にはTi、Cr、Mo、Ta、W等の高融点金属を介在させることが効果的となる。けだし、対向電極CTを構成するITOは対向電圧信号線CL中のAlを酸化させて高抵抗層を生成させてしまうからである。
このため、一実施例として、Al、あるいはAlを含有する材料からなる対向電圧信号線CLを形成する場合、前記高融点金属を一層目とする多層構造とすることが好ましい。
そして、このように対向電極CT、対向電圧信号線CL、およびゲート信号線GLが形成された透明基板の上面には、それらをも被ってたとえばSiNからなる絶縁膜GIが形成されている。
この絶縁膜GIは、後述のドレイン信号線DLに対しては対向電圧信号線CLおよびゲート信号線GLの層間絶縁膜としての機能を、後述の薄膜トランジスタTFTの形成領域においてはそのゲート絶縁膜としての機能を、後述の容量素子Cstgの形成領域においてはその誘電体膜としての機能を有するようになっている。
そして、ゲート信号線GLの一部(図中左下)に重畳されて薄膜トランジスタTFTが形成され、この部分の前記絶縁膜GI上にはたとえばa−Siからなる半導体層ASが形成されている。
この半導体層ASの上面にドレイン電極SD1およびソース電極SD2が形成されることによって、ゲート信号線GLの一部をゲート電極とする逆スタガ構造のMIS型トランジスタが形成されることになる。そして、このドレイン電極SD1およびソース電極SD2はドレイン信号線DLと同時に形成されるようになっている。
すなわち、図1中y方向に延在されx方向に並設されたドレイン信号線DLが形成され、このドレイン信号線DLの一部が前記薄膜トランジスタTFTの半導体層ASの表面にまで延在されることによって薄膜トランジスタTFTのドレイン電極SD1を構成するようになっている。
また、該ドレイン信号線DLの形成の際にソース電極SD2が形成され、このソース電極SD1は画素領域内にまで延在されて後述の画素電極PXとの接続を図るコンタクトホールCNをも一体的に形成されるようになっている。
なお、図5に示すように、半導体層ASの前記ソース電極SD2およびドレイン電極SD1との界面にはたとえばn型不純物がドーピングされたコンタクト層d0が形成されている。
このコンタクト層d0は、半導体層ASの表面の全域にn型不純物ドーピング層を形成し、さらにソース電極SD2およびドレイン電極SD1の形成後において、該各電極をマスクとしてこれら各電極から露出された半導体層ASの表面のn型不純物ドーピング層をエッチングすることによって形成されるようになっている。
そして、このように薄膜トランジスタTFTが形成された透明基板の表面には、該薄膜トランジスタTFTをも被ってたとえばSiNからなる保護膜PASが形成されている。薄膜トラジスタTFTの液晶LCとの直接の接触を回避するためである。
さらに、この保護膜PASの上面には画素電極PXがたとえばITO(Indium−Tin−Oxide)からなる透明な導電膜によって形成されている。
画素電極PXは、前記対向電極CTの形成領域に重畳されて、それぞれ図中x方向に対して約10度の角度を持ち、延在して等間隔に形成されているとともに、その両端はそれぞれy方向に延在する同材料層で互いに接続されるようになっている。
ちなみに、この実施例では、隣り合う画素電極PX間の間隔Lはたとえば3〜10μm、幅Wはたとえば2〜6μmの範囲で設定されるようになっている。
この場合、各画素電極PXの下端の同材料層は前記保護膜PASに形成されたコンタクト孔を通して前記薄膜トランジスタTFTのソース電極SD2のコンタクト部と接続されるようになっており、また、上端の同材料層は前記対向電極CTと重畳されて形成されている。
このように構成した場合、対向電極CTと各画素電極PXとの重畳部にはゲート絶縁膜GIと保護膜PASとの積層膜を誘電体膜とする容量素子Cstgが形成されるようになっている。
この容量素子Cstgは、薄膜トランジスタTFTを介してドレイン信号線DLからの映像信号が画素電極PXに印加された後に、該薄膜トランジスタTFTがオフとなっても該映像信号が画素電極PXに比較的長く蓄積される等のために設けられたものとなっている。
ここで、この容量素子Cstgの容量は、対向電極CTと各画素電極PXとの重畳面積に比例し、その面積が比較的大きくなってしまう。誘電体膜は絶縁膜GIと保護膜PASとの積層構造となっている。
なお、前記保護膜PASとしては、SiNに限定されることなく、たとえば合成樹脂によって形成されていてもよいことはいうまでもない。この場合、塗布により形成することから、その膜厚を大きく形成する場合においても製造が容易であるという効果を奏する。
そして、このように画素電極PXおよび対向電極CTが形成された透明基板SUB1の表面には該画素電極PXおよび対向電極CTをも被って配向膜ORI1が形成されている。この配向膜ORI1は液晶LCと直接に接触する膜で該液晶LCの初期配向方向を決定づけるものとなっている。
上記実施例において、透明導電膜としてITOを用いて説明したが、たとえばIZO(Indium−Zinc−Oxide)を用いても同様の効果が得られることはいうまでもない。
このように構成された第1の透明基板SUB1はTFT基板と称され、このTFT基板と液晶LCを介して対向配置される第2の透明基板SUB2はフィルタ基板と称されている。
フィルタ基板は、図3あるいは図6ないし図7に示すように、その液晶側の面に、まず、各画素領域を画するようにしてブラックマトリクスBMが形成され、このブラックマトリクスBMの実質的な画素領域を決定する開口部にはそれを被ってフィルタFILが形成されるようになっている。
そして、ブラックマトリクスBMおよびフィルタFILを被ってたとえば樹脂膜からなるオーバーコート膜OCが形成され、このオーバーコート膜の上面には配向膜ORI2が形成されている。
上記が本実施例1の概略の平面および断面構成である。次に本液晶モードの動作を図3および図4で説明する。本実施例では液晶としては電界方向に液晶分子の長軸方向に揃う、いわゆるポジ型のネマチック液晶を使用している。液晶表示のオン、オフは無電界で黒状態、電圧を印加すると白状態へと遷移するノーマリブラックの電圧―透過率特性を持つ挙動を示す。
図3は図1のI(a)からI(b)線をつなぐ2点破線上の断面図である、図3の正面から見て左手側からI(a)、右手側がI(b)である。本インプレーン表示モード(すなわち第1の透明基板SUB1側に画素電極PXおよび対向電極CTを有する)では、櫛歯状の画素電極PXからの電気力線(図3のE)が液晶LC中へ印加され、その電気力線は液晶LC中を経て上記櫛歯の隙間の保護膜PAS、ゲート絶縁膜GIを通過し、画素領域でほぼ方形に全面に形成された対向電極CTへ至る。図3において、中央の対向電圧信号線CLに対して左手側の液晶分子LC1(すなわち図1の画素領域で横方向に走る対向電圧信号線CLの下側の領域)では第1の基板SUB1にほぼ平行方向に対して時計回りに回転、図3の右側の領域においてはその液晶分子LC2は反時計回り回転する。
図4の模式的な平面図でその光学的動作を説明する。対向電圧信号線CLが横方向に1画素の中央領域に配置されている。その上方の領域では櫛歯状の画素電極PXは対向電圧信号線CLに対して、時計回り方向で約10度の傾きを持つように延在し、一方、下方の領域では、画素電極PXは対向電圧信号線CLに対して反時計回りに約10度の方向に延在するように配置されている。第1の基板SUB1の偏光板での偏光軸は対向電圧信号線CLの延在方向に平行方向、第2基板SUB2側の偏光板の偏光軸は垂直方向に配置される、いわゆる、クロスニコルの偏光軸配置である。液晶分子をその配向膜(ORL1およびORL2)界面で方向制御するラビング方向は上下基板側共に平行(対向電圧信号線CLおよびゲート信号線GL延在方向に平行)に処理されている。
液晶の印加電圧がないか、あるいは小さい時は、対向電圧信号線CLの延在方向にその液晶分子LC1およびLC2の長軸がそろう。上方領域の画素電極PXは時計回り方向に10度の傾きを持つ。一方、電圧が印加される、図3の断面で示す画素電極PXから液晶を経て対向電極CTへ至る電気力線Eの方向は画素電極PXと垂直すなわち、対向電圧信号線CL時計回りに110度の角度を持つ。液晶分子LC1はこれに追従し電界方向すなわち反時計回りに回転し、偏光板の偏光軸と45度方向に長軸が回転した際に透過率が最大となる。下方領域の液晶分子は画素電極PXが対向電圧信号線CLに対して、上下対称に配置されているため、その回転方向は逆向きの時計回りとなる。本実施例ではこのように1画素の液晶分子を時計回りと反時計回りの2つの領域に分けているため、画面の視野角はどの方向から見ても反転することがなく、また色変化が小さい広視野角の表示が可能となる。また、画素電極PXおよび対向電極CTが透明のITOで形成され、さらに液晶LCに充分な電界が印加されるのでブラックマトリクスBMの内側の画素領域ではほぼ全面に透過して明るい画像が表示できる。
次に本実施例が開口率あるいは透過率を高めた画素構造を持ちさらに、その際に点欠陥が発生しにくい良好な画質を持つ特徴を詳細に説明する。
開口率を落とす最大の原因は不透過の金属材料で形成されるゲート信号線GL、ドレイン信号線DL、あるいは対向電圧信号線CLに加えて、ソース電極SD2、ドレイン電極SD1の面積の占める割合が大きくなってしまうことである。特に、本実施例のようにゲート絶縁膜GI上に形成されたソース電極SD2と保護膜PAS上に形成された画素電極PXをコンタクトホールCNで接続する必要がある場合、そのコンタクトホールCN付近のソース電極SD1はその面積が保護膜PASの厚さに応じて増加し開口率が低下する。
また薄膜トランジスタTFTのパターン設計のみならず、実質的に透過率が低下する場合がある。一番大きい要因は、液晶分子の界面制御の配向膜が良好にラビングされない場合である。特に、段差の大きいコンタクトホールCNはその穴付近ではラビングが充分されなく、ラビング方向の影にあたる部分に影状の液晶分子が制御されない領域がコンタクトホールの面積の数倍にもわたり広がる。本現象は単純に透過率が低下するだけでなく、液晶分子の制御乱れであるため、応答速度が低下したような画像にも見える。この乱れを少なくとも応答速度への影響をなくすにはブラックマトリクスBMや第1の基板SUB1上の配線のような不透明材料で遮光する必要があるが、逆に開口率を低下させてしまう場合がある。
以下図面を引用しながら、その対策を行った構造を示す。開口率低下を回避するにはすでに、不透過の領域である対向電圧信号線CL上に上記コンタクトホールCNのソース電極SD2を薄膜トランジスタTFTから延在しこれを重畳し配置すれば、その透過率損失が新たに増えることはない。しかしながら、この場合新たに、点欠陥の不良が増加する問題を生じる。
本実施例の液晶表示モードは前記のように透明の対向電極CTを画素内に矩形に配置し、その上部にゲート絶縁膜GIおよび保護膜PASを積層し、その上部に透明の画素電極PXを配置する。この両電極の積層面積は1画素領域の20から30%に及び、これは他の液晶モードに比べて大きな値である。絶縁膜がピンホールなどがあるとショート不良となり画面上の点欠陥となる。これを最小限に防ぐためにも、本実施例は工程が異なる2つの絶縁膜であるゲート絶縁膜GIと保護膜PASの積層膜として片方の膜にピンホールがあった際にも他の膜でこの絶縁性を保つ冗長構造となっている。
しかるに前述のように、透過率を向上させるために、図7に示すように、対向電圧信号線CL上にコンタクトホールCNのソース電極SD2を形成すれば良い。このためソース電極SD2を図1のように単純に薄膜トランジスタTFTのドレイン電極SD1から延在させると、対向電極CT上の単層のゲート絶縁膜GI上をソース電極SD1が延在することになり、ショート不良に対する冗長性が損なわれることが自明となる。
本実施例はまず、図1の平面図でわかるように、ソース電極SD1が延びる領域の下部の対向電極CTをスリット状に切り込みを入れている。これにより下部の対向電極CTとソース電極SD1はショート不良を起こすことはない。図5の断面構造でわかるように前記ソース電極SD1は対向電圧信号線CLに重なる部分で初めてゲート絶縁膜GIの単層部分で重なる。これにより透過率を向上させた場合でも点欠陥の発生を防止でき良好な画質が得られる。
一方、ソース電極SD1を横切るように保護膜PAS上に配置された画素電極PXは単層の保護膜PASと大きな面積で重なっているが、画素電極PXとソース電極SD1は同一画像電位が与えられているため、仮に物理的にショートしても点欠陥になることはない。このため、画素電極PXは対向電極CTにスリットのない対向電圧信号線CLの図1における上部領域と同様にレイアウトができる。これでスリットを設けたことによる開口率低下が抑えられる。上記対向電極のスリットは図6に示すように最小加工寸法で形成されたソース電極SD1より、各レイヤのホト工程の位置合わせずれを考慮して、広めの幅が設定される。
一方、コンタクトホールCNのラビングに起因する液晶配向も乱れは以下のように改善し透過率を向上させている。図4を用いて説明したように、ラビング方向はゲート信号線GL及び対向電圧信号線CLに平行に規定した。そのため、コンンタクトホールCN径の数倍にも及ぶラビング影の液晶分子の乱れは対向電圧信号線CLに沿って発生する。図1の平面図でわかるように、コンタクトホールCNのラビング方向には対向電圧信号線CLが延在し、第1の透明基板SUB1側の光源を遮光する。
以上の実施例の構造により、透過率が高く明るく、また画素電極PXと対向電極CTのショート不良による点欠陥が少ない良好な画質の液晶表示装置を提供できる。
実施例2.
図9は、本発明の第2実施例における液晶表示パネルの等価回路を該液晶表示パネルの外付け回路とともに示した図である。
図9中、x方向に延在されy方向に並設される各ゲート信号線GLには垂直走査回路Vによって順次走査信号(電圧信号)が供給されるようになっている。
走査信号が供給されたゲート信号線GLに沿って配置される各画素領域の薄膜トランジスタTFTは該走査信号によってオンするようになっている。
そして、このタイミングにあわせて映像信号駆動回路Hから各ドレイン信号線DLに映像信号が供給されるようになっており、この映像信号は各画素領域の該薄膜トランジスタを介して画素電極PXに印加されるようになっている。
各画素領域において、画素電極PXとともに形成されている対向電極CTには対向電圧信号線CLを介して対向電圧が印加されており、それらの間に電界を発生させるようになっている。画素電極PXおよび対向電極CTはそれぞれ、ドレイン信号線DLからの映像情報電圧をゲート信号線GLがオン電圧を印加されたタイミングで薄膜トランジスタTFTがオンされて画素電極PXへ印加される、外部電源につながれた対向電圧信号線CLから各画素領域で対向電極CTへ伝播され液晶容量へ電圧を印加する働きをする。上記、画素電極PXおよび対向電極CTは薄膜トランジスタTFTの形成された第1の透明基板SUB1上に形成される。上記画素電極PXおよび対向電極CTは絶縁膜を挟んで形成された保持容量素子Cstgと画素電極PXと対向電極CT間の電界が液晶部を通過することによる液晶容量Clcの二つ容量の和の容量を構成している。本発明の液晶モードは絶縁膜を挟んで対向電極CTと画素電極PXが積層する面積が大きくそのため1画素の保持容量素子Cstgが大きな値を有する特徴がある。
そして、この電界のうち透明基板SUB1と平行な成分を有する電界によって液晶LCの光透過率を制御するようになっている。
上記で、1画素の領域は隣り合うドレイン信号線DLおよび隣り合うゲート信号線GL内に囲まれた領域であり、その領域に前述のように、薄膜トランジスタTFT、画素電極PX、対向電極CTが形成されている。
図10は、液晶表示パネルに供給する各信号のタイミングチャートを示すもので、図中、Vgh、Vglはそれぞれゲート信号線GLに供給する走査信号の高電圧レベル、低電圧レベルを、Vdh、Vdlはドレイン信号線DLに供給する映像信号の最大、最小電圧レベルを、また、Vcomは対向電圧信号線CLに供給する対向電圧信号を示している。駆動は1周期あたりの画面スクロール時間に対して、ゲート信号線GL毎にパルス状の駆動電圧を印加して、ドレイン信号線DLは全ライン同時に映像電圧を送る線順次走査である。したがって、1本のゲート信号線GLが選択(オン)している間は他のゲート信号線GLはオフ電圧(Vgl)が印加される。この走査はGL1、GL2、のように順番に行われる。1本のゲート選択時間tpはおおよそ1周期のスクロール時間に対して、ゲート信号線GLの総数で割った時間となる。
これに対して、1本のゲート信号線GLに対して、連なる薄膜トランジスタTFTがオン(Vghが印加されている期間)し、各画素の画素電極PXの電位が決まる。この電位と容量素子である保持容量Cstg及び液晶容量Clcの和のもう一方の電極の対向電極CTとの電位Vcomとの差電圧で液晶がオンする。再度、ゲート信号線GLがオンするまでこの差電位は保持される。
一方、対向電圧信号線CLは第1の透明基板SUB1で、ゲート信号線GLと平行に配置された横方向の配線に対して、ゲート信号線GLに対して第1の基板SUB1の絶縁を挟んでこれを横断するような縦方向の配線によっても接続され、いわば網の目状に接続されている。この網の目状配線により、外部電源から遠い画面中央領域においても、ゲート信号線GLの大きな電圧振幅が1画素内の寄生容量を介して変動し、これが対向電圧信号線CLの電圧を不安定にして、残像、フリッカなどの直流電圧が液晶に印加することによる表示不良を著しく低減する。結果的に本網の目状結線によりゲート信号線GLと並走する対向電圧信号線CLの抵抗仕様は緩和され、そのレイアウト上の幅を細くでき透過率を向上させることができる。ゲート信号線GLと並走する対向電圧信号線CL間はゲート信号線GLと絶縁膜を介して保護膜PASに配置された連結配線SEで接続する。上記1画素内の対向電極CTおよび対向電圧信号線CLの結線方法は以下で詳細を示す。
図8は、本発明による液晶表示装置の他の実施例を示す平面図で、同図のV(a)−V(b)線における断面図、VI(a)−VI(b)線における断面図、VII(a)―VII(b)線における断面図、それぞれ図11、図12、図13に示している。
図8の平面図の構成は、本発明の目的である透過率が高くことに加えて、絶縁膜を挟んで形成された画素電極PXと対向電極CTのショート不良による点欠陥が少ない明るく画質の良い液晶表示装置を実現するようになっている。
まず、第1のコンタクトホールCN1下部のソース電極SD2は対向電極CTと平面的に重なっていない。すなわち、対向電極CTがドレイン信号線DLと同一工程で形成されたソース電極SD2と重ならないように切り欠き形状となっている。これは図12の断面構造でその効果を理解できる。薄膜トラジスタTFTの半導体層ASに接続されたソース電極SD2は基本的に半導体層ASあるいは同一工程で連続的に成膜されているゲート絶縁膜GI上を延在している。ソース電極SD2は保護膜PAS上に開けられた第1のコンタクトホールCN1を介してITOの画素電極と接続されている。ソース電極SD2は、ゲート絶縁膜上GIの単層膜あるいは同一工程のプラズマ化学気相成長(PCVD)法で連続的に成膜されたゲート絶縁膜GI及び半導体層AS上に形成されている。ソース電極SD2下部にはこれを避けるようにITOで形成された対向電極が存在せず、ピンホールが発生しやすい単層の絶縁膜だけでも原理的にショート不良が発生しない。
図11は1画素の主透過部の断面構造を示す。第1の透明基板SUB1上のほぼ全面に形成された透明の対向電極およびこれをゲート信号線GL方向にそって形成された給電する対向電圧信号線CL上にはSiNで構成されたゲート絶縁膜GI及び保護膜PASが積層されている。ゲート絶縁膜GIと保護膜PASは共にPCVD法で成膜であるが、それぞれの成膜は異なる工程で行われ、さらにその間に異物などの洗浄工程が入るため、仮に一方の膜にピンホールがあっても2層膜が同一箇所でショートすることがない冗長構成となる。本断面構造で示すように画素電極PXと対向電極CTは1画素領域内ですべて2層の絶縁膜で間が絶縁されており、両者の電極がショート不良となり点欠陥が発生することはない。このように本実施例では、1画素内で画素電位がTFTから供給されるソース電極SD2及び画素電極PXと共通電極CT及び対向電圧信号線CLがすべてゲート絶縁膜GI及び保護膜PASの2層配線で絶縁されており、これらの絶縁膜を挟んで重なった領域のショート不良が極めて小さく点欠陥のない液晶表示装置が提供できる。
次に本実施例で透過率を上げるメカニズムを説明する。図8の1画素の平面図において、ブラックマトリクスBMの内側の開口領域で不透過の面積が大きいのは対向電圧信号線CLである。しかし、本実施例2の対向電圧信号線CLの幅は実施例1のその幅に比べて半分以下となっている。対向電圧信号線CLの幅を狭くすると配線遅延が増加し、液晶に直流電圧が印加され、残像やフリッカが発生し画質が悪化する。
本実施例では図8の平面図の右下あるいは右上の連結配線SEで上下の隣り合う対向電極CTを連結することにより、対向電圧信号線CL幅が狭く抵抗が高くても画質劣化を起こさない。まず、この連結配SEの構造を示し、さらにこれが透過率向上への作用を示す。
連結配線SEは上下の対向電極CTを接続する配線である。図13の断面構造でもわかるように、ゲート信号線GLを挟むように1画素内に矩形に配置された対向電極CT上のゲート絶縁膜GI及び保護膜PASにコンタクトホールCN2及びCN3を開口し、これを介して、画素電極PXと同一工程で成膜されたITOからなる連結配線SEで接続する。
コンタクトホールCNの下部にはゲート信号線GLと同一工程で成膜されたパッド領域PADがありこれは第2のコンタクトホールCN2及び第3のコンタクトホールCN3より広めの面積を持つ。したがって、ゲート信号線GLと並走する対向電圧信号線CLは対向電極CT、パッド領域PAD、連結配線SEの繰り返し構成で互いに電気的に接続されている。
上記連結配線SEを形成することにより結果的に透過率が向上する。図10で示したように、ゲート信号線GLは1本ずつ順番に走査される、ゲート信号線GLにオン電圧が給電されると薄膜トランジスタTFTがオンし、画素電極PXには映像電圧が印加される。一方、ゲート信号線GLがオフされる瞬間には、ゲート信号線GLと画素電極PX間の浮遊容量のカップリング効果により画素電位は意図せず低下する。同時に対向電圧信号線CLも振られ、結果として、液晶へ印加される電圧が電源からの配線距離に応じて歪む影響の画質となる。その対策としては対向電圧配線を太くして遅延を小さくすれば良いが開口率が低下する。本実施例では、図8で示すように1画素のブラックマトリクスBMの内側に1画素の面積に近い矩形のITOの対向電極CTが形成されている。これは第1基板SUB1の開口部をすべてシールドするように大きな面積である。したがって、ITOであるためその固有抵抗は高いが対向電圧信号線CLの延在方向に大きな広がりを持ち、抵抗低減に効果がある。さらに、この開口領域をシールドした対向電極CTはゲート信号線GLをまたぐ連結配線SEで表示装置の全領域が接続されている。そのため仮に、1本のゲート信号線GLが選択されてオフ状態になる瞬間に該当する対向電圧信号線CLの電位が振られても連結配線SEを通して電荷が補充され直ちに安定化する。
上記のような連結配線SEの効果は、従来ゲート信号線GLに並走する対向電圧信号線CLをいわば面配線にしたことにより、著しく低下する。この効果は対向電極CTが開口領域をシールドしているほど面積が広いことでさらに効果が高まっている。結果的に不透明材料で構成された対向電圧信号線CLの幅をきわめて細く設定できるので透過率を向上させることができる。
本実施例では、ラビング工程におけるコンタクトホール段差部の影の影響を以下のように低減し、さらに透過率を向上させている。
すなわち、本実施例は第1の実施例同様に対向電圧信号線CLあるいは対向電極の延在方向にラビング処理されている。
図8に示すように、第1から第3のすべてのコンタクトホールCN1、CN2、CN3はラビング方向にブラックマトリクスBMが形成されている。さらに、連結配線SEのコンタクトホールCN2およびCN3の下部には不透明のパッド領域PADがありこれで上下基板とも遮光されている。
逆に言えば、絶縁膜を挟むように矩形の対向電極CTこれに画素電極PXを組み合わせた液晶画素構造で、ゲート信号線GLをまたぐようにコンタクトホールを介して形成した連結配線SEを有する場合、隣合う連結配線SE間をつなぐ線に対してラビング方向がほぼ垂直あるいはこれから20度以内の角度であれば透過率を向上できる。
さらに、この連結配線SEのコンタクトホールCN2およびCN3はゲート信号線GLの延在方向(正確には第1基板SUB1の偏光板の偏光軸方向)に対して時計回り、あるいは反時計回りに約10度の角度で画素電極PXが傾き配置されている。その角度で矩形の対向電極CTの端部のスペースに配置されており、透過率を低下させる要因を削除している。
本発明による液晶表示装置の画素領域の一実施例を示す平面図である。 本発明による液晶表示装置の一実施例を示す等価回路図である。 図1のI(a)−I(b)線における断面図である。 第1の実施例における液晶分子の偏光挙動を示す模式図である。 図1のII(a)−II(b)線における断面図である。 図1のIII(a)−III(b)線における断面図である。 図1のIV(a)−IV(b)線における断面図である。 本発明による液晶表示装置の画素領域における他の実施例を示す平面図である。 本発明による液晶表示装置の他の実施例を示す等価回路図である。 本発明による液晶表示装置の駆動における他の実施例を示すタイミングチャートである。 図8のV(a)−V(b)線における断面図である。 図8のVI(a)−VI(b)線における断面図である。 図8のVII(a)−VII(b)線における断面図である。
符号の説明
SUB1…第1の透明基板、SUB2…第2の透明基板、POL1‥‥第1の透明基板の偏光板、POL2…第2の透明基板の偏光板、BM…ブラックマトリクス、FIL…カラーフィルタ、OC…オーバーコート膜、ORI1…第1の透明基板の配向膜、ORI2…第2の透明基板の配向膜、LC…液晶層あるいは液晶分子、GL…ゲート信号線、CL…対向電圧信号線、DL…ドレイン信号線、CT…対向電極、PX…画素電極、TFT…薄膜トランジスタ、AS…半導体層、SD1…ドレイン電極、SD2…ソース電極、CN…コンタクトホール、SE…連結配線、PAD…パッド領域、GI…ゲート絶縁膜、PAS…保護膜

Claims (16)

  1. 基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
    前記対向電極は、画素領域のほぼ全域にわたって形成され、
    前記スイッチング素子は、前記対向電極をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極の形成領域内にまで延在され、
    前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
    前記配線層は画素電極との接続において前記第2絶縁膜に形成されたスルーホールを通してなされているとともに、前記対向電極は前記配線層の形成領域において該配線層との重畳を回避するスリットが形成されていることを特徴とする液晶表示装置。
  2. 基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
    前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
    前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
    前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
    前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされていることを特徴とする液晶表示装置。
  3. 基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
    前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
    前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
    前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
    前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされ、かつ液晶の分子の初期配向方向は前記対向電極信号線の延在方向にほぼ一致づけられていることを特徴とする液晶表示装置。
  4. 基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
    前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
    前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
    前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
    前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされているとともに、前記対向電極は前記配線層の形成領域において該配線層との重畳を回避するスリットが形成されていることを特徴とする液晶表示装置。
  5. 基板の液晶の側の面の画素領域に、ゲート信号線からの信号によって駆動するスイッチング素子を介して映像信号が供給される画素電極と、対向電圧信号線に接続されて該画素電極との間で電界を生じせしめる対向電極とが形成され、
    前記対向電極は、画素領域のほぼ全域にわたって形成され、かつ該画素領域を横切って形成される対向電極信号線と接続され、
    前記スイッチング素子は、前記対向電極および対向電極信号線をも被って形成された第1絶縁膜の上面に形成されているとともに、該スイッチング素子の前記画素電極と接続されるべく配線層が前記対向電極信号線の一部に重畳する個所にまで延在され、
    前記画素電極は、前記スイッチング素子および配線層をも被って形成された第2絶縁膜の上面に形成されているとともに、帯状の電極がその延在方向と交差する方向に並設され、かつ一部の個所にて互いに接続された電極群とから構成され、
    前記配線層は画素電極との接続において前記対向電極信号線上の前記第2絶縁膜に形成されたスルーホールを通してなされているとともに、前記対向電極は前記配線層の形成領域において該配線層との重畳を回避するスリットが形成され、
    また、液晶の分子の初期配向方向は前記対向電極信号線の延在方向にほぼ一致づけられて設定されていることを特徴とする液晶表示装置。
  6. 前記画素領域は、互いに隣接して配置される一対のゲート信号線と、スイッチング素子を介して映像信号を画素電極に供給するドレイン信号線であって互いに隣接して配置されるものとで囲まれて形成され、前記対向電圧信号線は前記一対のゲート信号線の間に該ゲート信号線と平行に走行して形成されていることを特徴とする請求項5に記載の液晶表示装置。
  7. 第1の透明絶縁膜基板上にゲート信号配線、ドレイン信号配線をマトリクス状に配列し、隣り合うゲート信号配線、隣合うドレイン信号配線に囲まれた1画素領域に薄膜トランジスタを有し、第1の矩形の透明の対向電極、絶縁膜を介して帯状あるいは櫛歯状の第2の透明の画素電極を有し、前記対向電極は隣合うドレイン信号配線と絶縁膜を介してこれを横切る対向電極配線を有し、前記1画素内の対向電極配線の両側に前記透明の対向電極の領域を有し、
    前記第1の透明基板とは別の第2の透明絶縁基板との張り合わせた間隙に液晶を封入し、前記矩形の透明電極と前記帯状の間に発生する電界により駆動する液晶表示装置において、
    前記薄膜トランジスタの半導体層に接続されたソース電極は前記透明の対向電極に設けられたスリット部を対向電極と重ならないように延在し、対向電極配線上で画素電極と接続されることを特徴とする液晶表示装置。
  8. 請求項7において、透明の対向電極および対向電極配線は第1の透明基板上に配置、薄膜トランジスタのソース電極は前記透明基板上の第1の絶縁膜上に配置、画素電極は薄膜トランジスタの第2の絶縁膜上に配置され、前記画素電極は対向電極配線上で第2の絶縁膜の開口部でソース電極と接続されていることを特徴とする液晶表示装置。
  9. 前記第7あるいは第8の請求項において、第1の絶縁膜はゲート絶縁膜、第2の絶縁膜は薄膜トランジスタの保護絶縁膜であることを特徴とする液晶表示装置。
  10. 第1の透明絶縁膜基板上にゲート信号配線、ドレイン信号配線をマトリクス状に配列し、隣り合うゲート信号配線、隣合うドレイン信号配線に囲まれた1画素領域に薄膜トランジスタを有し、第1の矩形の透明の対向電極、絶縁膜を介して帯状あるいは櫛歯状の第2の透明の画素電極を有し、
    前記第1の透明基板とは別の第2の透明絶縁基板との張り合わせた間隙に液晶を封入し、前記矩形の透明電極と前記帯状の間に発生する電界により駆動する液晶表示装置において、
    前記薄膜トランジスタの半導体層に接続されたソース電極および透明電極は第1及び第2の絶縁膜の積層膜上でのみ重なることを特徴とする液晶表示装置。
  11. 請求項10において、前記対向電極は隣合うドレイン信号配線は絶縁膜を介してこれを横切る対向電極配線を有し、前記1画素内の対向電極配線の両側に前記透明の対向電極の領域を有すること特徴とする液晶表示装置。
  12. 請求項10あるいは11において、第1の絶縁膜は薄膜トランジスタのゲート絶縁膜、第2の絶縁膜は薄膜トランジスタの保護絶縁膜であることを特徴とする液晶表示装置。
  13. 第1の透明絶縁膜基板上にゲート信号配線、ドレイン信号配線をマトリクス状に配列し、隣り合うゲート信号配線、隣合うドレイン信号配線に囲まれた1画素領域に薄膜トランジスタを有し、第1の矩形の透明の対向電極、絶縁膜を介して帯状あるいは櫛歯状の第2の透明の画素電極を有し、前記対向電極は隣合うドレイン信号配線は絶縁膜を介してこれを横切る対向電極配線を有し、
    前記第1の透明基板とは別の第2の透明絶縁基板との張り合わせた間隙に液晶を封入し、前記矩形の透明電極と前記帯状の間に発生する電界により駆動する液晶表示装置において、
    前記対向電極は隣り合うゲート信号配線と絶縁膜を介してまたぐように形成された第3の透明電極で接続されたことを特徴とする液晶表示装置。
  14. 請求項13において、前記1画素内の対向電極配線の両側に前記透明の対向電極と画素電極の積層領域を有すること特徴とする液晶表示装置。
  15. 請求項7から14のいずれかにおいて、前記画素電極は1画素領域内において、前記ゲート信号配線と時計回りに3〜20度あるいは反時計回りに3〜20度角度を持つ帯状の画素電極パターンを有することを特徴とする液晶表示装置。
  16. 請求項15において1画素内に前記ゲート信号配線と時計回りに3〜20度及び反時計回りに3〜20度角度を持つ少なくとも2つの帯状の画素電極パターンを有することを特徴とする液晶表示装置。
JP2003389024A 2003-11-19 2003-11-19 液晶表示装置 Expired - Lifetime JP4326307B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2003389024A JP4326307B2 (ja) 2003-11-19 2003-11-19 液晶表示装置
CNB2004100904515A CN100395641C (zh) 2003-11-19 2004-11-18 液晶显示装置
US10/991,380 US7352425B2 (en) 2003-11-19 2004-11-19 Liquid crystal display device
US12/052,304 US7486345B2 (en) 2003-11-19 2008-03-20 Liquid crystal display device
US12/359,636 US7612855B2 (en) 2003-11-19 2009-01-26 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003389024A JP4326307B2 (ja) 2003-11-19 2003-11-19 液晶表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2008299520A Division JP4889711B2 (ja) 2008-11-25 2008-11-25 液晶表示装置

Publications (2)

Publication Number Publication Date
JP2005148602A true JP2005148602A (ja) 2005-06-09
JP4326307B2 JP4326307B2 (ja) 2009-09-02

Family

ID=34567492

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003389024A Expired - Lifetime JP4326307B2 (ja) 2003-11-19 2003-11-19 液晶表示装置

Country Status (3)

Country Link
US (3) US7352425B2 (ja)
JP (1) JP4326307B2 (ja)
CN (1) CN100395641C (ja)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007011091A (ja) * 2005-06-30 2007-01-18 Lg Phillips Lcd Co Ltd 液晶表示装置
JP2007079001A (ja) * 2005-09-13 2007-03-29 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP2007183628A (ja) * 2005-12-29 2007-07-19 Lg Phillips Lcd Co Ltd 横電界方式の液晶表示装置用アレイ基板とその製造方法
JP2007334317A (ja) * 2006-05-16 2007-12-27 Semiconductor Energy Lab Co Ltd 液晶表示装置及び半導体装置
JP2008083209A (ja) * 2006-09-26 2008-04-10 Epson Imaging Devices Corp 液晶装置及びその製造方法、並びに電子機器
JP2008310210A (ja) * 2007-06-18 2008-12-25 Epson Imaging Devices Corp 横方向電界方式の表示装置及びその製造方法
JP2009042791A (ja) * 2008-11-25 2009-02-26 Hitachi Displays Ltd 液晶表示装置
JP2009128466A (ja) * 2007-11-21 2009-06-11 Epson Imaging Devices Corp 液晶表示装置
KR100902453B1 (ko) 2006-03-15 2009-06-11 엡슨 이미징 디바이스 가부시키가이샤 액정 장치 및 전자기기
US7787091B2 (en) 2006-08-09 2010-08-31 Sony Corporation Transverse field type liquid crystal display panel
KR101130526B1 (ko) * 2007-11-21 2012-03-28 소니 주식회사 액정 표시 장치
JP2012103343A (ja) * 2010-11-08 2012-05-31 Mitsubishi Electric Corp 液晶表示パネル、及び液晶表示装置
JP2013174906A (ja) * 2006-05-16 2013-09-05 Semiconductor Energy Lab Co Ltd 液晶表示装置
JP2019144589A (ja) * 2019-04-29 2019-08-29 株式会社半導体エネルギー研究所 液晶表示装置
US10698277B2 (en) 2006-10-31 2020-06-30 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
JP2021047458A (ja) * 2006-06-02 2021-03-25 株式会社半導体エネルギー研究所 液晶表示装置

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4305811B2 (ja) * 2001-10-15 2009-07-29 株式会社日立製作所 液晶表示装置、画像表示装置およびその製造方法
JP4381782B2 (ja) * 2003-11-18 2009-12-09 株式会社 日立ディスプレイズ 液晶表示装置
KR101137861B1 (ko) * 2005-06-20 2012-04-20 엘지디스플레이 주식회사 프린지 필드 스위칭 타입의 박막 트랜지스터 기판 및 그제조방법
JP4717533B2 (ja) 2005-07-06 2011-07-06 株式会社 日立ディスプレイズ 表示装置
US20070090385A1 (en) * 2005-10-21 2007-04-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2007226175A (ja) * 2006-01-26 2007-09-06 Epson Imaging Devices Corp 液晶装置及び電子機器
US7494933B2 (en) * 2006-06-16 2009-02-24 Synopsys, Inc. Method for achieving uniform etch depth using ion implantation and a timed etch
US20090201455A1 (en) * 2006-09-27 2009-08-13 Sharp Kabushiki Kaisha Active matrix substrate and liquid crystal display device provided with same
JP4889436B2 (ja) * 2006-10-13 2012-03-07 株式会社 日立ディスプレイズ 半透過型液晶表示装置
JP4245036B2 (ja) * 2006-10-31 2009-03-25 エプソンイメージングデバイス株式会社 液晶表示装置
JP2008164787A (ja) 2006-12-27 2008-07-17 Epson Imaging Devices Corp 液晶表示装置
JP4475303B2 (ja) * 2007-08-17 2010-06-09 ソニー株式会社 表示装置
JP2009092873A (ja) * 2007-10-05 2009-04-30 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP2009122595A (ja) * 2007-11-19 2009-06-04 Hitachi Displays Ltd 液晶表示装置
JP4600463B2 (ja) * 2007-11-21 2010-12-15 ソニー株式会社 液晶表示装置
JP5246782B2 (ja) 2008-03-06 2013-07-24 株式会社ジャパンディスプレイウェスト 液晶装置および電子機器
KR101554176B1 (ko) 2008-05-22 2015-09-21 삼성디스플레이 주식회사 표시 기판 및 이를 갖는 표시 패널
KR101528758B1 (ko) * 2008-07-08 2015-06-15 삼성디스플레이 주식회사 액정표시장치의 구동방법, 어레이 기판, 이의 제조방법 및이를 갖는 액정표시장치
JP4702424B2 (ja) * 2008-10-08 2011-06-15 カシオ計算機株式会社 液晶表示素子
CN102692762B (zh) * 2012-05-24 2014-06-25 深圳市华星光电技术有限公司 液晶显示面板的制作方法
TWI571687B (zh) * 2014-05-16 2017-02-21 友達光電股份有限公司 顯示面板及其陣列基板
CN105093763A (zh) * 2015-08-19 2015-11-25 京东方科技集团股份有限公司 一种阵列基板、其制作方法、液晶显示面板及显示装置
JP2019184669A (ja) * 2018-04-03 2019-10-24 シャープ株式会社 液晶パネルおよび液晶表示装置
CN111061073A (zh) * 2018-10-17 2020-04-24 中华映管股份有限公司 边缘场切换液晶显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6266117B1 (en) * 1995-09-14 2001-07-24 Hiatchi, Ltd Active-matrix liquid crystal display
KR100250795B1 (ko) 1996-11-29 2000-04-01 김영환 액정 표시 소자 및 그 제조방법
TW387997B (en) 1997-12-29 2000-04-21 Hyundai Electronics Ind Liquid crystal display and fabrication method
KR100306798B1 (ko) 1998-05-29 2001-11-30 박종섭 컬러쉬프트를방지한고개구율및고투과율액정표시장치
KR100293811B1 (ko) 1998-05-29 2001-10-26 박종섭 아이피에스모드의액정표시장치
KR100482468B1 (ko) * 2000-10-10 2005-04-14 비오이 하이디스 테크놀로지 주식회사 프린지 필드 구동 액정 표시 장치
JP4554798B2 (ja) * 2000-10-30 2010-09-29 Nec液晶テクノロジー株式会社 液晶表示装置及びその製造方法
KR100437369B1 (ko) * 2001-01-10 2004-06-25 삼성광주전자 주식회사 진공청소기의 사이클론 집진장치
US20020117558A1 (en) * 2001-02-28 2002-08-29 Peter Timmes Scuba gear sanitizing system
JP4831716B2 (ja) * 2001-03-15 2011-12-07 Nltテクノロジー株式会社 アクティブマトリクス型液晶表示装置
KR20020085244A (ko) * 2001-05-07 2002-11-16 주식회사 현대 디스플레이 테크놀로지 액정표시장치
KR100471397B1 (ko) * 2001-05-31 2005-02-21 비오이 하이디스 테크놀로지 주식회사 프린지 필드 스위칭 액정표시장치 및 그 제조방법
CN100373246C (zh) * 2001-11-15 2008-03-05 Nec液晶技术株式会社 平面开关模式有源矩阵型液晶显示器件及其制造方法
JP3957277B2 (ja) * 2002-04-15 2007-08-15 株式会社アドバンスト・ディスプレイ 液晶表示装置及びその製造方法
KR100603829B1 (ko) * 2003-12-12 2006-07-24 엘지.필립스 엘시디 주식회사 프린지 필드 스위칭 모드 액정표시장치

Cited By (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007011091A (ja) * 2005-06-30 2007-01-18 Lg Phillips Lcd Co Ltd 液晶表示装置
JP2007079001A (ja) * 2005-09-13 2007-03-29 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
JP2007183628A (ja) * 2005-12-29 2007-07-19 Lg Phillips Lcd Co Ltd 横電界方式の液晶表示装置用アレイ基板とその製造方法
US8835925B2 (en) 2005-12-29 2014-09-16 Lg Display Co., Ltd. Array substrate for in-plane switching mode liquid crystal display device and method of fabricating the same
JP4718433B2 (ja) * 2005-12-29 2011-07-06 エルジー ディスプレイ カンパニー リミテッド 横電界方式の液晶表示装置用アレイ基板とその製造方法
KR100902453B1 (ko) 2006-03-15 2009-06-11 엡슨 이미징 디바이스 가부시키가이샤 액정 장치 및 전자기기
KR20210047289A (ko) * 2006-05-16 2021-04-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
JP2007334317A (ja) * 2006-05-16 2007-12-27 Semiconductor Energy Lab Co Ltd 液晶表示装置及び半導体装置
KR102614424B1 (ko) 2006-05-16 2023-12-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
US11726371B2 (en) 2006-05-16 2023-08-15 Semiconductor Energy Laboratory Co., Ltd. FFS-mode liquid crystal display device comprising a top-gate transistor and an auxiliary wiring connected to a common electrode in a pixel portion
US11435626B2 (en) 2006-05-16 2022-09-06 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
KR20220106928A (ko) * 2006-05-16 2022-08-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
KR102425376B1 (ko) 2006-05-16 2022-07-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
US11106096B2 (en) 2006-05-16 2021-08-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
US11061285B2 (en) 2006-05-16 2021-07-13 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device comprising a dogleg-like shaped pixel electrode in a plane view having a plurality of dogleg-like shaped openings and semiconductor device
JP2013174906A (ja) * 2006-05-16 2013-09-05 Semiconductor Energy Lab Co Ltd 液晶表示装置
KR101405906B1 (ko) * 2006-05-16 2014-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 액정 표시장치
KR101405904B1 (ko) * 2006-05-16 2014-06-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정표시장치 및 전자기기
KR102245038B1 (ko) 2006-05-16 2021-04-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
US8841671B2 (en) 2006-05-16 2014-09-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
KR20140117325A (ko) * 2006-05-16 2014-10-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
JP2014194572A (ja) * 2006-05-16 2014-10-09 Semiconductor Energy Lab Co Ltd 半導体装置
JP2014197211A (ja) * 2006-05-16 2014-10-16 株式会社半導体エネルギー研究所 半導体装置
US8872182B2 (en) 2006-05-16 2014-10-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
KR20150083069A (ko) * 2006-05-16 2015-07-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
US9268188B2 (en) 2006-05-16 2016-02-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
KR101627310B1 (ko) * 2006-05-16 2016-06-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
KR101648930B1 (ko) * 2006-05-16 2016-08-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
JP2016170421A (ja) * 2006-05-16 2016-09-23 株式会社半導体エネルギー研究所 半導体装置
US9709861B2 (en) 2006-05-16 2017-07-18 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
TWI617869B (zh) * 2006-05-16 2018-03-11 半導體能源研究所股份有限公司 液晶顯示裝置和半導體裝置
US10001678B2 (en) 2006-05-16 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and semiconductor device
KR101931639B1 (ko) 2006-05-16 2018-12-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
JP2019124954A (ja) * 2006-05-16 2019-07-25 株式会社半導体エネルギー研究所 液晶表示装置
KR20200023622A (ko) * 2006-05-16 2020-03-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
US10509271B2 (en) 2006-05-16 2019-12-17 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device comprising a semiconductor film having a channel formation region overlapping with a conductive film in a floating state
JP7136878B2 (ja) 2006-06-02 2022-09-13 株式会社半導体エネルギー研究所 液晶表示装置
US11960174B2 (en) 2006-06-02 2024-04-16 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic appliance
JP2021047458A (ja) * 2006-06-02 2021-03-25 株式会社半導体エネルギー研究所 液晶表示装置
US7787091B2 (en) 2006-08-09 2010-08-31 Sony Corporation Transverse field type liquid crystal display panel
JP2008083209A (ja) * 2006-09-26 2008-04-10 Epson Imaging Devices Corp 液晶装置及びその製造方法、並びに電子機器
US11372298B2 (en) 2006-10-31 2022-06-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
US11016354B2 (en) 2006-10-31 2021-05-25 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
US11592717B2 (en) 2006-10-31 2023-02-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
US11860495B2 (en) 2006-10-31 2024-01-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
US10698277B2 (en) 2006-10-31 2020-06-30 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
JP2008310210A (ja) * 2007-06-18 2008-12-25 Epson Imaging Devices Corp 横方向電界方式の表示装置及びその製造方法
US8212954B2 (en) 2007-11-21 2012-07-03 Sony Corporation Liquid crystal display device
KR101130526B1 (ko) * 2007-11-21 2012-03-28 소니 주식회사 액정 표시 장치
JP4609483B2 (ja) * 2007-11-21 2011-01-12 ソニー株式会社 液晶表示装置
JP2009128466A (ja) * 2007-11-21 2009-06-11 Epson Imaging Devices Corp 液晶表示装置
JP2009042791A (ja) * 2008-11-25 2009-02-26 Hitachi Displays Ltd 液晶表示装置
JP2012103343A (ja) * 2010-11-08 2012-05-31 Mitsubishi Electric Corp 液晶表示パネル、及び液晶表示装置
JP2019144589A (ja) * 2019-04-29 2019-08-29 株式会社半導体エネルギー研究所 液晶表示装置

Also Published As

Publication number Publication date
US7612855B2 (en) 2009-11-03
US7486345B2 (en) 2009-02-03
JP4326307B2 (ja) 2009-09-02
US20050105034A1 (en) 2005-05-19
CN1619394A (zh) 2005-05-25
US7352425B2 (en) 2008-04-01
US20080170194A1 (en) 2008-07-17
CN100395641C (zh) 2008-06-18
US20090135362A1 (en) 2009-05-28

Similar Documents

Publication Publication Date Title
JP4326307B2 (ja) 液晶表示装置
JP4381782B2 (ja) 液晶表示装置
JP6266027B2 (ja) 液晶表示装置
JP4047586B2 (ja) 横電界方式のアクティブマトリクス型液晶表示装置
JP5165758B2 (ja) 液晶表示装置
JP3712899B2 (ja) 液晶表示装置
US6839114B2 (en) Substrate for in-plane switching mode liquid crystal display device with capacitors connected by extending lines and method for fabricating the same
US20030184699A1 (en) In-plane switching mode liquid crystal display device
JP4667904B2 (ja) 表示装置
JP2008262006A (ja) アクティブマトリクス基板及び液晶パネル
JP2009069332A (ja) 液晶表示パネル
JP4889711B2 (ja) 液晶表示装置
JP2008051846A (ja) Ffsモードの液晶表示パネル
JP2011237671A (ja) 液晶表示装置
KR20060001699A (ko) 횡전계방식 액정표시소자

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060213

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080620

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080924

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090609

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090609

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120619

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4326307

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313121

Free format text: JAPANESE INTERMEDIATE CODE: R313115

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120619

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120619

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130619

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term