JP2004266075A - 基板処理方法 - Google Patents

基板処理方法 Download PDF

Info

Publication number
JP2004266075A
JP2004266075A JP2003054242A JP2003054242A JP2004266075A JP 2004266075 A JP2004266075 A JP 2004266075A JP 2003054242 A JP2003054242 A JP 2003054242A JP 2003054242 A JP2003054242 A JP 2003054242A JP 2004266075 A JP2004266075 A JP 2004266075A
Authority
JP
Japan
Prior art keywords
plasma
substrate
substrate processing
oxide film
silicon
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003054242A
Other languages
English (en)
Inventor
Toshio Nakanishi
敏雄 中西
Akinori Ozaki
成則 尾▲崎▼
Masaru Sasaki
勝 佐々木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Electron Ltd
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Priority to JP2003054242A priority Critical patent/JP2004266075A/ja
Priority to TW093103799A priority patent/TWI243424B/zh
Priority to PCT/JP2004/002013 priority patent/WO2004077542A1/ja
Priority to EP04713215A priority patent/EP1598859A4/en
Priority to CNB2004800054966A priority patent/CN100514573C/zh
Priority to KR1020057015979A priority patent/KR100800638B1/ko
Publication of JP2004266075A publication Critical patent/JP2004266075A/ja
Priority to US11/211,495 priority patent/US20060024864A1/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02043Cleaning before device manufacture, i.e. Begin-Of-Line process
    • H01L21/02046Dry cleaning only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/0214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being a silicon oxynitride, e.g. SiON or SiON:H
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/0223Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate
    • H01L21/02233Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer
    • H01L21/02236Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor
    • H01L21/02238Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by oxidation, e.g. oxidation of the substrate of the semiconductor substrate or a semiconductor layer group IV semiconductor silicon in uncombined form, i.e. pure silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02247Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by nitridation, e.g. nitridation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02249Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by combined oxidation and nitridation performed simultaneously
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/02227Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process
    • H01L21/02252Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a process other than a deposition process formation by plasma treatment, e.g. plasma oxidation of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • H01L21/02315Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02323Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of oxygen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02321Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer
    • H01L21/02329Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen
    • H01L21/02332Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment introduction of substances into an already existing insulating layer introduction of nitrogen into an oxide layer, e.g. changing SiO to SiON
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • H01L21/0234Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3143Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers
    • H01L21/3144Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers on silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/3143Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers
    • H01L21/3145Inorganic layers composed of alternated layers or of mixtures of nitrides and oxides or of oxinitrides, e.g. formation of oxinitride by oxidation of nitride layers formed by deposition from a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/3165Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation
    • H01L21/31654Inorganic layers composed of oxides or glassy oxides or oxide based glass formed by oxidation of semiconductor materials, e.g. the body itself
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/318Inorganic layers composed of nitrides
    • H01L21/3185Inorganic layers composed of nitrides of siliconnitrides

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Formation Of Insulating Films (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

【課題】Si基板表面に絶縁膜をプラズマ処理により形成する基板処理方法において、形成される絶縁膜の信頼性を向上させ、リーク電流特性を向上させる。
【解決手段】Si基板表面を、絶縁膜の形成に先立って、不活性ガスと水素ガスとの混合ガスプラズマに曝露し、基板表面に残留している有機物を、ハイドロカーボンの形で除去する。
【選択図】 図3

Description

【0001】
【発明の属する技術分野】
本発明は一般に基板処理技術に係り、特にシリコン基板上に絶縁膜を形成する基板処理方法に関する。
【0002】
半導体製造技術においては、シリコン基板上への絶縁膜の形成は、最も基本的で、かつ重要な技術である。特にMOSトランジスタのゲート絶縁膜などには、非常に高品質な絶縁膜が必要とされる。最近の超微細化高速半導体装置では、微細化に伴ってゲート絶縁膜の膜厚が1nm前後まで減少してきており、このような薄い絶縁膜を、高品質に形成できる技術が必要とされている。
【0003】
【従来の技術】
従来より、MOSトランジスタのゲート絶縁膜に使われるような高品質のシリコン酸化膜は、シリコン基板表面の熱酸化処理により形成されている。このようにして形成されたシリコン熱酸化膜では含まれるダングリングボンドの数が少なく、ゲート絶縁膜のような、チャネル領域を覆うように設けられ高電界が印加される絶縁膜に使った場合でもキャリアのトラップがわずかであり、安定なしきい値特性を実現することができる。
【0004】
一方、微細化技術の進展により、今日では0.1μmを切るゲート長の超微細化半導体装置の製造が可能になりつつある。
【0005】
かかる超微細化半導体装置においてゲート長の短縮により半導体装置の動作速度を向上させようとすると、ゲート絶縁膜の厚さをスケーリング則に従って減少させる必要がある。例えばゲート長が0.1μmのMOSトランジスタの場合、ゲート絶縁膜の厚さを2nm以下に減少させる必要があるが、従来の熱酸化膜では、膜厚をこのように減少させるとトンネル電流によるゲートリーク電流が増大してしまう。このことから、従来より、2nmの膜厚が熱酸化膜によるゲート絶縁膜の限界と考えられていた。膜厚が2nmの熱酸化膜では、1×10−2A/cm程度のゲートリーク電流が実現されている。
【0006】
これに対し、シリコン基板に対してマイクロ波プラズマによる酸化処理を行うことにより、さらに高品質なシリコン酸化膜を形成する技術が提案されている。
【0007】
このようなシリコン基板のマイクロ波プラズマ酸化により形成されたシリコン酸化膜においては、膜厚が1.5nmの場合においてすら、1Vの印加電圧で1×10−2A/cm程度のリーク電流が実現されることが確認されている。このように、マイクロ波プラズマを使って形成したシリコン酸化膜は、従来の熱酸化膜を使った半導体装置における微細化の限界を突破することを可能にするものであると考えられる。また、マイクロ波プラズマを使った基板処理により、比誘電率の大きい酸窒化膜や窒化膜をシリコン基板上に熱酸化膜を凌ぐ膜質で形成することが可能になる。酸窒化膜やゲート絶縁膜に使った場合には、シリコン酸化膜に換算した膜厚が1nmの場合において、同じ1Vの印加電圧で測定した場合に1×10−2A/cm以下のリーク電流が実現されている。
【0008】
マイクロ波プラズマによる基板処理は、典型的には500℃以下の低温で実行可能で、このため基板を昇温・降温に要する時間を短縮でき、半導体装置を大きなスループットで生産することを可能にする。また、このような低温処理においては、基板上に拡散領域が既に形成されている場合でも、拡散領域中の不純物濃度プロファイルが変化することがなく、所望の素子特性を確実に実現することが可能である。
【0009】
【発明が解決しようとする課題】
ところでゲート絶縁膜には、第1にリーク電流が小さいこと、第2に高い信頼性を有することが要求される。
【0010】
図1は、本発明の発明者が行ったマイクロ波プラズマ酸化処理によりシリコン基板表面に10nmの厚さに形成されたシリコン酸化膜(図中に「プラズマ酸化膜」として示す)について、累積不良率Fと破壊に至るまでの積分電荷量(Qbd)との関係(TDDB特性)を、同じ厚さの熱酸化膜の場合と比較して示す。ただし縦軸が累積不良率Fを、横軸が絶縁破壊に至るまでの積分電荷量Qbdを示す。プラズマ酸化膜は、後で図2において説明するマイクロ波プラズマ基板処理装置を使い、自然酸化膜除去工程を行ったシリコン基板表面をアルゴンと酸素の混合ガスプラズマ中において400℃の基板温度でプラズマ酸化することにより形成されている。
【0011】
図1を参照するに、熱酸化膜の場合には、累積不良率Fを示す線は積分電荷量Qdbに対して急な勾配を有しており、絶縁破壊は、積分電荷量Qdbが限られた値に達した場合に生じることがわかる。すなわちこのような絶縁膜は予測できる寿命で特徴づけられる、優れた信頼性を有している。
【0012】
これに対し、プラズマ酸化膜では累積不良率Fを示す線の勾配が小さく、様々な積分電荷量において絶縁膜の不良が発生することを示している。このような絶縁膜では素子寿命が予測できず、信頼性が得られない。
【0013】
そこで本発明は、上記の課題を解決した、新規で有用な基板処理方法を提供することを概括的課題とする。
【0014】
本発明のより具体的な課題は、シリコン基板表面に、プラズマ中における酸化処理、窒化処理あるいは酸窒化処理により、酸化膜、窒化膜あるいは酸窒化膜を形成する際に、形成される膜の信頼性を向上でき、かかる絶縁膜を使った半導体装置に対して長い素子寿命を保証できる基板処理方法を提供することにある。
【0015】
【課題を解決するための手段】
本発明は上記の課題を、
請求項1に記載したように、
シリコン基板表面を、不活性ガスと水素の混合ガスプラズマに曝露する第1の工程と、
前記第1の工程の後、前記シリコン基板表面に、プラズマ処理により、酸化処理、窒化処理および酸窒化処理のいずれかを行う第2の工程とを特徴とする基板処理方法により、または
請求項2に記載したように、
前記不活性ガスは、希ガスであることを特徴とする請求項1記載の基板処理方法により、または
請求項3に記載したように、
前記不活性ガスはアルゴンまたはクリプトンであることを特徴とする請求項1または2記載の基板処理方法により、または
請求項4に記載したように、
前記第1の工程と前記第2の工程とは、同じプラズマ処理装置中において、連続して実行されることを特徴とする請求項1〜3のうち、いずれか一項記載の基板処理方法により、または
請求項5に記載したように、
前記第1の工程において、前記不活性ガスと水素の混合ガスプラズマは、マイクロ波により励起されることを特徴とする請求項1〜4のうち、いずれか一項記載の基板処理方法により、または
請求項6に記載したように、
前記第2の工程において、前記プラズマ処理はマイクロ波励起プラズマによりなされることを特徴とする請求項1〜5のうち、いずれか一項記載の基板処理方法により、または
請求項7に記載したように、
前記プラズマは、ラジアルラインスロットアンテナから放射されるマイクロ波により励起されることを特徴とする請求項1〜6のうち、いずれか一項記載の基板処理方法により、または
請求項8に記載したように、
前記第1の工程において、前記シリコン基板の表面には、シリコン表面が露出されていることを特徴とする請求項1〜7のうち、いずれか一項記載の基板処理方法により、または
請求項9に記載したように、
前記第1の工程において、前記シリコン基板の表面には、絶縁膜が形成されていることを特徴とする請求項1〜7のうち、いずれか一項記載の基板処理方法により、または
請求項10に記載したように、
前記絶縁膜は酸化シリコン膜よりなることを特徴とする請求項9記載の基板処理方法により、解決する。
【0016】
【発明の実施の形態】
[第1実施例]
本発明の発明者は、マイクロ波プラズマ処理によるシリコン基板上への酸化膜、窒化膜、酸窒化膜の形成プロセスについて実験的研究を行っていたところ、シリコン基板表面に残留している有機物が、基板上に形成される絶縁膜の信頼性に大きな影響を及ぼすことを示唆する知見を得た。
【0017】
図2は、本発明の発明者が使ったマイクロ波プラズマ基板処理装置10の概略的構成を示す。
【0018】
図2を参照するに、マイクロ波プラズマ基板処理装置10は被処理基板Wを保持する基板保持台12が形成された処理容器11を有し、処理容器11は排気ポート11Aにおいて排気される。
【0019】
前記処理容器11上には前記基板保持台12上の被処理基板Wに対応して開口部が形成されており、前記開口部は、アルミナ等の低損失セラミックよりなるカバープレート13により塞がれている。さらにカバープレート13の下には、前記被処理基板Wに対面するように、ガス導入路とこれに連通する多数のノズル開口部とを形成された、アルミナ等の低損失セラミックよりなるシャワープレート14が形成されている。
【0020】
前記シャワープレート13およびカバープレート14はマイクロ波窓を形成し、前記カバープレート14の外側には、ラジアルラインスロットアンテナあるいはホーンアンテナ等のマイクロ波アンテナ15が形成されている。
【0021】
動作時には、前記処理容器11内部の処理空間は前記排気ポート11Aを介して排気することにより所定の処理圧に設定され、前記シャワープレート14からアルゴンやKr等の不活性ガスと共に酸化ガスや窒化ガスが導入される。
【0022】
さらに前記アンテナ15から周波数が数GHzのマイクロ波を導入することにより、前記処理容器11中において被処理基板Wの表面に高密度マイクロ波プラズマを励起する。プラズマをマイクロ波により励起することにより、図1の基板処理装置ではプラズマの電子温度が低く、被処理基板Wや処理容器11内壁の損傷が回避できる。また、形成されたラジカルは被処理基板Wの表面に沿って径方向に流れ、速やかに排気されるため、ラジカルの再結合が抑制され、効率的で非常に一様な基板処理が、550°C以下の低温において可能になる。
【0023】
図3(A)〜(C)は、図1の基板処理装置10を使って本発明の発明者が、本発明の基礎となる研究において行った、本発明の第1実施例に対応する基板処理プロセスを示す。
【0024】
図3(A)を参照するに、HF処理により自然酸化膜を除去したシリコン基板21を、前記被処理基板Wとして前記基板処理装置10の処理容器11中に導入し、前記シャワープレート14からアルゴンと水素の混合ガスを導入し、これをマイクロ波励起することによりプラズマを形成する。
【0025】
一例では、処理容器11内の処理圧を7Paに設定し、アルゴンガスと水素ガスをそれぞれ1000SCCMおよび40SCCMの流量で供給し、400℃の基板温度において、前記マイクロ波アンテナ15に周波数が2.4GHzのマイクロ波を1500Wのパワーで供給することにより、前記被処理基板Wの表面近傍に高密度プラズマを形成する。
【0026】
図3(A)の工程において、前記シリコン基板21の表面をかかるプラズマに曝露することにより、基板表面に残留していた有機物が、400℃の低い基板温度においてもハイドロカーボンの形で効果的に除去され、新鮮なシリコン表面が基板表面に露出される。
【0027】
次に図3(B)の工程において、図3(A)の処理を施されたシリコン基板21上にシリコン酸化膜22を、典型的には前記処理用域11内の処理圧を7Paに設定し、アルゴンガスと酸素ガスとをそれぞれ1000SCCMおよび40SCCMの流量で供給し、400℃の基板温度において、マイクロ波アンテナ15に周波数が2.4GHのマイクロ波を1500Wのパワーで供給することにより、01〜1nmの厚さに形成する。
【0028】
図4は、このようにして得られたシリコン酸化膜における累積不良率Fと破壊電荷量Qdbとの関係(TDDB)を、図1の結果と比較して示す。また図4中には、図3(A)の工程においてシリコン基板21をアルゴンプラズマに曝露した場合の結果をも合わせて示す。ただし図4においては、前記シリコン酸化膜を10nmの厚さに形成している。
【0029】
図4を参照するに、図3(A)の前処理工程を省略して、シリコン基板21上にシリコン酸化膜22を直接に10nmの厚さに形成した場合が先に図1で説明したプラズマ酸化膜に対応するが、この場合には、先に図1で説明したように、破壊電荷量Qbdが大きくばらついてしまう。
【0030】
これに対し、図3(A)の前処理工程においてアルゴンプラズマ処理を行った場合には、破壊電荷量Qbdのばらつきは減少し、特に図3(A)に示すように前記前処理工程をアルゴンと水素の混合ガスプラズマ中において行った場合、破壊電荷量Qbdのばらつきはさらに減少し、熱酸化膜の場合に匹敵する結果が得られるのがわかる。すなわち、図3(A)の前処理工程を、アルゴンと水素の混合ガスプラズマ中において行うことにより、熱酸化膜に匹敵する信頼性を有するプラズマ酸化膜が得られることがわかる。
【0031】
しかも、図4よりわかるように、本実施例によるプラズマ酸化膜の破壊電荷量Qbdの絶対値は、熱酸化膜の場合よりもさらに増大しており、得られたプラズマ酸化膜の寿命が増大していることを示している。
【0032】
図1あるいは4において、酸化雰囲気中、高温で形成される熱酸化膜において破壊電荷量Qbdのばらつきが小さく、アルゴンと酸素の混合ガスプラズマ中において400℃程度の低温で形成されるプラズマ酸化膜の破壊電荷量Qbdのばらつきが大きい事実は、この現象に、シリコン基板21の表面に残留している有機物が関与していることを示唆している。本実施例では、図3(A)の工程において、アルゴンと水素の混合ガスプラズマ中においてシリコン基板21の表面を処理することにより、シリコン基板表面に残留していた有機物が炭化水素の形でシリコン基板表面から除去され、図3(B)の工程開始時においては、新鮮なシリコン表面がシリコン基板表面に露出しているものと考えられる。
【0033】
図5は、このようにして形成された膜厚が10nmのシリコン酸化膜22のリーク電流特性を示す。ただし、図5の測定は、12Vの印加電圧のもとで行っており、先に説明した1Vの印加電圧で測定した場合のリーク電流とは、値が異なっている。
【0034】
図5を参照するに、図1に示す、図3(A)の前処理工程を省略したプラズマ酸化膜では、従来の熱酸化膜と同程度のリーク電流密度が得られているが、図3(A)の工程でアルゴンガスによるプラズマ前処理工程を行った場合、リーク電流値は減少し、特に図3(A)の工程でアルゴンと水素の混合ガスプラズマ中において前処理を行った場合にはさらに減少するのがわかる。
【0035】
なお、本実施例においては、図3(B)の工程において、アルゴンと水素の混合ガスプラズマによりシリコン基板21の表面にシリコン酸化膜22を形成したが、アルゴンと窒素、あるいはアルゴンとアンモニア、あるいはアルゴンと窒素と水素の混合ガスプラズマを使うことによりシリコン窒化膜23を形成することも可能である。さらに、アルゴンと窒素と酸素、あるいはアルゴンとアンモニアと酸素、あるいはアルゴンと窒素と水素と酸素の混合ガスプラズマを使うことにより、シリコン酸窒化膜24を形成することも可能である。
【0036】
また、本実施例においてアルゴンの代わりにヘリウム,クリプトン,キセノンなどの他の希ガス、あるいは不活性ガスを使うことも可能である。
[第2実施例]
図6(A),(B)は、本発明の第2実施例による基板処理方法を示す。
【0037】
図6(A)を参照するに、シリコン基板21上には先の図3(A),(B)の工程、あるいはその他の工程で形成されたシリコン酸化膜22が形成されており、図6(A)の工程においては前記シリコン酸化膜22の表面をアルゴンと水素の混合ガスプラズマにより、図3(A)の工程と同様な条件で処理し、シリコン酸化膜22表面に残留している有機物を除去する。
【0038】
次に図6(B)の工程において、このようにして処理されたシリコン酸化膜22上に、アルゴンと酸素の混合ガスプラズマを図3(B)と同様な条件で作用させ、酸化膜をさらに成長させて酸化膜25を形成する。
【0039】
このようにして形成された酸化膜25は、先の実施例で説明したプラズマ酸化膜と同様な優れた信頼性とリーク電流密度とを有する。
【0040】
なお図6(B)の工程において、アルゴンと窒素、あるいはアルゴンとアンモニア、あるいはアルゴンと窒素と水素の混合ガスプラズマを使うことにより、前記シリコン酸化膜22を窒化してシリコン酸窒化膜26を形成することも可能である。
【0041】
以上、本実施例を図2のラジアルラインスロットアンテナ15を使ったマイクロ波プラズマ基板処理装置について説明したが、本発明はかかる特定の基板処理装置に限定されるものではなく、平行平板型プラズマ処理装置、ICP型プラズマ処理装置、ECR型プラズマ処理装置などにおいても有効である。
【0042】
以上、本発明を好ましい実施例について説明したが、本発明はかかる特定の実施例に限定されるものではなく、特許請求の範囲に記載した要旨内において様々な変形・変更が可能である。
【0043】
【発明の効果】
本発明によれば、プラズマによる基板処理に先立ってシリコン基板表面を不活性ガスと水素ガスとの混合ガスプラズマに曝露することにより、基板表面に残留している有機物が効果的に除去され、新鮮なシリコン表面上に非常に良質の絶縁膜を形成することが可能になる。
【図面の簡単な説明】
【図1】従来の熱酸化膜およびプラズマ酸化膜のTDDB特性を示す図である。
【図2】本発明で使われるプラズマ処理装置の構成を示す図である。
【図3】(A),(B)は、本発明の第1実施例による基板処理工程を示す図である。
【図4】本発明の第1実施例により得られるプラズマ酸化膜のTDDB特性を示す図である。
【図5】本発明の第1時による得られるプラズマ酸化膜のリーク電流特性を示す図である。
【図6】(A),(B)は、本発明の第2実施例による基板処理工程を示す図である。
【符号の説明】
10 基板処理装置
11 処理室
12 基板保持台
13 カバープレート
14 シャワープレート
15 アンテナ
21 シリコン基板
22,25 シリコン酸化膜
23 シリコン窒化膜
24,26 シリコン酸窒化膜

Claims (10)

  1. シリコン基板表面を、不活性ガスと水素の混合ガスプラズマに曝露する第1の工程と、
    前記第1の工程の後、前記シリコン基板表面に、プラズマ処理により、酸化処理、窒化処理および酸窒化処理のいずれかを行う第2の工程とを特徴とする基板処理方法。
  2. 前記不活性ガスは、希ガスであることを特徴とする請求項1記載の基板処理方法。
  3. 前記不活性ガスはアルゴンまたはクリプトンであることを特徴とする請求項1または2記載の基板処理方法。
  4. 前記第1の工程と前記第2の工程とは、同じプラズマ処理装置中において、連続して実行されることを特徴とする請求項1〜3のうち、いずれか一項記載の基板処理方法。
  5. 前記第1の工程において、前記不活性ガスと水素の混合ガスプラズマは、マイクロ波により励起されることを特徴とする請求項1〜4のうち、いずれか一項記載の基板処理方法。
  6. 前記第2の工程において、前記プラズマ処理はマイクロ波励起プラズマによりなされることを特徴とする請求項1〜5のうち、いずれか一項記載の基板処理方法。
  7. 前記プラズマは、ラジアルラインスロットアンテナから放射されるマイクロ波により励起されることを特徴とする請求項1〜6のうち、いずれか一項記載の基板処理方法。
  8. 前記第1の工程において、前記シリコン基板の表面には、シリコン表面が露出されていることを特徴とする請求項1〜7のうち、いずれか一項記載の基板処理方法。
  9. 前記第1の工程において、前記シリコン基板の表面には、絶縁膜が形成されていることを特徴とする請求項1〜7のうち、いずれか一項記載の基板処理方法。
  10. 前記絶縁膜は酸化シリコン膜よりなることを特徴とする請求項9記載の基板処理方法。
JP2003054242A 2003-02-28 2003-02-28 基板処理方法 Pending JP2004266075A (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2003054242A JP2004266075A (ja) 2003-02-28 2003-02-28 基板処理方法
TW093103799A TWI243424B (en) 2003-02-28 2004-02-17 Substrate processing method
PCT/JP2004/002013 WO2004077542A1 (ja) 2003-02-28 2004-02-20 基板処理方法
EP04713215A EP1598859A4 (en) 2003-02-28 2004-02-20 SUBSTRATE PROCESSING
CNB2004800054966A CN100514573C (zh) 2003-02-28 2004-02-20 基板处理方法
KR1020057015979A KR100800638B1 (ko) 2003-02-28 2004-02-20 기판 처리 방법
US11/211,495 US20060024864A1 (en) 2003-02-28 2005-08-26 Substrate processing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003054242A JP2004266075A (ja) 2003-02-28 2003-02-28 基板処理方法

Publications (1)

Publication Number Publication Date
JP2004266075A true JP2004266075A (ja) 2004-09-24

Family

ID=32923455

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003054242A Pending JP2004266075A (ja) 2003-02-28 2003-02-28 基板処理方法

Country Status (7)

Country Link
US (1) US20060024864A1 (ja)
EP (1) EP1598859A4 (ja)
JP (1) JP2004266075A (ja)
KR (1) KR100800638B1 (ja)
CN (1) CN100514573C (ja)
TW (1) TWI243424B (ja)
WO (1) WO2004077542A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200511430A (en) * 2003-05-29 2005-03-16 Tokyo Electron Ltd Plasma processing apparatus and plasma processing method
JP4509864B2 (ja) * 2005-05-30 2010-07-21 東京エレクトロン株式会社 プラズマ処理方法およびプラズマ処理装置
EP2091070A1 (en) * 2008-02-13 2009-08-19 S.O.I. TEC Silicon Semiconductor substrate surface preparation method
WO2009150503A1 (en) * 2008-06-10 2009-12-17 S.O.I. Tec Silicon On Insulator Technologies Method for preparing hydrophobic surfaces
KR20110057645A (ko) * 2009-11-24 2011-06-01 삼성전자주식회사 절연막 형성 방법 및 이를 포함하는 트랜지스터 형성 방법
FR2964112B1 (fr) * 2010-08-31 2013-07-19 Commissariat Energie Atomique Traitement avant collage d'une surface mixte cu-oxyde, par un plasma contenant de l'azote et de l'hydrogene
CN102468170A (zh) * 2010-11-05 2012-05-23 中芯国际集成电路制造(上海)有限公司 一种改善nfet性能的应力层的形成方法
CN104701261B (zh) * 2013-12-04 2018-09-07 中芯国际集成电路制造(上海)有限公司 晶体管的形成方法
CN104550133B (zh) * 2014-12-11 2017-02-22 河北同光晶体有限公司 一种去除碳化硅单晶中空微缺陷内部、及晶片表面有机污染物的方法
CN109065447B (zh) * 2018-08-03 2021-02-26 北京中兆龙芯软件科技有限公司 一种功率器件芯片及其制造方法
KR102225956B1 (ko) 2018-10-19 2021-03-12 세메스 주식회사 다이 본딩 장치, 기판 본딩 장치, 다이 본딩 방법 및 기판 본딩 방법
JP7222946B2 (ja) * 2020-03-24 2023-02-15 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置、およびプログラム

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6029296B2 (ja) * 1980-03-03 1985-07-10 舜平 山崎 被膜形成方法
JPH01198482A (ja) * 1988-02-01 1989-08-10 Canon Inc マイクロ波プラズマcvd法による堆積膜形成法
JPH01198481A (ja) * 1988-02-01 1989-08-10 Canon Inc マイクロ波プラズマcvd法による堆積膜形成法
US7053002B2 (en) * 1998-12-04 2006-05-30 Applied Materials, Inc Plasma preclean with argon, helium, and hydrogen gases
JP3326718B2 (ja) * 1999-03-19 2002-09-24 富士通株式会社 半導体装置の製造方法
US6348420B1 (en) * 1999-12-23 2002-02-19 Asm America, Inc. Situ dielectric stacks
TW520453B (en) * 1999-12-27 2003-02-11 Seiko Epson Corp A method to fabricate thin insulating films
US6225169B1 (en) * 2000-02-24 2001-05-01 Novellus Systems, Inc. High density plasma nitridation as diffusion barrier and interface defect densities reduction for gate dielectric
KR20020002732A (ko) * 2000-06-30 2002-01-10 박종섭 반도체 소자의 절연막 형성 방법
JP5068402B2 (ja) * 2000-12-28 2012-11-07 公益財団法人国際科学振興財団 誘電体膜およびその形成方法、半導体装置、不揮発性半導体メモリ装置、および半導体装置の製造方法
JP2003037105A (ja) * 2001-07-26 2003-02-07 Tokyo Electron Ltd プラズマ処理装置及び方法
JP4001498B2 (ja) * 2002-03-29 2007-10-31 東京エレクトロン株式会社 絶縁膜の形成方法及び絶縁膜の形成システム

Also Published As

Publication number Publication date
TWI243424B (en) 2005-11-11
WO2004077542A1 (ja) 2004-09-10
EP1598859A4 (en) 2010-04-28
CN1757101A (zh) 2006-04-05
EP1598859A1 (en) 2005-11-23
US20060024864A1 (en) 2006-02-02
KR100800638B1 (ko) 2008-02-01
KR20050104411A (ko) 2005-11-02
CN100514573C (zh) 2009-07-15
TW200419672A (en) 2004-10-01

Similar Documents

Publication Publication Date Title
JP4795407B2 (ja) 基板処理方法
KR100993124B1 (ko) 플라즈마 질화된 게이트 유전체의 두 단계 포스트 질화어닐링을 위한 개선된 제조 방법
JP4926219B2 (ja) 電子デバイス材料の製造方法
US7964514B2 (en) Multiple nitrogen plasma treatments for thin SiON dielectrics
US20070204959A1 (en) Substrate processing method and material for electronic device
KR100645306B1 (ko) 기판 처리 방법
JP4408653B2 (ja) 基板処理方法および半導体装置の製造方法
KR100945770B1 (ko) 실리콘 산화막의 형성 방법, 반도체 장치의 제조 방법 및컴퓨터 기억 매체
US20060024864A1 (en) Substrate processing method
JP2007524994A (ja) 低eotプラズマ窒化ゲート誘電体用の2ステップポスト窒化アニ−リング
US20060269694A1 (en) Plasma processing method
JP2008147365A (ja) 半導体装置および半導体装置の製造方法
KR100486278B1 (ko) 신뢰성이 향상된 게이트 산화막 형성방법
WO2003056622A1 (fr) Procede de traitement d'un substrat et methode de production d'un dispositif a semi-conducteurs
JP5339327B2 (ja) プラズマ窒化処理方法および半導体装置の製造方法
JP2005150637A (ja) 処理方法及び装置
JP4147017B2 (ja) マイクロ波プラズマ基板処理装置
US7476916B2 (en) Semiconductor device having a mis-type fet, and methods for manufacturing the same and forming a metal oxide film
JP2005252031A (ja) プラズマ窒化方法
TW200301311A (en) Method for processing substrates
TWI290744B (en) Method for processing substrate

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050614

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080610

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080804

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20081007

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081106

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20081215

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20090123