JP2004179649A5 - - Google Patents

Download PDF

Info

Publication number
JP2004179649A5
JP2004179649A5 JP2003383056A JP2003383056A JP2004179649A5 JP 2004179649 A5 JP2004179649 A5 JP 2004179649A5 JP 2003383056 A JP2003383056 A JP 2003383056A JP 2003383056 A JP2003383056 A JP 2003383056A JP 2004179649 A5 JP2004179649 A5 JP 2004179649A5
Authority
JP
Japan
Prior art keywords
layer
support substrate
semiconductor
substrate
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003383056A
Other languages
English (en)
Japanese (ja)
Other versions
JP2004179649A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2003383056A priority Critical patent/JP2004179649A/ja
Priority claimed from JP2003383056A external-priority patent/JP2004179649A/ja
Publication of JP2004179649A publication Critical patent/JP2004179649A/ja
Publication of JP2004179649A5 publication Critical patent/JP2004179649A5/ja
Pending legal-status Critical Current

Links

JP2003383056A 2002-11-12 2003-11-12 超薄型半導体装置の製造方法および製造装置 Pending JP2004179649A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003383056A JP2004179649A (ja) 2002-11-12 2003-11-12 超薄型半導体装置の製造方法および製造装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002327732 2002-11-12
JP2003383056A JP2004179649A (ja) 2002-11-12 2003-11-12 超薄型半導体装置の製造方法および製造装置

Publications (2)

Publication Number Publication Date
JP2004179649A JP2004179649A (ja) 2004-06-24
JP2004179649A5 true JP2004179649A5 (enExample) 2005-08-11

Family

ID=32716136

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003383056A Pending JP2004179649A (ja) 2002-11-12 2003-11-12 超薄型半導体装置の製造方法および製造装置

Country Status (1)

Country Link
JP (1) JP2004179649A (enExample)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1774056B1 (de) * 2004-07-15 2011-05-18 Aixtron SE Verfahren zur abscheidung von silizium und germanium enthaltenden schichten
JP4604594B2 (ja) * 2004-07-30 2011-01-05 株式会社デンソー 半導体基板の製造方法
JP5025145B2 (ja) * 2005-03-01 2012-09-12 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI413152B (zh) 2005-03-01 2013-10-21 Semiconductor Energy Lab 半導體裝置製造方法
JP5089082B2 (ja) * 2005-05-20 2012-12-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN100585806C (zh) * 2005-05-20 2010-01-27 株式会社半导体能源研究所 半导体装置的制造方法
US7485511B2 (en) * 2005-06-01 2009-02-03 Semiconductor Energy Laboratory Co., Ltd. Integrated circuit device and method for manufacturing integrated circuit device
JP2007059704A (ja) * 2005-08-25 2007-03-08 Sumco Corp 貼合せ基板の製造方法及び貼合せ基板
KR101447048B1 (ko) 2007-04-20 2014-10-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Soi 기판 및 반도체장치의 제조방법
EP1993127B1 (en) * 2007-05-18 2013-04-24 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of SOI substrate
JP4967842B2 (ja) * 2007-06-18 2012-07-04 セイコーエプソン株式会社 シリコン基材の接合方法、液滴吐出ヘッド、液滴吐出装置および電子デバイス
WO2008156056A1 (ja) * 2007-06-18 2008-12-24 Seiko Epson Corporation シリコン基材の接合方法、液滴吐出ヘッド、液滴吐出装置および電子デバイス
JP4858491B2 (ja) * 2007-06-18 2012-01-18 セイコーエプソン株式会社 シリコン基材の接合方法、液滴吐出ヘッド、液滴吐出装置および電子デバイス
JP5449706B2 (ja) * 2008-06-16 2014-03-19 芝浦メカトロニクス株式会社 Soi基板の製造方法及び製造装置
JP5550252B2 (ja) * 2009-04-06 2014-07-16 キヤノン株式会社 半導体装置の製造方法
JP5527999B2 (ja) * 2009-04-06 2014-06-25 キヤノン株式会社 半導体装置の製造方法
JP5605790B2 (ja) * 2009-12-28 2014-10-15 リンテック株式会社 薄型半導体装置の製造方法
US8507322B2 (en) * 2010-06-24 2013-08-13 Akihiro Chida Semiconductor substrate and method for manufacturing semiconductor device
JP5977532B2 (ja) * 2012-02-20 2016-08-24 東京応化工業株式会社 支持体分離方法及び支持体分離装置
CN103145089A (zh) * 2012-10-01 2013-06-12 合肥工业大学 逆向热键合技术制作尺寸可控的微纳米流体系统
JP2014170872A (ja) * 2013-03-05 2014-09-18 Toyota Industries Corp 半導体ウェハおよび半導体ウェハの製造方法
WO2014163188A1 (ja) * 2013-04-04 2014-10-09 富士電機株式会社 半導体デバイスの製造方法
JP6667489B2 (ja) * 2017-11-09 2020-03-18 古河電気工業株式会社 半導体チップの製造方法
WO2021003224A1 (en) 2019-07-03 2021-01-07 Lam Research Corporation Method for etching features using a targeted deposition for selective passivation
US11177250B2 (en) * 2019-09-17 2021-11-16 Tokyo Electron Limited Method for fabrication of high density logic and memory for advanced circuit architecture
KR102680045B1 (ko) 2019-12-09 2024-06-28 쓰리엠 이노베이티브 프로퍼티즈 컴파니 접착 필름
CN113690183B (zh) * 2021-07-06 2024-06-25 华为数字能源技术有限公司 晶圆的减薄方法

Similar Documents

Publication Publication Date Title
JP2004179649A5 (enExample)
CN102792438B (zh) 精加工绝缘体上半导体型衬底的方法
KR101691717B1 (ko) 다중 막층을 갖는 스페이서를 형성하기 위한 에칭 방법
JP5123924B2 (ja) 半導体集積回路装置の製造方法
CN104485288B (zh) 一种超薄玻璃转接板的制作方法
KR20120003206A (ko) 반도체 기판의 제조 방법 및 이를 이용한 반도체 장치의 제조 방법
CN103189960A (zh) 用包含氮和氢的等离子体在接合铜-氧化物混合的表面之前的处理
JP2006080314A (ja) 結合基板の製造方法
EP1788621A3 (en) Method for manufacturing bonded substrate and bonded substrate manufactured by the method
JP2011097029A5 (enExample)
JP2008198659A (ja) プラズマエッチング方法
JP2010206058A5 (enExample)
TW200814161A (en) Method of producing bonded wafer
JP5497626B2 (ja) 複合基板を製造するための工程
US20140273454A1 (en) Wet Cleaning Method for Cleaning Small Pitch Features
CN1078012C (zh) 一种制造半导体器件的工艺
TW200415719A (en) Method of planarizing a semiconductor die
TWI270141B (en) A multi-level metal semiconductor device and a fabricating method thereof
JP2024177894A (ja) 素子チップの製造方法および接合体の製造方法
TW202347702A (zh) 半導體裝置的混合式接合期間電漿氧化保護之技術
TWI374180B (en) Etchant and applications thereof
CN100490112C (zh) 改善高压mos器件中浅沟槽隔离形貌的方法
JP2007194345A (ja) はり合わせ基板の製造方法、及びはり合わせ基板の製造装置
US20240321819A1 (en) Method for manufacturing semiconductor device and semiconductor device
US20250096027A1 (en) Substrate peeling device, substrate peeling method, and method of manufacturing semiconductor device