JP2003528525A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2003528525A5 JP2003528525A5 JP2001569972A JP2001569972A JP2003528525A5 JP 2003528525 A5 JP2003528525 A5 JP 2003528525A5 JP 2001569972 A JP2001569972 A JP 2001569972A JP 2001569972 A JP2001569972 A JP 2001569972A JP 2003528525 A5 JP2003528525 A5 JP 2003528525A5
- Authority
- JP
- Japan
- Prior art keywords
- driver
- circuit
- signal
- auxiliary
- rate control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000004913 activation Effects 0.000 claims 3
- 230000003213 activating Effects 0.000 claims 2
- 230000000875 corresponding Effects 0.000 claims 2
- 230000003111 delayed Effects 0.000 claims 2
- 238000005259 measurement Methods 0.000 claims 1
Claims (5)
- ドライバ回路入力部で受信した入力信号に対応して出力端子(250)上において出力信号を駆動するためのドライバ回路を含む装置であって、前記ドライバ回路には、
前記ドライバ回路入力部と前記出力端子とに接続された主ドライバ(360)と、
前記入力信号と前記出力信号とを受信するために接続されたスルーレート制御回路(320)と、
前記スルーレート制御回路と前記出力端子とに接続された補助ドライバ(340)であって、前記スルーレート制御回路が前記補助ドライバの起動を制御する前記補助ドライバと、
が含まれ、前記スルーレート制御回路は、前記ドライバ回路入力部と前記出力端子とに接続されて、前記主ドライバ(360)の駆動後まで補助ドライバ(340)の起動を遅延させるための遅延入力を可能とするコンパレータ(324)をさらに含むことを特徴とする装置。 - 請求項1に記載の装置であって、
前記スルーレート制御回路には、前記補助ドライバの停止を遅延させるために前記コンパレータに接続されたオフ遅延部(326)がさらに含まれることを特徴とする装置。 - 複数のドライバ回路を備える集積回路であって、前記複数の集積回路には各々、
主ドライバ(360)と、
基準信号を基準とした前記主ドライバの出力時間に対する電圧変動に応じて制御信号を供給するために接続された電圧変動測定回路(320)であって、前記基準信号は前記ドライバ回路の入力信号に対応して生成される前記電圧変動測定回路と、
前記電圧変動測定回路と前記主ドライバとに接続される第2ドライバ(340)であって、前記制御信号に応じて起動される前記第2ドライバと、
が含まれることを特徴とする集積回路。 - 必要に応じて、補助駆動機能を用いて出力信号を駆動する方法であって、
入力信号の受信動作に応じて出力信号を駆動するために主ドライバ(360)を起動する段階と、
前記入力信号の受信動作に応じて基準信号を生成する段階と、
前記出力信号と前記基準信号とを比較する段階と、
前記出力信号が遅延閾値だけ前記基準信号から遅れる場合、補助ドライバ(340)を起動する段階と、
が含まれることを特徴とする方法。 - ドライバ回路入力部で受信した入力信号に対応して出力端子(1090)上において出力信号を駆動するためのドライバ回路を含む装置であって、前記ドライバ回路には、
前記ドライバ回路入力部と前記出力端子とに接続された主ドライバ(1030)と、
前記入力信号と前記出力信号とを受信するために接続されたスルーレート制御回路と、
前記スルーレート制御回路と前記出力端子とに接続された補助ドライバ(1040)であって、前記スルーレート制御回路が前記補助ドライバの起動を制御する前記補助ドライバと、
が含まれ、
前記主及び補助ドライバの内の一方は、前記入力信号を受信するために接続され、また、前記主及び補助ドライバの内の他方は、遅延入力信号を受信するために接続され、
前記スルーレート制御回路には、前記出力信号に応じて前記補助ドライバを停止するためのフィードバック信号を供給するために接続されたフィードバック遅延回路(1070)が含まれることを特徴とする装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/528,857 | 2000-03-20 | ||
US09/528,857 US6313664B1 (en) | 2000-03-20 | 2000-03-20 | Load capacitance compensated buffer, apparatus and method thereof |
PCT/US2001/006759 WO2001071915A2 (en) | 2000-03-20 | 2001-03-02 | Load capacitance compensated buffer, apparatus and method thereof |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2003528525A JP2003528525A (ja) | 2003-09-24 |
JP2003528525A5 true JP2003528525A5 (ja) | 2008-04-10 |
JP4903340B2 JP4903340B2 (ja) | 2012-03-28 |
Family
ID=24107476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001569972A Expired - Fee Related JP4903340B2 (ja) | 2000-03-20 | 2001-03-02 | 負荷容量補償バッファ、装置及びその方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6313664B1 (ja) |
JP (1) | JP4903340B2 (ja) |
KR (1) | KR100714668B1 (ja) |
CN (1) | CN1223089C (ja) |
AU (1) | AU2001247259A1 (ja) |
TW (1) | TW523988B (ja) |
WO (1) | WO2001071915A2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003337640A (ja) * | 2002-05-21 | 2003-11-28 | Mitsubishi Electric Corp | バス制御装置 |
US6842058B2 (en) * | 2002-11-12 | 2005-01-11 | Lsi Logic Corporation | Method and apparatus for slew control of an output signal |
KR100510515B1 (ko) | 2003-01-17 | 2005-08-26 | 삼성전자주식회사 | 공정의 변화에 따라서 클럭신호의 듀티 사이클을 보정하는듀티 사이클 보정회로를 구비하는 반도체 장치 |
DE10355509A1 (de) * | 2003-11-27 | 2005-07-07 | Infineon Technologies Ag | Schaltung und Verfahren zum verzögerten Einschalten einer elektrischen Last |
JP5239976B2 (ja) * | 2009-03-19 | 2013-07-17 | 富士通セミコンダクター株式会社 | 入力回路および半導体集積回路 |
WO2013017913A1 (en) * | 2011-08-01 | 2013-02-07 | Freescale Semiconductor, Inc. | Signalling circuit, processing device and safety critical system |
TW201535975A (zh) | 2014-03-10 | 2015-09-16 | Chunghwa Picture Tubes Ltd | 閘極驅動電路 |
US9584104B2 (en) | 2014-03-15 | 2017-02-28 | Nxp Usa, Inc. | Semiconductor device and method of operating a semiconductor device |
US9202584B1 (en) | 2014-05-08 | 2015-12-01 | Freescale Semiconductor, Inc. | Power supply slew rate detector |
JP6195393B1 (ja) * | 2016-03-23 | 2017-09-13 | ウィンボンド エレクトロニクス コーポレーション | 出力回路 |
KR102598741B1 (ko) * | 2018-07-17 | 2023-11-07 | 에스케이하이닉스 주식회사 | 데이터 출력 버퍼 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58121610A (ja) * | 1982-10-05 | 1983-07-20 | Taamo:Kk | 係合具 |
US4567378A (en) * | 1984-06-13 | 1986-01-28 | International Business Machines Corporation | Driver circuit for controlling signal rise and fall in field effect transistor processors |
JPH04154314A (ja) * | 1990-10-18 | 1992-05-27 | Nec Ic Microcomput Syst Ltd | 出力回路 |
JPH04274615A (ja) * | 1991-02-28 | 1992-09-30 | Nec Corp | 出力バッファ回路 |
JP3251661B2 (ja) | 1991-10-15 | 2002-01-28 | テキサス インスツルメンツ インコーポレイテツド | 制御されたスルー・レートを有するcmosバッファ回路 |
JPH05327443A (ja) * | 1992-05-15 | 1993-12-10 | Nec Corp | バッファ回路 |
US5619247A (en) * | 1995-02-24 | 1997-04-08 | Smart Vcr Limited Partnership | Stored program pay-per-play |
US5598119A (en) * | 1995-04-05 | 1997-01-28 | Hewlett-Packard Company | Method and apparatus for a load adaptive pad driver |
US5739715A (en) * | 1995-10-31 | 1998-04-14 | Hewlett-Packard Co. | Digital signal driver circuit having a high slew rate |
US5986489A (en) * | 1996-04-03 | 1999-11-16 | Cypress Semiconductor Corp. | Slew rate control circuit for an integrated circuit |
JP3339311B2 (ja) * | 1996-07-16 | 2002-10-28 | 富士電機株式会社 | 自己消弧形半導体素子の駆動回路 |
KR100226491B1 (ko) * | 1996-12-28 | 1999-10-15 | 김영환 | 반도체 메모리에서 비트라인 감지 증폭기의 풀업/풀다운 전압제 공을 위한 디바이스 및 그 구성 방법 |
US6184703B1 (en) * | 1997-06-06 | 2001-02-06 | Altera Corporation | Method and circuit for reducing output ground and power bounce noise |
US6118324A (en) * | 1997-06-30 | 2000-09-12 | Xilinx, Inc. | Output driver with reduced ground bounce |
US5949259A (en) * | 1997-11-19 | 1999-09-07 | Atmel Corporation | Zero-delay slew-rate controlled output buffer |
US6181156B1 (en) * | 1999-03-31 | 2001-01-30 | International Business Machines Corporation | Noise suppression circuits for suppressing noises above and below reference voltages |
FR2945413B1 (fr) * | 2009-05-15 | 2011-05-06 | Aplix Sa | Element d'accrochage pour former la partie male d'un auto-agrippant |
JP5949259B2 (ja) * | 2012-05-25 | 2016-07-06 | 三菱電機株式会社 | 液晶表示装置 |
JP5986489B2 (ja) * | 2012-11-21 | 2016-09-06 | 株式会社ハーマン | グリル |
-
2000
- 2000-03-20 US US09/528,857 patent/US6313664B1/en not_active Expired - Lifetime
-
2001
- 2001-03-02 JP JP2001569972A patent/JP4903340B2/ja not_active Expired - Fee Related
- 2001-03-02 AU AU2001247259A patent/AU2001247259A1/en not_active Abandoned
- 2001-03-02 CN CNB018082157A patent/CN1223089C/zh not_active Expired - Lifetime
- 2001-03-02 KR KR1020027012436A patent/KR100714668B1/ko active IP Right Grant
- 2001-03-02 WO PCT/US2001/006759 patent/WO2001071915A2/en active Application Filing
- 2001-03-13 TW TW090105797A patent/TW523988B/zh not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2003528525A5 (ja) | ||
JP4023336B2 (ja) | 半導体装置の駆動方法および装置 | |
KR970072581A (ko) | 자기저항 기기내의 전류 정형 장치 및 그 정형 방법 | |
WO2002027931A3 (en) | Method and apparatus for asynchronously controlling state information within a circuit | |
JP2005184831A5 (ja) | ||
JP2003078396A5 (ja) | ||
TW200605504A (en) | Output drivers having adjustable swing widths during test mode operation | |
JP2007166655A (ja) | 電力用半導体素子の駆動装置 | |
EP1422813A3 (en) | Inverter control method and apparatus | |
WO2003102750A3 (en) | Clock power reduction technique using multilevel voltage input clock driver | |
EP1418494A3 (en) | Disc controller and controlling method | |
WO2017156838A1 (zh) | 液晶面板驱动系统中的切角电路 | |
US10852831B2 (en) | User interface device driving chip for providing improved input feedback and electronic device using the same | |
TW200511613A (en) | Laser driver circuit | |
JP5287088B2 (ja) | 電源制御回路 | |
KR101961917B1 (ko) | 향상된 입력 피드백을 제공하는 사용자 인터페이스 장치 구동칩 및 이를 이용하는 전자장치 | |
KR100546214B1 (ko) | 반도체 소자의 데이터 및 데이터 스트로브 드라이버 스트랭쓰 제어 회로 | |
JP3817536B2 (ja) | スケーラブル・プリドライバ−ドライバ・インターフェースのための方法およびシステム | |
KR100623303B1 (ko) | 피크 앤드 홀드 엑츄에이터의 전압 변동에 대한 러싱 구간제어장치 | |
EP1355280A3 (en) | Vibrator controlling circuit | |
CN108233799B (zh) | 一种控制直流马达输出稳定fg信号的电路 | |
CN111240463A (zh) | 提供提高了的输入反馈的用户界面装置驱动芯片及利用其的电子装置 | |
JP2000316237A (ja) | 充電制御方法および充電制御装置 | |
JP2005236996A (ja) | 低電圧領域信号の高電圧領域への変換 | |
JPH06213950A (ja) | 直流電圧変動試験装置 |