JP2002305698A - 子画面表示用の映像信号処理回路 - Google Patents

子画面表示用の映像信号処理回路

Info

Publication number
JP2002305698A
JP2002305698A JP2001105630A JP2001105630A JP2002305698A JP 2002305698 A JP2002305698 A JP 2002305698A JP 2001105630 A JP2001105630 A JP 2001105630A JP 2001105630 A JP2001105630 A JP 2001105630A JP 2002305698 A JP2002305698 A JP 2002305698A
Authority
JP
Japan
Prior art keywords
output
filter
input
data
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2001105630A
Other languages
English (en)
Other versions
JP4334160B2 (ja
Inventor
Midori Sakaguchi
美登利 坂口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2001105630A priority Critical patent/JP4334160B2/ja
Publication of JP2002305698A publication Critical patent/JP2002305698A/ja
Application granted granted Critical
Publication of JP4334160B2 publication Critical patent/JP4334160B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Studio Circuits (AREA)

Abstract

(57)【要約】 【課題】 追い越し現象に対して、簡単な回路を用い
て、複雑な予測判定を実施することなく、子画面表示用
の縮小画像を生成できる子画面表示用映像信号処理装置
を提供する。 【解決手段】 水平/垂直方向に縮小して小画面表示用
データを生成するプレフィルタ部11と、プレフィルタ
で使用される係数を出力するプレフィルタ用係数出力部
12と、奇数と偶数の小画面表示用データのうち、何れ
か一方を格納する第1の記憶手段14と、小画面表示用
データのうち、他方を格納する第2の記憶手段15と、
小画面表示用データを第1の記憶手段に格納させるか、
第2の記憶手段に格納させるかを選択する第1の選択手
段13と、第1の記憶手段から小画面表示用データを読
み出すか或いは第2の記憶手段から読み出すかを選択す
る第2の選択手段16と、第1および第2の記憶手段か
ら書き込みアクセスされていない方を判別してフィール
ドデータを読み出すように第2の選択手段16を制御す
る制御部17とを備える。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、複数の映像信号の
一つを親画面とし、残りを子画面として、親画面の同一
表示画面内の一部に重畳し、インターレース方式で表示
する映像表示装置中で用いられる小画面表示用の映像信
号処理回路に関し、特に、一方の映像信号のメモリへの
書き込みが、他方の映像信号のメモリからの読み出しを
追い越す不具合を解消する映像信号処理回路に関するも
のである。
【0002】
【従来の技術】異なる映像信号のソースを同一画面内
に、例えば親子画面として、表示する画像表示装置にお
いては、それら複数のソースの映像信号間の位相差を吸
収して表示させる必要がある。
【0003】例えば、親子画面における子画面の映像信
号ソースのデータは、その入力ソースのタイミング(入
力側クロック周波数のタイミング)でデータを子画面の
サイズに合わせて縮小してからメモリに書き込み、その
書き込んだデータを親画面の映像信号ソースのタイミン
グ(出力側クロック周波数のタイミング)でメモリから
読み出す。
【0004】この書き込みおよび読み出し時に、子画面
のデータをメモリに書き込む周波数と、そのデータをメ
モリから読み出す周波数(親画面のデータの周波数)と
の間に相関関係がない場合、すなわち、入力側周波数と
出力側周波数が非同期である場合、両者の周波数の関係
によっては、例えば、親子画面データの読み出し中に子
画面のデータの書き込みが行われる現象が発生する。
【0005】この場合には、更新後の最新のデータと更
新前の過去のデータが混在するメモリからデータが読み
出されることから、表示画面には更新前と更新後の両デ
ータが一画面内に途中で切り替わるように表示される現
象が発生する(以下、本現象を追い越し現象と称す
る)。
【0006】この追い越し現象を防止する従来の画像表
示回路としては、例えば、図10に示した子画面表示用
の映像信号処理回路が知られている。図10の子画面表
示用映像信号処理回路200において、202は奇数フ
ィールドのデータから縮小された奇数フィールドのデー
タを演算するフィルタであり、203は偶数フィールド
のデータから縮小された奇数フィールドのデータを演算
するフィルタであり、204は偶数フィールドのデータ
から縮小された偶数フィールドのデータを演算するフィ
ルタであり、205は奇数フィールドのデータから縮小
された偶数フィールドのデータを演算するフィルタであ
る。209は縮小された奇数フィールドのデータを1フ
ィールド分格納するフィールドメモリである第1記憶部
209であり、210は縮小された偶数フィールドのデ
ータを1フィールド分格納するフィールドメモリである
第2記憶部210である。
【0007】また、201は子画面表示用の元の映像信
号である入力側フィールドデータを、202〜205の
何れかのフィルタに振り分ける第1選択部である。20
6はフィルタ202から奇数フィールドデータを読み出
すかまたはフィルタ203から奇数フィールドデータを
読み出すかを選択する第2選択部である。207はフィ
ルタ204から偶数フィールドデータを読み出すかまた
はフィルタ205から偶数フィールドデータを読み出す
かを選択する第3選択部である。211は第1記憶部2
09から奇数フィールドデータを読み出すかまたは第2
記憶部210から偶数フィールドデータを読み出すかを
選択する第4選択部である。
【0008】208は、入力側のフィールドデータが奇
数フィールドデータであるかあるいは偶数フィールドデ
ータであるかの入力側フィールド判別信号と、出力側の
フィールドデータが奇数フィールドデータであるかある
いは偶数フィールドデータであるかの出力側フィールド
判別信号とが入力されて、第1選択部201、第2選択
部206、および、第3選択部207に対して制御信号
を送出する制御部である。
【0009】また、入力側フィールド判別信号は、入力
側クロック周波数に基づくタイミングの信号であり、出
力側フィールド判別信号は、出力側クロック周波数に基
づくタイミングの信号である。
【0010】各フィールドデータは、第1記憶部209
あるいは第2記憶部210に格納されるまでは、入力側
クロック信号に基づくタイミングで処理され、第1記憶
部209あるいは第2記憶部210から読み出された後
は、出力側クロック信号に基づくタイミングで処理され
る。
【0011】図11は、制御部208で第1〜第3の各
選択部201、206、207に選択用の制御信号を出
力する際の判断に用いられる入出力信号と制御信号との
関係を示すチャートである。例えば、入力側フィールド
判別信号が奇数フィールドであり、出力側フィールド判
別信号が奇数フィールドである場合、制御部208は、
第1選択部201には入力する奇数フィールドのデータ
を縮小して偶数フィールドのデータとして出力するフィ
ルタ205を選択させ、第2選択部206にもフィルタ
205を選択させるように制御信号を出力する。その際
に、第4選択部211は、出力側フィールド判別信号が
奇数フィールドであるので、第1記憶部209を選択す
る。
【0012】同様にして、入力側フィールド判別信号が
偶数フィールドであり、出力側フィールド判別信号が偶
数フィールドである場合、制御部208は、第1選択部
201には入力する偶数フィールドのデータを縮小して
奇数フィールドのデータとして出力するフィルタ203
を選択させ、第3選択部207にもフィルタ203を選
択させるように制御信号を出力する。その際に、第4選
択部211は、出力側フィールド判別信号が偶数フィー
ルドであるので、第2記憶部210を選択する。
【0013】また、入力側フィールド判別信号が奇数フ
ィールドであり、出力側フィールド判別信号が偶数フィ
ールドである場合、制御部208は、第1選択部201
と第3選択部207にフィルタ202を選択させ、第4
選択部211は第2記憶部210を選択する。また、入
力側フィールド判別信号が偶数フィールドであり、出力
側フィールド判別信号が奇数フィールドである場合、制
御部208は、第1選択部201と第2選択部206に
フィルタ204を選択させ、第4選択部211は第1記
憶部209を選択する。
【0014】次に動作について説明する。フィルタ20
2、203、204、および、205は、入力するフィ
ールドデータに対して縮小処理を行なってから所定のフ
ィールドデータを生成する。この場合の縮小処理は4種
類存在し、フィルタ202が入力側の奇数フィールドの
データから縮小された出力側の奇数フィールドのデータ
を生成する。フィルタ203が入力側の偶数フィールド
のデータから縮小された出力側の奇数フィールドのデー
タを生成する。フィルタ204が入力側の偶数フィール
ドのデータから縮小された出力側の偶数フィールドのデ
ータを生成する。フィルタ205が入力側の奇数フィー
ルドのデータから縮小された出力側の偶数フィールドの
データを生成する。
【0015】制御部208は出力データフィールド判別
信号と入力フィールド判別信号を読み込み、各フィルタ
202〜205の計算にかかる時間や、第1記憶部20
9あるいは第2記憶部210への書き込みにかかる時間
等の要因を加味した上で、第1記憶部209あるいは第
2記憶部210のメモリ領域に対して、最新データを書
き込むためのライトアクセスと既存のデータを読み出す
ためのリードアクセスが同時に起こらないように、第1
選択部201、第2選択部206、および、第3選択部
207を制御する。また、制御部208は、必要に応じ
て第4選択部211も同様に制御する。
【0016】ここで、制御部208の制御内容について
さらに詳しく説明する。例えば、入力側のフィールド判
別信号が奇数フィールドであり、出力側のフィールド判
別信号が奇数フィールドである場合であって、さらに、
インターレース方式における入力側フィールドデータが
奇数フィールドから偶数フィールドに変化する時点と、
出力側フィールドデータが偶数フィールドから奇数フィ
ールドに変化する時点とが充分に近いと判断された場
合、制御部208は、奇数フィールドのデータから縮小
された偶数フィールドのデータを作り出すフィルタ20
5を選択するように第1選択部201と第3選択部20
7とを制御するように制御信号を発生し、第4選択部2
11は第1記憶部209から奇数フィールドのデータを
読み出す。
【0017】このように、入力側および出力側フィール
ドデータの1ライン毎に予測判定して、その判定結果に
よりフィルタあるいは記憶部を選択できるので、追い越
し現象が発生する時には予測により対応することができ
た。
【0018】
【発明が解決しようとする課題】しかしながら、上記し
た従来の子画面表示用の映像信号処理回路では、追い越
し現象に対応するために、制御部208は、2フィール
ド分の各記憶部の何れかへの書き込み処理を行う前に、
上記のように入力側フィールド判別信号と出力側フィー
ルド判別信号とに基づいて、第1記憶部209と第2記
憶部210とのどちらのフィールドに対して第4選択部
211がアクセスするかをあらかじめ予測判定し、その
予測判定結果に対応させてフィルタを選択し、入力側フ
ィールドデータに対して選択された各フィルタを用いて
縮小処理、および、フィールド変換処理を行う必要があ
った。
【0019】本発明は、上記のような問題点を解消する
ためになされたもので、上記した追い越し現象に対し
て、2フィールド分の記憶部と簡単なフィルタ回路を用
いて、複雑な予測判定を実施することなく、子画面表示
用の縮小画像を生成できる子画面表示用映像信号処理装
置を提供することを目的としている。
【0020】
【課題を解決するための手段】上述した目的を達成する
ため請求項1に記載した本発明の子画面表示用の映像信
号処理回路は、複数の映像信号の一つを親画面とし、残
りを子画面として親画面の表示領域内にインターレース
方式で表示する映像表示装置で用いられる小画面表示用
の映像信号処理回路であって、入力側クロック周波数に
基づいて入力するインターレース方式の奇数と偶数の各
1画面分のフィールドデータについて、予め定められた
プレフィルタ用係数に従って水平方向および垂直方向に
縮小処理を実施して小画面表示用データを生成するプレ
フィルタ部と、入力側フィールドデータが奇数と偶数の
何れのフィールドデータであるかを示す入力側フィール
ド判別信号に基づいてプレフィルタで使用される係数を
出力するプレフィルタ用係数出力部と、プレフィルタ部
から出力された奇数と偶数の小画面表示用データのう
ち、何れか一方を格納する第1の記憶手段と、小画面表
示用データのうち、他方を格納する第2の記憶手段と、
小画面表示用データを第1の記憶手段に格納させるか、
或いは、第2の記憶手段に格納させるかを入力側フィー
ルド判別信号に基づいて選択する第1の選択手段と、出
力側クロック周波数に基づいて、第1の記憶手段から小
画面表示用データを読み出すか、或いは、第2の記憶手
段から小画面表示用データを読み出すかを選択する第2
の選択手段と、入力側フィールド判別信号および出力側
フィールド判別信号により前記第1および第2の記憶手
段から書き込みアクセスが実施されていない方の記憶手
段を判別し、該記憶部からフィールドデータを読み出す
ように前記第2の選択手段を制御する制御部とを備える
ことを特徴とする。
【0021】また、請求項2の本発明は、請求項1記載
の子画面表示用の映像信号処理回路において、第1の記
憶手段および第2の記憶手段に格納されるフィールドデ
ータは、奇数と偶数の何れのフィールドデータであるか
にかかわらず同一フォーマットで書き込まれることを特
徴とする。
【0022】また、請求項3の本発明は、請求項1また
は2に記載の子画面表示用の映像信号処理回路におい
て、第2の選択手段から出力された小画面表示用データ
に対して垂直方向における重心位置を変換する処理を実
施するポストフィルタ部と、出力側フィールドデータが
奇数と偶数の何れのフィールドデータであるかを示す出
力側フィールド判別信号に基づいて前記ポストフィルタ
で使用される係数を出力するポストフィルタ用係数出力
部とを備えることを特徴とする。
【0023】また、請求項4の本発明は、請求項3に記
載の子画面表示用の映像信号処理回路において、プレフ
ィルタ部は、フィールドデータに対する垂直方向の縮小
処理を実施せず、水平方向の縮小処理のみを行い、ポス
トフィルタ部は、小画面表示用データに対して垂直方向
における重心位置を変換する処理に加えて垂直方向の縮
小処理を実施することを特徴とする。
【0024】また、請求項5の本発明は、請求項3に記
載の子画面表示用の映像信号処理回路において、ポスト
フィルタ部は、第2の選択手段から出力された小画面表
示用データに対して水平方向に拡大処理を実施し、垂直
方向における重心位置を変換する処理加えて拡大処理を
実施することを特徴とする。
【0025】また、請求項6の本発明は、請求項1に記
載の子画面表示用の映像信号処理回路において、プレフ
ィルタの前段に、入力側フィールド判別信号および出力
側フィールド判別信号に基づいて入力データを選択する
第3の選択手段と、プレフィルタの後段に、入力側フィ
ールド判別信号および出力側フィールド判別信号に基づ
いて出力データを選択する第4の選択手段とを設け、第
3の選択手段の一方の入力には、入力側フィールドデー
タが入力され、前記第3の選択手段の他方の入力には、
前記第2の選択手段の出力が入力され、第4の選択手段
の一方の出力は、第1の選択手段に入力され、第4の選
択手段の他方の出力は、子画面表示用の出力側フィール
ドデータとして出力され、プレフィルタは、第2の選択
手段の出力が入力された第3の選択手段から出力側フィ
ールドデータが出力される際には、ポストフィルタとし
て機能し、プレフィルタ用係数出力部は、出力側フィー
ルド判別信号が入力されて、プレフィルタをポストフィ
ルタとして使用する際の係数を出力することを特徴とす
る。
【0026】
【発明の実施の形態】以下、本発明の実施の形態に係る
子画面表示用の映像信号処理装置の実施の形態について
図を用いて説明する。
【0027】実施の形態1.図1は、本発明の実施の形
態1に係る子画面表示用の映像信号処理装置の構成を示
すブロック図である。図1の映像信号処理装置1におい
て、11は入力信号であるフィールドデータを子画面表
示用に水平方向、および垂直方向に縮小演算して、垂直
方向に関しては奇数フィールドのデータと偶数フィール
ドのデータとも同一フォーマットでフィールドデータを
生成するプレフィルタ部である。12は入力側フィール
ド判別信号に対応させてプレフィルタ部11で使用する
フィルタ係数を出力するプレフィルタ用係数出力部であ
る。13は縮小されたフィールドデータを格納するフィ
ールドメモリである第3記憶部14(後述)および第4
記憶部15(後述)から一方を選択する第5選択部(第
1の選択手段)である。14はプレフィルタ部11で縮
小処理が施されたフィールドデータを最低1フィールド
分を格納することのできるフィールドメモリである第3
記憶部(第1の記憶手段)、15はプレフィルタ部11
で縮小処理が施されたフィールドデータを最低1フィー
ルド分を格納することのできるフィールドメモリである
第4記憶部(第2の記憶手段)、16は制御部17(後
述)から入力される制御信号に応じて読み出しフィール
ドメモリを第3記憶部14と第4記憶部15とから選択
する第6選択部(第2の選択手段)、17は入力側フィ
ールド判別信号および出力側フィールド判別信号に基づ
いて、縮小されたフィールドデータを読み出すべきフィ
ールドメモリを第3記憶部14と第4記憶部15とから
決定し、決定されたフィールドメモリからフィールドデ
ータを読み出すように第6選択部16を制御する制御信
号を出力する制御部である。
【0028】また、プレフィルタ部11は、さらに、入
力側フィールドデータを子画面表示用に水平方向に縮小
演算する水平方向フィルタ21と、水平方向に演算され
た入力側フィールドデータを子画面表示用に垂直方向に
縮小演算し、奇数フィールドのデータと偶数フィールド
のデータとも同一フォーマットでフィールドデータを生
成する垂直方向フィルタ22とから構成される。
【0029】尚、上記した本実施の形態の説明では、従
来の子画面表示用映像信号処理回路200内で用いられ
る各選択部や各記憶部と判別するために、便宜上から第
5選択部、第6選択部、第3記憶部、および、第4記憶
部等の番号付けを行って記載したが、本実施の形態を単
独で考慮する場合には、選択部は2個であり、記憶部も
2個であるので、上記した本実施の形態の各選択部や各
記憶部を、第1選択部、第2選択部、第1記憶部、およ
び、第2記憶部等と考えることができる。
【0030】また、入力あるいは出力されるフィールド
データや、入力側フィールド判別信号、出力側フィール
ド判別信号の設定は、図10に示した従来の子画面表示
用映像信号処理回路200の場合と同様であり、各フィ
ールドデータは、第3記憶部14あるいは第4記憶部1
5に格納されるまでは、入力側クロック信号に基づくタ
イミングで処理され、第3記憶部14あるいは第4記憶
部15から読み出された後は、出力側クロック信号に基
づくタイミングで処理される点についても従来の子画面
表示用映像信号処理回路200の場合と同様である。
【0031】次に、プレフィルタ部11における水平方
向フィルタ21および垂直方向フィルタ22について説
明する。
【0032】図2は、水平方向フィルタ21の一構成例
を示すブロック図であり、図3は、垂直方向フィルタ2
2の一構成例を示すブロック図である。図2の水平方向
フィルタ21において、31は1画素単位でフィールド
データを遅延させる遅延素子であり、32は演算器であ
る第1乗算器であり、33は演算器である第2乗算器で
あり、34は第1乗算器および第2乗算器の出力を加算
する第1加算器である。
【0033】第1乗算器32は、例えば、プレフィルタ
用係数出力部12から係数C0=1/2という係数値を
読み込み、1画素遅延回路31で遅延された入力側フィ
ールドデータに対して係数C0を乗算して出力する。第
2乗算器33は、プレフィルタ用係数出力部12から係
数C1=1/2という係数値を読み込み、入力側フィー
ルドデータに対して係数C1を乗算して出力する。第1
加算器34は、第1乗算器32の出力と第2乗算器33
の出力との和を演算して演算結果を垂直方向フィルタ2
2に向けて出力する。
【0034】図3の垂直方向フィルタ22において、4
1は、例えばレジスタやラインメモリからなり、1ライ
ン単位でフィールドデータを遅延させる1ライン遅延回
路であり、42は演算器である第3乗算器であり、43
は演算器である第4乗算器であり、44は第3乗算器お
よび第4乗算器の出力を加算する第2加算器である。
【0035】第3乗算器42は、例えば、入力側フィー
ルド判別信号が奇数フィールドを示す場合、プレフィル
タ用係数出力部12から係数C2=3/4という係数値
を読み込み、1ライン遅延回路41で遅延された入力側
フィールドデータ(水平方向縮小処理が実施済み)に対
して係数C2を乗算して出力する。第4乗算器43は、
プレフィルタ用係数出力部12から係数C3=1/4と
いう係数値を読み込み、水平方向縮小処理が実施された
入力側フィールドデータに対して係数C3を乗算して出
力する。第2加算器44は、第3乗算器42の出力と第
4乗算器43の出力との和を演算して演算結果を第5選
択部13に向けて出力する。
【0036】また、例えば、入力側フィールド判別信号
が偶数フィールドを示す場合、第3乗算器42は、プレ
フィルタ用係数出力部12から係数C2=1/4という
係数値を読み込み、1ライン遅延回路41で遅延された
入力側フィールドデータ(水平方向縮小処理が実施済
み)に対して係数C2を乗算して出力する。第4乗算器
43は、プレフィルタ用係数出力部12から係数C3=
3/4という係数値を読み込み、水平方向縮小処理が実
施された入力側フィールドデータに対して係数C3を乗
算して出力する。そして、第2加算器44は、第3乗算
器42の出力と第4乗算器43の出力との和を演算して
演算結果を第5選択部13に向けて出力する。
【0037】次に、この実施形態の動作について説明す
る。本実施の形態に係る子画面表示用の映像信号処理装
置では、入力される画像のフィールドデータと共に、そ
のフィールドデータに対応する入力側のフィールド判別
信号も入力される。プレフィルタ部11においては、ま
ず、水平方向フィルタ21で入力される画像のフィール
ドデータに対して水平方向の縮小を行い、その後に垂直
方向フィルタ22でその水平方向に縮小されたフィール
ドデータに対して垂直方向に縮小処理を施す。
【0038】その際に、プレフィルタ部11では、水平
方向フィルタ21で入力側フィールド判別信号から対応
するフィルタ係数セットを用いて、入力側フィールドデ
ータを子画面表示用に水平方向に縮小する。その後に、
垂直方向フィルタ22で入力側フィールド判別信号から
対応するフィルタ係数セットを用いて、同一のフォーマ
ットとなるように垂直方向に縮小計算を行う。すなわ
ち、奇数フィールドも偶数フィールドも垂直方向に縮小
計算されて同一のフォーマットになるようにフィルタリ
ングされる。
【0039】以下、例えば、子画面表示用のフィールド
データを水平方向および垂直方向に1/2に縮小する場
合について説明する。
【0040】プレフィルタ部11では、まず、図2に示
した水平方向フィルタ21で、プレフィルタ用係数出力
部12から読み込んだ係数C0=1/2、係数C1=1
/2という係数値を用いて、水平方向の連続する画粗に
対してフィルタリングを行う。また、その際、この水平
方向フィルタ21は、水平方向の周波数について1/2
の速度で動作させることにより、同時にダウンサンプリ
ングも行ない、画素数を1/2に縮小する。これによ
り、入力するフィールドデータを子画面表示用にフィル
タリングを実施しながら水平方向に1/2に縮小するこ
とができる。そして、この水平方向に縮小されたフィー
ルドデータ出力が図3に示す垂直方向フィルタ22に入
力される。
【0041】垂直方向フィルタ22では、入力側フィー
ルド判別情報によりプレフィルタ用係数出力部12で選
択された係数に従って、入力するフィールドデータがフ
ィルタリングされ、さらに、垂直方向に縮小される。
【0042】図4は、垂直方向フィルタ22で入力する
フィールドデータが垂直方向に縮小される様子を示す図
である。図4に示したように、垂直方向フィルタ22に
は、水平方向フィルタ21から奇数フィールドのデータ
と、偶数フィールドのデータが交互に入力する。すなわ
ち、図4に示したように、第1奇数入力ラインIO1の
後に、第1偶数入力ラインIE1が入力し、以下、第2
奇数入力ラインIO2、第2偶数入力ラインIE2、第
3奇数入力ラインIO3、第3偶数入力ラインIE3、
第4奇数入力ラインIO4、第4偶数入力ラインIE
4、・・・と続いて垂直方向フィルタ22に各フィール
ドデータが入力する。
【0043】すると、垂直方向フィルタ22では、第1
奇数入力ラインIO1〜第2偶数入力ラインIE2の4
つのフィールドデータが参照されて、入力側フィールド
判別信号が奇数フィールドを示す場合には、係数C2=
3/4、C3=1/4という係数値が用いられ、第1奇
数出力ラインOO1のフィールドデータが生成される。
一方、入力側フィールド判別信号が偶数フィールドを示
す場合には、係数C2=1/4、C3=3/4という係
数値が用いられ、第1偶数出力ラインOE1のフィール
ドデータが生成される。
【0044】次に、本実施の形態では、垂直方向の周波
数を1/2で動作させることから、上記した垂直方向フ
ィルタ22の出力も1個置きとなる。従って、第2奇数
入力ラインIO2〜第3偶数入力ラインIE3の4つの
フィールドデータが参照されて、入力側フィールド判別
信号が奇数フィールドを示す場合の出力は、削減され
る。
【0045】その次に、垂直方向フィルタ22では、第
3奇数入力ラインIO3〜第4偶数入力ラインIE4の
4つのフィールドデータが参照されて、入力側フィール
ド判別信号が奇数フィールドを示す場合には、係数C2
=3/4、C3=1/4という係数値が用いられ、第2
奇数出力ラインOO2のフィールドデータが生成され
る。一方、入力側フィールド判別信号が偶数フィールド
を示す場合には、係数C2=1/4、C3=3/4とい
う係数値が用いられ、第2偶数出力ラインOE2のフィ
ールドデータが生成される。
【0046】例えば、第1奇数入力ラインIO1と第2
奇数入力ラインIO2が入力されて、奇数フィールドの
場合の係数C2=3/4、C3=1/4という係数値が
用いられて、第1奇数出力ラインOO1のフィールドデ
ータが生成された後には、第1偶数入力ラインIE1と
第2偶数入力ラインIE2が入力されて、偶数フィール
ドの場合の係数C2=1/4、C3=3/4という係数
値が用いられて、第1偶数出力ラインOE1のフィール
ドデータが生成される。しかし、その次に第2奇数入力
ラインIO2と第3奇数入力ラインIO3が入力された
場合、垂直方向の周波数が1/2であることから、垂直
方向の動作が行われないので、奇数出力ラインのフィー
ルドデータが生成されず、同様にして偶数出力ラインの
フィールドデータも出力されない。
【0047】さらにその後には、垂直方向の動作が再開
されるので、第3奇数入力ラインIO3と第4奇数入力
ラインIO4が入力されて、奇数フィールドの場合の係
数C2=3/4、C3=1/4という係数値が用いられ
て、第2奇数出力ラインOO2のフィールドデータが生
成された後には、第3偶数入力ラインIE3と第4偶数
入力ラインIE4が入力されて、偶数フィールドの場合
の係数C2=1/4、C3=3/4という係数値が用い
られて、第2偶数出力ラインOE2のフィールドデータ
が生成される。
【0048】上記した動作によって、入力するフィール
ドデータが奇数フィールドである場合も、あるいは、偶
数フィールドである場合も、共に同一フォーマットで、
かつ、垂直方向に1/2になったフィールドデータとな
ってフィールドメモリである第3記憶部14または第4
記憶部15に格納される。
【0049】第3記憶部14または第4記憶部15に格
納されるフィールドデータは、入力側フィールド判別信
号の変化に従って、第5選択部13で第3記憶部14と
第4記憶部15とが交互に選択されるのみであり、出力
側フィールド判別信号による制御は実施されない。
【0050】第3記憶部14または第4記憶部15に格
納されたフィールドデータは、入力側から書き込みのア
クセスをされていない側のフィールドメモリ(第3記憶
部14または第4記憶部15)から読み出すように制御
部17からの制御信号を受けた第6選択部16により読
み出される。
【0051】その際に、制御部17は、第3記憶部14
または第4記憶部15に格納されたフィールドデータ
を、出力側フィールド判別信号のタイミングに従って読
み出すように、第6選択部16を制御する。
【0052】また、第3記憶部14または第4記憶部1
5に格納されたフィールドデータのうち、どちらのデー
タを読み出すかを決定付ける他の要因としては、読み出
し動作が、書き込みに追いつかないという条件がある。
【0053】本実施の形態では、上記した、書き込みの
アクセスをされていないという条件と、読み出し動作
が、書き込みに追いつかないという条件を満たす限り、
第3記憶部14および第4記憶部15に格納されるフィ
ールドデータは、奇数と偶数の何れのフィールドデータ
であるかにかかわらず同一フォーマットで書き込まれる
ことから、制御部17はどちらのフィールドメモリから
読み出しても問題ない。
【0054】以上のように、本実施の形態では、入力さ
れるフィールドデータと出力されるフィールドデータが
非同期である場合でも、2フィールド分の記憶部と簡単
なフィルタ回路を用いて、複雑な予測判定を実施するこ
となく、追い越し現象が起こらない子画面表示用の縮小
画像を生成することができる。
【0055】実施の形態2.図5は、本発明の実施の形
態2に係る子画面表示用の映像信号処理装置の構成を示
すブロック図である。なお、本実施の形態2において、
上記した実施の形態1と同じ機能の部分については、同
じ符号を付与して、重複する記載を省略する。
【0056】本実施の形態2の映像信号処理回路2が、
実施の形態1の映像信号処理回路1と異なる点は、以下
のようになる。 (a1)第6選択部16の後段に、映像信号処理装置の
出力が、出力側のフィールドデータとして要求される重
心位置となるように変換するポストフィルタ18を設け
た点。 (a2)出力側フィールド判別信号に対応させてポスト
フィルタ部18で使用されるフィルタ係数を出力するポ
ストフィルタ用係数出力部19を設けた点。本実施の形
態における他の構成は、実施の形態1と同様である。
【0057】図6は、ポストフィルタ部18の一構成例
を示すブロック図である。ポストフィルタ18は、図3
に示した垂直方向フィルタと同様な構成を有している。
従って、図6のポストフィルタ18において、51は、
1ライン単位でフィールドデータを遅延させる1ライン
遅延回路であり、52は演算器である第5乗算器であ
り、53は演算器である第6乗算器であり、54は第5
乗算器および第6乗算器の出力を加算する第3加算器で
ある。
【0058】第5乗算器52は、例えば、出力側フィー
ルド判別信号が奇数フィールドを示す場合、ポストフィ
ルタ用係数出力部19から係数C4=3/8という係数
値を読み込み、1ライン遅延回路51で遅延された子画
面用フィールドデータ(水平/垂直方向縮小処理が実施
済み)に対して係数C4を乗算して出力する。第6乗算
器53は、ポストフィルタ用係数出力部19から係数C
5=5/8という係数値を読み込み、水平/垂直方向縮
小処理が実施された子画面用フィールドデータに対して
係数C5を乗算して出力する。第3加算器54は、第5
乗算器52の出力と第6乗算器53の出力との和を演算
して演算結果を子画面表示用出力側フィールドデータと
して後段の回路に出力する。
【0059】また、例えば、入力側フィールド判別信号
が偶数フィールドを示す場合、第5乗算器52は、ポス
トフィルタ用係数出力部19から係数C4=7/8とい
う係数値を読み込み、1ライン遅延回路51で遅延され
た子画面用フィールドデータ(水平/垂直方向方向縮小
処理が実施済み)に対して係数C4を乗算して出力す
る。第6乗算器53は、ポストフィルタ用係数出力部1
9から係数C5=1/8という係数値を読み込み、水平
/垂直方向縮小処理が実施された子画面用フィールドデ
ータに対して係数C5を乗算して出力する。そして、第
3加算器54は、第5乗算器52の出力と第6乗算器5
3の出力との和を演算して演算結果をを子画面表示用出
力側フィールドデータとして後段の回路に出力する。な
お、ポストフィルタ18では、垂直方向フィルタ22と
異なり、ダウンサンプリングは実施せず、出力側フィー
ルド判別信号による出力要求毎に処理が実施される。
【0060】このように、本実施の形態では、第3記憶
部14或いは第4記憶部15から読み出された子画面表
示用のフィールドデータは、後段の出力側で要求される
フィールドデータとなるように、重心位置を変換するこ
とができるので、子画面表示用フィールドデータに対す
る出力側の様々な要求に合わせて対応させることができ
る。
【0061】実施の形態3.図7は、本発明の実施の形
態3に係る子画面表示用の映像信号処理装置の構成を示
すブロック図である。なお、本実施の形態3において、
上記した実施の形態2と同じ機能の部分については、同
じ符号を付与して、重複する記載を省略する。
【0062】本実施の形態3の映像信号処理回路3が、
実施の形態2の映像信号処理回路2と異なる点は、以下
のようになる。 (b1)プレフィルタ部61の中に水平方向フィルタ2
1のみで、垂直方向フィルタ22は有していない点。 (b2)その垂直方向フィルタ22の動作をポストフィ
ルタ63に実施させ、そのために、ポストフィルタ用係
数出力部64には、垂直方向縮小用にポストフィルタ6
3で使用される係数が出力できる機能を持たせ、プレフ
ィルタ用係数出力部62からは、垂直方向縮小用にポス
トフィルタ63で使用される係数が出力できる機能を省
略した点。ポストフィルタ用係数出力部64に追加され
る機能は、プレフィルタ用係数出力部62で省略される
機能と同様であり、上記した実施の形態1および2にて
説明した内容と同様である。本実施の形態における他の
構成は、実施の形態2と同様である。
【0063】従って、本実施の形態では、フィールドメ
モリである第3記憶部14或いは第4記憶部15に書き
込む前のフィールドデータに対して縮小動作を実施する
プレフィルタ部61では、水平方向のみの縮小処理を実
施し、ポストフィルタ部63で、水平歩行のみに縮小処
理が施されたフィールドデータに対してさらに垂直方向
の縮小処理を行なう。
【0064】このように、本実施の形態の映像信号処理
回路3では、実施の形態2ではプレフィルタ部で実施し
ていた垂直方向の縮小動作をポストフィルタ部で実施さ
せて、プレフィルタ部の構成を簡略化することができる
ので、映像信号処理回路3の回路規模を削減することが
できる。
【0065】実施の形態4.図8は、本発明の実施の形
態4に係る子画面表示用の映像信号処理装置の構成を示
すブロック図である。なお、本実施の形態4において、
上記した実施の形態2と同じ機能の部分については、同
じ符号を付与して、重複する記載を省略する。
【0066】本実施の形態4の映像信号処理回路4が、
実施の形態2の映像信号処理回路2と異なる点は、以下
のようになる。 (c1)ポストフィルタ部71の中に垂直方向フィルタ
82のみでなく、水平方向フィルタ81を設けた点。 (c2)その水平方向フィルタ81と垂直方向フィルタ
82でフィルタリング用の係数を出力するために、ポス
トフィルタ用係数出力部72には、水平方向拡大用に水
平方向フィルタ81で使用される係数と垂直方向拡大用
に垂直方向フィルタ82で使用される係数が出力できる
機能を持たせた点。従って、本実施の形態では、ポスト
フィルタ部71の構成およびポストフィルタ用係数出力
部72の構成は、プレフィルタ部11の構成およびプレ
フィルタ養鶏数出力部12の構成と同様であるが、動作
周波数や係数等の出力設定が異なっており、プレフィル
タ部11では、水平方向と垂直方向に縮小動作を実施
し、ポストフィルタ部71では、水平方向と垂直方向に
拡大動作を実施できるように構成している。本実施の形
態における他の構成は、実施の形態2と同様である。
【0067】従って、本実施の形態では、プレフィルタ
部11でフィールドデータを水平方向と垂直方向に縮小
した後、ポストフィルタ部71で、出力側の要求に応じ
て任意の倍率に拡大してから出力させることができる。
【0068】このように、本実施の形態の映像信号処理
回路4では、実施の形態2ではフィールドデータに対し
て縮小動作のみを施していたところを、任意の倍率に拡
大してから出力させることができるので、画像表示装置
に要求される様々な機能に対応させて任意の倍率のフィ
ールドデータを出力させることができる。
【0069】実施の形態5.図9は、本発明の実施の形
態5に係る子画面表示用の映像信号処理装置の構成を示
すブロック図である。なお、本実施の形態5において、
上記した実施の形態4と同じ機能の部分については、同
じ符号を付与して、重複する記載を省略する。
【0070】本実施の形態5の映像信号処理回路5が、
実施の形態4の映像信号処理回路4と異なる点は、以下
のようになる。 (d1)プレ/ポストフィルタ部92の前段と後段に、
各々第7選択部91(第3の選択手段)と第8選択部9
4(第4の選択手段)が設置された点。 (d2)第7選択部91の一方の入力には、入力側のフ
ィールドデータが入力され、他方の入力には、第6選択
部16の出力が入力される点。 (d3)第8選択部94の一方の出力は第5選択部13
に出力されるが、他方の出力は子画面表示用出力側フィ
ールドデータとして後段の回路に出力される点。 (d4)プレ/ポストフィルタ部92は、実施の形態4
におけるプレフィルタ部11とポストフィルタ部71の
機能を時分割で切り替えて実施する点。 (d5)プレ/ポストフィルタ用係数出力部93には、
出力側のフィールド判別信号も入力されて、プレフィル
タ用の係数とポストフィルタ用の係数の両方を出力する
機能を持たせた点。 (d6)単独のポストフィルタ部が削減された点。 従って、本実施の形態では、第6選択部16の出力は再
び第7選択部91を介してプレ/ポストフィルタ部92
に入力されてから第8選択部94を介して後段の回路に
出力される。このため、実施の形態4で実施した子画面
表示用出力側フィールドデータに対する拡大処理を、単
独のポストフィルタ部を設けることなく実施することが
できる。
【0071】すなわち、実施の形態4で実施した任意の
倍率で出力させるフィールドデータを、本実施の形態で
はより簡単な構成で出力させることができる。本実施の
形態における他の構成は、実施の形態4と同様である。
【0072】このように、本実施の形態の映像信号処理
回路5では、実施の形態4のプレフィルタとポストフィ
ルタを兼用させて1個にし、時間的に分割して使用する
ようにしたので、より簡単な回路で画像表示装置に要求
される様々な機能に対応させて任意の倍率のフィールド
データを出力させることができる。
【0073】なお、上記した各実施の形態では、親画面
中に1つの子画面を表示させる場合について記載した
が、例えば、本発明の各実施の形態を複数組設けること
により、親画面中に多数の子画面を表示させるように構
成しても良い。
【0074】また、各選択部あるいは係数出力部は、制
御部により制御されるように構成しても良い。
【0075】
【発明の効果】以上のように、請求項1に記載の本発明
によれば、入力されるフィールドデータと出力されるフ
ィールドデータが非同期である場合でも、2フィールド
分の記憶部と簡単なフィルタ回路を用いて、複雑な予測
判定を実施することなく、追い越し現象が起こらない子
画面表示用の縮小画像を生成することができる。
【0076】また、請求項2の本発明によれば、複数の
記憶部に格納されるフィールドデータは同一フォーマッ
トであることから、制御部はどの記憶部から読み出して
も問題なくなり、記憶部を共通化できるので映像処理回
路の規模を小さくすることができる。
【0077】また、請求項3の本発明によれば、記憶部
から読み出された子画面表示用のフィールドデータは、
後段の出力側で要求されるフィールドデータとなるよう
に、重心位置を変換することができるので、子画面表示
用フィールドデータに対する出力側の様々な要求に合わ
せて対応させることができる。
【0078】また、請求項4の本発明によれば、プレフ
ィルタでの垂直方向の縮小処理をポストフィルタで行な
うので、映像処理回路の規模を小さくすることができ
る。
【0079】また、請求項5の本発明によれば、ポスト
フィルタにおいて垂直方向に任意の倍率で拡大処理がで
きるので、画像表示装置に要求される様々な機能に対応
させて任意の倍率のフィールドデータを出力させること
ができ、多機能化を図ることができる。
【0080】また、請求項6の本発明によれば、多機能
化を可能にするポストフィルタの機能をプレフィルタに
時分割で行わせるように構成したので、映像信号処理回
路の規模を更に小さくすることができる。を、単独のポ
ストフィルタ部を設けることなく実施することができ
る。
【図面の簡単な説明】
【図1】 本発明の実施の形態1に係る子画面表示用の
映像信号処理装置の構成を示すブロック図である。
【図2】 水平方向フィルタの一構成例を示すブロック
図である。
【図3】 垂直方向フィルタの一構成例を示すブロック
図である。
【図4】 垂直方向フィルタで入力するフィールドデー
タが垂直方向に縮小される様子を示す図である。
【図5】 本発明の実施の形態2に係る子画面表示用の
映像信号処理装置の構成を示すブロック図である。
【図6】 ポストフィルタ部の一構成例を示すブロック
図である。
【図7】 本発明の実施の形態3に係る子画面表示用の
映像信号処理装置の構成を示すブロック図である。
【図8】 本発明の実施の形態4に係る子画面表示用の
映像信号処理装置の構成を示すブロック図である。
【図9】 本発明の実施の形態5に係る子画面表示用の
映像信号処理装置の構成を示すブロック図である。
【図10】 従来の子画面表示用の映像信号処理回路を
示すブロック図である。
【図11】 入出力信号と制御信号との関係を示すチャ
ートである。
【符号の説明】
1、2、3、4、5、200 子画面表示用映像信号処
理回路、 11、61プレフィルタ部、 12、62
プレフィルタ用係数出力部、 13 第5選択部(第1
の選択手段)、 14 第3記憶部(フィールドメモ
リ:第1の記憶手段)、 15 第4記憶部(フィール
ドメモリ:第2の記憶手段)、 16第6選択部(第2
の選択手段)、 17、208 制御部、 18、6
3、71ポストフィルタ部、 19、64、72 ポス
トフィルタ用係数出力部、 21、81、101 水平
方向フィルタ、 22、82、102 垂直方向フィル
タ 31 1画素遅延回路、 32 第1乗算器、 3
3 第2乗算器、 34第1加算器、 41、51 1
ライン遅延回路、 42 第3乗算器、 43第4乗算
器、 44 第2加算器、 52 第5乗算器、 53
第6乗算器54 第3加算器、 91 第7選択部
(第3の選択手段)、 92 プレ/ポストフィルタ
部、 93 プレ/ポスト用係数出力部、 94 第8
選択部(第4の選択手段)、 201 第1選択部、
202 奇数/奇数フィールドフィルタ、 203 偶
数/奇数フィールドフィルタ、 204 偶数/奇数フ
ィールドフィルタ、 205 奇数/偶数フィールドフ
ィルタ、 206 第2選択部、 207 第3選択
部、 209 第1記憶部(奇数フィールドメモリ)、
210 第2記憶部(偶数フィールドメモリ、 21
1 第4選択部。
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成13年5月14日(2001.5.1
4)
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0011
【補正方法】変更
【補正内容】
【0011】図11は、制御部208で第1〜第3の各
選択部201、206、207に選択用の制御信号を出
力する際の判断に用いられる入出力信号と制御信号との
関係を示すチャートである。例えば、入力側フィールド
判別信号が奇数フィールドであり、出力側フィールド判
別信号が奇数フィールドである場合、制御部208は、
第1選択部201には入力する奇数フィールドのデータ
を縮小して偶数フィールドのデータとして出力するフィ
ルタ205を選択させ、第選択部20にもフィルタ
205を選択させるように制御信号を出力する。その際
に、第4選択部211は、出力側フィールド判別信号が
奇数フィールドであるので、第1記憶部209を選択す
る。
【手続補正2】
【補正対象書類名】明細書
【補正対象項目名】0013
【補正方法】変更
【補正内容】
【0013】また、入力側フィールド判別信号が奇数フ
ィールドであり、出力側フィールド判別信号が偶数フィ
ールドである場合、制御部208は、第1選択部201
と第選択部20にフィルタ202を選択させ、第4
選択部211は第2記憶部210を選択する。また、入
力側フィールド判別信号が偶数フィールドであり、出力
側フィールド判別信号が奇数フィールドである場合、制
御部208は、第1選択部201と第2選択部206に
フィルタ204を選択させ、第4選択部211は第1記
憶部209を選択する。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04N 5/265 Fターム(参考) 5C023 AA11 AA18 BA11 BA16 CA03 CA08 CA10 DA04 DA08 5C025 AA30 BA28 BA30 CA06 CA10 CA11 5C082 AA02 BA12 BB03 BB15 BB26 BB29 BC02 BC03 BC05 BD09 CA32 CA56 DA53 DA76 DA89 EA02 EA15 MM02 MM04 MM10

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 複数の映像信号の一つを親画面とし、残
    りを子画面として前記親画面の表示領域内にインターレ
    ース方式で表示する映像表示装置で用いられる小画面表
    示用の映像信号処理回路であって、 入力側クロック周波数に基づいて入力するインターレー
    ス方式の奇数と偶数の各1画面分のフィールドデータに
    ついて、予め定められたプレフィルタ用係数に従って水
    平方向および垂直方向に縮小処理を実施して小画面表示
    用データを生成するプレフィルタ部と、 入力側フィールドデータが奇数と偶数の何れのフィール
    ドデータであるかを示す入力側フィールド判別信号に基
    づいて前記プレフィルタで使用される係数を出力するプ
    レフィルタ用係数出力部と、 前記プレフィルタ部から出力された奇数と偶数の小画面
    表示用データのうち、何れか一方を格納する第1の記憶
    手段と、 前記小画面表示用データのうち、他方を格納する第2の
    記憶手段と、 前記小画面表示用データを第1の記憶手段に格納させる
    か、或いは、第2の記憶手段に格納させるかを前記入力
    側フィールド判別信号に基づいて選択する第1の選択手
    段と、 出力側クロック周波数に基づいて、第1の記憶手段から
    小画面表示用データを読み出すか、或いは、第2の記憶
    手段から小画面表示用データを読み出すかを選択する第
    2の選択手段と、 入力側フィールド判別信号および出力側フィールド判別
    信号により前記第1および第2の記憶手段から書き込み
    アクセスが実施されていない方の記憶手段を判別し、該
    記憶部からフィールドデータを読み出すように前記第2
    の選択手段を制御する制御部とを備えることを特徴とす
    る子画面表示用の映像信号処理回路。
  2. 【請求項2】 前記第1の記憶手段および前記第2の記
    憶手段に格納されるフィールドデータは、奇数と偶数の
    何れのフィールドデータであるかにかかわらず同一フォ
    ーマットで書き込まれることを特徴とする請求項1記載
    の子画面表示用の映像信号処理回路。
  3. 【請求項3】 前記第2の選択手段から出力された小画
    面表示用データに対して垂直方向における重心位置を変
    換する処理を実施するポストフィルタ部と、出力側フィ
    ールドデータが奇数と偶数の何れのフィールドデータで
    あるかを示す出力側フィールド判別信号に基づいて前記
    ポストフィルタで使用される係数を出力するポストフィ
    ルタ用係数出力部とを備えることを特徴とする請求項1
    または2に記載の子画面表示用の映像信号処理回路。
  4. 【請求項4】 前記プレフィルタ部は、フィールドデー
    タに対する垂直方向の縮小処理を実施せず、水平方向の
    縮小処理のみを行い、 前記ポストフィルタ部は、小画面表示用データに対して
    垂直方向における重心位置を変換する処理に加えて垂直
    方向の縮小処理を実施することを特徴とする請求項3に
    記載の子画面表示用の映像信号処理回路。
  5. 【請求項5】 前記ポストフィルタ部は、第2の選択手
    段から出力された小画面表示用データに対して水平方向
    に拡大処理を実施し、垂直方向における重心位置を変換
    する処理加えて拡大処理を実施することを特徴とする請
    求項3に記載の子画面表示用の映像信号処理回路。
  6. 【請求項6】 前記プレフィルタの前段に、入力側フィ
    ールド判別信号および出力側フィールド判別信号に基づ
    いて入力データを選択する第3の選択手段と、 前記プレフィルタの後段に、入力側フィールド判別信号
    および出力側フィールド判別信号に基づいて出力データ
    を選択する第4の選択手段とを設け、 前記第3の選択手段の一方の入力には、入力側フィール
    ドデータが入力され、前記第3の選択手段の他方の入力
    には、前記第2の選択手段の出力が入力され、 前記第4の選択手段の一方の出力は、前記第1の選択手
    段に入力され、前記第4の選択手段の他方の出力は、子
    画面表示用の出力側フィールドデータとして出力され、 前記プレフィルタは、前記第2の選択手段の出力が入力
    された前記第3の選択手段から出力側フィールドデータ
    が出力される際には、ポストフィルタとして機能し、 前記プレフィルタ用係数出力部は、出力側フィールド判
    別信号が入力されて、前記プレフィルタをポストフィル
    タとして使用する際の係数を出力することを特徴とする
    請求項1に記載の子画面表示用の映像信号処理回路。
JP2001105630A 2001-04-04 2001-04-04 子画面表示用の映像信号処理回路 Expired - Fee Related JP4334160B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001105630A JP4334160B2 (ja) 2001-04-04 2001-04-04 子画面表示用の映像信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001105630A JP4334160B2 (ja) 2001-04-04 2001-04-04 子画面表示用の映像信号処理回路

Publications (2)

Publication Number Publication Date
JP2002305698A true JP2002305698A (ja) 2002-10-18
JP4334160B2 JP4334160B2 (ja) 2009-09-30

Family

ID=18958286

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001105630A Expired - Fee Related JP4334160B2 (ja) 2001-04-04 2001-04-04 子画面表示用の映像信号処理回路

Country Status (1)

Country Link
JP (1) JP4334160B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006332975A (ja) * 2005-05-25 2006-12-07 Mitsubishi Electric Corp 映像信号処理回路
US20090097542A1 (en) * 2006-03-31 2009-04-16 Sony Deutschland Gmbh Signal coding and decoding with pre- and post-processing
WO2009125840A1 (ja) * 2008-04-10 2009-10-15 シャープ株式会社 音声信号処理装置及び音声信号処理方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006332975A (ja) * 2005-05-25 2006-12-07 Mitsubishi Electric Corp 映像信号処理回路
US20090097542A1 (en) * 2006-03-31 2009-04-16 Sony Deutschland Gmbh Signal coding and decoding with pre- and post-processing
WO2009125840A1 (ja) * 2008-04-10 2009-10-15 シャープ株式会社 音声信号処理装置及び音声信号処理方法
JPWO2009125840A1 (ja) * 2008-04-10 2011-08-04 シャープ株式会社 音声信号処理装置及び音声信号処理方法
RU2479117C2 (ru) * 2008-04-10 2013-04-10 Шарп Кабусики Кайся Устройство обработки звукового сигнала и способ обработки звукового сигнала

Also Published As

Publication number Publication date
JP4334160B2 (ja) 2009-09-30

Similar Documents

Publication Publication Date Title
EP1519358A2 (en) Frame rate conversion device, overtaking prediction method for use in the same, display control device and video receiving display device
KR20010101944A (ko) 영상 신호 변환 장치 및 영상 신호 변환 방법
US7050077B2 (en) Resolution conversion device and method, and information processing apparatus
US20130050273A1 (en) Display device, display system, displaying method, and program
JPH1175220A (ja) 映像信号変換器
WO1999026229A1 (en) System and methods for 2-tap/3-tap flicker filtering
JP2002305698A (ja) 子画面表示用の映像信号処理回路
WO2007055067A1 (ja) 情報処理装置、グラフィックプロセッサ、制御用プロセッサおよび情報処理方法
JP4540191B2 (ja) 画像処理装置
JPH09116827A (ja) 縮小映像信号処理回路
JP4512795B2 (ja) 画像表示システムおよび画像処理装置
JP6448189B2 (ja) 映像処理装置
KR100304003B1 (ko) 그래픽 처리 방법 및 그 장치
JP2001136412A (ja) 複数映像表示装置のガンマ補正回路
JP2006332975A (ja) 映像信号処理回路
JP2001103374A (ja) 映像拡大/縮小装置
JP2883031B2 (ja) 画面垂直拡大回路及び方法
JP4097885B2 (ja) 多画面表示制御装置
JP3545619B2 (ja) 画像任意倍率処理装置及びその方法
JP2000020014A (ja) 画像表示装置
JP4424097B2 (ja) 電子ズーム装置
JPH0773096A (ja) 画像処理装置
KR100289272B1 (ko) 화상 처리 장치 및 그의 표시 방법
JP4695422B2 (ja) 画像合成装置
JP4207704B2 (ja) 画像信号の処理装置および処理方法、並びにそれを利用した画像表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050926

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080122

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080219

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090331

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090522

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090623

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090623

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120703

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees