JP2001249954A - 電気電子回路の結線図作成装置 - Google Patents
電気電子回路の結線図作成装置Info
- Publication number
- JP2001249954A JP2001249954A JP2000061956A JP2000061956A JP2001249954A JP 2001249954 A JP2001249954 A JP 2001249954A JP 2000061956 A JP2000061956 A JP 2000061956A JP 2000061956 A JP2000061956 A JP 2000061956A JP 2001249954 A JP2001249954 A JP 2001249954A
- Authority
- JP
- Japan
- Prior art keywords
- electric
- wiring
- attribute
- connection diagram
- electronic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Abstract
備えた電気電子回路の結線図作成装置を提供する。 【解決手段】 電気電子部品と電気電子部品間を接続す
る配線を有する電気電子回路の結線図作成装置であっ
て、前記電気電子部品および配線の属性情報を入力する
それぞれの属性の入力部21,22と、電気電子部品、
配線の作図用のデータ、入力された属性、および検索指
示に基づき結線図を作成する結線図作成部20と、前記
結線図作成部で作成された結線図の結線図情報および入
力された配線と電気電子部品の属性情報を記憶する記憶
部23と、指示された配線と電気電子部品の属性に従っ
て前記記憶部内の検索を行う検索部24と、前記配線と
電気電子部品の属性の検索結果をもとに結線図全体から
指示された属性の回路部分だけを出力する出力部25
と、を備えた。
Description
電気電子部品の間を接続する配線を有する電気電子回路
の結線図作成装置に関するものであり、特に、設計ルー
ルをチェックするための支援機能を備えた電気電子回路
の結線図作成装置に関するものである。
は、電気電子部品とこれら電気電子部品の間を接続する
配線を示す図面を作成する装置であり、各部品や配線の
名前を記載することができた。また、作成した結線図の
全体(回路規模の大きい場合には分割)を出力することが
できた。さらに、電気電子回路をプリント配線板上に実
現するための設計装置であるプリント基板CADと電気
電子回路の結線図作成装置の持つ情報(電気電子部品と
これら電気電子部品の間の接続情報や、各部品や配線の
名前)を共有し、設計の効率を図ることのできる電気電
子回路の結線図作成装置もあった。
号公報に示された従来のプリント配線板の設計方法を説
明するための図である。同図において1はプリント基
板、2はCPU、3はクロック、4はメモリコントロー
ラ、5はメモリ群、6は増設メモリスロット1、7は増
設スロット2、8はシステムバスコントローラ、9は拡
張バススロット、10はI/Oコントローラ1、11は
I/Oコントローラ2、12はコネクタ1、13はコネ
クタ2、101は領域1、102は領域2、103は領
域3、104は領域4、201はX方向カットライン、
202はY方向カットラインである。
よるプリント配線板の設計方法は、電気電子回路をプリ
ント配線板上に実現するための設計装置であるプリント
基板CADのうち、配線パターン生成装置の機能に関す
るもので、プリント配線板からの放射ノイズを低減する
ため、放射ノイズの発生量が大きい信号群を同一方向に
配線し、これら信号群が配線される領域の電源層または
グランド層にスリットが存在する場合、スリットの方向
を信号群の配線方向と同一にしようとするものである。
そのため、放射ノイズの発生し易さに応じて信号線を複
数のランクに分類しようというものである。
子回路の結線図作成装置は以上のように構成されてお
り、その表示出力形態は回路全体(回路規模の大きい場
合には分割)を表示するものであった。従って、設計者
が結線図のチェックを行う場合には、チェックを要する
部品や配線を結線図より探さなければならないという問
題があった。
実装するための設計装置であるプリント基板CADでは
信号線を放射ノイズの発生し易さに応じて信号線を複数
のランクに分類しているが、この情報が利用できるのは
パターン設計の段階であり、結線図作成段階では利用な
いという問題があった。
たため、結線図作成終了段階で部品レイアウトを考える
ことが非常に困難であった。
ためになされたもので、設計ルールをチェックするため
の支援機能を備えた電気電子回路の結線図作成装置を提
供することを目的とする。
発明は、電気電子部品と電気電子部品間を接続する配線
を有する電気電子回路の結線図作成装置であって、前記
電気電子部品および配線の属性情報を入力するそれぞれ
の属性の入力部と、電気電子部品、配線の作図用のデー
タ、入力された属性、および検索指示に基づき結線図を
作成する結線図作成部と、前記結線図作成部で作成され
た結線図の結線図情報および入力された配線と電気電子
部品の属性情報を記憶する記憶部と、指示された配線と
電気電子部品の属性に従って前記記憶部内の検索を行う
検索部と、前記配線と電気電子部品の属性の検索結果を
もとに結線図全体から指示された属性の回路部分だけを
出力する出力部と、を備えたことを特徴とする電気電子
回路の結線図作成装置にある。
電子部品の電源とGNDピンに接続された電源およびG
NDに関連した部分を、配線と電気電子部品の属性の検
索結果に追加して出力する追加出力手段を含むことを特
徴とする請求項1に記載の電気電子回路の結線図作成装
置にある。
属性を単一または複数の信号とし、配線の一部に属性を
与える属性付加手段を含むことを特徴とする請求項1ま
たは2に記載の電気電子回路の結線図作成装置にある。
が、電気電子部品の属性を単一または複数の信号とし、
電気電子部品の一部に属性を与える属性付加手段を含む
ことを特徴とする請求項1ないし3のいずれかに記載の
電気電子回路の結線図作成装置にある。
が、一つの電気電子部品に複数の属性を与える属性付加
手段を含むことを特徴とする請求項1ないし4のいずれ
かに記載の電気電子回路の結線図作成装置にある。
が、電気電子部品の属性を単一または複数の信号として
与える属性付加手段、および部品の外形寸法、ピンの位
置、ピンの割り当てとして与える部品の外形寸法、ピン
の位置、ピンの割当て付加手段を含み、前記出力部が、
入力した電気電子部品の外形寸法、ピンの位置、ピンの
割り当てによって指定された情報で結線図を表示する出
力手段を含むことを特徴とする請求項1ないし5のいず
れかに記載の電気電子回路の結線図作成装置にある。
が、電気電子部品の属性として、部品の形状、ピンの位
置を選択的に入力でき、かつピンの割り当てが入力可能
な部品の外形寸法、ピンの位置、ピンの割当て付加手段
を含むことを特徴とする請求項1ないし5のいずれかに
記載の電気電子回路の結線図作成装置にある。
子部品の属性の検索結果をもとに、配線や電気電子部品
を移動、回転させる移動・回転手段を含むことを特徴と
する請求項1ないし7のいずれかに記載の電気電子回路
の結線図作成装置にある。
子部品の属性の検索結果をもとに、配線や電気電子部品
の削除や追加およびピンの割り付けの変更を行う追加・
削除・変更手段を含むことを特徴とする請求項1ないし
8のいずれかに記載の電気電子回路の結線図作成装置に
ある。
重ねて示す重ね出力手段を含むことを特徴とする請求項
1ないし9のいずれかに記載の電気電子回路の結線図作
成装置にある。
気電子部品の属性とは別に、コメントを付加するコメン
ト付加手段をそれぞれ含み、前記記憶部がこのコメント
を配線および電気電子部品の属性と共に記憶し、前記出
力部が、結線図から配線および電気電子部品を選択する
ことによりこのコメントを表示するコメント出力手段を
含むことを特徴とする請求項1ないし10のいずれかに
記載の電気電子回路の結線図作成装置にある。
らず全ての配線と電気電子部品を出力する全出力手段を
含むことを特徴とする請求項1ないし11のいずれかに
記載の電気電子回路の結線図作成装置にある。
線と電気電子部品を、属性が付加されていない配線と電
気電子部品や別の属性が付加された配線と電気電子部品
と区別して表示する区別出力手段を含むことを特徴とす
る請求項1ないし12のいずれかに記載の電気電子回路
の結線図作成装置にある。
前記電気電子回路の結線図作成装置で扱う情報をプリン
ト基板設計装置と共有することを特徴とする請求項1な
いし13のいずれかに記載の電気電子回路の結線図作成
装置にある。
従って説明する。 実施の形態1.(第1の発明対応) 図1はこの発明による電気電子回路の結線図作成装置の
一例の構成図、図2は図1の各部の機能ブロック図、図
3は結線図作成装置によって作成される従来と同様の全
体結線図の出力例、図4はこの発明の特徴である指定さ
れた属性に関連した部分のみの結線図の出力例である。
電気電子部品、配線のデータの入力部、21は配線の属
性の入力部、22は電気電子部品の属性の入力部、23
は記憶部、24は検索部、25は出力部、26はプリン
ト基板設計装置である。なお、プリント基板設計装置2
6は実施の形態8に係わるものである。
20aは全体図面作成手段、20bは属性付加部限定図
面作成手段、20cは移動・回転手段、20dは追加・
削除・変更手段である。配線の属性の入力部21中、2
1aは属性付加手段、21bはコメント付加手段であ
る。電気電子部品の属性の入力部22中、22aは属性
付加手段、22bは部品の外形寸法、ピン位置、ピン割
当て付加手段、22cはコメント付加手段である。
である。そして出力部25中、25aは出力手段、25
bは追加出力手段、25cは重ね出力手段、25dはコ
メント出力手段、25eは全出力手段、25fは区別出
力手段である。なお、図2は以下に説明する各実施の形
態における全ての機能を示したもので、各部はそれぞれ
の手段を選択的に備えることができる。
h、31a、31c、31e、31f〜31jは電気電
子部品、32、33a〜33gは配線、34a,34b
は電源、35はグランドである(以下アルファベットの
添字省略の場合あり)。
電子回路の結線図作成装置では、結線図作成部20にお
いて、電気電子部品、配線のデータの入力部19からの
電気電子部品、配線の作図データに基づいて各電気電子
部品30とこれら電気電子部品30の各ピン間を接続す
る配線32を描き(全体図面作成手段20a)、その内容
(結線図情報)を記憶部23に記憶する。また、結線図作
成部20にて作成された結線図は出力部25に出力され
る。
て30a、30fは入出力コネクタ、30bは電源フィ
ルタ、30c、30dは標準ロジックIC(74**0
4:Hex Inverter)、30eはLSI、3
0gは抵抗(同一シンボルも同様)、30hはコンデンサ
(同一シンボルも同様)などの電気電子部品30を示して
いる。また、各電気電子部品30の各ピン間は配線32
によって接続されている。さらに34a、34bは電
源、35はグランドをそれぞれ示している。
た配線32に対し、配線の属性の入力部21にて配線3
2に対して属性を付加する(属性付加手段21a)。さら
に、電気電子部品の属性の入力部22にて電気電子部品
30に対して属性を付加する(属性付加手段22a)。こ
れら配線32、電気電子部品30のうち属性が付加され
たものは配線33、電気電子部品31として結線図と共
に記憶部23に記憶される(属性付加部限定図面作成手
段20b)。なお、配線32や電気電子部品30の属性
入力は、結線が全て完了した段階で行ってもよいが、結
線図作成部20において個々の配線32や電気電子部品
30を描く時に入力してもかまわない。
り検索する属性が指定されると(検索属性指定手段24
a)、結線図より指定された属性を持つ配線33および
電気電子部品31を検索する。次に、例えば表示装置や
印字装置等からなる出力部25にて上記検索結果をもと
に結線図全体から同じ属性の回路部分だけを表示する
(出力手段25a、属性付加部限定図面作成手段20
b)。図4に出力結果例を示す。同図には、図3に示し
た結線図のうち、同じ属性を付加された配線33a〜3
3gおよび電気電子部品31a、31c、31e〜31
jが表示されている。
が、各検索指示された結線図を作成するのは全て結線図
作成部20であり、これを記憶部23に記憶し、これを
所定の条件で出力するのが出力部25である。
置により、設計者が結線図のチェックを短時間で容易に
行うことができる。すなわち、従来は、設計者が結線図
のチェックを行う場合には、チェックを要する配線33
や電気電子部品31を結線図より探さなければならなか
った。これは、回路規模が大きくなると非常に困難であ
り、多くの時間と労力を要する作業である。
成装置では、チェックを行いたい配線33や電気電子部
品31のみを表示させることができるため、これらを回
路図全体から探し出す作業にかかる時間を短縮すること
ができる。さらに、チェックを設計段階の初期段階で効
率良く行うことができるため、不具合の修正を行う場
合、実現できる変更内容の選択肢が多く、製品開発のコ
スト低減および時間を短縮することができる。
線図の他の出力例である。図において31は電気電子部
品、33は配線、34は電源、35はグランドである。
図作成装置は前記実施の形態1において、属性を入力し
た電気電子部品31の電源34およびGND35用ピ
ン、さらに、これら電源34およびGND用ピンと電源
34およびGND35を接続する配線33、さらに電源
34およびGND35のシンボルを、配線33と電気電
子部品31の属性の検索結果に追加して出力する機能
(追加出力手段25b)を有する出力部25を備えたもの
である。例えば、出力すべき属性が付加された電気電子
部品31aには1、2ピンにアサインされた電源34a
と、3、12ピンにアサインされたグランド35があ
り、これらの配線とシンボルが表示することができる。
他の出力すべき属性が付加された電気電子部品31につ
いても同様である。
置により、チェックを行うために出力した配線33、電
気電子部品31と電源34およびグランド35の関係が
チェック可能となる。例えば、線対地コンデンサ等のチ
ェックがこれにより可能となる。
および2において、配線の属性の入力部21では、配線
32に付加する属性として単一または複数の信号が入力
可能とする(属性付加手段21a)。例えば、信号1とい
う属性として、あるクロック信号を伝送する配線33だ
けに属性を付加することや、同一回路内に複数のクロッ
クが存在する場合や、データ、制御信号等が複数存在
し、これらをチェックする必要がある場合には信号1、
信号2、・・・信号nという属性を配線33に付加するこ
とを可能とする。従って、チェックを必要とする一部の
配線33のみに属性を与えるだけでよい。
置により、全ての配線32に属性を付加する必要がない
ため、作業時間を短縮できる。
1および2において、電気電子部品の属性の入力部22
では、電気電子部品30に付加する属性として単一また
は複数の信号が入力可能とする(属性付加手段22a)。
例えば、信号1という属性として、あるクロック信号を
入力および出力あるいはこれらのいずれかをする電気電
子部品31だけに属性を付加することや、同一回路内に
複数のクロックが存在する場合や、データ、制御信号等
が複数存在し、これらをチェックする必要がある場合に
は信号1、信号2、・・・信号nという属性を電気電子部
品31に付加することを可能とする。従って、チェック
を必要とする一部の電気電子部品31のみに属性を与え
るだけでよい。
置により、全ての電気電子部品30に属性を付加する必
要がないため、作業時間を短縮できる。
1および2において、電気電子部品の属性の入力部22
では、ひとつの電気電子部品31に複数の属性を入力可
能とする(属性付加手段22a)。例えば、ある電気電子
部品31が複数のクロック、データ、制御信号等を入力
および出力あるいはこれらのいずれかをし、これらをチ
ェックする必要がある場合には、その電気電子部品31
一つに信号1、信号2、・・・信号nという複数の属性を
付加することを可能とする。
置により、チェックを要する信号が複数入力、出力する
電気電子部品31に対し、属性の変更を行うことなく結
線図を出力できるため、作業時間を短縮できる。
線図の他の出力例である。図において31は電気電子部
品、33は配線、34は電源、35はグランドである。
装置は、前記実施の形態1および2において、電気電子
部品の属性の入力部22では、電気電子部品30に付加
する属性として単一または複数の信号に加え、部品の外
形寸法、ピンの位置、ピンの割り当ての入力を可能とす
る(部品の外形寸法、ピンの位置、ピンの割当て付加手
段22b)。また、出力部25は入力した電気電子部品
の外形寸法、ピンの位置、ピンの割り当てによって指定
された情報で結線図を表示するものとする(出力手段2
5a)。
eはプリント基板CADにおいてネットリストを作成し
易いように、入出力がペアになって出力されている。し
かし、このような出力形態では、電気電子部品31eの
外形寸法やピンの位置が実際と違うため、部品レイアウ
トを考えることが非常に困難であった。しかし、この発
明に係る電気電子回路の結線図作成装置では、上記の属
性を追加しており、かつこれら情報をもとに結線図を出
力するため、図6のように実際の部品形状を表示するこ
とができる。
部品形状を用いて結線図を表示することが可能であるた
め、プリント基板CADで部品レイアウトを行うための
資料を作成することができる。
1、2および3において、電気電子部品の属性の入力部
22では、電気電子部品30に付加する属性として単一
または複数の信号に加え、部品の形状、ピンの位置を選
択によって入力し、ピンの割り当ては前記と同様に入力
しても良い(部品の外形寸法、ピンの位置、ピンの割当
て付加手段22b)。
を作成する段階で正確な寸法や形状がわからなくても、
電気電子部品31に仮の属性を与えることができ、作業
を継続することができると共に、これら属性の入力を容
易に行うことができる。
線図の他の出力例である。図において31は電気電子部
品、33は配線、34は電源、35はグランドである。
装置は、前記実施の形態1、2および3において、結線
図作成部20で、配線33と電気電子部品31の属性の
検索結果をもとに、配線33や電気電子部品31の移動
や回転を行う機能を備えたものである(移動・回転手段
20c)。例えば、図6中の電気電子部品31c、31
e、31f、31g、31hや配線33等を移動、回転
することにより図7のような結線図を出力することがで
きる。
を作成する段階で部品レイアウト、パターン設計の検討
を行うことができるため、プリント基板の設計の効率を
あげることができる。
線図の他の出力例である。図において31は電気電子部
品、33は配線、34は電源、35はグランドである。
装置は、前記実施の形態1、2、3および4において、
結線図作成部20で、配線33と電気電子部品31の属
性の検索結果をもとに、配線33や電気電子部品31の
削除や追加およびピンの割り付けの変更を行う機能を備
えたものである(追加・削除・変更手段20d)。
準ロジックIC(74**04:Hex Invert
er)から図8中の電気電子部品31iに示すように標
準ロジックIC(74**244:Octal 3−S
tate Noninverting Buffer)
に変更し、配線33や電気電子部品31の移動や回転を
行うと(移動・回転手段20c)、図8のような結線図を
出力することができる。
を作成する段階で、従来プリント基板CADで行ってい
た部品レイアウト、パターン設計の検討を行いながら、
必要に応じて配線33や電気電子部品31の削除や追加
およびピンの割り付けの変更を行うことができるため、
プリント基板の設計の効率をあげることができる。
線図の他の出力例である。図において31は電気電子部
品、33は配線、34は電源、35はグランドである。
装置は、前記、実施の形態1、2、3、4および5にお
いて、検索部24にて検索する属性を複数指定し、結線
図より指定された属性を持つ配線33および電気電子部
品31を検索する(検索属性指示手段24a)。
に結線図全体から指定された複数の属性を持つ回路部分
だけを重ねて表示する(重ね出力手段25c)。図9に出
力結果例を示す。同図には、図3に示した結線図のう
ち、二種類の属性が付加された配線が指定された結果で
ある。なお、図9の各配線33や各電気電子部品31は
前記実施の形態4、5に記載された方法にて移動、回
転、追加、削除等が行われている。
属性を持つ回路部分を重ねて表示するすることができる
ため、より多くの配線33、電気電子部品31を考慮し
た上でチェックを行うことができ、プリント基板の設計
の効率をあげることができる。
態1、2、3、4、5および6において、配線の属性の
入力21および部電気電子部品の属性の入力部22で、
属性とは関係のないコメントを付加すること(コメント
付加手段21b,22c)、かつ、このコメントを配線
および電気電子部品の属性と共に記憶部23に記憶し、
かつ、結線図から配線および電気電子部品を選択するこ
とにより、このコメントを出力部25に表示するものと
する(コメント出力手段25d)。
「クロック(50MHz)」というようなコメントを付加
しておけは、出力結果の配線33を選択することによっ
て、このコメントを表示することができ、選択した配線
33のコメントを確認することができる。
異なる複数の配線33を表示したときに、選択した配線
33がどのような信号なのか等の情報を確認することが
でき、チェック作業を効率的に行うことができる。
結線図の他の出力例である。図において30、31は電
気電子部品、32、33は配線、34は電源、35はグ
ランドである。
装置は、前記実施の形態1、2、3、4、5および6に
おいて、属性の有無にかかわらず全ての配線32、33
と電気電子部品30、31を表示するものである(全出
力手段25e)。例えば、図9に対し属性の有無にかか
わらず全ての配線32、33と電気電子部品30、31
を表示すると図10のようになる。
付加した配線33および電気電子部品31のチェックの
最中または終了後に全ての回路を表示することにより回
路全体のチェックを行うことができるため、プリント基
板の設計の効率をあげることができる。また、配線3
2、33の交差の有無も確認できることから、プリント
基板の各層への割り付けの資料とすることができる。
態1、2、3、4、5および6において、属性が付加さ
れた配線33と電気電子部品31を属性が付加されてい
ない配線32と電気電子部品30や、別の属性が付加さ
れた配線33と電気電子部品31と区別して表示する機
能を有する出力部25を備えたものである(区別出力手
段25f)。例えば、図10では属性の異なる配線を線
の太さや色によって区別している。区別する方法とし
て、線の太さや色の他に、線の種類(実践、破線)等を用
いても良い。また、電気電子部品30、31についても
同様に区別しても良い。
異なる複数の配線33や電気電子部品31を表示したと
きや、回路全体を表示したときに、各配線32、33や
電気電子部品30、31を簡単に区別することができる
ためチェック作業を効率的に行うことができる。
実施の形態1、2、3、4、5、6および7において、
図1および2に示すようにプリント基板設計装置26で
あるプリント基板CAD等と属性の内容、仮レイアウ
ト、仮パターンに関する情報を共有するものである。
作成段階でチェックした内容をそのままプリント基板設
計装置26で使用することが可能となるため、プリント
基板の設計の効率をあげることができる。
子部品と電気電子部品間を接続する配線を有する電気電
子回路の結線図作成装置であって、前記電気電子部品お
よび配線の属性情報を入力するそれぞれの属性の入力部
と、電気電子部品、配線の作図用のデータ、入力された
属性、および検索指示に基づき結線図を作成する結線図
作成部と、前記結線図作成部で作成された結線図の結線
図情報および入力された配線と電気電子部品の属性情報
を記憶する記憶部と、指示された配線と電気電子部品の
属性に従って前記記憶部内の検索を行う検索部と、前記
配線と電気電子部品の属性の検索結果をもとに結線図全
体から指示された属性の回路部分だけを出力する出力部
と、を備えたことを特徴とする電気電子回路の結線図作
成装置としたので、まず、設計者が結線図のチェックを
短時間で容易に行うことができる。すなわち、従来は、
設計者が結線図のチェックを行う場合には、チェックを
要する配線や電気電子部品を結線図より探さなければな
らなかった。これは、回路規模が大きくなると非常に困
難であり、多くの時間と労力を要する作業である。しか
し、本発明の電気電子回路の結線図作成装置では、チェ
ックを行いたい配線や電気電子部品のみを表示させるこ
とができるため、これらを回路図全体から探し出す作業
にかかる時間を短縮することができる。さらに、チェッ
クを設計段階の上流で効率良く行うことができるため、
不具合の修正を行う場合、実現できる変更内容の選択肢
が多く、製品開発のコスト低減および時間を短縮するこ
とができる。
電子部品の電源とGNDピンに接続された電源およびG
NDに関連した部分を、配線と電気電子部品の属性の検
索結果に追加して出力する追加出力手段を含むことを特
徴とする電気電子回路の結線図作成装置としたので、チ
ェックを行うために出力した配線、電気電子部品と電
源、グランドの関係がチェック可能となる。例えば、線
対地コンデンサ等のチェックがこれにより可能となる。
の属性を単一または複数の信号とし、配線の一部に属性
を与える属性付加手段を含むことを特徴とする電気電子
回路の結線図作成装置としたので、全ての配線に属性を
付加する必要がないため、作業時間を短縮できる。
が、電気電子部品の属性を単一または複数の信号とし、
電気電子部品の一部に属性を与える属性付加手段を含む
ことを特徴とする電気電子回路の結線図作成装置とした
ので、全ての電気電子部品に属性を付加する必要がない
ため、作業時間を短縮できる。
が、一つの電気電子部品に複数の属性を与える属性付加
手段を含むことを特徴とする電気電子回路の結線図作成
装置としたので、チェックを要する信号が複数入力およ
び出力またはこれらのいずれかされる電気電子部品に対
し、属性の変更を行うことなく結線図を出力できるた
め、作業時間を短縮できる。
が、電気電子部品の属性を単一または複数の信号として
与える属性付加手段、および部品の外形寸法、ピンの位
置、ピンの割り当てとして与える部品の外形寸法、ピン
の位置、ピンの割当て付加手段を含み、前記出力部が、
入力した電気電子部品の外形寸法、ピンの位置、ピンの
割り当てによって指定された情報で結線図を表示する出
力手段を含むことを特徴とする電気電子回路の結線図作
成装置としたので、実際の部品形状を用いて結線図を表
示することが可能であるため、プリント基板CADで部
品レイアウトを行うための資料を作成することができ
る。
が、電気電子部品の属性として、部品の形状、ピンの位
置を選択的に入力でき、かつピンの割り当てが入力可能
な部品の外形寸法、ピンの位置、ピンの割当て付加手段
を含むことを特徴とする電気電子回路の結線図作成装置
としたので、結線図を作成する段階で正確な寸法や形状
がわからなくても、電気電子部品に仮の属性を与えるこ
とができ、作業を継続することができると共に、これら
属性の入力を容易に行うことができる。
電子部品の属性の検索結果をもとに、配線や電気電子部
品を移動、回転させる移動・回転手段を含むことを特徴
とする電気電子回路の結線図作成装置としたので、結線
図を作成する段階で、部品レイアウト、パターン設計の
検討を行うことができるため、プリント基板の設計の効
率をあげることができる。
電子部品の属性の検索結果をもとに、配線や電気電子部
品の削除や追加およびピンの割り付けの変更を行う追加
・削除・変更手段を含むことを特徴とする電気電子回路
の結線図作成装置としたので、結線図を作成する段階
で、部品レイアウト、パターン設計の検討を行いなが
ら、必要に応じて配線や電気電子部品の削除や追加およ
びピンの割り付けの変更を行うことができるため、プリ
ント基板の設計の効率をあげることができる。
を重ねて示す重ね出力手段を含むことを特徴とする電気
電子回路の結線図作成装置としたので、複数の属性を持
つ回路部分を重ねて表示するすることができるため、よ
り多くの配線、電気電子部品を考慮した上でチェックを
行うことができ、プリント基板の設計の効率をあげるこ
とができる。
電気電子部品の属性とは別に、コメントを付加するコメ
ント付加手段をそれぞれ含み、前記記憶部がこのコメン
トを配線および電気電子部品の属性と共に記憶し、前記
出力部が、結線図から配線および電気電子部品を選択す
ることによりこのコメントを表示するコメント出力手段
を含むことを特徴とする電気電子回路の結線図作成装置
としたので、属性の異なる複数の配線を表示したとき
に、選択した配線がどのような信号なのか等の情報を確
認することができ、チェック作業を効率的に行うことが
できる。
わらず全ての配線と電気電子部品を出力する全出力手段
を含むことを特徴とする電気電子回路の結線図作成装置
としたので、属性を付加した配線および電気電子部品の
チェックの最中または終了後に全ての回路を表示するこ
とにより回路全体のチェックを行うことができるため、
プリント基板の設計の効率をあげることができる。
配線と電気電子部品を、属性が付加されていない配線と
電気電子部品や別の属性が付加された配線と電気電子部
品と区別して表示する区別出力手段を含むことを特徴と
する電気電子回路の結線図作成装置としたので、属性の
異なる複数の配線や電気電子部品を表示したときや、回
路全体を表示したときに、各配線や電気電子部品を簡単
に区別することができるためチェック作業を効率的に行
うことができる。
れ、前記電気電子回路の結線図作成装置で扱う情報をプ
リント基板設計装置と共有することを特徴とする電気電
子回路の結線図作成装置としたので、結線図作成段階で
チェックした内容をそのままプリント基板設計装置で使
用することが可能となるため、プリント基板の設計の効
率をあげることができる。
置の一例の構成図である。。
される従来と同様の全体結線図の出力例を示す図であ
る。
た指定された属性に関連した部分のみの結線図の出力例
を示す図である。
た結線図の他の出力例を示す図である。
た結線図の他の出力例を示す図である。
た結線図の他の出力例を示す図である。
た結線図の他の出力例を示す図である。
た結線図の他の出力例を示す図である。
れた結線図の他の出力例を示す図である。
リント配線板のブロック図である。
線図作成部、21 配線の属性の入力部、22 電気電
子部品の属性の入力部、23 記憶部、24検索部、2
5 出力部、26 プリント基板設計装置、30,31
電気電子部品、32,33 配線、34 電源、35
グランド。
Claims (14)
- 【請求項1】 電気電子部品と電気電子部品間を接続す
る配線を有する電気電子回路の結線図作成装置であっ
て、 前記電気電子部品および配線の属性情報を入力するそれ
ぞれの属性の入力部と、 電気電子部品、配線の作図用のデータ、入力された属
性、および検索指示に基づき結線図を作成する結線図作
成部と、 前記結線図作成部で作成された結線図の結線図情報およ
び入力された配線と電気電子部品の属性情報を記憶する
記憶部と、 指示された配線と電気電子部品の属性に従って前記記憶
部内の検索を行う検索部と、 前記配線と電気電子部品の属性の検索結果をもとに結線
図全体から指示された属性の回路部分だけを出力する出
力部と、 を備えたことを特徴とする電気電子回路の結線図作成装
置。 - 【請求項2】 前記出力部が、属性を入力した電気電子
部品の電源とGNDピンに接続された電源およびGND
に関連した部分を、配線と電気電子部品の属性の検索結
果に追加して出力する追加出力手段を含むことを特徴と
する請求項1に記載の電気電子回路の結線図作成装置。 - 【請求項3】 前記配線の属性の入力部が、配線の属性
を単一または複数の信号とし、配線の一部に属性を与え
る属性付加手段を含むことを特徴とする請求項1または
2に記載の電気電子回路の結線図作成装置。 - 【請求項4】 前記電気電子部品の属性の入力部が、電
気電子部品の属性を単一または複数の信号とし、電気電
子部品の一部に属性を与える属性付加手段を含むことを
特徴とする請求項1ないし3のいずれかに記載の電気電
子回路の結線図作成装置。 - 【請求項5】 前記電気電子部品の属性の入力部が、一
つの電気電子部品に複数の属性を与える属性付加手段を
含むことを特徴とする請求項1ないし4のいずれかに記
載の電気電子回路の結線図作成装置。 - 【請求項6】 前記電気電子部品の属性の入力部が、電
気電子部品の属性を単一または複数の信号として与える
属性付加手段、および部品の外形寸法、ピンの位置、ピ
ンの割り当てとして与える部品の外形寸法、ピンの位
置、ピンの割当て付加手段を含み、前記出力部が、入力
した電気電子部品の外形寸法、ピンの位置、ピンの割り
当てによって指定された情報で結線図を表示する出力手
段を含むことを特徴とする請求項1ないし5のいずれか
に記載の電気電子回路の結線図作成装置。 - 【請求項7】 前記電気電子部品の属性の入力部が、電
気電子部品の属性として、部品の形状、ピンの位置を選
択的に入力でき、かつピンの割り当てが入力可能な部品
の外形寸法、ピンの位置、ピンの割当て付加手段を含む
ことを特徴とする請求項1ないし5のいずれかに記載の
電気電子回路の結線図作成装置。 - 【請求項8】 前記結線図作成部が、配線と電気電子部
品の属性の検索結果をもとに、配線や電気電子部品を移
動、回転させる移動・回転手段を含むことを特徴とする
請求項1ないし7のいずれかに記載の電気電子回路の結
線図作成装置。 - 【請求項9】 前記結線図作成部が、配線と電気電子部
品の属性の検索結果をもとに、配線や電気電子部品の削
除や追加およびピンの割り付けの変更を行う追加・削除
・変更手段を含むことを特徴とする請求項1ないし8の
いずれかに記載の電気電子回路の結線図作成装置。 - 【請求項10】 前記出力部が、属性の異なる配線を重
ねて示す重ね出力手段を含むことを特徴とする請求項1
ないし9のいずれかに記載の電気電子回路の結線図作成
装置。 - 【請求項11】 前記両方の入力部が、配線および電気
電子部品の属性とは別に、コメントを付加するコメント
付加手段をそれぞれ含み、前記記憶部がこのコメントを
配線および電気電子部品の属性と共に記憶し、前記出力
部が、結線図から配線および電気電子部品を選択するこ
とによりこのコメントを表示するコメント出力手段を含
むことを特徴とする請求項1ないし10のいずれかに記
載の電気電子回路の結線図作成装置。 - 【請求項12】 前記出力部が、属性の有無にかかわら
ず全ての配線と電気電子部品を出力する全出力手段を含
むことを特徴とする請求項1ないし11のいずれかに記
載の電気電子回路の結線図作成装置。 - 【請求項13】 前記出力部が、属性が付加された配線
と電気電子部品を、属性が付加されていない配線と電気
電子部品や別の属性が付加された配線と電気電子部品と
区別して表示する区別出力手段を含むことを特徴とする
請求項1ないし12のいずれかに記載の電気電子回路の
結線図作成装置。 - 【請求項14】 プリント基板設計装置が接続され、前
記電気電子回路の結線図作成装置で扱う情報をプリント
基板設計装置と共有することを特徴とする請求項1ない
し13のいずれかに記載の電気電子回路の結線図作成装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000061956A JP3824203B2 (ja) | 2000-03-07 | 2000-03-07 | 電気電子回路の結線図作成装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000061956A JP3824203B2 (ja) | 2000-03-07 | 2000-03-07 | 電気電子回路の結線図作成装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001249954A true JP2001249954A (ja) | 2001-09-14 |
JP3824203B2 JP3824203B2 (ja) | 2006-09-20 |
Family
ID=18582026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000061956A Expired - Fee Related JP3824203B2 (ja) | 2000-03-07 | 2000-03-07 | 電気電子回路の結線図作成装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3824203B2 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100459731B1 (ko) * | 2002-12-04 | 2004-12-03 | 삼성전자주식회사 | 반도체 집적회로의 시뮬레이션을 위한 인터커넥션 영향을포함한 선택적 연결정보를 생성하는 장치 및 그 방법 |
JP2008204192A (ja) * | 2007-02-20 | 2008-09-04 | Fujitsu Ltd | 設計支援装置,設計支援プログラム及び同プログラムを記録したコンピュータ読取可能な記録媒体 |
JP2014503868A (ja) * | 2010-11-09 | 2014-02-13 | チップワークス, インコーポレイテッド | フライトラインを用いた回路の視覚化 |
WO2015019606A1 (ja) * | 2013-08-08 | 2015-02-12 | 株式会社シンテックホズミ | 回路図提供装置、回路図提供方法および回路図提供システム |
CN110362901A (zh) * | 2019-07-02 | 2019-10-22 | 北京空间技术研制试验中心 | 一种航天器管路数据复用方法 |
JP7538819B2 (ja) | 2019-05-30 | 2024-08-22 | セレラ インコーポレイテッド | 自動回路生成 |
-
2000
- 2000-03-07 JP JP2000061956A patent/JP3824203B2/ja not_active Expired - Fee Related
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100459731B1 (ko) * | 2002-12-04 | 2004-12-03 | 삼성전자주식회사 | 반도체 집적회로의 시뮬레이션을 위한 인터커넥션 영향을포함한 선택적 연결정보를 생성하는 장치 및 그 방법 |
JP2008204192A (ja) * | 2007-02-20 | 2008-09-04 | Fujitsu Ltd | 設計支援装置,設計支援プログラム及び同プログラムを記録したコンピュータ読取可能な記録媒体 |
JP2014503868A (ja) * | 2010-11-09 | 2014-02-13 | チップワークス, インコーポレイテッド | フライトラインを用いた回路の視覚化 |
WO2015019606A1 (ja) * | 2013-08-08 | 2015-02-12 | 株式会社シンテックホズミ | 回路図提供装置、回路図提供方法および回路図提供システム |
CN105453059A (zh) * | 2013-08-08 | 2016-03-30 | 神技保寿美株式会社 | 电路图提供装置、电路图提供方法以及电路图提供系统 |
JP7538819B2 (ja) | 2019-05-30 | 2024-08-22 | セレラ インコーポレイテッド | 自動回路生成 |
US12073157B2 (en) | 2019-05-30 | 2024-08-27 | Celera, Inc. | Automated circuit generation |
US12079555B2 (en) | 2019-05-30 | 2024-09-03 | Celera, Inc. | Automated circuit generation |
US12093618B2 (en) | 2019-05-30 | 2024-09-17 | Celera, Inc. | Automated circuit generation |
US12093619B2 (en) | 2019-05-30 | 2024-09-17 | Celera, Inc. | Automated circuit generation |
CN110362901A (zh) * | 2019-07-02 | 2019-10-22 | 北京空间技术研制试验中心 | 一种航天器管路数据复用方法 |
Also Published As
Publication number | Publication date |
---|---|
JP3824203B2 (ja) | 2006-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20050086626A1 (en) | Electronic circuit designing method and apparatus, and storage medium | |
US8015533B1 (en) | Method for matching timing on high fanout signal paths using routing guides | |
JP2002110797A (ja) | クロック配線の設計方法 | |
JP2001175702A (ja) | 回路設計方法 | |
JP2001249954A (ja) | 電気電子回路の結線図作成装置 | |
JP2002366597A (ja) | Fpga設計システムおよびfpga設計プログラム | |
JP2003091566A (ja) | 配置配線構想設計装置 | |
JP3498674B2 (ja) | 半導体集積回路装置及びクロック配線方法並びに記録媒体 | |
JPH04246778A (ja) | 半導体集積回路の配置方式 | |
JP2004013821A (ja) | 半導体集積回路設計方法および設計装置 | |
US6721931B2 (en) | System and method for simplifying clock construction and analysis | |
JP2605932B2 (ja) | 半導体集積回路のレイアウト設計装置 | |
JP2830563B2 (ja) | 回路図作成装置 | |
JP2538397B2 (ja) | 回路設計装置 | |
JPH11184908A (ja) | データベースを用いたプリント基板設計方法 | |
KR950033925A (ko) | 대규모 집적회로의 설계방법 | |
JP2522096B2 (ja) | 半導体集積回路のレイアウト設計の検証方法 | |
JP2790090B2 (ja) | 半導体集積回路の自動レイアウト方法 | |
JPH04302059A (ja) | プリント基板設計装置 | |
JPH08288395A (ja) | 配置処理方法及び配置処理装置 | |
JP2848031B2 (ja) | 回路図エディタ | |
JP3230495B2 (ja) | 自動配線装置及び自動配線方法 | |
JP2001325320A (ja) | 半導体集積回路の遅延計算方法および遅延計算装置 | |
JP2002175343A (ja) | プリント配線板の設計装置、それを用いたプリント配線板の設計方法およびその設計方法を記録した記録媒体 | |
JPH10207923A (ja) | 設計作業における文書作成支援装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060307 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060420 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20060620 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20060622 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100707 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100707 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110707 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110707 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120707 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |