JP2001045759A - 自励式スイッチング電源装置 - Google Patents

自励式スイッチング電源装置

Info

Publication number
JP2001045759A
JP2001045759A JP11220847A JP22084799A JP2001045759A JP 2001045759 A JP2001045759 A JP 2001045759A JP 11220847 A JP11220847 A JP 11220847A JP 22084799 A JP22084799 A JP 22084799A JP 2001045759 A JP2001045759 A JP 2001045759A
Authority
JP
Japan
Prior art keywords
self
power supply
excited
switching
switching power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11220847A
Other languages
English (en)
Other versions
JP3740325B2 (ja
Inventor
Kazunori Masuda
和則 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP22084799A priority Critical patent/JP3740325B2/ja
Publication of JP2001045759A publication Critical patent/JP2001045759A/ja
Application granted granted Critical
Publication of JP3740325B2 publication Critical patent/JP3740325B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Abstract

(57)【要約】 【課題】 回路構成の簡単な自励式スイッチング電源装
置において負荷機器の待機時にも内部損失を低減化でき
る自励式スイッチング電源装置を提供する。 【解決手段】 トランスTの1次巻線Np1とスイッチ
ング素子Q1を直列に接続し、トランスTに発生する電
圧をスイッチング素子Q1にフィードバックして自励発
振を行わせる自励式スイッチング電源装置において、ト
ランスTの2次側に通常出力に使用される巻線Ns1と
は別に巻線Ns2を設け、この巻線Ns2の一端は通常
使用される巻線Ns1の一端に接続し、他端はダイオー
ドD4とスイッチQ3を介して通常使用される巻線Ns
1から整流平滑された直流点に接続し、スイッチQ3
は、負荷機器の待機時に該負荷機器側から得られる待機
信号によって導通する構成としたものである。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、複写機やプリンタ
等のOA機器等に使用される自励式のスイッチング電源
装置で、待機時の電力低減を実現する自励式スイッチン
グ電源装置に関する。
【0002】
【従来の技術】一般にOA機器等に使用されるスイッチ
ング電源装置では、負荷電流の変動が大きく、また、機
器の待機状態等軽負荷で長時間使用される場合が多い。
従って、待機時における効率の向上が望まれている。
【0003】機器の本体側(負荷機器側)では、待機時
にはマイコンにスリープモードやスタンバイモード等が
設けられて、通常状態に比べて負荷電流を低減すること
が行われている。一方、スイッチング電源装置では一般
に軽負荷時における効率は悪く、上記待機時のように負
荷電流が定格時に比べて十分に少ない状態では、スイッ
チング電源の内部損失はスイッチング素子のスイッチン
グ損失やスナバ回路での損失等、スイッチング周波数に
依存する損失が支配的となる。従って、待機時の内部損
失を低減するために、待機時にはスイッチング周波数を
低減する方法や、間欠的なスイッチング動作を行う等の
様々な提案がなされている。
【0004】例えば、特開平7−213055号では、
図7に示すように制御ICを使用したPWM制御方式
(他励方式)のスイッチング電源回路における待機時の
スイッチング周波数を切り替えて周波数を低減させるこ
とにより内部損失を低減させる提案がなされている。こ
のスイッチング電源回路は、2次側の制御信号によって
動作待機モードを判別し、その制御信号をフォトカプラ
12a、12bを介して1次側に伝達し、発振周波数調
整回路11によりパルス発信器2の発振周波数を低減さ
せるようにしたものである。また、同様な提案が特開平
8−126313号、特開平9−140128号等でも
なされている。
【0005】
【発明が解決しようとする課題】自励式のスイッチング
電源回路は、PWM制御方式に対して高価な制御ICを
使用することなく、部品点数の削減や低コストの回路方
式として広く実用化されている。
【0006】しかしながら、トランスに発生する電圧を
スイッチング素子にフィードバックして自励発振を行わ
せる自励式スイッチング電源回路において、発振動作の
原理上、外部からの信号によってスイッチングのON時
間及びOFF時間を切り替えてスイッチング周波数を低
減化することは困難であった。更に、自励式のスイッチ
ング電源回路は、軽負荷になると発振周波数が上昇しス
イッチング損失が大きくなるため、待機時の内部損失が
大きくなることが課題であった。
【0007】本発明は、上述の点に鑑みてなされたもの
で、回路構成の簡単な自励式スイッチング電源装置にお
いて負荷機器の待機時にも内部損失を低減化できる自励
式スイッチング電源装置を提供することを目的とする。
【0008】
【課題を解決するための手段】上記目的を達成するため
に、本発明の請求項1に係わる自励式スイッチング電源
装置は、トランスの1次巻線とスイッチング素子を直列
に接続し、トランスに発生する電圧を前記スイッチング
素子にフィードバックして自励発振を行わせる自励式ス
イッチング電源装置において、前記トランスの2次側に
通常出力に使用される巻線とは別に巻線を設け、この巻
線の一端は通常使用される巻線の一端に接続し、他端は
ダイオードとスイッチを介して通常使用される巻線から
整流平滑された直流点に接続し、前記スイッチは、負荷
機器の待機時に該負荷機器側から得られる信号によって
導通することを特徴とする。
【0009】請求項2に係わる自励式スイッチング電源
装置は、トランスの1次巻線とスイッチング素子を直列
に接続し、トランスに発生する電圧を前記スイッチング
素子にフィードバックして自励発振を行わせる少なくと
も2つ以上の出力を有する自励式スイッチング電源装置
において、通常時には高い電圧を出力する第1の出力
と、通常動作時には低い電圧を出力する第2の出力との
間にスイッチを挿入し、負荷機器の待機時には、該負荷
機器側から得られる待機信号によって、高い電圧を出力
する第1の出力の電圧を、低い電圧を出力する第2の出
力の電圧と略等しくなるように、定電圧制御を行ってい
る電圧の検出回路部の抵抗分圧比を切り換え、更に前記
第1の出力と第2の出力との間のスイッチを導通するこ
とを特徴とする。
【0010】請求項3に係わる自励式スイッチング電源
装置は、トランスの1次巻線とスイッチング素子を直列
に接続し、トランスに発生する電圧を前記スイッチング
素子にフィードバックして自励発振を行わせる自励式ス
イッチング電源装置において、負荷機器が待機状態とな
るとき、負荷機器からの信号によって前記スイッチング
素子のスイッチング動作を間欠動作させて、動作停止時
のスイッチング損失をなくすことを特徴とする。
【0011】請求項4に係わる自励式スイッチング電源
装置は、請求項3の自励式スイッチング電源装置におい
て、直流入力電圧から起動電流を供給する起動回路を有
し、負荷機器が待機状態となるとき、該負荷機器から供
給される信号がパルス信号であり、該パルス信号がハイ
レベルのときには前記スイッチング素子のスイッチング
動作を停止させ、該パルス信号がローレベルになると、
前記起動回路からの起動電流により前記スイッチング素
子が起動し通常の発振動作を行うことによって間欠動作
を行うことを特徴とする。
【0012】請求項5に係わる自励式スイッチング電源
装置は、請求項3の自励式スイッチング電源装置におい
て、直流入力電圧から起動電流を供給する起動回路を有
し、負荷機器が待機状態となるとき、該負荷機器から供
給される信号がパルス信号であり、該パルス信号がロー
レベルのときには前記スイッチング素子のスイッチング
動作を停止させ、該パルス信号がハイレベルになると、
前記起動回路からの起動電流により前記スイッチング素
子が起動し通常の発振動作を行うことによって間欠動作
を行うことを特徴とする。
【0013】請求項6に係わる自励式スイッチング電源
装置は、請求項4及び請求項5の自励式スイッチング電
源装置において、前記スイッチング素子の制御端子とG
ND間にトランジスタを設け、負荷機器が待機状態とな
るとき、該負荷機器から供給されるパルス信号がフォト
カプラを介して前記トランスの1次側に伝送され、該フ
ォトカプラの出力であるフォトトランジスタの出力が前
記トランジスタのベースに入力され、前記パルス信号に
応じて前記スイッチング素子の制御端子をオン/オフさ
せることを特徴とする。
【0014】請求項7に係わる自励式スイッチング電源
装置は、請求項4及び請求項5の自励式スイッチング電
源装置において、前記スイッチング素子の制御端子とG
ND間にトランジスタを設け、負荷機器が待機状態とな
るとき、該負荷機器から供給されるパルス信号がパルス
トランスを介して前記トランスの1次側に伝送され、該
パルストランスの出力が前記トランジスタのベースに入
力され、前記パルス信号に応じて前記スイッチング素子
の制御端子をオン/オフさせることを特徴とする。
【0015】
【発明の実施の形態】以下、本発明の実施の形態を図面
を参照して詳細に説明する。
【0016】(第1の実施の形態)図1は、本発明に係
わる自励式スイッチング電源装置の第1の実施の形態を
示す回路図である。図1において1次側は典型的な自励
式スイッチング電源の回路であり、直流入力電圧Vin
が端子1a−1b間に印加されると、起動抵抗R1から
スイッチングトランジスタQ1のベース電流が供給さ
れ、該スイッチングトランジスタQ1がオンしてトラン
スTの1次巻線Np1に入力電圧Vinが印加されて電
流が流れ始める。トランスTの各巻線Np2、Ns1、
Ns2には1次巻線Np1との巻数比に応じた電圧が誘
起され、1次側のNp2巻線に発生した電圧は、抵抗R
2、コンデンサC2及びダイオードD1を介してスイッ
チングトランジスタQ1のベースに順バイアス或いは逆
バイアスを与えてスイッチングトランジスタQ1を駆動
する。即ち、1次巻線Np1に発生した電圧がNp2巻
線、抵抗R2、コンデンサC2及びダイオードD1を介
してスイッチングトランジスタQ1のベースに帰還し、
スイッチングトランジスタQ1に自励発振を持続させる
ように作用する。
【0017】スイッチングトランジスタQ1の自励発振
に伴って誘起された2次巻線Ns1の電圧は、ダイオー
ドD3、平滑コンデンサC4によって整流平滑され、出
力電圧Voとして出力端子2a−2bから図示しない負
荷機器に供給される。ここで、シャントレギュレータI
C1は、抵抗R6、R7で検出した出力電圧に応じた制
御信号を発生させる。そして、制御信号は、フォトカプ
ラPC1を介して伝送され、トランジスタQ2のベース
に入力される。トランジスタQ2は、制御信号に応じて
スイッチングトランジスタQ1のバイアス電流を変化さ
せ、これにより定電圧制御動作を行う。
【0018】ここで、スイッチングトランジスタQ1の
スイッチング周波数、つまり、この自励式スイッチング
電源回路の発振周波数fは、トランスTの1次巻線Np
1のインダクタンスをLp、入力電力をPinとする
と、以下の式で表される。 f=[1/(2Lp・Pin)]×〔Vin2/[1+(Ns1/Np1)・(Vin/Vo)]2〕 …(1) 但し、トランスTのロスは無視している。
【0019】上式(1)より、発振周波数は、入力電圧
Vinが一定ならば入力電力Pinが最大時、つまり負
荷電流が定格時(最大時)に最小となり、負荷機器の待
機時のような負荷電流が最小のとき最大となる。このよ
うな関係式から自励式スイッチング電源の設計をする場
合、一般的にトランスの巻線数及びインダクタンス値
は、発振周波数が最大負荷時に可聴周波数(約20kH
z)以上となるように決められている。従って、この関
係式から負荷機器の待機時には発振周波数が200kH
zから300kHz以上となってしまう。
【0020】ところで、軽負荷時の内部損失は、スイッ
チングトランジスタQ1のスイッチング損失が支配的に
なり、発振周波数に比例した内部損失が発生する。従っ
て、待機時の損失を低減するためには、発信周波数を低
下させてスイッチングトランジスタQ1のスイッチング
ロスを減らすことが最も効果的である。
【0021】本発明は、上記の動作を自励式のスイッチ
ング電源で実現する回路を提案するものである。
【0022】以下に図1で示した回路を説明する。
【0023】トランスTの2次側に通常動作時に使用さ
れる巻線Ns1とは別に巻線Ns2を設け、一端をNs
1巻線と接続し、他端はダイオードD4とトランジスタ
Q3を介してダイオードD3、コンデンサC4の整流平
滑点に接続する。トランジスタQ3のオン/オフは、負
荷機器から供給される待機信号(Stby)によって切
り替えられ、通常動作時は待機信号が「ロー」であり、
トランジスタQ4がオフし、トランジスタQ3もオフし
ている。従って、巻線Ns2及びダイオードD4は、開
放された状態となり、出力には巻線Ns1に発生した電
圧がダイオードD3、コンデンサC4で整流平滑されて
出力される。一方、負荷機器が待機時には該負荷機器か
らの待機信号が「ハイ」となり、トランジスタQ4が導
通し、トランジスタQ3がオンする。すると、巻線Ns
1に誘起された電圧に巻線Ns2に誘起された電圧が加
算され、ダイオードD4、コンデンサC4で整流平滑さ
れて出力される。このときダイオードD3は、オフして
いる。
【0024】従って、通常動作時はトランスTの2次巻
線は、Ns1となり、待機時にはトランスTの2次巻線
は、Ns1+Ns2となる。また、出力電圧検出部は同
一であるので、出力電圧は、通常動作時、待機時とも変
化せず一定電圧Voとなる。ここで、待機時の発振周波数
は、 f'=[1/(2Lp・Pin)]×〔Vin2/[1+(Ns1+Ns2)/Np1)・(Vin/Vo)]2〕 …(2) となり、(1)式の場合、つまり、通常動作時に比べて
周波数を低下させることができる。
【0025】一例として、Lp=500μH、Vin=
140V、Vo=6V、Np1=60ターン、Ns1=
10ターン、Ns2=20ターンであるとき、通常動作
時に入力電力40Wとすると、周波数f(40W)=20k
Hz、入力電力2Wの時には周波数f(2W)=410kH
zとなるのに対して、待機信号(Stby)が「ハイ」
となると、入力電力2Wの時には周波数f’(2W)=61
kHzと、通常の約1/7に低減することができる。つ
まり、スイッチングトランジスタQ1でのスイッチング
損失も1/7に低減することができ、待機時電力の低減
を実現することができる。
【0026】また、本発明の回路では、以上説明してき
た待機時のスイッチング周波数を低下させる動作を2次
側の回路のみで実現でき、従来の制御ICを使用したP
WM制御方式のように待機信号を1次側に伝送するフォ
トカプラ等を使用しなくてよい。
【0027】(第2の実施の形態)図2は、本発明に係
わる自励式スイッチング電源装置の第2の実施の形態を
示す回路図である。尚、図2において図1と同一の回路
素子には同一の符号を付してある。図2に示す回路の1
次側は、第1の実施の形態と同じ自励式の回路であり、
2次側が出力2系統を持つ多出力スイッチング電源回路
である。第1の出力は、トランスTの2次巻線Ns1及
びNs2に誘起された電圧がダイオードD4、平滑コン
デンサC5によって整流平滑され、出力電圧VoHとし
て出力端子3a−3bから負荷機器に供給される。ここ
で、シャントレギュレータIC1は、抵抗R6、R7で
検出した出力電圧に応じた制御信号を発生させる。そし
て、この制御信号は、フォトカプラPC1を介して伝送
され、トランジスタQ2のベースに入力される。トラン
ジスタQ2は、前記制御信号に応じてスイッチングトラ
ンジスタQ1のバイアス電流を変化させ、これにより、
定電圧制御動作を行う。第2の出力は、トランスTの2
次巻線Ns1に誘起された電圧がダイオードD3、平滑
コンデンサC4によって整流平滑され、概ね安定化され
た電圧となり、シリーズレギュレータIC2とコンデン
サC2で安定化された出力電圧VoLとして出力端子4
a−4bから負荷機器に供給される。以上が通常時の動
作であり、発信周波数は、 f=[1/(2Lp・Pin)]×〔Vin2/[1+(Ns1+Ns2)/Np1)・(Vin/VoH)]2〕 …(3) となる。
【0028】負荷機器の待機時には該負荷機器からの待
機信号(Stby)が「ハイ」となり、トランジスタQ
4が導通し、トランジスタQ3はオンする。すると、第
2の出力側のシリーズレギュレータIC2の入力電圧
は、第1の出力電圧となると同時に、出力電圧検出部の
トランジスタQ5がオンしてシャントレギュレータIC
1に入力される出力電圧の抵抗分圧比が変化して、第1
の出力電圧が変化する。ここで、抵抗R10の値を適当
に選び、第1の出力電圧が通常動作時のダイオードD
3、コンデンサC4で整流平滑されたIC2の入力電圧
と略等しくなるようにする。このとき、第2の出力電圧
は、VoLで一定となるが、第1の出力電圧VoH'は、
VoH'=VoH×Ns1/(Ns1+Ns2)となり、
発振周波数は、 f'=[1/(2Lp・Pin)]×〔Vin2/[1+(Ns1+Ns2)/Np1)・(Vin/VoH')]2〕 =[1/(2Lp・Pin)] ×〔Vin2/[1+(Ns1+Ns2)/Np1)・(Ns1+Ns2)/Ns1)・(Vin/VoH)]2〕 …(4) となって、発振周波数を低下することができる。従っ
て、第1の実施の形態と同様に負荷機器が待機時に、待
機信号(Stby)が「ハイ」となると、待機時の内部
損失を低減することが可能となる。
【0029】(第3の実施の形態)図3は、本発明に係
わる自励式スイッチング電源装置の第3の実施の形態を
示す回路図である。尚、図3において図1と同一の回路
素子には同一の符号を付してある。本実施の形態におい
ては、待機信号は、パルス信号とされ、負荷機器のマイ
クロコンピュータから或る周波数の待機パルス信号がS
tby端子に供給される。
【0030】図3においてデジタルトランジスタQ7
は、ベースがStby端子に接続され、コレクタがフォ
トカプラPC2の発光側フォトダイオード、抵抗R14
を介して端子2aに接続され、エミッタが端子2bに接
続されている。フォトカプラPC2の受光側フォトトラ
ンジスタは、コレクタがトランスT1の帰還巻線Np2
に発生するスイッチング波形をダイオードD5とコンデ
ンサC7とにより整流平滑した点に接続され、エミッタ
がデジタルトランジスタQ6のベースに接続されてい
る。デジタルトランジスタQ6は、エミッタが1次側の
GNDに、コレクタがスイッチングトランジスタQ1の
ベースにそれぞれ接続されている。
【0031】待機パルス信号は、デジタルトランジスタ
Q7、及びフォトカプラPC2を介して絶縁された1次
側に伝送される。従って、待機パルス信号が「ハイ」レ
ベル期間は、デジタルトランジスタQ6がオンしてスイ
ッチングトランジスタQ1のベースを強制的に落として
スイッチング動作を停止させる。そして、待機パルス信
号が「ハイ」レベルから「ロー」レベルになると、デジ
タルトランジスタQ6はオフし、スイッチングトランジ
スタQ1は、ベースに起動抵抗R1を介して流れ込む起
動電流によってオン電圧(約0.7V)に上昇するまで
の起動期間の経過後にスイッチング動作が再開する。つ
まり、スイッチング動作は、間欠的に行われ、スイッチ
ング動作が停止している期間及び起動期間は、スイッチ
ング損失が無くなる。
【0032】待機時には、負荷電流はマイコン等で消費
されるごく僅かな電流であるため、間欠発振によって生
じる電圧リップルは、2次側の平滑コンデンサC4によ
って許容電圧変動内の一定電圧に保たれている。ここ
で、待機パルス信号の周波数及びデューティは、待機時
の負荷電流及びスイッチングの起動期間を考慮し、電圧
リップルが許容電圧範囲内に入るように設定する。
【0033】以上の動作を図4、図5に示す。図4は、
図3の回路において通常動作から待機状態になるときの
スイッチング動作を示す波形図、図5は、図4の待機状
態の拡大図である。
【0034】図4、図5において、Aは待機パルス信
号、BはスイッチングトランジスタQ1のベース電圧波
形、CはスイッチングトランジスタQ1のコレクタ電圧
波形である。図4において、通常動作期間は(1)式に
示した発振周波数で連続的にスイッチング動作を行って
いる。待機状態になり、待機パルス信号Aが「ハイ」レ
ベルになるとスイッチングトランジスタQ1のベース電
圧Bはゼロとなり、発振動作(トランジスタQ1のコレ
クタ電圧波形C)は停止する。待機パルス信号Aが「ロ
ー」レベルになると、起動期間を経てスイッチング動作
が再開し、間欠発振動作を繰り返す。間欠発振の周波数
は、待機パルス信号の周波数となるが、発振停止期間の
デューティは、待機パルス信号のオン時間プラス起動期
間となる。従って、スイッチング損失は、発振停止期間
では発生せず、待機時のスイッチング電源装置の内部損
失を大幅に削減することが可能となる。
【0035】(第4の実施の形態)図6は、本発明に係
わる自励式スイッチング電源装置の第4の実施の形態を
示す回路図である。尚、図6において図3と同一の回路
素子には同一の符号を付してある。本実施の形態におい
ても第3の実施の形態の場合と同様に待機信号は、パル
ス信号とされ、負荷機器のマイクロコンピュータから或
る周波数の待機パルス信号がStby端子に供給され
る。
【0036】図6において、待機パルスは、デジタルト
ランジスタQ7、及びパルストランスT2を介して1次
側に伝送される。パルストランスT2は、1次側の一端
が1次側のGNDレベルに接続され、他端がデジタルト
ランジスタQ6のベースに入力される。このような回路
構成においても、回路動作としては、図3に示した第3
の実施の形態の場合と同様である。尚、負荷機器から供
給される待機パルス信号の極性が反対の場合でも、トラ
ンジスタ1個を用いて反転させることにより、同様の間
欠発振を行う動作を実現することができる(図示せ
ず)。
【0037】
【発明の効果】以上説明したように、請求項1、2の自
励式スイッチング電源装置によれば、回路構成が簡単
で、部品点数が少なく、低コストである自励式スイッチ
ング電源回路においても、負荷機器が待機状態にあると
きに、スイッチング周波数を低下させてスイッチングロ
スに伴う内部電力損失を低減することができる。更に、
上記の動作を実現するためのスイッチング周波数の切り
替えを行う回路が2次側だけで実現することができ、ト
ランスの2次側と1次側との信号伝送のためのフォトカ
プラや1次側の回路の部品を追加する必要がない。
【0038】このように、自励式スイッチング電源装置
において、2次側回路の部品追加のみで、待機時の内部
損失を低減できる高効率の自励式スイッチング電源装置
を提供することができる。
【0039】また、請求項3乃至7の自励式スイッチン
グ電源装置によれば、僅かな部品を追加することによっ
て、負荷機器が待機状態にあるときに、負荷機器から供
給される待機パルス信号によってスイッチング動作を間
欠的に行わせることができ、スイッチングロスに伴う内
部電力損失を低減することができる高効率の自励式スイ
ッチング電源回路を提供することができる。
【図面の簡単な説明】
【図1】本発明に係わる自励式スイッチング電源装置の
第1の実施の形態を示す回路図である。
【図2】本発明に係わる自励式スイッチング電源装置の
第2の実施の形態を示す回路図である。
【図3】本発明に係わる自励式スイッチング電源装置の
第3の実施の形態を示す回路図である。
【図4】図3の回路において通常動作から待機状態にな
るときのスイッチング動作を示す波形図である。
【図5】図4の待機状態の拡大図である。
【図6】本発明に係わる自励式スイッチング電源装置の
第4の実施の形態を示す回路図である。
【図7】従来のスイッチング電源装置の回路図である。
【符号の説明】
1a、1b 入力端子 2a、2b、3a、3b、4a、4b 出力端子 C1〜C7 コンデンサ R1〜R14 抵抗 D1〜D5 ダイオード Q1 スイッチングトランジスタ Q2〜Q5 トランジスタ Q6、Q7 デジタルトランジスタ DZ1 定電圧ダイオード PC1、PC2 フォトカプラの発光ダイオード PC1’、PC2’ フォトカプラのフォトトランジス
タ IC1 シャントレギュレータ IC2 シリーズレギュレータ T、T1 トランス Np1 1次巻線 Np2 1次バイアス巻線 Ns1、Ns2、Ns 2次巻線 T2 パルストランス

Claims (7)

    【特許請求の範囲】
  1. 【請求項1】 トランスの1次巻線とスイッチング素子
    を直列に接続し、トランスに発生する電圧を前記スイッ
    チング素子にフィードバックして自励発振を行わせる自
    励式スイッチング電源装置において、 前記トランスの2次側に通常出力に使用される巻線とは
    別に巻線を設け、この巻線の一端は通常使用される巻線
    の一端に接続し、他端はダイオードとスイッチを介して
    通常使用される巻線から整流平滑された直流点に接続
    し、前記スイッチは、負荷機器の待機時に該負荷機器側
    から得られる信号によって導通することを特徴とする自
    励式スイッチング電源装置。
  2. 【請求項2】 トランスの1次巻線とスイッチング素子
    を直列に接続し、トランスに発生する電圧を前記スイッ
    チング素子にフィードバックして自励発振を行わせる少
    なくとも2つ以上の出力を有する自励式スイッチング電
    源装置において、 通常時には高い電圧を出力する第1の出力と、通常動作
    時には低い電圧を出力する第2の出力との間にスイッチ
    を挿入し、負荷機器の待機時には、該負荷機器側から得
    られる待機信号によって、高い電圧を出力する第1の出
    力の電圧を、低い電圧を出力する第2の出力の電圧と略
    等しくなるように、定電圧制御を行っている電圧の検出
    回路部の抵抗分圧比を切り換え、更に前記第1の出力と
    第2の出力との間のスイッチを導通することを特徴とす
    る自励式スイッチング電源装置。
  3. 【請求項3】 トランスの1次巻線とスイッチング素子
    を直列に接続し、トランスに発生する電圧を前記スイッ
    チング素子にフィードバックして自励発振を行わせる自
    励式スイッチング電源装置において、 負荷機器が待機状態となるとき、負荷機器からの信号に
    よって前記スイッチング素子のスイッチング動作を間欠
    動作させて、動作停止時のスイッチング損失をなくすこ
    とを特徴とする自励式スイッチング電源装置。
  4. 【請求項4】 請求項3の自励式スイッチング電源装置
    において、 直流入力電圧から起動電流を供給する起動回路を有し、 負荷機器が待機状態となるとき、該負荷機器から供給さ
    れる信号がパルス信号であり、該パルス信号がハイレベ
    ルのときには前記スイッチング素子のスイッチング動作
    を停止させ、該パルス信号がローレベルになると、前記
    起動回路からの起動電流により前記スイッチング素子が
    起動し通常の発振動作を行うことによって間欠動作を行
    うことを特徴とする自励式スイッチング電源装置。
  5. 【請求項5】 請求項3の自励式スイッチング電源装置
    において、 直流入力電圧から起動電流を供給する起動回路を有し、 負荷機器が待機状態となるとき、該負荷機器から供給さ
    れる信号がパルス信号であり、該パルス信号がローレベ
    ルのときには前記スイッチング素子のスイッチング動作
    を停止させ、該パルス信号がハイレベルになると、前記
    起動回路からの起動電流により前記スイッチング素子が
    起動し通常の発振動作を行うことによって間欠動作を行
    うことを特徴とする自励式スイッチング電源装置。
  6. 【請求項6】 請求項4及び請求項5の自励式スイッチ
    ング電源装置において、 前記スイッチング素子の制御端子とGND間にトランジ
    スタを設け、負荷機器が待機状態となるとき、該負荷機
    器から供給されるパルス信号がフォトカプラを介して前
    記トランスの1次側に伝送され、該フォトカプラの出力
    であるフォトトランジスタの出力が前記トランジスタの
    ベースに入力され、前記パルス信号に応じて前記スイッ
    チング素子の制御端子をオン/オフさせることを特徴と
    する自励式スイッチング電源装置。
  7. 【請求項7】 請求項4及び請求項5の自励式スイッチ
    ング電源装置において、 前記スイッチング素子の制御端子とGND間にトランジ
    スタを設け、負荷機器が待機状態となるとき、該負荷機
    器から供給されるパルス信号がパルストランスを介して
    前記トランスの1次側に伝送され、該パルストランスの
    出力が前記トランジスタのベースに入力され、前記パル
    ス信号に応じて前記スイッチング素子の制御端子をオン
    /オフさせることを特徴とする自励式スイッチング電源
    装置。
JP22084799A 1999-08-04 1999-08-04 自励式スイッチング電源装置 Expired - Fee Related JP3740325B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22084799A JP3740325B2 (ja) 1999-08-04 1999-08-04 自励式スイッチング電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22084799A JP3740325B2 (ja) 1999-08-04 1999-08-04 自励式スイッチング電源装置

Publications (2)

Publication Number Publication Date
JP2001045759A true JP2001045759A (ja) 2001-02-16
JP3740325B2 JP3740325B2 (ja) 2006-02-01

Family

ID=16757485

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22084799A Expired - Fee Related JP3740325B2 (ja) 1999-08-04 1999-08-04 自励式スイッチング電源装置

Country Status (1)

Country Link
JP (1) JP3740325B2 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1120893A2 (en) * 2000-01-11 2001-08-01 Murata Manufacturing Co., Ltd. Switching power supply
JP2003092883A (ja) * 2001-09-20 2003-03-28 Shihen Tech Corp 電源装置
JP2007102862A (ja) * 2005-09-30 2007-04-19 Funai Electric Co Ltd 光ディスク装置
JP2007236087A (ja) * 2006-02-28 2007-09-13 Canon Inc スイッチング電源装置
CN100446388C (zh) * 2005-12-05 2008-12-24 台达电子工业股份有限公司 具有低待机损耗的电源供应器
JP2014072934A (ja) * 2012-09-28 2014-04-21 Kyocera Document Solutions Inc 画像形成装置
WO2015139337A1 (zh) * 2014-03-18 2015-09-24 深圳市华星光电技术有限公司 一种待机功耗控制电路及力法
JP2018110495A (ja) * 2017-01-05 2018-07-12 オンキヨー株式会社 スイッチング電源
JPWO2019202714A1 (ja) * 2018-04-19 2020-12-03 三菱電機エンジニアリング株式会社 絶縁電源回路

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1120893A2 (en) * 2000-01-11 2001-08-01 Murata Manufacturing Co., Ltd. Switching power supply
EP1120893A3 (en) * 2000-01-11 2003-05-14 Murata Manufacturing Co., Ltd. Switching power supply
JP2003092883A (ja) * 2001-09-20 2003-03-28 Shihen Tech Corp 電源装置
JP2007102862A (ja) * 2005-09-30 2007-04-19 Funai Electric Co Ltd 光ディスク装置
JP4572793B2 (ja) * 2005-09-30 2010-11-04 船井電機株式会社 光ディスク装置
CN100446388C (zh) * 2005-12-05 2008-12-24 台达电子工业股份有限公司 具有低待机损耗的电源供应器
JP2007236087A (ja) * 2006-02-28 2007-09-13 Canon Inc スイッチング電源装置
JP2014072934A (ja) * 2012-09-28 2014-04-21 Kyocera Document Solutions Inc 画像形成装置
WO2015139337A1 (zh) * 2014-03-18 2015-09-24 深圳市华星光电技术有限公司 一种待机功耗控制电路及力法
JP2018110495A (ja) * 2017-01-05 2018-07-12 オンキヨー株式会社 スイッチング電源
JPWO2019202714A1 (ja) * 2018-04-19 2020-12-03 三菱電機エンジニアリング株式会社 絶縁電源回路

Also Published As

Publication number Publication date
JP3740325B2 (ja) 2006-02-01

Similar Documents

Publication Publication Date Title
KR100422764B1 (ko) 스위칭 전원 장치
JP5905689B2 (ja) Dc/dcコンバータならびにそれを用いた電源装置および電子機器
JP3740325B2 (ja) 自励式スイッチング電源装置
JP2007135277A (ja) スイッチング電源装置
JP3206488B2 (ja) スイッチング電源装置
CN110401347B (zh) 直流电源装置
JPH1028374A (ja) 電源装置
JP4653350B2 (ja) スイッチング電源
JP2001045749A (ja) スイッチング電源装置およびその動作方法
JP4386384B2 (ja) スイッチング電源
JP2003339157A (ja) 自励式スイッチング電源装置
JPH11122920A (ja) スイッチング電源装置
JP3642397B2 (ja) Dc/dcコンバータの待機電力低減回路
JP2003037974A (ja) スイッチング電源
JPH08126311A (ja) 電源装置
JP2002315319A (ja) スイッチング電源装置
JP2653713B2 (ja) スイッチングレギュレータ
JP3171068B2 (ja) スイッチング電源
JPH028552Y2 (ja)
JP2004328948A (ja) スイッチング電源回路およびこれを備えたスイッチングレギュレータ
JP3277551B2 (ja) 電源回路
JP3514022B2 (ja) 電源装置
JPS642543Y2 (ja)
JP2676982B2 (ja) Dc―dcコンバータ
JPH10323031A (ja) 電源装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20031212

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050224

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050315

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050516

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051018

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051107

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081111

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091111

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101111

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101111

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111111

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121111

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131111

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees