JP2001014847A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2001014847A5 JP2001014847A5 JP1999187052A JP18705299A JP2001014847A5 JP 2001014847 A5 JP2001014847 A5 JP 2001014847A5 JP 1999187052 A JP1999187052 A JP 1999187052A JP 18705299 A JP18705299 A JP 18705299A JP 2001014847 A5 JP2001014847 A5 JP 2001014847A5
- Authority
- JP
- Japan
- Prior art keywords
- delay
- circuit
- output
- clock
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11187052A JP2001014847A (ja) | 1999-06-30 | 1999-06-30 | クロック同期回路 |
| KR1020000036987A KR100354468B1 (ko) | 1999-06-30 | 2000-06-30 | 클럭 동기 회로 |
| US09/609,145 US6292412B1 (en) | 1999-06-30 | 2000-06-30 | Clock control circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP11187052A JP2001014847A (ja) | 1999-06-30 | 1999-06-30 | クロック同期回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2001014847A JP2001014847A (ja) | 2001-01-19 |
| JP2001014847A5 true JP2001014847A5 (enExample) | 2005-06-30 |
Family
ID=16199342
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP11187052A Pending JP2001014847A (ja) | 1999-06-30 | 1999-06-30 | クロック同期回路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US6292412B1 (enExample) |
| JP (1) | JP2001014847A (enExample) |
| KR (1) | KR100354468B1 (enExample) |
Families Citing this family (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002109880A (ja) * | 2000-09-28 | 2002-04-12 | Toshiba Corp | クロック同期回路 |
| US6459628B1 (en) * | 2001-04-02 | 2002-10-01 | Advanced Micro Devices, Inc. | System and method to facilitate stabilization of reference voltage signals in memory devices |
| JP2002358782A (ja) * | 2001-05-31 | 2002-12-13 | Nec Corp | 半導体記憶装置 |
| JP4883850B2 (ja) * | 2001-06-29 | 2012-02-22 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP4005779B2 (ja) * | 2001-07-03 | 2007-11-14 | 株式会社東芝 | クロック同期回路 |
| JP2003084721A (ja) * | 2001-09-12 | 2003-03-19 | Fujitsu Display Technologies Corp | 表示装置用駆動回路装置とそれを利用した表示装置 |
| US6771553B2 (en) * | 2001-10-18 | 2004-08-03 | Micron Technology, Inc. | Low power auto-refresh circuit and method for dynamic random access memories |
| JP2003228982A (ja) | 2002-01-29 | 2003-08-15 | Hitachi Ltd | 半導体集積回路装置 |
| JP4104886B2 (ja) | 2002-03-20 | 2008-06-18 | 株式会社ルネサステクノロジ | 半導体装置 |
| KR100477836B1 (ko) * | 2002-05-30 | 2005-03-23 | 주식회사 하이닉스반도체 | 클럭 드라이버 |
| JP2004005821A (ja) * | 2002-05-31 | 2004-01-08 | Toshiba Corp | 同期型半導体記憶装置 |
| US6731548B2 (en) * | 2002-06-07 | 2004-05-04 | Micron Technology, Inc. | Reduced power registered memory module and method |
| KR100878527B1 (ko) * | 2002-07-08 | 2009-01-13 | 삼성전자주식회사 | Nand 형 플래쉬 메모리 제어기와 제어기에서 사용되는클럭제어방법 |
| KR100507874B1 (ko) * | 2002-10-30 | 2005-08-17 | 주식회사 하이닉스반도체 | 클럭 동기화 회로를 구비한 동기식 반도체 메모리 장치 및클럭 동기화 회로의 클럭 트리 온/오프 제어회로 |
| US7577048B2 (en) * | 2007-12-31 | 2009-08-18 | Icera, Inc. | Memory interface |
| KR20100115613A (ko) | 2009-04-20 | 2010-10-28 | 삼성전자주식회사 | 레이턴시 전류 소모를 줄일 수 있는 반도체 메모리 장치 |
| JP5730793B2 (ja) * | 2012-01-17 | 2015-06-10 | アラクサラネットワークス株式会社 | ネットワーク中継装置およびその制御方法 |
| KR102161083B1 (ko) * | 2013-12-04 | 2020-10-05 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
| US10177751B2 (en) * | 2016-05-27 | 2019-01-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Delay line with short recovery time |
| JP2019053444A (ja) * | 2017-09-13 | 2019-04-04 | 東芝メモリ株式会社 | 半導体集積回路及び半導体装置 |
| KR102833955B1 (ko) | 2020-01-10 | 2025-07-15 | 삼성전자주식회사 | 호스트 장치로부터의 레퍼런스 클럭에 기반하여 전력 상태를 변경하도록 구성되는 스토리지 장치 및 그 동작 방법 |
| US11456729B1 (en) | 2021-03-26 | 2022-09-27 | Analog Devices, Inc. | Deskew cell for delay and pulse width adjustment |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR0184457B1 (ko) * | 1995-12-11 | 1999-04-15 | 김광호 | 반도체 메모리의 클럭 동기회로 |
| JP3410922B2 (ja) | 1996-04-23 | 2003-05-26 | 株式会社東芝 | クロック制御回路 |
| JPH1116349A (ja) * | 1997-06-26 | 1999-01-22 | Mitsubishi Electric Corp | 同期型半導体記憶装置 |
| JP2000030456A (ja) * | 1998-07-14 | 2000-01-28 | Fujitsu Ltd | メモリデバイス |
| JP3725715B2 (ja) * | 1998-11-27 | 2005-12-14 | 株式会社東芝 | クロック同期システム |
| JP2000311028A (ja) * | 1999-04-28 | 2000-11-07 | Hitachi Ltd | 位相制御回路、半導体装置及び半導体メモリ |
-
1999
- 1999-06-30 JP JP11187052A patent/JP2001014847A/ja active Pending
-
2000
- 2000-06-30 US US09/609,145 patent/US6292412B1/en not_active Expired - Lifetime
- 2000-06-30 KR KR1020000036987A patent/KR100354468B1/ko not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2001014847A5 (enExample) | ||
| KR100322530B1 (ko) | 반도체 메모리 장치의 데이터 입력 회로 및 데이터 입력 방법 | |
| KR101008993B1 (ko) | 파이프래치 회로 및 이를 이용한 반도체 메모리 장치 | |
| US6292412B1 (en) | Clock control circuit | |
| US7173866B2 (en) | Circuit for generating data strobe signal in DDR memory device, and method therefor | |
| JP5675035B2 (ja) | Zqキャリブレーション回路 | |
| US8773928B2 (en) | Command latency systems and methods | |
| JP3252678B2 (ja) | 同期式半導体メモリ | |
| JP3941974B2 (ja) | 同期式メモリのデータ出力バッファ制御方法 | |
| US6320818B1 (en) | Semiconductor storage device, and method for generating timing of signal for activating internal circuit thereof | |
| JPH11265581A5 (enExample) | ||
| JP2005157883A (ja) | リセット回路 | |
| KR100299183B1 (ko) | 고속 파이프 라인장치 및 그 제어신호 발생방법 | |
| US20090003097A1 (en) | Output control signal generating circuit | |
| US6353574B1 (en) | Semiconductor memory device having pipe register operating at high speed | |
| JP2000235791A (ja) | クロック同期遅延制御回路 | |
| KR101128961B1 (ko) | 반도체 장치 | |
| KR100608372B1 (ko) | 동기식 메모리 장치의 데이타 출력 시점 조절 방법 | |
| US7705651B2 (en) | Delay circuit of semiconductor memory apparatus | |
| JP3512151B2 (ja) | スキュー補正装置 | |
| KR100706836B1 (ko) | 펄스 발생 장치 및 방법 | |
| JP2004258888A (ja) | 半導体集積回路 | |
| KR101959891B1 (ko) | 펄스신호 생성회로, 버스트 오더 제어회로 및 데이터 출력회로 | |
| JP3631390B2 (ja) | 同期回路システム及び同期回路 | |
| KR101735082B1 (ko) | 메모리 장치의 내부 라이트 신호 지연회로 및 지연 방법 |