FR3110283B1 - Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences - Google Patents

Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences Download PDF

Info

Publication number
FR3110283B1
FR3110283B1 FR2004971A FR2004971A FR3110283B1 FR 3110283 B1 FR3110283 B1 FR 3110283B1 FR 2004971 A FR2004971 A FR 2004971A FR 2004971 A FR2004971 A FR 2004971A FR 3110283 B1 FR3110283 B1 FR 3110283B1
Authority
FR
France
Prior art keywords
substrate
semiconductor
semiconductor layer
radio frequency
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
FR2004971A
Other languages
English (en)
Other versions
FR3110283A1 (fr
Inventor
Isabelle Bertrand
Walter Schwarzenbach
Frédéric Allibert
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Soitec SA
Original Assignee
Soitec SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Soitec SA filed Critical Soitec SA
Priority to FR2004971A priority Critical patent/FR3110283B1/fr
Priority to TW110117327A priority patent/TW202147400A/zh
Priority to US17/998,833 priority patent/US20230207382A1/en
Priority to PCT/FR2021/050870 priority patent/WO2021234277A1/fr
Priority to KR1020227039462A priority patent/KR20230011297A/ko
Priority to CN202180034312.2A priority patent/CN115552592A/zh
Priority to JP2022565780A priority patent/JP2023526902A/ja
Priority to EP21732481.3A priority patent/EP4154306A1/fr
Publication of FR3110283A1 publication Critical patent/FR3110283A1/fr
Application granted granted Critical
Publication of FR3110283B1 publication Critical patent/FR3110283B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • H01L21/02005Preparing bulk and homogeneous wafers
    • H01L21/02032Preparing bulk and homogeneous wafers by reclaiming or re-processing

Abstract

L’invention concerne un procédé de fabrication d’un substrat de type semi-conducteur sur isolant pour applications radiofréquences, comprenant les étapes suivantes :- formation d’un substrat donneur (1) par croissance épitaxiale d’une couche semi-conductrice (101) non dopée sur un substrat germe (100) semi-conducteur dopé de type P,- formation d’une couche électriquement isolante (10) sur la couche semi-conductrice épitaxiale non dopée (101),- implantation d’espèces ioniques au travers de ladite couche électriquement isolante (10), de sorte à former dans la couche semi-conductrice (101) épitaxiale non dopée une zone de fragilisation (11) délimitant une couche mince (12) semi-conductrice à transférer,- fourniture d’un substrat support (2) semi-conducteur présentant une résistivité électrique supérieure ou égale à 500 Ω.cm,- collage du substrat donneur (1) sur le substrat support (2) par l’intermédiaire de la couche électriquement isolante (10),- détachement du substrat donneur (1) le long de la zone de fragilisation (11) de sorte à transférer la couche mince (12) semi-conductrice du substrat donneur (1) sur le substrat support (2). Figure pour l’abrégé : Fig 6
FR2004971A 2020-05-18 2020-05-18 Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences Active FR3110283B1 (fr)

Priority Applications (8)

Application Number Priority Date Filing Date Title
FR2004971A FR3110283B1 (fr) 2020-05-18 2020-05-18 Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences
TW110117327A TW202147400A (zh) 2020-05-18 2021-05-13 用於製作射頻應用之絕緣體上半導體底材之方法
PCT/FR2021/050870 WO2021234277A1 (fr) 2020-05-18 2021-05-18 Procede de fabrication d'un substrat semi-conducteur sur isolant pour applications radiofrequences
KR1020227039462A KR20230011297A (ko) 2020-05-18 2021-05-18 무선 주파수 응용을 위한 반도체-온-절연체 기판을 제조하는 공정
US17/998,833 US20230207382A1 (en) 2020-05-18 2021-05-18 Method for manufacturing a semiconductor-on-insulator substrate for radiofrequency applications
CN202180034312.2A CN115552592A (zh) 2020-05-18 2021-05-18 制造用于射频应用的绝缘体上半导体衬底的方法
JP2022565780A JP2023526902A (ja) 2020-05-18 2021-05-18 高周波用途用のセミコンダクタオンインシュレータ基板を製造するための方法
EP21732481.3A EP4154306A1 (fr) 2020-05-18 2021-05-18 Procede de fabrication d'un substrat semi-conducteur sur isolant pour applications radiofrequences

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR2004971 2020-05-18
FR2004971A FR3110283B1 (fr) 2020-05-18 2020-05-18 Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences

Publications (2)

Publication Number Publication Date
FR3110283A1 FR3110283A1 (fr) 2021-11-19
FR3110283B1 true FR3110283B1 (fr) 2022-04-15

Family

ID=72178709

Family Applications (1)

Application Number Title Priority Date Filing Date
FR2004971A Active FR3110283B1 (fr) 2020-05-18 2020-05-18 Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences

Country Status (8)

Country Link
US (1) US20230207382A1 (fr)
EP (1) EP4154306A1 (fr)
JP (1) JP2023526902A (fr)
KR (1) KR20230011297A (fr)
CN (1) CN115552592A (fr)
FR (1) FR3110283B1 (fr)
TW (1) TW202147400A (fr)
WO (1) WO2021234277A1 (fr)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8101500B2 (en) * 2007-09-27 2012-01-24 Fairchild Semiconductor Corporation Semiconductor device with (110)-oriented silicon
FR2928775B1 (fr) * 2008-03-11 2011-12-09 Soitec Silicon On Insulator Procede de fabrication d'un substrat de type semiconducteur sur isolant
JP6447439B2 (ja) * 2015-09-28 2019-01-09 信越半導体株式会社 貼り合わせsoiウェーハの製造方法

Also Published As

Publication number Publication date
EP4154306A1 (fr) 2023-03-29
US20230207382A1 (en) 2023-06-29
CN115552592A (zh) 2022-12-30
JP2023526902A (ja) 2023-06-26
WO2021234277A1 (fr) 2021-11-25
KR20230011297A (ko) 2023-01-20
TW202147400A (zh) 2021-12-16
FR3110283A1 (fr) 2021-11-19

Similar Documents

Publication Publication Date Title
US8916909B2 (en) Semiconductor device and method for fabricating a semiconductor device
TWI720161B (zh) 用於射頻應用之絕緣體上半導體底材
KR101806913B1 (ko) 절연체 상 Ⅲ/Ⅴ 상의 Ge 구조의 형성 방법
FR3047838A1 (fr) Transistor bipolaire et son procede de fabrication
JP2008053312A (ja) 半導体装置
FR2577348A1 (fr) Procede de formation de regions de silicium isolees et de dispositifs a effet de champ sur un substrat de silicium
US9171918B2 (en) Semiconductor device with an electrode buried in a cavity
FR3042907A1 (fr) Procede de fabrication d'un dispositif a transistors mos
EP1728273B1 (fr) Transistor a materiaux de source, de drain et de canal adaptes et circuit integre comportant un tel transistor
CN106057638B (zh) 利用转动式双宽深比截留法减少缺陷
FR3110283B1 (fr) Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences
US20170221983A1 (en) In-situ doped then undoped polysilicon filler for trenches
JPS61107758A (ja) GaAs集積回路及びその製造方法
FR3110282B1 (fr) Procédé de fabrication d’un substrat semi-conducteur sur isolant pour applications radiofréquences
FR3073665B1 (fr) Procede de fabrication de couche mince transferable
WO2018007711A1 (fr) Dispositif cascode integre monolithiquement
US6236083B1 (en) Power device
FR2514559A1 (fr) Dispositif a semi-conducteurs, notamment transistor planar comportant une isolation dielectrique formee par un polyimide et procede de fabrication d'un tel dispositif
CN112074953A (zh) 集成电路装置及制造该集成电路装置的方法
FR3106019B1 (fr) Procede de fabrication d’une structure de type semi-conducteur sur isolant pour applications radiofréquences
US7829429B1 (en) Semiconductor device having localized insulated block in bulk substrate and related method
US20240136446A1 (en) Method for manufacturing an electronic power device, and device obtained by this method
US11348824B2 (en) Electrical isolation structure and process
US8039328B2 (en) Trench Schottky device with single barrier
FR3114909B1 (fr) Procédé de fabrication d’un substrat pour la croissance épitaxiale d’une couche d’un alliage III-N à base de gallium

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20211119

PLFP Fee payment

Year of fee payment: 3

PLFP Fee payment

Year of fee payment: 4

PLFP Fee payment

Year of fee payment: 5