FR2641402A1 - - Google Patents
Download PDFInfo
- Publication number
- FR2641402A1 FR2641402A1 FR8906442A FR8906442A FR2641402A1 FR 2641402 A1 FR2641402 A1 FR 2641402A1 FR 8906442 A FR8906442 A FR 8906442A FR 8906442 A FR8906442 A FR 8906442A FR 2641402 A1 FR2641402 A1 FR 2641402A1
- Authority
- FR
- France
- Prior art keywords
- data
- output
- test
- bus
- buses
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/38—Response verification devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/18—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
- G11C29/26—Accessing multiple arrays
- G11C29/28—Dependent multiple arrays, e.g. multi-bit arrays
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
Abstract
L'invention concerne un circuit de lecture parallèle pour test de mémoires à haute densité en accédant à chacun des blocs de réseaux CA1 - CA4 de cellules multiples activés simultanément par des lignes de données L1 - L4 en envoyant les données obtenues aux bus correspondants DB1 - DB4 avec comparaison des données de cellules de chaque bloc pour former une sortie de test au moyen d'un comparateur de bus de données BCM branché en amont d'un circuit de tampon de sortie commun OB. Il comprend notamment des amplificateurs individuels de détection ou des lignes de données SA1 - SA4 et des comparateurs de lignes de données comparant les données amplifiées, les données comparées en premier étant envoyées à chacun des bus de données.
Description
"Circuit de lecture parallèle pour le test de
mémoires à haute densité".
La présente invention concerne un circuit de lecture parallèle destiné au test de mémoires à haute densité et, en particulier, un circuit de lecture parallèle qui peut lire un nombre de données supérieur au nombre de bus de données existants dans une plaquette pendant chaque cycle de test lors du processus de lecture parallèle de plusieurs bits de données provenant des cellules de mémoire en fournissant des données de configuration de test en vue de contrôler la présence éventuelle de défauts dans les plaquettes de mémoires à haute densité que l'on fabrique, de manière à réduire de manière efficace le
temps nécessaire pour les tests.
Récemment, dans les domaines de fabrication relatifs aux semi-conducteurs, on a fortement développé des vitesses de fonctionnement élevées et des densités élevées en liaison avec l'avance de la communication de l'information, ce qui a eu pour résultat que l'on a mis sur le marché des éléments de mémoire de quelques mégabits ou même de dizaines de mégabits. C'est un fait qu'un niveau élevé de technologie fine de fabrication est nécessaire pour produire de telles mémoires à haute densité et que la nature des éléments de mémoire nécessite que l'on effectue un test parfait avant que ces mémoires ne soient livrées. Cependant, plus la densité de la cellule de mémoire comprise dans une seule plaquette est élevée, plus la procédure de test de la cellule est compliquée. Ce n'est pas seulement cela, mais il est nécessaire également de prévoir un temps plus long pour réaliser le test si bien que l'on se heurte graduellement à des problèmes dans ce domaine. Le temps de test nécessaire par circuit est un facteur important du point de vue de la productivité et c'est la raison pour laquelle on a fait récemment de gros efforts pour améliorer l'efficacité du Test, parallèlement avec les efforts effectués pour augmenter la densité de la plaquette. C'est ainsi que l'on a conçu ce que l'on appelle la testabilité qui comprend les possibilités de commande (possibilités de commande de la structure interne à partir des bornes d'entrée de la plaquette) et les possibilités d'observation (possibilités d'observer l'état fonctionnel de la structure interne à partir des bornes de sortie de la plaquette) et, dans ce but, on prend en considération le fonctionnement de commande de la plaquette, soit qu'un noeud de test est inséré dans la plaquette, soit qu'un trajet de test est formé au moyen d'un multiplexeur, en vue de renforcer les possibilités de
test de la plaquette.
Cependant, lorsque l'on considère les possibilités d'observation qui font l'objet de la présente invention, il existe un schéma de test conventionnel qui est réalisé de telle manière que, pour fournir des possibilités d'observation spécialement en ce qui concerne les éléments de mémoire active, on extrait plusieurs bits de données provenant de chaque bloc de réseau de cellules, ces bits étant extraits un par un au moyen d'un multiplexeur; ces bits sont fournis, par l'intermédiaire de bus de données respectifs, à un comparateur qui est disposé sur la borne d'entrée d'un circuit tampon de sortie; ce comparateur détecte l'identité entre les données de sortie qui sont lues à partir des entrées prédéterminées de configuration de test qui sont, en ce qui les concerne les mêmes pour toutes les cellules, de manière à détecter tout mauvais fonctionnement de
chaque cellule.
Conformément à ce schéma, un bus de données peut transporter une donnée et, par conséquent, dans le cas o on lit plusieurs bits de données parallèlement, à partir des réseaux respectifs de cellules, le nombre de bits de données pouvant être testés est limité au nombre de bus de données, ce qui a pour résultat que la réduction du temps nécessaire pour réaliser le test de l'ensemble du réseau de cellules est limité de manière correspondante. Un tel problème devient plus sérieux lorsque la densité des éléments de mémoire est augmentée, ce qui, finalement, apporte même l'inconvénient que le nombre des éléments de mémoire pouvant être testés par unité de temps est encore
diminué.
C'est pourquoi l'objet de la présente invention est de fournir un circuit de lecture parallèle pour le test de mémoires à haute densité dans lequel on peut tester, en un instant, en parallèle un nombre de bits de données plus grand que le nombre des bus de données existants sans modifier beaucoup la structure existante de la plaquette, de manière à réduire de manière efficace le temps global nécessaire
pour le test.
Dans ce but, le circuit de lecture parallèle
de la présente invention est constitué comme décrit ci-
dessous. Un amplificateur de détection individuel est installé à chaque ligne de sortie de données de chaque réseau de cellule, et de ce fait, les nombreux bits de données obtenus en accédant à chaque réseau de cellules, sont amplifiés au moyen desdits amplificateurs de détection respectifs pour les envoyer à un comparateur de palier avant correspondant qui est prévu avec chaque réseau de cellule. Les réseaux de cellules sont tous alimentés avec les mêmes valeurs de bits en accord avec la configuration de test d'entrée et le comparateur dans lequel les données de sortie provenant des blocs de réseau de cellules sont envoyées compare les nombreux bits les uns avec les autres pour décider de ia correspondance entre les nombreux bits de données de sortie. De cette manière, le comparateur forme de nouvelles données constituées par le résultat de la comparaison pour les envoyer aux bus de données respectifs. Le comparateur de front arrière branché entre les extrémités desdits bus de données et la borne d'entrée du circuit tampon de sortie compare de manière collective, les premières données de comparaison qui sont transmises par l'intermédiaire des bus de données considérés à partir de chacun desdits comparateurs de
front avant des réseaux de cellules mentionnés ci-
dessus. Ainsi, le comparateur de front arrière donne les résultats finaux de la comparaison de données pour les blocs de réseaux de cellules respectifs en vue de les envoyer par l'intermédiaire du circuit tampon de sortie au noeud de sortie. Comme décrit ci-dessus, l'effet d'obtention de plusieurs bits de données à partir de chaque réseau de cellules peut être réalisé pour chaque bus de données et, de ce fait, on peut lire en parallèle dans chaque cycle de lecture de test un nombre de bits de données qui est plus élevé que le nombre des bus existants, ce qui réduit énormément le temps de test pour le fonctionnement de la cellule de
mémoire par rapport à la méthode conventionnelle.
D'autres caractéristiques et avantages de
l'invention ressortiront de la description qui suit
d'un mode de réalisation préféré de l'invention, en référence aux dessins ci-annexés sur lesquels: - la figure 1 représente le circuit de lecture parallèle connu pour le test de mémoires à haute densité, - la figure 2A représente un exemple de comparateur de bus constituant l'organe de test dans les circuits de la figure 1, - la figure 2B est une table de vérité pour définir le fonctionnement du comparateur de bus représenté à la figure 2A, et - la figure 3 représente le circuit de lecture parallèle pour le test de mémoires à haute
densité conforme à la présente invention.
26 4 1 4 0 2
La figure 1 représente un circuit de lecture parallèle de type conventionnel, pour des mémoires à haute densité, dans lequel on prévoit des organes de test du type à lecture parallèle. Sur cette figure, les références CAl - CA4 indiquent respectivement des réseaux de cellules de mémoires qui sont connectés par l'intermédiaire d'une pluralité de lignes de données d'entrée/sortie (qui seront appelées plus loin "lignes de données"), Ll - L4 à des circuits tampons d'entrée (non représentés) et, dans le même temps, sont également reliés à des multiplexeurs de lignes de données MX1 - MX4. Les lignes de sortie desdits multiplexeurs MXl - MX4 sont reliées respectivement à
des amplificateurs de détection SA1 - SA4.
Des entrées de.configuration de test Di qui ont, chacune, des contenus identiques sont mémorisées par l'intermédiaire de chaque trajet d'écriture parallèle dans chaque cellule de mémoires afin d'être accessibles simultanément en mode parallèle. Lorsque les données de sortie du bloc de réseaux de cellules CAl - CA4 qui sont désignées par un signal d'adresse de colonne CAS sont envoyées, par l'intermédiaire des lignes de données correspondantes Ll - L4, aux multiplexeurs MX1 - MX4 en mode écriture (WE = 1), un dispositif de commande de multiplexeur MXC engendre des signaux d'horloge de commande CKl - CK4 qui sont envoyés aux multiplexeurs MXl MX4. Ensuite, les multiplexeurs MXl - MX4 sélectionnent respectivement une ligne de données parmi une pluralité des lignes de données L1 - L4 (on a représenté des lignes de données à 4 chiffres bits sur la figure) et ils envoient leurs
données de sortie aux amplificateurs de détection SAl -
SA4 dans lesquels les données sont amplifiées puis
envoyées aux bus de données respectifs DBl - DB4.
En outre, les bus de données DB1 - DB4 sont reliés respectivement par l'intermédiaire de sélecteurs de bus BS1 - BS4 à la borne d'entrée d'un circuit tampon de sortie OB et sont également reliés à un comparateur de bus BCM. Ce comparateur de bus BCM compare les données multiples qui lui sont envoyées par l'intermédiaire desdits bus de données DB1 - DB4 pour contrôler la correspondance entre les données multiples et les données qui en résultent sont transmises aux
circuits tampons de sortie OB.
Dans le mode de test (TST = 0), pour le test de la fonction appropriée des blocs de réseau de cellules de mémoires, un dispositif de commande de comparateur de bus BCC engendre un signal d'horloge de validation CE pour activer le comparateur de bus BCM lorsqu'un dispositif de commande de sélecteur de bus BSC réinitialise tous les signaux de validation de sélection de bus SE1 - SE4 pour désactiver tous les sélecteurs de bus BS1 - BS4. Par conséquent, en mode test, les données de sortie sélectionnées au moyen de chacun des multiplexeurs MXl - MX4 à partir des données de sortie multiples qui sont lues à partir des réseaux de cellules respectifs sont respectivement amplifiées dans les amplificateurs de détection SA1 SA4 et, ensuite, elles sont envoyées, par l'intermédiaire des bus de données correspondantes DB1 - DB4 au comparateur de bus BCM. Ensuite, le comparateur de bus BCM compare lesdites données provenant desdits bus de données respectifs DB1 - DB4 pour vérifier la correspondance entre elles et les données résultantes ainsi formées sont envoyées sur le circuit tampon de sortie et sur un noeud de sortie DO de manière séquentielle. Les données qui atteignent finalement le noeud de sortie DO, représentent respectivement un état de fonctionnement "BON" ou "MAUVAIS" de chaque élément de mémoire ou en cours de test. L'opération de comparaison du comparateur de bus BCM sera décrit plus en détail en référence à la figure 2. Pour des raisons de commodité, les bus de données DB1 - DB4 sont représentés sous forme de bus positifs sur la figure 1, mais, si l'on regarde les choses de manière stricte, ils seront constitués de bus positifs DB1 - DB4 et de bus négatifs (ou bus complémentaires) DBl1 - DB4 comme cela est
représenté sur la figure 2A.
Le comparateur de bus BCM comprend une porte
ET à 4 entrées G1 qui reçoit les bus positifs DB1 -
DB4 sur ses lignes d'entrée, ainsi qu'un inverseur G2 pour inverser la sortie de la porte ET G1 et une autre porte ET à 4 entrées GB1 recevant les bus négatifs DB-1 - DB4 sur ses lignes d'entrée ainsi qu'un
inverseur GB2 pour inverser la sortie de la porte E-
GB1. Avec un tel montage, dans le cas o des entrées de configuration de tests appliquées à toutes les cellules mémoires sont toutes des "1", si toutes les données de sortie apparaissant par l'intermédiaire de bus de données DB1 - DB4 sont des "1", alors, comme on peut le voir sur la figure 2, la sortie du comparateur de bus BCM sera Q = 1, Q = O, ce qui représente un état de fonctionnement "BON" des blocs de réseau de cellules testés. Cependant, dans le cas o les entrées de configuration de tests sont toutes des "0", si les données des sorties apparaissant par l'intermédiaire des bus de données DB1 sont des "0", alors la sortie du comparateur de bus BCM qui est également représenté sur la figure 2B, deviendra Q = O, Q = 1, ce qui représente également un état de fonctionnement "BON"
des blocs de réseaux de cellules testés.
Par ailleurs, en dépit du fait que les entrées de configuration de test sont toutes des "1" ou des "0", si les données de sortie apparaissant par l'intermédiaire des bus de données DB1 - DB4 sont partiellement des "1" et partiellement des "0", contrairement aux deux cas mentionnés ci-dessus, alors le comparateur de bus fournit Q = Q = 0, ce qui représente un état de fonctionnement "MAUVAIS" des
blocs de réseaux de cellules testés.
On va décrire maintenant le cas o l'ensemble de circuits de la figure 1 est dans un mode de fonctionnement normal différent d'un mode test. Dans un mode de fonctionnement normal (TST = 1) le dispositif de commande de comparateur de bus BCC va forcer le comparateur de bus à l'état désactivé en fixant les signaux d'horloge de validation du comparateur de bus CE à "1", alors que le dispositif de commande de sélecteur de bus BSC engendre des signaux de validation de sélection de bus SE1 - SE4 selon une séquence
prédéterminée pour activer les sélecteurs de bus BSl -
BS4. Par conséquent, dans le mode de fonctionnement normal, chacun des multiplexeurs MXl - MX4 disposé respectivement avec chaque bloc de réseau de cellules sélectionne une des lignes de données multiples et envoie les données à l'amplificateur de détection correspondant parmi les amplificateurs SA1 - SA4 afin d'y amplifier les données. Les données ainsi amplifiées sont transportées par les bus de données individuels DB1 - DB4 mais on ne peut transmettre de manière sélective au tampon de sortie OB que certaines données sur le seul bus de données couplé avec le sélecteur de bus activé. En utilisant un tel processus de lecture, on accède normalement qu'à un bit de données dans
l'élément de mémoire à chaque fois.
Comme cela ressort de la description ci-
dessus, dans la structure représentée à la figure 1, un bus de données transporte un bit de données, et de ce fait, dans le cas o il faut faire un test avec des bits multiples de données provenant de chaque bloc de réseau de cellules au moyen d'un processus de lecture parallèle, le nombre de bits pouvant être testés pendant un cycle de test est limité au nombre de bus de données qui sont impliqués dans un système mémoire. Par conséquent, cela prendra beaucoup trop de temps pour réaliser le test en accédant à toutes les informations
2 6 4 1 4 0 2
de données qui sont mémorisées dans tous les blocs de
réseaux de cellules.
La figure 3 représente le circuit de lecture parallèle destiné à tester la mémoire et qui permet de surmonter l'inconvénient décrit ci-dessus. Les éléments semblables à ceux de la figure 1 ont été indiqués par les mêmes références, alors que les éléments qui sont semblables dans leur fonctionnement, sont indiqués par des marques supérieures ou des barres portées sur les mêmes références que celles de la figure 1. Le seul élément du dispositif de la figure 3 qui la rend
différente du dispositif de la figure 1 sera décrit ci-
dessous. Des amplificateurs de détection de lignes de
données individuelles SAll - SA14, SA21 - SA24, SA31 -
SA34, et SA41 - SA44 sont branchés respectivement sur chaque ligne de données de plusieurs groupes des lignes de données multiples Li - L4 dont chaque groupe est branché respectivement sur chacun des blocs de réseaux
de cellules CAl - CA4.
Ainsi, les sorties desdits amplificateurs individuels de détection de lignes de données qui sont produites dans un mode de test rapide (FTS = 0) sont envoyées sur chacun des comparateurs de lignes de données LCM1 - LCM4 qui sont respectivement prévus pour chaque bloc de réseau de cellule de telle manière que l'identité entre lesdits bits de données multiples provenant de chaque bloc de réseau puisse être vérifiée. Les données qui en résultent après le contrôle de l'identité des sorties desdits amplificateurs individuels de détection de lignes de données sont envoyées, au moyen des comparateurs des lignes de données LCM1 - LCM4, au bus correspondant
parmi les bus de données DB1 - DB4.
Alors que lesdits amplificateurs individuels de détection de lignes de données sont activés en mode de test rapide (F-S = 0), les multiplexeurs MX1 - MX4 des lignes de données à bits multiples L1 - L4 sont désactives lorsque les signaux d'horloge CKl - CK4 engendrés par le dispositif de commande de multiplexeur MXC' sont réinitialisés. Dans le mode de fonctionnement normal (FTS - = 1), si le dispositif de commande du multiplexeur MSC' engendre des signaux d'horloge de validation de multiplexeur CK1 - CK4 pour activer les multiplexeurs MXl - MX4, les amplificateurs individuels de détection de lignes de données sont désactives
contrairement au cas du mode de test.
Quand le mode de test rapide (FTS = 0), un dispositif de commande de sélecteur de bus BSC' réinitialise les signaux de validation de sélection de bus SE1 - SE4 de telle manière que les données de sortie qui ont été comparées en premier à partir des comparateurs de lignes de données LCM1 LCM4 ne devraient plus être transmises au circuit tampon de sortie commun OB. Par ailleurs, dans le mode de fonctionnement normal (FTS = 1), les signaux de validation de sélection de bus SE1 - SE4 sont adaptés pour valider un des sélecteurs de bus BS1 - BS4 et, par conséquent, les données de bits du mode de lecture normale, qui sont sélectionnées par les multiplexeurs MXl - MX4 et amplifiées par les amplificateurs de détection SAl - SA4 sont envoyées par l'intermédiaire desdits sélecteurs de bus activés BSl - BS4 au circuit
tampon de sortie commun OB.
En outre, en plus du circuit tampon commun de sortie OB, on peut brancher une pluralité de circuits tampons de sortie individuel OBl - OB4 de telle manière que l'on puisse utiliser alternativement en fonction de différentes conditions, deux sortes de tampons de sortie. Cela veut dire que chacun des bus de données DB1 - DB4 est branché directement sur les circuits tampons de sortie individuel OBl - OB4 de telle sorte que, dans le mode de test rapide, les données de sortie comparées en premier, provenant de chacun des comparateurs de lignes de données, sont envoyées sur le il circuit tampon de sortie individuel correspondant parmi les circuits tampons de sortie individuels OB1 - OB4, si bien que l'on obtient simultanément des résultats de tests séparés pour les blocs respectifs de réseaux de cellules. En outre, pour faciliter le test, on prévoit un comparateur de bus de données BCM de telle manière qu'il puisse être utilisé de manière alternative avec les tampons de sortie individuels OB1 - OB4 en fonction de différentes conditions. Cela veut dire que les bus de données DB1 - DB4 sont reliés de manière commune aux comparateurs de bus de données BCM si bien que, dans le mode de test rapide, les données de sortie comparées en premier et provenant des comparateurs de lignes de données respectifs LCM1 - LCM4 doivent être comparés de nouveau dans le comparateur de bus de données BCM pour former un résultat de test final pour l'ensemble d'un dispositif mémoire. Ce résultat de test final est transmis par l'intermédiaire du circuit tampon de sortie commun OB au noeud de sortie DO. Le comparateur de bus de données mentionné ci-dessus BCM est commandé au moyen d'un dispositif de commande de comparateur de bus BCC' qui reçoit d'une source extérieure un signal d'horloge définissant le mode de test rapide FTS et un signal d'horloge de décision de valeur de sortie du test 1D-. Cela veut dire que dans le mode de test rapide (FTS = O), si le niveau du signal d'horloge DN est au niveau logique "O", le dispositif de commande de comparateur de bus BCC' engendre un signal d'horloge (CE = 0) pour permettre l'activation du comparateur de bus de données BCM et, pendant le même instant, pour désactiver les tampons de sortie individuels OB1 - OB4, ce qui fournit une sortie de test pour l'ensemble d'un dispositif mémoire en correspondance avec les données d'entrée de configuration de test. Par ailleurs, dans le mode de test rapide (FTS = O), si le niveau dudit signal d'horloge DN est un "1" logique, le dispositif de commande de comparateur de bus BCC' active le signal de validation de comparateur de bus CE (CE = 1) de telle manière que le comparateur de bus de données peut être désactivé et que les tampons de sortie individuels OB1 - OB4 soient désactivés. En conséquence, les données de sortie comparées en premier provenant des comparateurs de lignes LCM1 - LCM4 et transmises par les bus de données DB1 - DB4 ne sont pas comparées de nouveau dans le comparateur de bus de données BCM et sont appliquées directement sur les circuits tampons de sortie individuels OB1 - OB4, ce qui rend possible d'obtenir des sorties de test séparées pour les blocs respectifs de réseaux de cellules du dispositif mémoire. Conformément au circuit selon la présente invention, qui présente la structure décrite ci-dessus, dans un circuit de lecture parallèle destiné au test de mémoires à haute densité dans lesquelles une pluralité de blocs de réseaux de cellules sont activés, on accède à chaque bloc de réseau de cellules au moyen d'une pluralité de lignes de données d'entrée/sortie L1 - L4 comme dans les circuits conventionnels, les données obtenues à partir de chaque bloc sont envoyées par l'intermédiaire des lignes de données aux amplificateurs individuels de détection de lignes de données SAl - SA14,..
...., et, SA41 - SA44, en réponse au signal d'horloge définissant le mode de test rapide FTS, et les données transmises sont amplifiées par lesdits amplificateurs individuels de détection de lignes de données. Les données ainsi amplifiées sont comparées par les comparateurs de lignes de données LCM1 - LCM4 de manière à former des données comparées en premier et ces données comparées en premier sont de nouveau comparées par le comparateur-de bus de données BCM pour former des données comparées une deuxième fois. Les dernières données sont envoyées au circuit..DTD: tampon de sortie commun OB pour répondre aux tests.
En se basant sur cette procédure de test, il en résulte qu'une pluralité de bits de données provenant de chaque bloc de réseaux de cellules sont transmis par l'intermédiaire d'un seul bus de données, et, par conséquent, on peut tester en parallèle pendant un seul cycle de tests un nombre de bits de données plus élevé que le nombre de bus de données existants, ce qui rend possible de réduire, de manière efficace le
temps nécessaire pour le test.
En outre, en appliquant le signal d'horloge de décision de valeur de sortie de test (DN = 1), les données provenant des bus de données respectifs ne sont pas comparées dans le comparateur de bus de données BCM mais sont transmises aux circuits tampons de sortie individuels OB1 - OB4 si bien que les données provenant des comparateurs de lignes de données LCM1 - LCM4 doivent être directement fournies en sortie. De cette manière, dans le cas o l'on détecte une erreur de fonctionnement, on peut discriminer facilement et de manière spécifique le bloc de réseau de cellules en défaut. Par ailleurs, dans un mode de fonctionnement normal (FTS = 1) différent d'un mode de test rapide, les amplificateurs individuels de détection de lignes de données SAil - SA14, SA21 - SA24, SA31 - SA34 et SA41 - SA44 sont désactivés et les données sont lues de telle manière que l'une des données de sortie multiples provenant de chaque bloc est sélectionnée par les multiplexeurs respectifs MXl - MX4, ensuite, les données sélectionnées sont amplifiées dans les amplificateurs de détection suivants SAl - SA4 et enfin, chaque sortie provenant desdits amplificateurs de détection est envoyée, par l'intermédiaire des bus de données correspondants DB1 - DB4, aux bornes d'entrée des sélecteurs de bus BSl - BS4. Ensuite, le signal de données provenant de celui qui est activé parmi lesdits sélecteurs de bus BSl - BS4 est envoyé, par l'intermédiaire du circuit tampon de sortie commun OB sur le noeud de sortie DO, de manière à terminer
l'opération d'accès pour un bit.
Claims (2)
1 - Circuit de lecture parallèle pour test de mémoires à haute densité de manière telle que l'on accède à chacun des blocs de réseaux (CAl - CA4) de cellules multiples activés simultanément au moyen de lignes de données (L1 - L4) multiples d'entrée/sortie pour envoyer les données obtenues respectivement aux bus de données correspondants (DB1 - DB4) et que les données de cellules lues à partir de chaque bloc en réponse à des entrées de configuration de test prédéterminées (Di) par l'intermédiaire desdits bus de données sont comparées l'une avec l'autre pour former une sortie de test au moyen d'un comparateur de bus de données (BCM) qui est prévu en amont d'un circuit tampon de sortie commun (OB) et branché sur ce dernier, caractérisé en ce qu'il comprend: - des amplificateurs individuels de détection
de lignes de données (SAl - SA4, SA21 - SA24, SA31 -
SA34, SA41 - SA44) pour amplifier les bits de données respectifs provenant des lignes de données de sortie respectives reliées avec chacun des blocs de réseau de cellules multiples, et - des comparateurs de lignes de données (LCM1 - LCM4) pour comparer les données amplifiées provenant desdits amplificateurs de détection pour chaque bloc de réseau de cellules séparé pour former des données comparées en premier, ces données comparées en premier
étant envoyées à chacun desdits bus de données.
2 - Circuit de lecture parallèle pour le test de mémoires à haute densité selon la revendication 1, caractérisé en ce que, en un emplacement en aval desdits bus de données, on branche des tampons individuels de sortie (OB1, OB2, OB3, OB4) destinés à conserver la sortie de données provenant desdits comparateurs de lignes de données dans le mode de test rapide.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019880018252A KR910005306B1 (ko) | 1988-12-31 | 1988-12-31 | 고밀도 메모리의 테스트를 위한 병렬리드회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2641402A1 true FR2641402A1 (fr) | 1990-07-06 |
FR2641402B1 FR2641402B1 (fr) | 1993-01-22 |
Family
ID=19281248
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR898906442A Expired - Lifetime FR2641402B1 (fr) | 1988-12-31 | 1989-05-17 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5075892A (fr) |
JP (1) | JPH02180000A (fr) |
KR (1) | KR910005306B1 (fr) |
DE (1) | DE3916533A1 (fr) |
FR (1) | FR2641402B1 (fr) |
GB (1) | GB2226644B (fr) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0418521A3 (en) * | 1989-09-20 | 1992-07-15 | International Business Machines Corporation | Testable latch self checker |
KR920009059B1 (ko) * | 1989-12-29 | 1992-10-13 | 삼성전자 주식회사 | 반도체 메모리 장치의 병렬 테스트 방법 |
KR930008417B1 (ko) * | 1990-06-18 | 1993-08-31 | 삼성전자 주식회사 | 반도체 메모리 장치의 다중 비트 병렬 테스트방법 |
US5301155A (en) * | 1990-03-20 | 1994-04-05 | Mitsubishi Denki Kabushiki Kaisha | Multiblock semiconduction storage device including simultaneous operation of a plurality of block defect determination circuits |
KR100274478B1 (ko) * | 1990-05-10 | 2001-01-15 | 칼 하인쯔 호르닝어 | 병렬 테스트 장치를 갖는 집적 반도체 메모리 및 그 리던던시 방법 |
US5675544A (en) * | 1990-06-25 | 1997-10-07 | Texas Instruments Incorporated | Method and apparatus for parallel testing of memory circuits |
US5265100A (en) * | 1990-07-13 | 1993-11-23 | Sgs-Thomson Microelectronics, Inc. | Semiconductor memory with improved test mode |
JPH04356799A (ja) * | 1990-08-29 | 1992-12-10 | Mitsubishi Electric Corp | 半導体記憶装置 |
US5199035A (en) * | 1990-10-01 | 1993-03-30 | Motorola, Inc. | Logic circuit for reliability and yield enhancement |
JPH04192624A (ja) * | 1990-11-22 | 1992-07-10 | Matsushita Electric Ind Co Ltd | アナログ信号処理装置を駆動する駆動回路に用いる計数回路 |
DE69121366T2 (de) * | 1990-11-30 | 1997-01-23 | Toshiba Kawasaki Kk | Halbleiterspeicheranordnung |
US5231605A (en) * | 1991-01-31 | 1993-07-27 | Micron Technology, Inc. | DRAM compressed data test mode with expected data |
US5751728A (en) * | 1991-11-12 | 1998-05-12 | Nec Corporation | Semiconductor memory IC testing device |
KR950001293B1 (ko) * | 1992-04-22 | 1995-02-15 | 삼성전자주식회사 | 반도체 메모리칩의 병렬테스트 회로 |
JP3645578B2 (ja) * | 1992-09-17 | 2005-05-11 | テキサス インスツルメンツ インコーポレイテツド | スマート・メモリの組込み自己検査のための装置と方法 |
US5574857A (en) * | 1994-01-31 | 1996-11-12 | Intel Corporation | Error detection circuit for power up initialization of a memory array |
JPH08161899A (ja) * | 1994-04-29 | 1996-06-21 | Texas Instr Inc <Ti> | メモリデバイスおよび半導体デバイステスト方法 |
US5533194A (en) * | 1994-12-28 | 1996-07-02 | International Business Machines Corporation | Hardware-assisted high speed memory test apparatus and method |
US5918003A (en) * | 1995-06-07 | 1999-06-29 | International Business Machines Corporation | Enhanced built-in self-test circuit and method |
KR100197554B1 (ko) * | 1995-09-30 | 1999-06-15 | 윤종용 | 반도체 메모리장치의 고속테스트 방법 |
US5925142A (en) * | 1995-10-06 | 1999-07-20 | Micron Technology, Inc. | Self-test RAM using external synchronous clock |
KR100206701B1 (ko) * | 1996-05-16 | 1999-07-01 | 윤종용 | 반도체 메모리 장치의 멀티비트 테스트 회로 및 그 테스트 방법 |
US5920573A (en) * | 1996-07-22 | 1999-07-06 | Texas Istruments Incorporated | Method and apparatus for reducing area and pin count required in design for test of wide data path memories |
US5966388A (en) * | 1997-01-06 | 1999-10-12 | Micron Technology, Inc. | High-speed test system for a memory device |
US6172935B1 (en) | 1997-04-25 | 2001-01-09 | Micron Technology, Inc. | Synchronous dynamic random access memory device |
US6115303A (en) | 1998-10-09 | 2000-09-05 | Micron Technology, Inc. | Method and apparatus for testing memory devices |
DE10050212A1 (de) * | 2000-10-11 | 2002-04-25 | Infineon Technologies Ag | Verfahren und integrierte Schaltung zum Testen eines Speichers mit mehreren Speicherbänken |
JP2005195113A (ja) * | 2004-01-08 | 2005-07-21 | Toyota Motor Corp | 車両用エンジン内の気密空間のシール構造および車両用エンジン |
US7246280B2 (en) * | 2004-03-23 | 2007-07-17 | Samsung Electronics Co., Ltd. | Memory module with parallel testing |
US7484144B2 (en) * | 2004-08-30 | 2009-01-27 | Lattice Semiconductor Corporation | Testing embedded memory in an integrated circuit |
US7152192B2 (en) * | 2005-01-20 | 2006-12-19 | Hewlett-Packard Development Company, L.P. | System and method of testing a plurality of memory blocks of an integrated circuit in parallel |
US7283418B2 (en) * | 2005-07-26 | 2007-10-16 | Micron Technology, Inc. | Memory device and method having multiple address, data and command buses |
KR100735751B1 (ko) * | 2005-12-26 | 2007-07-06 | 삼성전자주식회사 | 반도체 메모리 장치 |
KR20080080694A (ko) | 2007-03-02 | 2008-09-05 | 주식회사 하이닉스반도체 | 메모리장치의 병렬 테스트회로 및 병렬 테스트방법 |
US9728273B2 (en) | 2014-05-21 | 2017-08-08 | Lattice Semiconductor Corporation | Embedded memory testing using back-to-back write/read operations |
CN117413191A (zh) * | 2021-06-03 | 2024-01-16 | 特克特朗尼克公司 | 用于顺序测试的多输入远程头 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US491670A (en) * | 1893-02-14 | Valve mechanism for engines | ||
EP0055129A2 (fr) * | 1980-12-23 | 1982-06-30 | Fujitsu Limited | Dispositif de mémoire à semi-conducteur |
EP0206486A2 (fr) * | 1985-06-18 | 1986-12-30 | Kabushiki Kaisha Toshiba | Circuit de test de mémoire |
EP0292206A1 (fr) * | 1987-05-14 | 1988-11-23 | Digital Equipment Corporation | Dispositif et méthode de mémoire auto-testante |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4055754A (en) * | 1975-12-22 | 1977-10-25 | Chesley Gilman D | Memory device and method of testing the same |
JPS573298A (en) * | 1980-06-06 | 1982-01-08 | Nec Corp | Memory integrated circuit |
US4541090A (en) * | 1981-06-09 | 1985-09-10 | Matsushita Electric Industrial Co., Ltd. | Semiconductor memory device |
JPS59119597A (ja) * | 1982-12-27 | 1984-07-10 | Fujitsu Ltd | 半導体記憶装置 |
JPS59175095A (ja) * | 1983-03-22 | 1984-10-03 | Mitsubishi Electric Corp | 半導体メモリ |
JPS60115099A (ja) * | 1983-11-25 | 1985-06-21 | Fujitsu Ltd | 半導体記憶装置 |
US4654849B1 (en) * | 1984-08-31 | 1999-06-22 | Texas Instruments Inc | High speed concurrent testing of dynamic read/write memory array |
EP0193210A3 (fr) * | 1985-02-28 | 1988-12-14 | Nec Corporation | Dispositif de mémoire à semi-conducteur ayant un circuit de test incorporé |
EP0214508B1 (fr) * | 1985-09-11 | 1991-09-25 | Siemens Aktiengesellschaft | Mémoire intégrée à semi-conducteur |
JPS63201997A (ja) * | 1987-02-18 | 1988-08-22 | Toshiba Corp | 半導体記憶装置 |
JP2523586B2 (ja) * | 1987-02-27 | 1996-08-14 | 株式会社日立製作所 | 半導体記憶装置 |
JPS63244399A (ja) * | 1987-03-16 | 1988-10-11 | シーメンス・アクチエンゲゼルシヤフト | 半導体メモリの検査方法および回路装置 |
JP2610598B2 (ja) * | 1987-03-16 | 1997-05-14 | シーメンス・アクチエンゲゼルシヤフト | 半導体メモリへのデータの並列書込み回路装置 |
US4833677A (en) * | 1987-06-12 | 1989-05-23 | The United States Of America As Represented By The Secretary Of The Air Force | Easily testable high speed architecture for large RAMS |
-
1988
- 1988-12-31 KR KR1019880018252A patent/KR910005306B1/ko not_active IP Right Cessation
-
1989
- 1989-05-16 JP JP1123647A patent/JPH02180000A/ja active Pending
- 1989-05-17 FR FR898906442A patent/FR2641402B1/fr not_active Expired - Lifetime
- 1989-05-19 US US07/354,244 patent/US5075892A/en not_active Expired - Lifetime
- 1989-05-20 DE DE3916533A patent/DE3916533A1/de active Granted
- 1989-05-24 GB GB8911895A patent/GB2226644B/en not_active Expired - Lifetime
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US491670A (en) * | 1893-02-14 | Valve mechanism for engines | ||
EP0055129A2 (fr) * | 1980-12-23 | 1982-06-30 | Fujitsu Limited | Dispositif de mémoire à semi-conducteur |
EP0206486A2 (fr) * | 1985-06-18 | 1986-12-30 | Kabushiki Kaisha Toshiba | Circuit de test de mémoire |
EP0292206A1 (fr) * | 1987-05-14 | 1988-11-23 | Digital Equipment Corporation | Dispositif et méthode de mémoire auto-testante |
Also Published As
Publication number | Publication date |
---|---|
GB2226644A (en) | 1990-07-04 |
GB2226644B (en) | 1993-05-05 |
KR910005306B1 (ko) | 1991-07-24 |
JPH02180000A (ja) | 1990-07-12 |
GB8911895D0 (en) | 1989-07-12 |
DE3916533C2 (fr) | 1992-09-24 |
FR2641402B1 (fr) | 1993-01-22 |
DE3916533A1 (de) | 1990-07-05 |
US5075892A (en) | 1991-12-24 |
KR900010417A (ko) | 1990-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2641402A1 (fr) | ||
EP2264596B1 (fr) | Procédé de détection d'une attaque par injection de faute d'un dispositif de mémoire, et dispositif de mémoire correspondant. | |
EP1748374A1 (fr) | Procédé et dispositif de protection d'une mémoire contre les attaques par injection d'erreur | |
EP0317014A1 (fr) | Unité de mémoire vive à plusieurs modes de test et ordinateur muni de telles unités | |
FR2481487A1 (fr) | Systeme de traitement de l'information utilisant des techniques de regeneration et de detection et correction d'erreurs | |
FR2630247A1 (fr) | Procede et systeme pour controler ou tester fonctionnellement a grande vitesse et avec une grande precision des memoires se trouvant dans des unites a microprocesseurs | |
FR2487548A1 (fr) | Systeme de memoire avec dispositif de diagnostic | |
EP0063972A1 (fr) | Procédé et dispositif d'allocation d'une ressource dans un système comportant des unités de traitement de données autonomes | |
FR2810152A1 (fr) | Memoire eeprom securisee comprenant un circuit de correction d'erreur | |
FR2831971A1 (fr) | Procede de memorisation de donnees avec correction d'erreur | |
FR2666424A1 (fr) | Procede et dispositif de reglage des signaux d'horloge dans un systeme synchrone. | |
FR2881565A1 (fr) | Circuits de selection de ligne binaire pour memoires non volatiles | |
EP1560031B1 (fr) | Sécurisation du mode de test d'un circuit intégré | |
EP1104579B1 (fr) | Surveillance de memoire | |
EP0798727A1 (fr) | Architecture de gestion de chemin de lecture des données pour un dispositif de mémoire, en particulier pour mémoires non-volatiles | |
CH659721A5 (fr) | Appareil pour l'examen d'un circuit d'interconnexion interne entre n bornes d'un reseau electrique et utilisation de cet appareil. | |
FR2683060A1 (fr) | Circuit de commande de sortie de donnee. | |
FR2717921A1 (fr) | Dispositif de gestion de conflit d'accès entre un CPU et des mémoires. | |
FR2674082A1 (fr) | Procedes de test pour transmissions serie bidirectionnelles et circuits pour leur mise en óoeuvre. | |
EP1754162B1 (fr) | Procédé et dispositif de gestion d'un bus | |
EP3680904B1 (fr) | Circuit de detection de donnee predominante dans une cellule memoire | |
EP1877811A1 (fr) | Circuit integre comportant un mode de test securise par detection de l etat chaine des cellules configurables du circuit integre | |
EP0449190B1 (fr) | Programmateur produisant des signaux de sortie binaires en réponse à un signal de rythme | |
EP0355917B1 (fr) | Unité de mémoire adressable à circuit de sélection d'unité amélioré | |
FR2879337A1 (fr) | Circuit memoire, tel que dram, comportant un mecanisme correcteur d'erreur |