EP2847787A1 - Zweistufiges verfahren zum fügen eines halbleiters auf ein substrat mit verbindungsmaterial auf silberbasis - Google Patents

Zweistufiges verfahren zum fügen eines halbleiters auf ein substrat mit verbindungsmaterial auf silberbasis

Info

Publication number
EP2847787A1
EP2847787A1 EP13715652.7A EP13715652A EP2847787A1 EP 2847787 A1 EP2847787 A1 EP 2847787A1 EP 13715652 A EP13715652 A EP 13715652A EP 2847787 A1 EP2847787 A1 EP 2847787A1
Authority
EP
European Patent Office
Prior art keywords
layer
sintered
paste
semiconductor
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP13715652.7A
Other languages
English (en)
French (fr)
Inventor
Christiane FRUEH
Michael Guenther
Thomas HERBOTH
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Publication of EP2847787A1 publication Critical patent/EP2847787A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2731Manufacturing methods by local deposition of the material of the layer connector in liquid form
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/273Manufacturing methods by local deposition of the material of the layer connector
    • H01L2224/2731Manufacturing methods by local deposition of the material of the layer connector in liquid form
    • H01L2224/2732Screen printing, i.e. using a stencil
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27442Manufacturing methods by blanket deposition of the material of the layer connector in solid form using a powder
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/275Manufacturing methods by chemical or physical modification of a pre-existing or pre-deposited material
    • H01L2224/27505Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/279Methods of manufacturing layer connectors involving a specific sequence of method steps
    • H01L2224/27901Methods of manufacturing layer connectors involving a specific sequence of method steps with repetition of the same manufacturing step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29075Plural core members
    • H01L2224/2908Plural core members being stacked
    • H01L2224/29082Two-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29075Plural core members
    • H01L2224/2908Plural core members being stacked
    • H01L2224/29083Three-layer arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • H01L2224/32014Structure relative to the bonding area, e.g. bond pad the layer connector being smaller than the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/75Apparatus for connecting with bump connectors or layer connectors
    • H01L2224/7525Means for applying energy, e.g. heating means
    • H01L2224/753Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/75301Bonding head
    • H01L2224/75314Auxiliary members on the pressing surface
    • H01L2224/75315Elastomer inlay
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83203Thermocompression bonding, e.g. diffusion bonding, pressure joining, thermocompression welding or solid-state welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/832Applying energy for connecting
    • H01L2224/83201Compression bonding
    • H01L2224/83208Compression bonding applying unidirectional static pressure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8384Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13062Junction field-effect transistor [JFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20101Temperature range T<0 C, T<273.15 K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20102Temperature range 0 C=<T<60 C, 273.15 K =<T< 333.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20103Temperature range 60 C=<T<100 C, 333.15 K =< T< 373.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20104Temperature range 100 C=<T<150 C, 373.15 K =< T < 423.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20105Temperature range 150 C=<T<200 C, 423.15 K =< T < 473.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20106Temperature range 200 C=<T<250 C, 473.15 K =<T < 523.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20107Temperature range 250 C=<T<300 C, 523.15K =<T< 573.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20108Temperature range 300 C=<T<350 C, 573.15K =<T< 623.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20109Temperature range 350 C=<T<400 C, 623.15K =<T< 673.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/2011Temperature range 400 C=<T<450 C, 673.15K =<T< 723.15K
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/201Temperature ranges
    • H01L2924/20111Temperature range 450 C=<T<500 C, 723.15K =<T< 773.15K

Definitions

  • the invention relates to a method for joining a semiconductor to a substrate.
  • soldering The standard method for joining joints in electronics is soldering.
  • high-temperature-stable solders that can be used up to 240 ° C are lead-based and can no longer be used due to the toxicity of lead in the future.
  • Lead-free solders are tin-based.
  • the operating temperature range at about 150 ° C is limited upwards.
  • An alternative for solder joints, in particular for the use of electronic connection technology in the high temperature range above 150 ° C represent sintered bonds on the basis of silver.
  • an advantage of these compounds is the high thermal shock resistance compared to solders.
  • the mentioned silver-based sintered compounds are produced by compressing a paste with silver-based microparticles or nanoparticles, whereby the individual particles assemble to form a mechanically stable sintered layer and a stable mechanical bond between the two adjacent to the sintered layer Components, the substrate and the semiconductor device generated.
  • silver paste is applied to a substrate with a metal surface.
  • a semiconductor in particular a power diode or the like, is applied to the wet layer, with subsequent drying and removal of the solvent at typically temperatures below 200 ° C.
  • An alternative variant consists in loading a semiconductor onto the dried layer and producing it the sintered compound under pressure with an increased pressure.
  • the basic idea is thus to produce a first sintered layer under high pressure and / or high temperature on the substrate and subsequently a further classical sintering process, by means of which a further layer with application of the semiconductor to the first sintered layer is applied, wherein both sintered layers connect to a bonding layer between the semiconductor and substrate. Due to the high self-diffusion of micro- and nanocrystalline silver layers, the two separately produced sintered layers combine to form a dense connection layer, wherein an interface failure due to the diffusion processes between the two sinter layers does not occur.
  • the paste layer is a layer of a sintering paste or suspension applied, for example, by screen printing or mask printing, which can be sintered under pressure and temperature to form a solid sintered layer.
  • the sintering paste or suspension is preferably a sintering paste or suspension comprising silver particles for producing an electrically conductive and temperature-conductive silver-based sintered layer.
  • the first sintered layer is applied without the semiconductor, sintering can take place at significantly higher pressures and higher temperatures than would be possible with an applied semiconductor since, as described above, there is a risk that the semiconductor will be destroyed if the pressures are too high Temperatures significantly above, for example, 300 ° C, the semiconductor could lose its electronic functionality. Since the first sintered layer is formed without the semiconductor, this can be done at significantly higher pressures and temperatures, thereby creating a high strength bond between the first sintered layer and the substrate, thereby overcoming the potential for interfacial failure at the interface with the substrate.
  • the paste layer prior to heating and compressing the first and / or the second paste layer, is dried at a temperature of up to 200 ° C.
  • an open drying of the paste layer can be carried out.
  • the heating and compression of the first paste layer occurs at a higher pressure and / or higher temperature than heating and compressing the second paste layer.
  • the core of the invention is thus a two-stage sintering process, wherein in the first stage, a sintered layer with low porosity and high mechanical strength and thermomechanical change resistance is produced by a sintered paste layer is applied to a substrate, for example by mask printing or screen printing.
  • a drying step for expelling solvents in particular at temperatures below 200 ° C., in particular an open drying of the sintered paste layer, may be carried out, in which case a sintering of the paste layer to a first sintered layer is carried out with application of temperature and pressure in order to form a mechanically stable connection to get between sintered layer and substrate.
  • the semiconductor is connected via a second sintered layer.
  • a sintered paste layer is applied to the first sintered layer, for example via mask printing or screen printing, and the semiconductor is then applied to the second sintered paste layer with a subsequent sintering of the paste layer to form a second sintered layer under temperature and pressure to produce a mechanically stable electrically and thermally conductive Connection between the first sintered layer and the second sintered layer and between the second sintered layer and the semiconductor component to be connected.
  • the sintering of the second paste layer to the second sintered layer while the temperature and pressure range is chosen so that the semiconductor device is not damaged.
  • a drying step for expelling solvents in particular at temperatures below 200 ° C can be performed.
  • the heating and compression of the first paste layer may be carried out at a temperature in the range of 200 ° C up to 600 ° C and / or at a pressure in the range of 5 MPa up to 120 MPa.
  • the duration of the temperature and / or pressure in the sintering of the first paste layer to the first sintered layer may be in the range of 10 seconds to 60 minutes.
  • the heating and compression of the second paste layer may be carried out at a temperature of 150 ° C up to 400 ° C and / or at a pressure of 5 MPa up to 40 MPa, especially for a period of 10 seconds to 60 minutes. It should be noted that the heating and compression of the second paste layer to the second sintered layer with the assembled semiconductor device takes place in a pressure and temperature range in which damage to the semiconductor device can be excluded.
  • the particular advantage of the invention is that in the production of the first sintered layer no consideration and compliance with maximum pressurization or temperature due to an applied semiconductor device must be considered, since only a first sintered layer with low porosity and high mechanical quality must be generated on the substrate ,
  • the maximum stresses occurring in the connecting layer are displaced from the edge region of the connection sintered layer to the substrate in the middle region of the sintered layers and a high-strength connection of sintered layer to substrate is produced by a high temperature and / or pressure in the first sintering step. whereby a failure of the sintered layer in the boundary region of sintered layer to substrate can be excluded.
  • the weak point of the sintered layer compound dominating in the prior art has been eliminated.
  • the first sintered layer has a lower porosity than the second sintered layer.
  • a paste layer of a sintering paste to the lower sintered layer and then heating and compressing the paste layer, more than two sintered layers can be formed, with the semiconductor applied to the uppermost paste layer and then heating and compressing the uppermost paste layer to the uppermost sintered layer.
  • three sintered layers can be produced, wherein the middle sintered layer can be structured. Layers of different thicknesses, porosities and specific compositions and / or different lateral dimensions can be produced.
  • Substrate and semiconductor of more than two printed sintered paste layers or sintered layers to produce, in particular comprising three sintered layers, wherein one or more sintered layers may be structured and wherein on the top layer of the sintering paste of the semiconductor is applied.
  • the sintering pastes of the various paste layers may have different compositions, in particular different additives.
  • one or more sintered layers may be designed such that the sintered layer has a higher surface coverage density of the sintering elements in the middle of the contact surface, wherein at the edge of the contact surface, the surface occupation density of the sintering elements may be lower than in the middle, whereby the reliability of the sintered connection in the edge region further increased. Due to the high surface occupation density of the sintered elements in the middle of the contact surface, good thermal and electrical conductivity in turn is ensured in the regions in which a high temperature development typically occurs during operation of the semiconductor component.
  • the surface occupation density of the sintered elements on the substrate may also be designed in such a way that from the center region of the contact surface to the edge region the surface occupation density is increased in the direction of the edge region, in particular to strengthen the edge region of the sintered connection and to counteract cracking. It is thus possible, by means of a specific specification of the particle distribution within the applied sintered paste layer, to specify different porosities and structural properties within each sintered layer.
  • FIG. 1 The application of a first layer on the substrate;
  • FIG. 2 The application of a second layer of a sintering paste to the first sintered layer and the placement of a semiconductor on the second paste layer to produce the connection of the semiconductor to the substrate.
  • FIG. 1 The application of a first layer on the substrate;
  • FIG. 2 The application of a second layer of a sintering paste to the first sintered layer and the placement of a semiconductor on the second paste layer to produce the connection of the semiconductor to the substrate.
  • FIG. 1 shows a substrate 10.
  • the substrate 10 may be a metal substrate, in particular a copper substrate or a metal-coated substrate. This substrate may in particular have a precious metal surface, for example by a nickel-gold metallization.
  • a first layer of a silver paste 1 is applied by mask printing or screen printing. Subsequently, an open drying of the silver paste layer 1 to drive off the solvent. This open drying takes place at temperatures below 200 ° C.
  • the first sintered layer 1 Upon application of the paste layer 1 at a pressure in the range of 5 to 120 MPa and at a temperature of 200 ° C to 600 ° C for a period of 10 seconds to 60 minutes, the first sintered layer 1 is produced.
  • the pressing tool 30 is used to compress and sinter the layer.
  • the pressurization of the sintered paste layer 1 in the sintering to the first sintered layer 1 is characterized by the arrows 40. Due to the very high pressure and temperature of the first layer 1, a stable connection between the sinter layer 1 and substrate 10 is generated.
  • the sintering paste consists of micro- and / or nanoparticles with the main component silver.
  • FIG. 2 shows the further step of producing the compound of the semiconductor 20 with the substrate 10 via the sintered layers 1 and 2.
  • a silver paste is produced on the first sintered layer 1 by mask printing or screen printing to produce a second layer 2 applied.
  • the loading of the semiconductor 20 may be, for example, a power transistor, a power diode or another power device.
  • the semiconductor 20 may be a MOSFET, an IGBT, a JFET, a BJT, a switchable thyristor, or a similar device, or may comprise such a device.
  • sintering of the second paste layer to a second sintered layer 2 Prior to sintering the second paste layer to a second sintered layer 2, drying of the second layer to drive off the solvent can take place. Subsequently, sintering of the second paste layer to the second sintered layer 2 is carried out under pressure and temperature for a period of 10 seconds to 60 minutes as required, wherein the pressure and temperature is chosen so that the semiconductor 20 is not damaged.
  • a pressure range can be provided here a pressure of up to 40 MPa and a temperature in the range of 150 ° C up to 400 ° C, depending on the compatibility of the semiconductor 20.
  • the sintering of the second sintered layer 2 takes place at the same or lower pressure and / or at the same or lower temperature than the sintering of the first sintered layer 1, so that the first and the second sintered layer may have different grain sizes due to the grain growth under the influence of temperature.
  • the semiconductor 20 is then connected in a second step, as explained with reference to Figure 2, via a second sintered layer 2 with the first sintered layer 1 and thus added to the substrate 10. Due to the very high pressure and the very high temperature in the sintering process for producing the first sintered layer 1, the adhesion strength of the first sintered layer 1 to the substrate 10 is increased by increasing the effective contact area between the silver particles of the first sintered layer 1 and the surface of the substrate 10 clearly increased. Due to the high self-diffusion of the microcrystalline or nanocrystalline sintered layers 1, 2 based on silver, an interface failure between the two sintered layers 1, 2 is excluded and a reliable connection between the two sintered layers 1, 2 results for the connection of the semiconductor 20 to the substrate 10.
  • the semiconductor components produced by the method according to the invention, d. H. the semiconductor devices in which the semiconductor 20 has been added to the substrate 10 with the multi-stage method according to the invention is particularly suitable for use in high-temperature-loaded, high-current-load or temperature-cycled components, wherein a variety of electronic and power electronic components can be added to a substrate. It is also possible to join large-area connections of semiconductors 20 onto a substrate 10, in particular for heat dissipation, when a substrate 10 is arranged on a heat dissipation sheet.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Die Bonding (AREA)

Abstract

Die Erfindung betrifft ein Verfahren zum Fügen eines Halbleiters (20) auf ein Substrat (10) umfassend die Schritte: •. Aufbringen einer ersten Pastenschicht (1) einer Sinterpaste auf das Substrat; • · Erhitzen und Komprimieren der ersten Pastenschicht zu einer ersten Sinterschicht; • · Aufbringen einer zweiten Pastenschicht (2) einer Sinterpaste auf die erste Sinterschicht und Anordnen eines Halbleiters (20) auf der zweiten Pastenschicht; • Erhitzen und Komprimieren der zweiten Pastenschicht (2) zu einer zweiten Sinterschicht. Ferner betrifft die Erfindung ein mittels des Verfahrens hergestelltes Halbleiterbauelement.

Description

Beschreibung
Titel
Zweistufiges Verfahren zum Fügen eines Halbleiters auf ein Substrat mit Verbindungsmaterial auf Silberbasis
Die Erfindung betrifft ein Verfahren zum Fügen eines Halbleiters auf ein Substrat.
Stand der Technik
Das Standardverfahren für Fügeverbindungen in der Elektronik ist Löten. Bis zu 240° C einsetzbare hochtemperaturstabile Lote sind jedoch bleibasiert und können aufgrund der Toxizität von Blei zukünftig nicht mehr verwendet werden. Bleifreie Lote sind zinnbasiert. Dabei ist jedoch der Einsatztemperaturbereich bei ca. 150° C nach oben beschränkt. Eine Alternative für Lötverbindungen, insbesondere für den Einsatz von elektronischer Verbindungstechnik im Hochtemperaturbereich oberhalb von 150° C, stellen Sinterbindungen auf der Basis von Silber dar. Neben der prinzipiellen Einsatzfähigkeit bei hohen Temperaturen ist ein Vorteil dieser Verbindungen die hohe Temperaturwechselfestigkeit gegenüber Loten.
Leistungselektronische Bauelemente müssen auf Substraten montiert werden, wobei es aufgrund der hohen Ströme wichtig ist, eine gute elektrische und thermische Ankopplung der Bauelemente an das Substrat zu gewährleisten. Die erwähnten Sinterverbindungen auf der Basis von Silber werden erzeugt, indem eine Paste mit Mikropartikeln oder Nanopartikeln auf Silberbasis zusammengepresst wird, wobei sich die einzelnen Partikel zu einer mechanisch stabilen Sinterschicht zusammenlagern und eine stabile mechanische Verbindung zwischen den beiden an die Sinterschicht angrenzenden Komponenten, dem Substrat und dem Halbleiterbauelement, erzeugt. Zur Erzeugung einer solchen Sinterschicht erfolgt der Auftrag einer Silberpaste auf ein Substrat mit Metalloberfläche. Anschließend erfolgt das Bestücken eines Halbleiters, insbesondere einer Leistungsdiode oder dergleichen auf die nasse Schicht, mit einer anschließenden Trocknung und einem Austreiben des Lösungsmittels bei typischerweise Temperaturen unter 200° C. Eine alternative Variante besteht in einem Bestücken eines Halbleiters auf die getrocknete Schicht und einem Herstellen der Sinterverbindung unter Beaufschlagung mit einem erhöhten Druck.
Die Erfahrung zeigt, dass die Sinterschicht häufig entlang der Grenzfläche zum Substrat versagt, wie sich insbesondere über einen entsprechenden Schältest zeigen lässt. Das Problem dieser mangelnden Haftfestigkeit kann gelöst werden, indem der Druck im Sinterprozess angehoben wird. Es hat sich gezeigt, dass die Haftfestigkeit der Sinterschicht näherungsweise linear mit der Normalkraft beim Sinterprozess korreliert. Durch ein Anheben des Drucks im Sinterprozess könnte daher die Haftfestigkeit erhöht werden. Es besteht jedoch bei Drücken in der Größenordnung von 100 MPa bei einem uniaxialen Pressen das Problem, dass zu gleichmäßigen Druckübertragungen auf dem Sinterkontakt Puffermaterialien, wie beispielsweise Silikone verwendet werden müssen. Bei zu weichen Puffermaterialien kann der Druck von 100 MPa nicht auf das Werkstück übertragen werden, so dass ein Übergang zu anderen Anpresswerkstoffen erforderlich ist. Bei Materialien, die in der Lage sind, einen Druck von 100 MPa zu übertragen, wie beispielsweise Metalle, besteht jedoch die Gefahr des Bruchs des Halbleiterbauelementes.
Aus der DE 10 2009 008 926 A1 ist ein Verfahren zur Schaffung einer hochtemperatur- und temperaturwechselfesten Verbindung eines Baugruppenhalbleiters und eines Halbleiterbausteins bekannt, bei dem auf die Bereiche der später zu verbindenden einzelnen Halbleiterbausteine eine Metallpulversuspension aufgebracht wird, die Suspensionsschicht unter Ausgasen der flüchtigen Bestandteile und unter Erzeugung einer porösen Schicht getrocknet wird, die poröse Schicht vorverdichtet wird, ohne dass eine vollständige, die Suspensionsschicht durchdringende Versinterung stattfindet, und zur Erlangung einer festen elektrisch und thermisch gut leitenden Verbindung eines Halbleiterbausteins die Verbindung eine ohne Pressdruck durch Temperaturerhöhung erzeugte Sinterverbindung ist, die aus einer getrockneten Metallpulversuspension besteht, die in einem Vorverdichtungsschritt mit dem Verbindungspartner einen ersten transportfesten Kontakt erfahren hat und drucklos unter Temperaturaussinterung verfestigt wurde.
Aus der US 2009/0162557 A1 ist ein Verfahren zum Herstellen einer Sinterschicht bekannt, bei der mehrere Schichten erzeugt werden, wobei jeweils lediglich ein Trocknen der Suspensionsschicht durchgeführt wird.
Offenbarung der Erfindung Der Kern der Erfindung besteht darin, dass das Verfahren zum Fügen eines Halbleiters auf ein Substrat die folgenden Schritte umfasst:
• Aufbringen einer ersten Pastenschicht einer Sinterpaste auf das Substrat;
• Erhitzen und Komprimieren der ersten Pastenschicht zu einer ersten Sinterschicht;
• Aufbringen einer zweiten Pastenschicht einer Sinterpaste auf die erste Sinterschicht und Anordnen eines Halbleiters auf der zweiten
Pastenschicht;
• Erhitzen und Komprimieren der zweiten Pastenschicht zu einer zweiten Sinterschicht.
Die grundlegende Idee ist somit das Erzeugen einer ersten Sinterschicht unter hohem Druck und/oder hoher Temperatur auf das Substrat und daran anschließend einen weiteren klassischen Sinterprozess, mittels dessen auf die erste Sinterschicht eine weitere Schicht mit Aufbringen des Halbleiters aufgebracht wird, wobei sich beide Sinterschichten zu einer Verbindungsschicht zwischen Halbleiter und Substrat verbinden. Aufgrund der hohen Selbstdiffusion von micro- und nanokristallinen Silberschichten verbinden sich die beiden getrennt erzeugten Sinterschichten zu einer dichten Verbindungsschicht, wobei ein Grenzflächenversagen infolge der Diffusionsvorgänge zwischen den beiden Sinterschichten nicht auftritt.
Bei der Pastenschicht handelt es sich um eine beispielsweise im Siebdruck oder Maskendruck aufgetragene Schicht einer Sinterpaste oder Suspension, die sich unter Druck- und Temperaturbeaufschlagung zu einer festen Sinterschicht versintern lässt. Bei der Sinterpaste oder Suspension handelt es sich bevorzugt um eine Sinterpaste oder Suspension enthaltend Silberpartikel zur Erzeugung einer elektrisch leitfähigen und temperaturleitfähigen Sinterschicht auf Silberbasis.
Da die erste Sinterschicht ohne den Halbleiter aufgebracht wird, kann ein Versintern unter deutlich höheren Drücken und höheren Temperaturen erfolgen, als dies bei einem aufgebrachten Halbleiter möglich wäre, da wie zuvor beschrieben die Gefahr besteht, dass bei zu hohen Drücken der Halbleiter zerstört wird respektive bei Temperaturen deutlich über beispielsweise 300° C der Halbleiter seine elektronische Funktionsfähigkeit verlieren könnte. Da die erste Sinterschicht ohne den Halbleiter erzeugt wird, kann dies unter erheblich höheren Drücken und Temperaturen erfolgen, wodurch eine hochfeste Verbindung von erster Sinterschicht zum Substrat erzeugt wird, wodurch die Gefahr des Grenzflächenversagens an der Grenzfläche zum Substrat überwunden werden kann.
Nach einem weiteren Aspekt der Erfindung erfolgt vor dem Erhitzen und Komprimieren der ersten und/oder der zweiten Pastenschicht ein Trocknen der Pastenschicht bei einer Temperatur von bis zu 200° C. Insbesondere kann eine offene Trocknung der Pastenschicht durchgeführt werden. Bevorzugt erfolgt das Erhitzen und Komprimieren der ersten Pastenschicht bei höherem Druck und/oder bei höherer Temperatur, als das Erhitzen und Komprimieren der zweiten Pastenschicht. Kern der Erfindung ist somit ein zweistufiges Sinterverfahren, wobei in der ersten Stufe eine Sinterschicht mit geringer Porosität und hoher mechanischer Festigkeit und thermomechanischer Wechselbeständigkeit erzeugt wird, indem eine Sinterpastenschicht beispielsweise durch Maskendruck oder Siebdruck auf ein Substrat aufgebracht wird. Es kann ein Trocknungsschritt zum Austreiben von Lösemitteln, insbesondere bei Temperaturen unter 200° C, insbesondere eine offene Trocknung der Sinterpastenschicht durchgeführt werden, wobei anschließend eine Versinterung der Pastenschicht zu einer ersten Sinterschicht unter Temperatur- und Druckbeaufschlagung durchgeführt wird, um zu einer mechanisch stabilen Verbindung zwischen Sinterschicht und Substrat zu gelangen. In der zweiten Stufe erfolgt die Anbindung des Halbleiters über eine zweite Sinterschicht. Dabei wird eine Sinterpastenschicht, beispielsweise über Maskendruck oder Siebdruck auf die erste Sinterschicht aufgebracht und es erfolgt ein Bestücken des Halbleiters auf die zweite Sinterpastenschicht mit einer anschließenden Versinterung der Pastenschicht zu einer zweiten Sinterschicht unter Temperatur- und Druckbeaufschlagung zur Herstellung einer mechanisch stabilen elektrisch und thermisch leitfähigen Verbindung zwischen der ersten Sinterschicht und der zweiten Sinterschicht sowie zwischen der zweiten Sinterschicht und dem anzubindenden Halbleiterbauelement. Bei der Versinterung der zweiten Pastenschicht zur zweiten Sinterschicht ist dabei der Temperatur- und Druckbereich so gewählt, dass das Halbleiterbauelement nicht beschädigt wird. Vor oder nach dem Bestücken des Halbleiters, aber vor der Versinterung der zweiten Pastenschicht, kann ein Trocknungsschritt zum Austreiben von Lösemitteln, insbesondere bei Temperaturen unter 200° C durchgeführt werden.
Das Erhitzen und Komprimieren der ersten Pastenschicht kann bei einer Temperatur im Bereich von 200° C bis zu 600° C und/oder bei einem Druck im Bereich von 5 MPa bis zu 120 MPa erfolgen. Die Dauer der Temperatur- und/oder Druckbeaufschlagung bei der Versinterung der ersten Pastenschicht zur ersten Sinterschicht kann im Bereich von 10 Sekunden bis zu 60 Minuten liegen. Das Erhitzen und Komprimieren der zweiten Pastenschicht kann bei einer Temperatur von 150° C bis zu 400° C und/oder bei einem Druck von 5 MPa bis zu 40 MPa erfolgen, insbesondere für eine Dauer von 10 Sekunden bis zu 60 Minuten. Zu beachten ist, dass das Erhitzen und Komprimieren der zweiten Pastenschicht zu der zweiten Sinterschicht mit dem bestückten Halbleiterbauelement in einem Druck- und Temperaturbereich erfolgt, bei dem eine Beschädigung des Halbleiterbauelementes ausgeschlossen werden kann.
Der besondere Vorteil der Erfindung liegt daran, dass bei der Herstellung der ersten Sinterschicht keine Berücksichtigung und Einhaltung maximaler Druckbeaufschlagungen oder Temperaturen bedingt durch ein aufgebrachtes Halbleiterbauelement beachtet werden muss, da lediglich eine erste Sinterschicht mit geringer Porosität und hoher mechanischer Qualität auf dem Substrat erzeugt werden muss. Durch das erfindungsgemäße zweistufige Verfahren erfolgt eine Verlagerung der maximalen in der Verbindungsschicht auftretenden Spannungen vom Randbereich der Anbindung Sinterschicht zum Substrat in den Mittenbereich der Sinterschichten und es wird eine hochfeste Verbindung von Sinterschicht zu Substrat durch eine hohe Temperatur und/oder Druckbeaufschlagung im ersten Sinterschritt erzeugt, wodurch ein Versagen der Sinterschicht im Grenzbereich von Sinterschicht zu Substrat ausgeschlossen werden kann. Hierdurch wird die im Stand der Technik erfahrungsgemäß dominierenden Schwachstelle der Sinterschichtverbindung ausgeräumt.
Nach einem weiteren Aspekt der Erfindung weist die erste Sinterschicht eine geringere Porosität auf, als die zweite Sinterschicht. Durch wiederholtes Aufbringen einer Pastenschicht einer Sinterpaste auf die untere Sinterschicht und anschließendes Erhitzen und Komprimieren der Pastenschicht können mehr als zwei Sinterschichten erzeugt werden, wobei auf die oberste Pastenschicht der Halbleiter aufgebracht und danach ein Erhitzen und Komprimieren der obersten Pastenschicht zur obersten Sinterschicht erfolgt. Insbesondere können nach einem weiteren Aspekt der Erfindung drei Sinterschichten erzeugt werden, wobei die mittlere Sinterschicht strukturiert sein kann. Es können Schichten unterschiedlicher Dicken, Porositäten und spezifischer Zusammensetzungen und/oder unterschiedlicher lateraler Abmessungen erzeugt werden. Es ist möglich, die Verbindung zwischen Substrat und Halbleiter aus mehr als zwei gedruckten Sinterpastenschichten bzw. Sinterschichten zu erzeugen, insbesondere drei Sinterschichten umfassend, wobei eine oder mehrere Sinterschichten strukturiert sein können und wobei auf die oberste Schicht der Sinterpaste der Halbleiter aufgetragen wird. Ferner können die Sinterpasten der verschiedenen Pastenschichten unterschiedliche Zusammensetzungen, insbesondere unterschiedliche Additive aufweisen.
Ferner können eine oder mehrere Sinterschichten derart ausgestaltet sein, dass die Sinterschicht eine höhere Flächenbelegungsdichte der Sinterelemente in der Mitte der Kontaktfläche aufweist, wobei am Rand der Kontaktfläche die Flächenbelegungsdichte der Sinterelemente geringer sein kann als in der Mitte, wodurch sich die Zuverlässigkeit der Sinterverbindung im Randbereich weiter erhöht. Durch die hohe Flächenbelegungsdichte der Sinterelemente in der Mitte der Kontaktfläche ist wiederum eine gute thermische und elektrische Leitfähigkeit in den Bereichen gewährleistet, in denen im Betrieb des Halbleiterbauelementes typischerweise eine hohe Temperaturentwicklung auftritt. Die Flächenbelegungsdichte der Sinterelemente auf dem Substrat kann jedoch auch dergestalt ausgebildet sein, dass vom Mittelbereich der Kontaktfläche zu dem Randbereich hin die Flächenbelegungsdichte in Richtung auf den Randbereich erhöht wird, um insbesondere den Randbereich der Sinterverbindung zu stärken und einer Rissbildung entgegenzuwirken. Es ist somit möglich, durch eine bestimmte Vorgabe der Partikelverteilung innerhalb der aufzubringenden Sinterpastenschicht unterschiedlicher Porositäten und strukturelle Eigenschaften innerhalb einer jeden Sinterschicht vorzugeben.
Die Erfindung sowie vorteilhafte Ausgestaltungen gemäß den Merkmalen der weiteren Ansprüche werden im folgenden anhand der in der Zeichnung dargestellten Ausführungsform näher erläutert. Es zeigen:
Fig. 1 Das Aufbringen einer ersten Schicht auf das Substrat; Fig. 2 Das Aufbringen einer zweiten Schicht einer Sinterpaste auf die erste Sinterschicht und das Bestücken eines Halbleiters auf die zweite Pastenschicht zur Erzeugung der Verbindung des Halbleiters mit dem Substrat.
Anhand der Figuren 1 und 2 wird das erfindungsgemäße Verfahren zum Fügen eines Halbleiters auf ein Substrat nachfolgend erläutert. In Fig. 1 ist dargestellt ein Substrat 10. Bei dem Substrat 10 kann es sich um ein Metallsubstrat, insbesondere ein Kupfersubstrat oder ein mit Metall beschichtetes Substrat handeln. Dieses Substrat kann insbesondere eine Edelmetalloberfläche, beispielsweise durch eine Nickel-Gold-Metallisierung aufweisen. Auf das Substrat 10 wird eine erste Schicht einer Silberpaste 1 im Maskendruck oder Siebdruck aufgebracht. Anschließend erfolgt eine offene Trocknung der Silberpastenschicht 1 zum Austreiben des Lösungsmittels. Diese offene Trocknung erfolgt bei Temperaturen unter 200° C.
Unter Beaufschlagung der Pastenschicht 1 mit einem Druck im Bereich von 5 bis 120 MPa und bei einer Temperatur von 200°C bis 600° C für eine Dauer von 10 Sekunden bis 60 Minuten wird die erste Sinterschicht 1 erzeugt. Dabei kommt das Presswerkzeug 30 zum Einsatz, um die Schicht zu komprimieren und zu versintern. Die Druckbeaufschlagung der Sinterpastenschicht 1 bei der Versinterung zur ersten Sinterschicht 1 wird durch die Pfeile 40 charakterisiert. Durch die sehr hohe Druck- und Temperaturbeaufschlagung der ersten Schicht 1 wird eine stabile Verbindung zwischen Sinterschicht 1 und Substrat 10 erzeugt. Die Sinterpaste besteht aus Mikro- und/oder Nanopartikeln mit dem Hauptbestandteil Silber.
Da auf die erste Schicht 1 noch kein Halbleiter aufgebracht wurde, kann mittels des Werkzeuges 30 ein sehr hoher Druck während der Versinterung erzeugt werden, da nicht die Gefahr der Beschädigung eines Halbleiters besteht, so dass eine sehr feste Verbindung zwischen Sinterschicht 1 und Substrat 10 erzeugt wird. In Figur 2 ist dargestellt der weitere Schritt zur Erzeugung der Verbindung des Halbleiters 20 mit dem Substrat 10 über die Sinterschichten 1 und 2. Nach dem Versintern der ersten Schicht 1 wird auf die erste Sinterschicht 1 im Maskendruck oder Siebdruck eine Silberpaste zur Erzeugung einer zweiten Schicht 2 aufgetragen. In die nasse Schicht 2 erfolgt das Bestücken des Halbleiters 20. Bei dem Halbleiter 20 kann es sich beispielsweise um einen Leistungstransistor, eine Leistungsdiode oder ein anderes Leistungsbauelement handeln. Insbesondere kann es sich bei dem Halbleiter 20 um einen MOSFET, einen IGBT, einen JFET, einen BJT, einen schaltbaren Thyristor oder ein ähnliches Bauelement handeln oder ein solches Bauelement umfassen.
Vor dem Versintern der zweiten Pastenschicht zu einer zweiten Sinterschicht 2 kann ein Trocknen der zweiten Schicht zum Austreiben des Lösungsmittels erfolgen. Anschließend erfolgt ein Versintern der zweiten Pastenschicht zur zweiten Sinterschicht 2 unter Druck- und Temperaturbeaufschlagung für eine Dauer von 10 Sekunden bis zu 60 Minuten je nach Anforderung, wobei die Druck- und Temperaturbeaufschlagung so gewählt wird, dass der Halbleiter 20 keinesfalls beschädigt wird. Als Druckbereich kann hier ein Druck von bis zu 40 MPa vorgesehen sein und eine Temperatur im Bereich von 150° C bis zu 400°C, je nach Verträglichkeit des Halbleiters 20. Insgesamt erfolgt das Versintern der zweiten Sinterschicht 2 bei gleichem oder niedrigerem Druck und/oder bei gleicher oder niedrigerer Temperatur als das Versintern der ersten Sinterschicht 1 , so dass die erste und die zweite Sinterschicht aufgrund des Kornwachstums unter Temperatureinfluss unterschiedliche Korngrößen aufweisen können.
In der ersten Stufe, welche anhand von Figur 1 erläutert wurde, erfolgt somit die Erzeugung einer ersten Sinterschicht 1 mit geringer Porosität und hoher mechanischer Festigkeit und hoher thermomechanischer Wechselbeständigkeit.
Der Halbleiter 20 wird sodann in einem zweiten Schritt, wie anhand von Figur 2 erläutert, über eine zweite Sinterschicht 2 mit der ersten Sinterschicht 1 verbunden und somit auf das Substrat 10 gefügt. Durch den sehr hohen Druck und die sehr hohe Temperatur bei dem Sinterprozess zur Erzeugung der ersten Sinterschicht 1 , wird die Haftfestigkeit der ersten Sinterschicht 1 auf dem Substrat 10 durch eine Vergrößerung der effektiven Kontaktfläche zwischen den Silberpartikeln der ersten Sinterschicht 1 und der Oberfläche des Substrates 10 deutlich erhöht. Aufgrund der hohen Selbstdiffusion der mikro- oder nanokristallinen Sinterschichten 1 , 2 auf Silberbasis ist ein Grenzflächenversagen zwischen den beiden Sinterschichten 1 , 2 ausgeschlossen und es ergibt sich eine zuverlässige Verbindung zwischen den beiden Sinterschichten 1 , 2 zur Anbindung des Halbleiters 20 auf das Substrat 10.
Die mit dem erfindungsgemäßen Verfahren hergestellten Halbleiterbauelemente, d. h. die Halbleiterbauelemente, bei denen der Halbleiter 20 mit dem erfindungsgemäßen mehrstufigen Verfahren auf das Substrat 10 gefügt wurde, eignet sich besonders zur Anwendung in hoch temperaturbelasteten, hoch strombelasteten oder temperaturwechselbelasteten Bauelementen, wobei verschiedenste elektronische und leistungselektronische Bauelemente auf ein Substrat gefügt werden können. Möglich ist auch ein Fügen großflächiger Verbindungen von Halbleitern 20 auf ein Substrat 10, insbesondere zur Wärmeabfuhr, wenn ein Substrat 10 auf einem Wärmeableitblech angeordnet wird.

Claims

Ansprüche
Verfahren zum Fügen eines Halbleiters auf ein Substrat (10) umfassend die Schritte:
• Aufbringen einer ersten Pastenschicht (1 ) einer Sinterpaste auf das Substrat (10);
• Erhitzen und Komprimieren der ersten Pastenschicht (1 ) zu einer ersten Sinterschicht;
• Aufbringen einer zweiten Pastenschicht (2) einer Sinterpaste auf die erste Sinterschicht (1 ) und Anordnen eines Halbleiters auf der zweiten Pastenschicht (2);
• Erhitzen und Komprimieren der zweiten Pastenschicht (2) zu einer zweiten Sinterschicht.
Verfahren nach Anspruch 1 , dadurch gekennzeichnet, dass vor dem Erhitzen und Komprimieren der ersten und/oder der zweiten Pastenschicht (1 , 2) ein Trocknen der Pastenschicht (1 , 2) bei einer Temperatur von bis zu 200°C durchgeführt wird, insbesondere eine offene Trocknung durchgeführt wird.
Verfahren nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass das Erhitzen und Komprimieren der ersten Pastenschicht (1 ) bei höherem Druck und/oder bei höherer Temperatur als das Erhitzen und Komprimieren der zweiten Pastenschicht (2) erfolgt.
Verfahren nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass das Erhitzen und Komprimieren der ersten Pastenschicht (1 ) bei einer Temperatur von 200°C bis zu 600°C und/oder einem Druck von 5 MPa bis zu 120 MPa erfolgt, insbesondere für eine Dauer von 10 s bis zu 60 min.
Verfahren nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass das Erhitzen und Komprimieren der zweiten Pastenschicht (2) bei einer Temperatur von 150°C bis zu 400°C und/oder einem Druck von 5 MPa bis zu 40 MPa erfolgt, insbesondere für eine Dauer von 10 s bis zu 60 min. Verfahren nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass die erste Sinterschicht (1 ) eine geringere Porosität aufweist als die zweite Sinterschicht (2).
Verfahren nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass mehr als zwei Sinterschichten (1 , 2) durch wiederholtes Aufbringen einer Pastenschicht (1 , 2) einer Sinterpaste auf die untere Sinterschicht und anschließendes Erhitzen und Komprimieren der Pastenschicht (1 , 2) erzeugt sind, wobei auf die oberste Pastenschicht der Halbleiter aufgebracht und danach ein Erhitzen und Komprimieren der obersten Pastenschicht zur obersten Sinterschicht erfolgt.
Verfahren nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass drei Sinterschichten erzeugt worden sind, wobei eine oder mehrere Sinterschicht/en strukturiert ist/sind.
Verfahren nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass die Sinterpasten der verschiedenen Pastenschichten unterschiedliche Zusammensetzungen, insbesondere unterschiedliche Additive, aufweisen.
Halbleiterbauelement, wobei ein Halbleiter auf ein Substrat aufgebracht ist, dadurch gekennzeichnet, dass der Halbleiter mit einem Verfahren nach einem der vorherigen Ansprüche auf das Substrat gefügt wurde.
EP13715652.7A 2012-05-08 2013-04-02 Zweistufiges verfahren zum fügen eines halbleiters auf ein substrat mit verbindungsmaterial auf silberbasis Withdrawn EP2847787A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE201210207652 DE102012207652A1 (de) 2012-05-08 2012-05-08 Zweistufiges Verfahren zum Fügen eines Halbleiters auf ein Substrat mit Verbindungsmaterial auf Silberbasis
PCT/EP2013/056951 WO2013167321A1 (de) 2012-05-08 2013-04-02 Zweistufiges verfahren zum fügen eines halbleiters auf ein substrat mit verbindungsmaterial auf silberbasis

Publications (1)

Publication Number Publication Date
EP2847787A1 true EP2847787A1 (de) 2015-03-18

Family

ID=48087553

Family Applications (1)

Application Number Title Priority Date Filing Date
EP13715652.7A Withdrawn EP2847787A1 (de) 2012-05-08 2013-04-02 Zweistufiges verfahren zum fügen eines halbleiters auf ein substrat mit verbindungsmaterial auf silberbasis

Country Status (4)

Country Link
US (1) US20150123263A1 (de)
EP (1) EP2847787A1 (de)
DE (1) DE102012207652A1 (de)
WO (1) WO2013167321A1 (de)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102013226334B4 (de) * 2013-12-18 2019-04-25 Robert Bosch Gmbh Schaltungsträger mit einem sinterverbundenen Halbleiterbaustein
DE102014104272A1 (de) * 2014-03-26 2015-10-01 Heraeus Deutschland GmbH & Co. KG Träger und Clip jeweils für ein Halbleiterelement, Verfahren zur Herstellung, Verwendung und Sinterpaste
DE102014209690B4 (de) * 2014-05-21 2020-02-20 Robert Bosch Gmbh Kommutierungszelle
DE102014117020A1 (de) * 2014-11-20 2016-05-25 Infineon Technologies Ag Verfahren zum herstellen einer stoffschlüssigen verbindung zwischen einem halbleiterchip und einer metallschicht
US10559659B2 (en) * 2016-04-06 2020-02-11 Mitsubishi Electric Corporation Power semiconductor device
US20180166369A1 (en) * 2016-12-14 2018-06-14 Texas Instruments Incorporated Bi-Layer Nanoparticle Adhesion Film
US9865527B1 (en) 2016-12-22 2018-01-09 Texas Instruments Incorporated Packaged semiconductor device having nanoparticle adhesion layer patterned into zones of electrical conductance and insulation
US9941194B1 (en) 2017-02-21 2018-04-10 Texas Instruments Incorporated Packaged semiconductor device having patterned conductance dual-material nanoparticle adhesion layer
DE102017113153B4 (de) * 2017-06-14 2022-06-15 Infineon Technologies Ag Elektronisches Gerät mit Chip mit gesintertem Oberflächenmaterial
CN113206018B (zh) * 2021-04-23 2022-07-08 天津工业大学 一种纳米银焊膏低温大面积均匀烧结方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008311371A (ja) * 2007-06-13 2008-12-25 Denso Corp 接合方法及び接合体
EP2425920A1 (de) * 2010-09-03 2012-03-07 Heraeus Materials Technology GmbH & Co. KG Verwendung von aliphatischen Kohlenwasserstoffen und Paraffinen als Lösemittel in Silbersinterpasten

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8257795B2 (en) 2004-02-18 2012-09-04 Virginia Tech Intellectual Properties, Inc. Nanoscale metal paste for interconnect and method of use
DE102009008926B4 (de) 2009-02-13 2022-06-15 Danfoss Silicon Power Gmbh Verfahren zur Schaffung einer hochtemperatur- und temperaturwechselfesten Verbindung eines Halbleiterbausteins mit einem Verbindungspartner und einer Kontaktlasche unter Verwendung eines temperaturbeaufschlagenden Verfahrens
DE102009040076A1 (de) * 2009-09-04 2011-03-10 W.C. Heraeus Gmbh Metallpaste mit Oxidationsmittel
CN102783256B (zh) * 2010-03-02 2015-07-01 株式会社德山 金属化基板的制造方法
JP2011249361A (ja) * 2010-05-21 2011-12-08 Toyota Motor Corp 半導体装置とその製造方法
JP5705467B2 (ja) * 2010-06-25 2015-04-22 新電元工業株式会社 半導体装置の接合方法、および、半導体装置
US8736052B2 (en) * 2011-08-22 2014-05-27 Infineon Technologies Ag Semiconductor device including diffusion soldered layer on sintered silver layer

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008311371A (ja) * 2007-06-13 2008-12-25 Denso Corp 接合方法及び接合体
EP2425920A1 (de) * 2010-09-03 2012-03-07 Heraeus Materials Technology GmbH & Co. KG Verwendung von aliphatischen Kohlenwasserstoffen und Paraffinen als Lösemittel in Silbersinterpasten

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
CHRISTIAN MERTENS ED - MERTENS CHRISTIAN: "Die Niedertemperatur-Verbindungstechnik der Leistungselektronik", 1 January 2004, DIE NIEDERTEMPERATUR-VERBINDUNGSTECHNIK DER LEISTUNGSELEKTRONIK (BOOK SERIES: FORTSCHRITT-BERICHTE VDI); [FORTSCHRITT-BERICHTE VDI : REIHE 21, ELEKTROTECHNIK ; 365], VDI VERLAG, DÜSSELDORF, GERMANY, PAGE(S) 1 - 35, 72, ISBN: 978-3-18-336521-0, XP002541611 *
See also references of WO2013167321A1 *

Also Published As

Publication number Publication date
DE102012207652A1 (de) 2013-11-14
WO2013167321A1 (de) 2013-11-14
US20150123263A1 (en) 2015-05-07

Similar Documents

Publication Publication Date Title
EP2847787A1 (de) Zweistufiges verfahren zum fügen eines halbleiters auf ein substrat mit verbindungsmaterial auf silberbasis
EP3103138B1 (de) Verfahren zum montieren eines elektrischen bauelements, bei der eine haube zum einsatz kommt
DE102005047566C5 (de) Anordnung mit einem Leistungshalbleiterbauelement und mit einem Gehäuse sowie Herstellungsverfahren hierzu
DE102010021765B4 (de) Herstellungsverfahren zur Anordnung zweier Verbindungspartner mittels einer Niedertemperatur Drucksinterverbindung
DE102010021764B4 (de) Verfahren zur Niedertemperatur Drucksinterverbindung zweier Verbindungspartner
DE102012222791A1 (de) Verfahren zur Kontaktierung eines Halbleiters und Halbleiterbauelement mit erhöhter Stabilität gegenüber thermomechanischen Einflüssen
DE3414065A1 (de) Anordnung bestehend aus mindestens einem auf einem substrat befestigten elektronischen bauelement und verfahren zur herstellung einer derartigen anordnung
DE102013216633A1 (de) Vorgesinterte Halbleiterchip-Struktur
DE102013108354A1 (de) Elektronikbauelement und Verfahren zum Herstellen eines Elektronikbauelements
DE102007037538A1 (de) Baugruppe sowie Herstellung einer Baugruppe
EP2713685B1 (de) Verfahren zum Herstellen einer Lötverbindung und Schaltungsbauteil
DE102009026480A1 (de) Modul mit einer gesinterten Fügestelle
DE102009018541A1 (de) Kontaktierungsmittel und Verfahren zur Kontaktierung elektrischer Bauteile
DE102018213859A1 (de) Leistungshalbleitermodul
DE102016108000B3 (de) Verfahren zum stoffschlüssigen Verbinden einer ersten Komponente eines Leistungshalbleitermoduls mit einer zweiten Komponente eines Leistungshalbleitermoduls
EP2498283B1 (de) Verfahren zur Herstellung eines Leistungshalbleitersubstrates
EP2146372A2 (de) Leistungselektronische Verbindungseinrichtung und Herstellungsverfahren hierzu
DE102014220204A1 (de) Verfahren zum Herstellen einer Lötverbindung und Bauteileverbund
DE102017113153A1 (de) Chip mit sinterbarem Oberflächenmaterial
DE19930190A1 (de) Lötmittel zur Verwendung bei Duffusionslötprozessen sowie Verfahren zur Herstellung von Lötverbindungen unter Verwendung des Lötmittels
EP3694299B1 (de) Verfahren zum herstellen einer lötverbindung
DE102017208533B4 (de) Fügematerialien, elektronische Vorrichtungen und Verfahren zur Herstellung davon
EP2713684B1 (de) Verfahren zum Herstellen einer Lötverbindung und Schaltungsbauteil
DE102021117573B4 (de) Verfahren zur Herstellung einer elektrischen Verbindung zu einem elektronischen Bauteil und einer Chip-Baugruppe
DE102016226089A1 (de) Verfahren zum Herstellen einer Lötverbindung und Metallpaste

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20141208

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR

AX Request for extension of the european patent

Extension state: BA ME

DAX Request for extension of the european patent (deleted)
17Q First examination report despatched

Effective date: 20190617

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20191029