DK149292B - Fremgangsmaade og indretning til regulering af fasen paa et styret signal i forhold til et referencesignal i et telekommunikationsanlaeg - Google Patents

Fremgangsmaade og indretning til regulering af fasen paa et styret signal i forhold til et referencesignal i et telekommunikationsanlaeg Download PDF

Info

Publication number
DK149292B
DK149292B DK220080AA DK220080A DK149292B DK 149292 B DK149292 B DK 149292B DK 220080A A DK220080A A DK 220080AA DK 220080 A DK220080 A DK 220080A DK 149292 B DK149292 B DK 149292B
Authority
DK
Denmark
Prior art keywords
signal
reference signal
controlled
delayed
circuit
Prior art date
Application number
DK220080AA
Other languages
English (en)
Other versions
DK220080A (da
DK149292C (da
Inventor
Karl Arne Ingemar Andersson
Sture Goesta Roos
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Publication of DK220080A publication Critical patent/DK220080A/da
Publication of DK149292B publication Critical patent/DK149292B/da
Application granted granted Critical
Publication of DK149292C publication Critical patent/DK149292C/da

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)
  • Control Of Velocity Or Acceleration (AREA)
  • Synchronizing For Television (AREA)

Description

149292 i o
Opfindelsen vedrører en fremgangsmåde til i et telekommunikationsanlæg at regulere fasen på et styret signal i forhold til et referencesignal, hvilken fremgangsmåde er af den i krav l's indledning angivne art, samt en 5 indretning til udførelse af fremgangsmåden, således som nærmere angivet i krav 2's indledning.
I tidligere teknik udmåles for eksempel ved fasedetektering i faselåste sløjfer faseforskellen mellem to signaler normalt ved, at en tællng af impulser med kendt 10 frekvens startes ved referencesignalets positive kant og afbrydes ved det styrede signals positive kant, hvorved faseforskellen mellem de to signaler kan bestemmes ud fra antallet af impulser. Ulempen ved denne løsning er, at for at opnå tilstrækkelig stor målenøjagtighed må impulserne 15 komme med en så høj frekvens, at en sådan indretning er vanskelig at realisere i TTL-teknik. Dette medfører videre, at der kræves mere komplicerede komponenter og dermed forøgede omkostninger.
Det er opfindelsens formål at anvise en fremgangs-20 måde og en indretning til ved et lille opbud af enkle komponenter at tilvejebringe en meget nøjagtigere styring af faseforskellen mellem to signaler end det har været muligt med den kendte teknik. Det angivne formål opnås med en fremgangsmåde af den indledningsvis omhandlede art, som 25 ifølge opfindelsen er ejendommelig ved de i krav l's kendetegnende del angivne foranstaltninger samt med en indretning til udøvelse af fremgangsmåden, hvilken indretning ifølge opfindelsen udmærker sig ved den i krav 2's kendetegnende del angivne udformning. En indretning iføl-30 ge opfindelsen kan for eksempel udnyttes til styring af de forskellige taktgivere, der indgår i en indretning til majoritetsvalg af et taktsignal, således at taktgivernes faser kommer til at ligge så tæt ved hinanden som muligt.
Opfindelsen beskrives nærmere ved hjælp af et 35 udførelseseksempel under henvisning til tegningen, på hvilken U9292
O
2 fig.l viser et blokdiagram for en indretning ifølge opfindelsen, og fig. 2-5 er tidsdiagrammer, som forklarer indretningens funktion yed forskellige faseforskelle mellem sig-5 nalerne.
Som det fremgår af figur 1, indeholder et apparat ifølge opfindelsen to D-flip-flopper FF1, FF2 af den type, som afhængigt af faseforskellen mellem to signaler, der bliver tilført to af deres indgange, frembringer et ud-10 gangssignal med et højt henholdsvis lavt niveau. Flip-flop-perne kan for eksempel være sådanne som dem, der sælges af TEXAS INSTRUMENT under betegnelsen 74S74.
Til begge disse flip-flopper føres såvel et referencesignal C2 som et styret signal Cl, hvis fase skal 15 reguleres i forhold til fasen på referencesignalet C2.
Flip-floppen FF1 modtager på sin første indgang det af en forsinkelseskreds DL1 forsinkede referencesignal Dl.
På en anden indgang modtager flip-floppen FFl det styrede signal Cl direkte fra en taktoscillator CL1.
20 Flip-floppen FF2 modtager på en første indgang det af en anden forsinkelseskreds DL2 forsinkede styrede signal D2 og modtager på den anden indgang referencesignalet C2 direkte. Forsinkelseskredsene DL1 og DL2 er ens og kan for eksempel udgøres af Schottky-buffertrin. I kredsene DL1 og 25 DL2 kan flere buffertrin være forbundet i serie og størrelsen af forsinkelsen i kredsene bestemmes af antallet af buffer-trin, og dette antal kan vælges ved niveaufiksering. En forsinkelseskreds kan endog udgøres af en forsinkelseslinie, hvorved størrelsen af forsinkelsen bestemmes af forsinkelses-30 liniens længde.
Når faseforskellen mellem referencesignalet C2 og det styrede signal Cl ifølge eksemplet overstiger +5 nanosekunder, skal der udføres en korrektion af fasen på signalet Cl, så den ligger indenfor nævnte toleranceområde.
35 Toleranceområdets størrelse kan naturligvis ændres ved at indbygge forskellige antal buffertrin i forsinkelseskredsene 3
O
U9292 DL1,DL2. Udgangssignalerne Q1 og Q2 fra flip-flopperne henholdsvis FFl og FF2 fastlægges på deres logiske niveau gennem de nævnte faseforskelle mellem signalerne C2 og Cl, og føres til indgangene på en logisk udgangsvurderingskreds 5 LC eller en mikroprocessor af kendt type for eksempel en mikroprocessor som MOTOROLA M6900.
I udgangsvurderingskredsen LC frembringes på grundlag af den på indgangen modtagne signalkombination et binært udgangssignal, der efter omsætning i en digital/-10 analog-omsætter DA styrer frekvensen på oscillatoren CLl, således at denne afgiver et signal Cl fasekorrigeret i forhold til referencesignalet C2.
Af figurerne 2-5 fremgår, hvilket logisk niveau signalerne Q1 og Q2 opnår ved forskellige faseforskelle 15 mellem signalerne C2 og Cl. De i figurerne punkterede linier angiver signalerne Ql's og Q2's nulniveaulinier.
Figur 2 viser tilfældet, hvor det styrede signal Cl ankommer til indretningen senere end det forsinkede referencesignal Dl. Flip-floppen FFl afgiver et udgangssignal 20 Q1 med et højt niveau, eftersom flip-floppens første indgang.: ved sammenligningstidspunktet er påtrykt et signal med højt niveau. Flip-floppen FF2 kommer derimod i dette tilfælde til at afgive et udgangssignal Q2 med lavt niveau, eftersom signalet til flip-floppens anden indgang i dette tilfælde 25 kommer før signalet til flip-floppens første indgang.
Figur 3 viser det tilfælde, hvor referencesignalet C2 ankommer til indretningen senere i tid end det forsinkede signal D2. Flip-floppen FFl bringes til at afgive et udgangssignal Ql med lavt niveau, mens flip-floppen FF2 afgiver et 30 udgangssignal Q2 med et højt niveau.
Figur 4 viser tilfældet, hvor faseforskellen mellem signalerne C2 og Cl er mindre end forsinkelsen mellem signalerne C2 og Dl. I dette tilfælde har begge signalerne
Ql og Q2 et lavt niveau.
35 4 149292
O
Figur.5 viser endelig tilfældet, hvor faseforskellen mellem den positive kant af signalet C2 og den negative kant af signalet Cl er mindre end forsinkelsen mellem signalet C2 og signalet Dl. I dette tilfælde har begge signa-5 lerne Q1 og Q2 et højt niveau.
Af de 4 mulige signalkombinationer får man :således forskellige styresignaler. I det første tilfælde øger det fra kredsen LC modtagne styresignal taktfrekvensen for takt-oscillatoren CL1, i det andet tilfælde formindsker styresigna- let taktoscillatorens frekvens og i det tredje og i det fjerde tilfælde sker der ingen ændring af oscillatorfrekven-sen.
Som det fremgår af beskrivelsen, er det muligt ved hjælp af indretningen ifølge opfindelsen at detektere 15 faseforskelle i nærheden af 0° og i nærheden af 180° meget nøjagtigt.

Claims (5)

149292 O PATENTKRAV.
1. Fremgangsmåde til regulering af fasen af et styret signal (Cl) i forhold til et referencesignal (C2) i et telekommunikationsanlæg, hvilken fremgangsmåde omfatter 5 sammenligning af det styrede signals (Cl) fase med referencesignalets (C2) fase og ændring af det styrede signals (Cl) frekvens i afhængighed af faseforskellen mellem det styrede signal (Cl) og referencesignalet (C2), kendetegnet ved, at referencesignalet (C2) forsinkes, 10 det forsinkede referencesignal (Dl) sammenlignes med det styrede signal (Cl) for at danne et første sammenligningssignal (Ql), der er på et højt hhv. et lavt niveau afhængigt af faseforskellen mellem det forsinkede referencesignal (Dl) og det styrede signal (Cl), det styrede sig-15 nal (Cl) forsinkes, det forsinkede styrede signal (D2) sammenlignes med referencesignalet (C2) for at danne et andet sammenligningssignal (Q2), der er på et højt hhv. lavt niveau afhængigt af faseforskellen mellem det forsinkede styrede signal (D2) og referencesignalet (C2), 20 og ved hjælp af logiske kredsløbsorganer (LC) dannes et yderligere signal i overensstemmelse med de logiske niveauer af det første og andet sammenligningssignal (Ql og Q2), idet det yderligere signal anvendes som styresignal til at korrigere fasen på det styrede signal (Cl) i forhold 25 til fasen af referencesignalet (C2).
2. Indretning til regulering af fasen af et styret signal (Cl) i forhold til et referencesignal (C2) i et telekommunikationsanlæg, hvilken indretning omfatter en første (FF1) og anden (FF2) sammenligningskreds, hver 30 med en første og anden indgang, til sammenligning af faseforskellen mellem de på den første (FF1) hhv. anden (FF2) sammenligningskreds1 to indgange påtrykte signaler, samt en med den første (FF1) og anden (FF2) sammenligningskreds' udgange forbundet logisk kreds (LC) og digital-analogom-35 sætter (DA), som i afhængighed af de af den første (FF1) og anden (FF2) sammenligningskreds afgivne signaler sty- O Ί49292 rer frekvensen af en oscillator (CL1), som afgiver det styrede signal (Cl), kendetegnet ved, at en første forsinkelseskreds (DL1) er indrettet til at modtage referencesignalet (C2), at den første (FF1) sammenlig-' 5 ningskreds frembringer et udgangssignal ved et højt hhv. lavt niveau i afhængighed af faseforskellen mellem to signaler, der tilføres dens første hhv. anden indgang, idet den første (FF1) sammenligningskreds' første indgang er forbundet med den første forsinkelseskreds (DL1) og io dens anden indgang direkte modtager det styrede signal (Cl), at en anden forsinkelseskreds (DL2) er indrettet til at modtage det styrede signal (Cl), at den anden (FF2) sammenligningskreds er af samme type som den første sammenligningskreds , idet den anden (FF2) sammenlignings-15 kreds' første indgang er forbundet med den anden forsinkelseskreds (DL2) og dens anden indgang direkte modtager referencesignalet (C2), og idet den med den første (FF1) og anden (FF2) sammenligningskreds' udgange forbundne logiske kreds (LC) frembringer et styresignal, der afhæn-20 ger af det logiske niveau af udgangssignalerne fra nævnte . sammenligningskredse.
3. Indretning ifølge krav 2, kendetegne t ved, at når det uforsinkede styrede signal (Cl) .ankommer senere end det forsinkede 'referencesignal (Dl), frem- 25 bringer den første sammenligningskreds (FF1> et udgangssignal· (Ql) på et højt niveau, og-deri anden sammenligningskreds (FF2) et udgangssignal (Q2) på et lavt niveau (fig. 2).
4. Indretning ifølge krav 2,kendete g-n e t ved, at når referencesignalet (C2) ankommer senere 30 end det forsinkede styrede signal (D2), frembringer den første sammenligningskreds · (FF1). et udgangssignal (Ql) på et lavt niveau, og den anden sammenligningskreds' (FF2) et udgangssignal (Q2) på et højt niveau (fig. 3).
5. Indretning ifølge krav 2, kendete g-35 net ved, at når faseforskellen mellem de to uforsinkede signaler (C2) og (Cl) er mindre end forsinkelsen af refe-
DK220080A 1978-09-21 1980-05-20 Fremgangsmaade og indretning til regulering af fasen paa et styret signal i forhold til et referencesignal i et telekommunikationsanlaeg DK149292C (da)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
SE7809934 1978-09-21
SE7809934A SE413826B (sv) 1978-09-21 1978-09-21 Sett att i ett telekommunikationssystem reglera fasleget hos en styrd signal i forhallande till en referenssignal samt anordning for genomforande av settet
PCT/SE1979/000194 WO1980000901A1 (en) 1978-09-21 1979-09-21 A method of and an arrangement for regulating the phase position of a controlled signal in relation to a reference signal in a telecommunication system
SE7900194 1979-09-21

Publications (3)

Publication Number Publication Date
DK220080A DK220080A (da) 1980-05-20
DK149292B true DK149292B (da) 1986-04-21
DK149292C DK149292C (da) 1987-01-19

Family

ID=20335888

Family Applications (1)

Application Number Title Priority Date Filing Date
DK220080A DK149292C (da) 1978-09-21 1980-05-20 Fremgangsmaade og indretning til regulering af fasen paa et styret signal i forhold til et referencesignal i et telekommunikationsanlaeg

Country Status (22)

Country Link
US (1) US4380083A (da)
EP (1) EP0010077B1 (da)
JP (1) JPS55500724A (da)
AR (1) AR229083A1 (da)
AU (1) AU525914B2 (da)
CA (1) CA1142238A (da)
CS (1) CS216684B2 (da)
DD (1) DD146230A5 (da)
DE (1) DE2963616D1 (da)
DK (1) DK149292C (da)
EG (1) EG14080A (da)
ES (1) ES484315A1 (da)
FI (1) FI70660C (da)
HU (1) HU178531B (da)
IE (1) IE48553B1 (da)
IN (1) IN153004B (da)
MX (1) MX149453A (da)
NO (1) NO150260C (da)
PL (1) PL128123B1 (da)
SE (1) SE413826B (da)
WO (1) WO1980000901A1 (da)
YU (1) YU228379A (da)

Families Citing this family (65)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4400667A (en) * 1981-01-12 1983-08-23 Sangamo Weston, Inc. Phase tolerant bit synchronizer for digital signals
CA1180416A (en) * 1981-05-19 1985-01-02 Botaro Hirosaki Timing recovery circuit
US4518998A (en) * 1982-06-03 1985-05-21 Klimsch/Optronics, Inc. Method and apparatus for producing a time advanced output pulse train from an input pulse train
US4473760A (en) * 1982-12-13 1984-09-25 Western Digital Corporation Fast digital sample resolution circuit
US4648060A (en) * 1984-07-30 1987-03-03 Hewlett-Packard Company Dual channel frequency synthesizer system
DE3441501A1 (de) * 1984-11-14 1986-05-15 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zum regenerieren und synchronisieren eines digitalen signals
FR2608863B1 (fr) * 1986-12-19 1994-04-29 Nec Corp Circuit integre logique comportant des bascules electroniques d'entree et de sortie pour stabiliser les durees des impulsions
JPS63228206A (ja) * 1987-03-17 1988-09-22 Nec Corp クロツク分配方式
US5101117A (en) * 1988-02-17 1992-03-31 Mips Computer Systems Variable delay line phase-locked loop circuit synchronization system
IL89120A (en) * 1988-02-17 1992-08-18 Mips Computer Systems Inc Circuit synchronization system
AU617312B2 (en) * 1988-03-26 1991-11-28 Alcatel N.V. Synchronizing circuit
DE3917217A1 (de) * 1989-05-26 1990-11-29 Ant Nachrichtentech Regenerator fuer digitalsignale
US4975929A (en) * 1989-09-11 1990-12-04 Raynet Corp. Clock recovery apparatus
US4959846A (en) * 1989-09-11 1990-09-25 Raynet Corporation Clock recovery apparatus including a clock frequency adjuster
US5036230A (en) * 1990-03-01 1991-07-30 Intel Corporation CMOS clock-phase synthesizer
US5083049A (en) * 1991-05-10 1992-01-21 Ast Research, Inc. Asynchronous circuit with edge-triggered inputs
US5229752A (en) * 1991-09-20 1993-07-20 The United States Of America As Represented By The United States Department Of Energy Method and apparatus for detecting timing errors in a system oscillator
DE4139117C1 (da) * 1991-11-28 1993-06-09 Texas Instruments Deutschland Gmbh, 8050 Freising, De
TW234796B (da) * 1993-02-24 1994-11-21 Advanced Micro Devices Inc
WO1995034127A1 (en) * 1994-06-03 1995-12-14 Sierra Semiconductor Corporation A three-state phase-detector/charge pump circuit with no dead-band region
SE503069C2 (sv) * 1994-07-06 1996-03-18 Ericsson Telefon Ab L M Förfarande och anordning för att fasvrida en signal
GB9505350D0 (en) * 1995-03-16 1995-05-03 British Tech Group Electronic identification system
US5712580A (en) * 1996-02-14 1998-01-27 International Business Machines Corporation Linear phase detector for half-speed quadrature clocking architecture
US5818890A (en) * 1996-09-24 1998-10-06 Motorola, Inc. Method for synchronizing signals and structures therefor
KR100244466B1 (ko) * 1997-04-26 2000-02-01 김영환 클럭 위상 비교기
KR100215889B1 (ko) * 1997-05-06 1999-08-16 구본준 클럭 동기 회로
DE60044276D1 (de) * 1999-06-04 2010-06-10 Sumitomo Chemical Co Esterase Gene und Verwendungen davon
DE10020171A1 (de) 2000-04-25 2001-10-31 Ericsson Telefon Ab L M Pulsdetektor
US8160864B1 (en) 2000-10-26 2012-04-17 Cypress Semiconductor Corporation In-circuit emulator and pod synchronized boot
US8103496B1 (en) 2000-10-26 2012-01-24 Cypress Semicondutor Corporation Breakpoint control in an in-circuit emulation system
US7765095B1 (en) 2000-10-26 2010-07-27 Cypress Semiconductor Corporation Conditional branching in an in-circuit emulation system
US6724220B1 (en) 2000-10-26 2004-04-20 Cyress Semiconductor Corporation Programmable microcontroller architecture (mixed analog/digital)
US8149048B1 (en) 2000-10-26 2012-04-03 Cypress Semiconductor Corporation Apparatus and method for programmable power management in a programmable analog circuit block
US8176296B2 (en) 2000-10-26 2012-05-08 Cypress Semiconductor Corporation Programmable microcontroller architecture
TR201807396T4 (tr) * 2001-04-20 2018-06-21 Wobben Properties Gmbh Bir rüzgar enerjisi santralinin çalıştırılması için yöntem.
DE10119624A1 (de) 2001-04-20 2002-11-21 Aloys Wobben Verfahren zum Betreiben einer Windenergieanlage
US7406674B1 (en) 2001-10-24 2008-07-29 Cypress Semiconductor Corporation Method and apparatus for generating microcontroller configuration information
US8078970B1 (en) 2001-11-09 2011-12-13 Cypress Semiconductor Corporation Graphical user interface with user-selectable list-box
US8042093B1 (en) 2001-11-15 2011-10-18 Cypress Semiconductor Corporation System providing automatic source code generation for personalization and parameterization of user modules
US7774190B1 (en) 2001-11-19 2010-08-10 Cypress Semiconductor Corporation Sleep and stall in an in-circuit emulation system
US7844437B1 (en) 2001-11-19 2010-11-30 Cypress Semiconductor Corporation System and method for performing next placements and pruning of disallowed placements for programming an integrated circuit
US6971004B1 (en) 2001-11-19 2005-11-29 Cypress Semiconductor Corp. System and method of dynamically reconfiguring a programmable integrated circuit
US7770113B1 (en) 2001-11-19 2010-08-03 Cypress Semiconductor Corporation System and method for dynamically generating a configuration datasheet
US8069405B1 (en) 2001-11-19 2011-11-29 Cypress Semiconductor Corporation User interface for efficiently browsing an electronic document using data-driven tabs
US8103497B1 (en) 2002-03-28 2012-01-24 Cypress Semiconductor Corporation External interface for event architecture
US7761845B1 (en) 2002-09-09 2010-07-20 Cypress Semiconductor Corporation Method for parameterizing a user module
US7295049B1 (en) * 2004-03-25 2007-11-13 Cypress Semiconductor Corporation Method and circuit for rapid alignment of signals
US8069436B2 (en) 2004-08-13 2011-11-29 Cypress Semiconductor Corporation Providing hardware independence to automate code generation of processing device firmware
US7332976B1 (en) 2005-02-04 2008-02-19 Cypress Semiconductor Corporation Poly-phase frequency synthesis oscillator
US7400183B1 (en) 2005-05-05 2008-07-15 Cypress Semiconductor Corporation Voltage controlled oscillator delay cell and method
US8085067B1 (en) 2005-12-21 2011-12-27 Cypress Semiconductor Corporation Differential-to-single ended signal converter circuit and method
US8067948B2 (en) 2006-03-27 2011-11-29 Cypress Semiconductor Corporation Input/output multiplexer bus
JP4751932B2 (ja) * 2006-07-28 2011-08-17 富士通株式会社 位相検出装置および位相同期装置
US8516025B2 (en) * 2007-04-17 2013-08-20 Cypress Semiconductor Corporation Clock driven dynamic datapath chaining
US8130025B2 (en) 2007-04-17 2012-03-06 Cypress Semiconductor Corporation Numerical band gap
US8040266B2 (en) 2007-04-17 2011-10-18 Cypress Semiconductor Corporation Programmable sigma-delta analog-to-digital converter
US8092083B2 (en) 2007-04-17 2012-01-10 Cypress Semiconductor Corporation Temperature sensor with digital bandgap
US9564902B2 (en) 2007-04-17 2017-02-07 Cypress Semiconductor Corporation Dynamically configurable and re-configurable data path
US8026739B2 (en) 2007-04-17 2011-09-27 Cypress Semiconductor Corporation System level interconnect with programmable switching
US9720805B1 (en) 2007-04-25 2017-08-01 Cypress Semiconductor Corporation System and method for controlling a target device
US8065653B1 (en) 2007-04-25 2011-11-22 Cypress Semiconductor Corporation Configuration of programmable IC design elements
US8266575B1 (en) 2007-04-25 2012-09-11 Cypress Semiconductor Corporation Systems and methods for dynamically reconfiguring a programmable system on a chip
US8049569B1 (en) 2007-09-05 2011-11-01 Cypress Semiconductor Corporation Circuit and method for improving the accuracy of a crystal-less oscillator having dual-frequency modes
US9448964B2 (en) 2009-05-04 2016-09-20 Cypress Semiconductor Corporation Autonomous control in a programmable system
US8970276B1 (en) * 2013-12-17 2015-03-03 Analog Devices, Inc. Clock signal synchronization

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL272023A (da) * 1960-12-05
US3521172A (en) * 1965-11-26 1970-07-21 Martin Marietta Corp Binary phase comparator
US3495184A (en) * 1968-03-11 1970-02-10 Radiation Inc Phase-locked loop having improved acquisition range
US3701039A (en) * 1968-10-28 1972-10-24 Ibm Random binary data signal frequency and phase compensation circuit
US3660647A (en) * 1969-12-24 1972-05-02 Us Navy Automatic signal delay tracking system
US3614635A (en) * 1969-12-31 1971-10-19 Ibm Variable frequency control system and data standardizer
US3714463A (en) * 1971-01-04 1973-01-30 Motorola Inc Digital frequency and/or phase detector charge pump
BE786226A (fr) * 1971-07-16 1973-01-15 Siemens Ag Alimentation en courant rythme pour un systeme de circuits de commutation a deux canaux
US3839599A (en) * 1972-11-10 1974-10-01 Gte Automatic Electric Lab Inc Line variation compensation system for synchronized pcm digital switching
JPS5721064B2 (da) * 1974-06-07 1982-05-04
US4001713A (en) * 1976-01-15 1977-01-04 Gte Sylvania Incorporated Phase lock loop circuit
JPS52124848A (en) * 1976-04-12 1977-10-20 Fujitsu Ltd Digital phase detection circuit
DE2735053C3 (de) * 1977-08-03 1980-05-22 Siemens Ag, 1000 Berlin Und 8000 Muenchen Digitaler Phasenregelkreis

Also Published As

Publication number Publication date
DE2963616D1 (en) 1982-10-28
IN153004B (da) 1984-05-19
FI792703A (fi) 1980-03-22
EG14080A (en) 1983-03-31
EP0010077B1 (en) 1982-09-01
FI70660B (fi) 1986-06-06
JPS55500724A (da) 1980-10-02
DK220080A (da) 1980-05-20
CS216684B2 (en) 1982-11-26
NO150260B (no) 1984-06-04
US4380083A (en) 1983-04-12
WO1980000901A1 (en) 1980-05-01
FI70660C (fi) 1986-09-24
HU178531B (en) 1982-05-28
IE48553B1 (en) 1985-03-06
DK149292C (da) 1987-01-19
AU525914B2 (en) 1982-12-09
NO793023L (no) 1980-03-24
AU5099379A (en) 1980-03-27
MX149453A (es) 1983-11-08
EP0010077A1 (en) 1980-04-16
IE791778L (en) 1980-03-21
DD146230A5 (de) 1981-01-28
NO150260C (no) 1984-09-12
SE413826B (sv) 1980-06-23
SE7809934L (sv) 1980-03-22
AR229083A1 (es) 1983-06-15
ES484315A1 (es) 1980-05-16
PL218426A1 (da) 1980-08-11
YU228379A (en) 1982-10-31
CA1142238A (en) 1983-03-01
PL128123B1 (en) 1983-12-31

Similar Documents

Publication Publication Date Title
DK149292B (da) Fremgangsmaade og indretning til regulering af fasen paa et styret signal i forhold til et referencesignal i et telekommunikationsanlaeg
US4584695A (en) Digital PLL decoder
EP0613245B1 (en) Digital phase shifter
US4789996A (en) Center frequency high resolution digital phase-lock loop circuit
JP5889272B2 (ja) プログラマブルロジックデバイス用のデジタル適応回路網および方法
US5526361A (en) Bit demultiplexor for demultiplexing a serial data stream
CA1315357C (en) Phase adjusting circuit
JPH0347779B2 (da)
EP0317821A2 (en) High resolution digital phase-lock loop circuit
KR20080091232A (ko) 시험 장치 및 시험 방법
CA1308448C (en) Method of and circuit arrangement for recovering a bit clock from a received digital communication signal
US5349610A (en) Digital data detecting and synchronizing circuit
US4048581A (en) Oscillator frequency control loop
US3962634A (en) Automatic delay compensator
EP1385306B1 (en) Method and apparatus for synchronising multiple serial datastreams in parallel
GB2073515A (en) Frequency locked loop
US4355284A (en) Phase correction system
NO173529B (no) Digital klokkeutleder for bipolare signaler
US7236552B2 (en) Data transmission
US5105440A (en) Method and apparatus for adaptive equalization of pulse signals
SE519113C2 (sv) Anordning för fångning av data
US4965811A (en) Adaptive timing
US4317080A (en) Signal monitor system
US2811717A (en) Automatic phase comparator apparatus
US4405897A (en) Frequency deviation testing and adjusting system for frequency modulated oscillators