DE69227438T2 - Verfahren zur Herstellung eines selbstjustierenden Kontaktfensters in integrierten Schaltungen - Google Patents
Verfahren zur Herstellung eines selbstjustierenden Kontaktfensters in integrierten SchaltungenInfo
- Publication number
- DE69227438T2 DE69227438T2 DE69227438T DE69227438T DE69227438T2 DE 69227438 T2 DE69227438 T2 DE 69227438T2 DE 69227438 T DE69227438 T DE 69227438T DE 69227438 T DE69227438 T DE 69227438T DE 69227438 T2 DE69227438 T2 DE 69227438T2
- Authority
- DE
- Germany
- Prior art keywords
- layer
- conformal dielectric
- dielectric
- contact
- depositing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H10W20/069—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US07/815,316 US5880022A (en) | 1991-12-30 | 1991-12-30 | Self-aligned contact window |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE69227438D1 DE69227438D1 (de) | 1998-12-03 |
| DE69227438T2 true DE69227438T2 (de) | 1999-05-06 |
Family
ID=25217437
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE69227438T Expired - Fee Related DE69227438T2 (de) | 1991-12-30 | 1992-12-10 | Verfahren zur Herstellung eines selbstjustierenden Kontaktfensters in integrierten Schaltungen |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US5880022A (OSRAM) |
| EP (1) | EP0550174B1 (OSRAM) |
| JP (1) | JPH05259182A (OSRAM) |
| DE (1) | DE69227438T2 (OSRAM) |
| ES (1) | ES2123543T3 (OSRAM) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6103612A (en) * | 1998-09-02 | 2000-08-15 | Micron Technology, Inc. | Isolated interconnect studs and method for forming the same |
| US6767797B2 (en) | 2002-02-01 | 2004-07-27 | Agere Systems Inc. | Method of fabricating complementary self-aligned bipolar transistors |
| JP2004200400A (ja) * | 2002-12-18 | 2004-07-15 | Toshiba Corp | 半導体装置およびその製造方法 |
| US7169676B1 (en) * | 2005-05-23 | 2007-01-30 | Advanced Micro Devices, Inc. | Semiconductor devices and methods for forming the same including contacting gate to source |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS57130461A (en) * | 1981-02-06 | 1982-08-12 | Hitachi Ltd | Semiconductor memory storage |
| JP2681887B2 (ja) * | 1987-03-06 | 1997-11-26 | シ−メンス、アクチエンゲゼルシヤフト | 3次元1トランジスタメモリセル構造とその製法 |
| US4844776A (en) * | 1987-12-04 | 1989-07-04 | American Telephone And Telegraph Company, At&T Bell Laboratories | Method for making folded extended window field effect transistor |
| US4944682A (en) * | 1988-10-07 | 1990-07-31 | International Business Machines Corporation | Method of forming borderless contacts |
| US5026666A (en) * | 1989-12-28 | 1991-06-25 | At&T Bell Laboratories | Method of making integrated circuits having a planarized dielectric |
| US4981810A (en) * | 1990-02-16 | 1991-01-01 | Micron Technology, Inc. | Process for creating field effect transistors having reduced-slope, staircase-profile sidewall spacers |
| US4996167A (en) * | 1990-06-29 | 1991-02-26 | At&T Bell Laboratories | Method of making electrical contacts to gate structures in integrated circuits |
| US5037777A (en) * | 1990-07-02 | 1991-08-06 | Motorola Inc. | Method for forming a multi-layer semiconductor device using selective planarization |
| KR920003461A (ko) * | 1990-07-30 | 1992-02-29 | 김광호 | 접촉영역 형성방법 및 그를 이용한 반도체장치의 제조방법 |
| US4997790A (en) * | 1990-08-13 | 1991-03-05 | Motorola, Inc. | Process for forming a self-aligned contact structure |
| US5049517A (en) * | 1990-11-07 | 1991-09-17 | Micron Technology, Inc. | Method for formation of a stacked capacitor |
| US5114879A (en) * | 1990-11-30 | 1992-05-19 | Texas Instruments Incorporated | Method of forming a microelectronic contact |
| US5084405A (en) * | 1991-06-07 | 1992-01-28 | Micron Technology, Inc. | Process to fabricate a double ring stacked cell structure |
| EP0540276B1 (en) * | 1991-10-31 | 1997-09-24 | STMicroelectronics, Inc. | A self-aligned contact process |
| US5200358A (en) * | 1991-11-15 | 1993-04-06 | At&T Bell Laboratories | Integrated circuit with planar dielectric layer |
-
1991
- 1991-12-30 US US07/815,316 patent/US5880022A/en not_active Expired - Lifetime
-
1992
- 1992-12-10 ES ES92311252T patent/ES2123543T3/es not_active Expired - Lifetime
- 1992-12-10 EP EP92311252A patent/EP0550174B1/en not_active Expired - Lifetime
- 1992-12-10 DE DE69227438T patent/DE69227438T2/de not_active Expired - Fee Related
- 1992-12-24 JP JP4343916A patent/JPH05259182A/ja active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| JPH05259182A (ja) | 1993-10-08 |
| DE69227438D1 (de) | 1998-12-03 |
| ES2123543T3 (es) | 1999-01-16 |
| EP0550174A3 (OSRAM) | 1994-01-12 |
| US5880022A (en) | 1999-03-09 |
| HK1003460A1 (en) | 1998-10-30 |
| EP0550174B1 (en) | 1998-10-28 |
| EP0550174A2 (en) | 1993-07-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69211093T2 (de) | Verfahren zur Herstellung einer integrierten Schaltung mit selbstjustierten Kontakten zwischen eng beabstandeten Strukturen | |
| DE69220995T2 (de) | Metallisierung eines integrierten Schaltkreises mit Nullkontaktanforderung des Gehäuses und Verfahren zu seiner Herstellung | |
| DE3586554T2 (de) | Verfahren zur selektiven exposition der seitenwaende eines grabens und dessen verwendung fuer die herstellung von einem substratkontakt aus metallsiliziden mit dielektrischem material gefuellten graeben isolierter anordnungen. | |
| DE69223193T2 (de) | Feldeffekttransistor mit Submikronbreite-Gate | |
| DE69226328T2 (de) | Selbstjustierende Kontaktstützer für Halbleitervorrichtungen | |
| DE102019216082B4 (de) | Skalierter gate-kontakt und source/drain-kappe sowie verfahren zu dessen herstellung | |
| DE69621412T2 (de) | Verfahren zur Herstellung einer Halbleitereinrichtung mit einem aus einer Grube herausragenden Isolationsoxid | |
| DE10030308A1 (de) | Verfahren zur Herstellung eines Kontaktstifts und eines Halbleiterbauelementes | |
| DE102018208546B4 (de) | Strukturen aus dem mittleren Bereich der Fertigungslinie und Herstellungsverfahren dafür | |
| DE4127967A1 (de) | Mos-transistor mit gate-drain-elektrodenueberlapp und verfahren zu seiner herstellung | |
| DE69222390T2 (de) | Herstellungsverfahren eines selbstjustierenden Kontakts | |
| DE19919939B4 (de) | Verfahren zur Bildung von elektrisch leitenden Leitungen in integrierten Speicherschaltungen unter Verwendung von selbstjustierenden Silicid-Sperrschichten | |
| DE69130787T2 (de) | Ätzverfahren für eine leitende Doppelschicht-Struktur | |
| DE112006002952B4 (de) | Verfahren zur Herstellung von Halbleiteranordnungen mit Spacern | |
| EP0453644A2 (de) | Verfahren zur Herstellung einer Öffnung in einem Halbleiterschichtaufbau und dessen Verwendung zur Herstellung von Kontaktlöchern | |
| DE69428329T2 (de) | Feldeffekttransistor mit einem versiegelten diffundierten Übergang | |
| DE69625007T2 (de) | Halbleiterelement-Herstellungsverfahren | |
| DE4447149A1 (de) | Vollständig eingeebneter konkaver Transistor | |
| DE69227438T2 (de) | Verfahren zur Herstellung eines selbstjustierenden Kontaktfensters in integrierten Schaltungen | |
| DE10261404A1 (de) | Verfahren zum Herstellen eines Halbleiterbauelements | |
| DE19746901C2 (de) | Verfahren zur Herstellung eines vertikalen MOS-Transistors | |
| DE69033747T2 (de) | Interkonnektion am Niveau des Gates aus Siliziden | |
| DE60119350T2 (de) | Methode zur Herstellung von Leiterbahnstrukturen | |
| DE102023104793A1 (de) | Dünnfilmwiderstand | |
| DE69034048T2 (de) | Planare Isoliertechnik für integrierte Schaltungen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |