DE69226401T2 - Ausführung der IEEE 1149.1-Schnittstellenarchitektur - Google Patents
Ausführung der IEEE 1149.1-SchnittstellenarchitekturInfo
- Publication number
- DE69226401T2 DE69226401T2 DE1992626401 DE69226401T DE69226401T2 DE 69226401 T2 DE69226401 T2 DE 69226401T2 DE 1992626401 DE1992626401 DE 1992626401 DE 69226401 T DE69226401 T DE 69226401T DE 69226401 T2 DE69226401 T2 DE 69226401T2
- Authority
- DE
- Germany
- Prior art keywords
- input
- flip
- flop
- multiplexer
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000008878 coupling Effects 0.000 claims abstract 2
- 238000010168 coupling process Methods 0.000 claims abstract 2
- 238000005859 coupling reaction Methods 0.000 claims abstract 2
- 210000004027 cell Anatomy 0.000 description 22
- 238000012360 testing method Methods 0.000 description 14
- 230000001960 triggered effect Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 9
- 230000000630 rising effect Effects 0.000 description 7
- 210000003888 boundary cell Anatomy 0.000 description 5
- 230000001360 synchronised effect Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000036316 preload Effects 0.000 description 1
- 239000013598 vector Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318541—Scan latches or cell details
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| GB919111179A GB9111179D0 (en) | 1991-05-23 | 1991-05-23 | An implementation of the ieee 1149.1 boundary-scan architecture |
| GB9127379A GB2256058A (en) | 1991-05-23 | 1991-12-24 | Ieee 1149.1 boundary- scan architecture |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE69226401D1 DE69226401D1 (de) | 1998-09-03 |
| DE69226401T2 true DE69226401T2 (de) | 1999-03-04 |
Family
ID=26298940
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE1992626401 Expired - Lifetime DE69226401T2 (de) | 1991-05-23 | 1992-04-30 | Ausführung der IEEE 1149.1-Schnittstellenarchitektur |
Country Status (3)
| Country | Link |
|---|---|
| EP (1) | EP0514700B1 (enExample) |
| JP (1) | JP3207245B2 (enExample) |
| DE (1) | DE69226401T2 (enExample) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FI100136B (fi) * | 1993-10-01 | 1997-09-30 | Nokia Telecommunications Oy | Menetelmä integroidun piirin testaamiseksi sekä integroitu piiri |
| US6173428B1 (en) * | 1994-11-16 | 2001-01-09 | Cray Research, Inc. | Apparatus and method for testing using clocked test access port controller for level sensitive scan designs |
| SE504041C2 (sv) * | 1995-03-16 | 1996-10-21 | Ericsson Telefon Ab L M | Integrerat kretsarrangemang för provning |
| US6594789B2 (en) * | 1997-09-16 | 2003-07-15 | Texas Instruments Incorporated | Input data capture boundary cell connected to target circuit output |
| JP2002259207A (ja) * | 2001-03-02 | 2002-09-13 | Fujitsu Ltd | 情報処理装置及び信号処理装置並びにインタフェース装置 |
| US7506228B2 (en) | 2006-02-14 | 2009-03-17 | Atmel Corporation | Measuring the internal clock speed of an integrated circuit |
| FR2972087B1 (fr) * | 2011-02-24 | 2014-05-30 | Dolphin Integration Sa | Circuit de bascule commandee par impulsions |
| US11547192B2 (en) | 2019-05-09 | 2023-01-10 | Renee Boncore Scalzini | Bag organizer systems and methods of assembly |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4504784A (en) * | 1981-07-02 | 1985-03-12 | International Business Machines Corporation | Method of electrically testing a packaging structure having N interconnected integrated circuit chips |
| US5042034A (en) * | 1989-10-27 | 1991-08-20 | International Business Machines Corporation | By-pass boundary scan design |
-
1992
- 1992-04-30 EP EP19920107369 patent/EP0514700B1/en not_active Expired - Lifetime
- 1992-04-30 DE DE1992626401 patent/DE69226401T2/de not_active Expired - Lifetime
- 1992-05-20 JP JP15276792A patent/JP3207245B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| EP0514700B1 (en) | 1998-07-29 |
| EP0514700A2 (en) | 1992-11-25 |
| DE69226401D1 (de) | 1998-09-03 |
| JPH05180911A (ja) | 1993-07-23 |
| EP0514700A3 (enExample) | 1995-01-11 |
| JP3207245B2 (ja) | 2001-09-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE60218498T2 (de) | Elektronisches gerät | |
| DE69107463T2 (de) | Integrierte Schaltung, System und Verfahren zur Fehlererzeugung. | |
| DE69118952T2 (de) | Halbleitervorrichtung mit integrierter Halbleiterschaltung und Betriebsverfahren dafür | |
| DE4221748C2 (de) | Bypass-Abtastpfad und integrierte Schaltkreiseinrichtung mit mindestens einem solchen Bypass-Abtastpfad | |
| DE4110151C2 (de) | Integrierte Schaltungsvorrichtung | |
| DE68921269T2 (de) | Integrierte Prüfschaltung. | |
| DE69533275T2 (de) | Ein Steuergerät zur Durchführung der Abtastprüfung | |
| DE2728676C2 (de) | Stufenempfindliches, als monolithisch hochintegrierte Schaltung ausgeführtes System aus logischen Schaltungen mit darin eingebetteter Matrixanordnung | |
| DE68928837T2 (de) | Prüf-Puffer/Register | |
| DE69226001T2 (de) | Hochgeschwindigkeitsprüfung einer integrierten Schaltung mit JTAG | |
| DE60025789T2 (de) | Logische eingebaute Selbstprüfung (LBIST) Steuerschaltungen, Systeme und Verfahren mit automatischer Bestimmung der maximalen Abtastkettenlänge | |
| DE69628034T2 (de) | Hochimpedanzmodus für jtag | |
| DE68923086T2 (de) | Verfahren zum Testen von hierarchisch organisierten integrierten Schaltungen und integrierte Schaltungen, geeignet für einen solchen Test. | |
| DE102004009693A1 (de) | Technik zum Kombinieren eines Abtasttests und eines eingebauten Speicherselbsttests | |
| DE60309931T2 (de) | Verbindung mehrerer testzugriffsportsteuerungsvorrichtungen durch ein einzeltestzugriffsport | |
| DE3709032A1 (de) | Grossschaltkreis-halbleitervorrichtung | |
| DE102016116717A1 (de) | Scan-Ketten-Schaltung, die eine Injektion eines logischen Selbsttestmusters während der Laufzeit unterstützt | |
| DE69321207T2 (de) | Abtastprüfung für integrierte Schaltkreise | |
| DE3855410T2 (de) | Diagnosegerät für ein Datenverarbeitungssystem | |
| DE69516303T2 (de) | Prüfverfahren und vorrichtung für pegelempfindliche abfragekonstruktionen | |
| DE60306164T2 (de) | Verfahren und kontrolllogik zum ansteuern von mehreren taps (test access ports) über einen einzigen tap | |
| DE69720157T2 (de) | System und Verfahren zur Prüfung elektronischer Geräte | |
| DE69226401T2 (de) | Ausführung der IEEE 1149.1-Schnittstellenarchitektur | |
| DE69229362T2 (de) | Schaltung zur Erzeugung künstlicher Zufallszahlenmuster | |
| DE2902375A1 (de) | Logikbaustein fuer integrierte digitalschaltungen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8327 | Change in the person/name/address of the patent owner |
Owner name: FREESCALE SEMICONDUCTOR, INC., AUSTIN, TEX., US |
|
| 8328 | Change in the person/name/address of the agent |
Representative=s name: SCHUMACHER & WILLSAU, PATENTANWALTSSOZIETAET, 80335 |
|
| R071 | Expiry of right |
Ref document number: 514700 Country of ref document: EP |