DE60306801T2 - Vorrichtung und verfahren zur bereitstellung pulsbreitenmodulation - Google Patents
Vorrichtung und verfahren zur bereitstellung pulsbreitenmodulation Download PDFInfo
- Publication number
- DE60306801T2 DE60306801T2 DE60306801T DE60306801T DE60306801T2 DE 60306801 T2 DE60306801 T2 DE 60306801T2 DE 60306801 T DE60306801 T DE 60306801T DE 60306801 T DE60306801 T DE 60306801T DE 60306801 T2 DE60306801 T2 DE 60306801T2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- circuit
- timer
- pulse width
- control circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 title claims description 7
- 230000010363 phase shift Effects 0.000 claims description 7
- 239000007853 buffer solution Substances 0.000 claims description 3
- 230000003213 activating effect Effects 0.000 claims 1
- 239000000872 buffer Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 230000007704 transition Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000001351 cycling effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 description 1
- 238000013139 quantization Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/5387—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
- H02M7/53871—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current
- H02M7/53873—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current with digital control
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/12—Regulating voltage or current wherein the variable actually regulated by the final control device is ac
- G05F1/40—Regulating voltage or current wherein the variable actually regulated by the final control device is ac using discharge tubes or semiconductor devices as final control devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/02—Digital function generators
- G06F1/025—Digital function generators for functions having two-valued amplitude, e.g. Walsh functions
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/157—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with digital control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/08—Duration or width modulation ; Duty cycle modulation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/661—Improving the reconstruction of the analogue output signal beyond the resolution of the digital input signal, e.g. by interpolation, by curve-fitting, by smoothing
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/82—Digital/analogue converters with intermediate conversion to time interval
- H03M1/822—Digital/analogue converters with intermediate conversion to time interval using pulse width modulation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Dc-Dc Converters (AREA)
- Pulse Circuits (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
- HINTERGRUND DER ERFINDUNG
- 1. Gebiet der Erfindung
- Die vorliegende Erfindung betrifft allgemein Schaltenergieversorgungsschaltkreise und insbesondere Pulsbreitenmodulationssysteme zur Verwendung in Schaltenergieversorgungsschaltkreisen.
- 2. Hintergrund der Erfindung
- Schaltenergieversorgungsschaltkreise werden allgemein verwendet, um eine eingehende AC- oder DC-Spannung oder -Strom in einen unterschiedlichen AC- oder DC-Spannungs- oder -Stromausgang umzuwandeln. Solche Schaltkreise enthalten typischerweise eine oder mehrere Schaltvorrichtungen (zum Beispiel MOSFETs) und passive Bauteile (zum Beispiel Induktivitäten, Kondensatoren), um Energie von der Eingangsquelle auf den Ausgang zu wandeln. Es ist bekannt, eine Pulsbreitenmodulationsvorrichtung zu verwenden, um die Schaltvorrichtungen mit einer gewünschten Frequenz ein- und auszuschalten. Die Pulsbreitenmodulationsvorrichtung reguliert die Ausgangsspannung, den Strom oder die Leistung, die oder der von dem Schaltenergieversorgungsschaltkreis geliefert wird, in dem der Taktzyklus geändert wird, der an die Schaltvorrichtungen angelegt wird.
- Pulsbreitenmodulationsvorrichtung wie diese schaffen ein einfaches und dennoch effektives Werkzeug zur Bereitstellung von pulsbreitenmodulierten Signalen mit relativ präzisen Dauern und Taktzyklen und werden in einer Unzahl von Anwendungen verwendet, beispielsweise Spannungsreglermodulen, DC/DC-Wandlern und anderen elektronischen Vorrichtungen. Um die Integration zusammen mit digitalen Steuersystemen zu vereinfachen, wurden digital gesteuerte Pulsbreitenmodulationssysteme entwickelt. Diese digital gesteuerten Pulsbreitenmodulationssysteme werden in unterschiedlichen Formen implementiert, einschließlich als Zähler mit einer Hochfrequenz-Taktversorgung, Ringoszillatoren mit einem Multiplexer und in Nachschlagtabellen.
- Da die gewünschte Auflösung von pulsbreitenmodulierten Signalen fortfährt, anzusteigen, hat sich gezeigt, dass vorhandene digital gesteuerte Pulsbreitenmodulationssysteme in mancherlei Hinsicht unbefriedigend sind. Beispielsweise können pulsbreitenmodulierte Signale hoher Auflösung, die von den digital gesteuerten Pulsbreitenmodulationssystemen geliefert werden, Wellenform-Diskontinuitäten enthalten und können zu Rauschen und Schwingungs-Unterharmonischen führen. Erhöhte Auflösung entspricht üblicherweise auch sehr hohen Schwingungsfrequenzen, welche einen Gigazyklus übersteigen.
- Die Druckschrift
EP 0875994 zeigt einen digitalen Pulsbreitenmodulator mit Dither, um die Rauscherzeugung zu verringern. Die Veröffentlichung von Peterchev A. V. und Sanders, S. R. „Quantization resolution and limit cycling in digitally controlled PWR converters" diskutiert die Verwendung eines digitalen Dithers als Mittel zur Erhöhung der Auflösung. - Angesichts des Voranstehenden kann davon ausgegangen werden, dass eine Notwendigkeit für ein verbessertes pulsbreitenmodulationssystem besteht, welches die genannten Hindernisse und Mängel von momentan verfügbaren Pulsbreitenmodulationssystemen beseitigt. Insbesondere besteht eine Notwendigkeit für ein hochauflösendes Pulsbreitenmodulationssystem zur Verwendung in Schaltenergieversorgungsschaltkreisen.
- ZUSAMMENFASSUNG DER ERFINDUNG
- Die vorliegende Erfindung ist auf ein Pulsbreitenmodulationssystem gerichtet, welches ein Steuersignal zu empfangen vermag und ein pulsbreitenmoduliertes Signal hoher Auflösung mit einem bestimmten durchschnittlichen Taktzyklus bereitzustellen vermag.
- Das Pulsbreitenmodulationssystem enthält einen Zeitgeberschaltkreis, einen Dither-Schaltkreis und einen Signalgenerator. Der Zeitgeberschaltkreis vermag eines oder mehrere Zeitgebersignale für das Pulsbreitenmodulationssystem bereitzustellen. Jedes der Zeitgebersignale kann eine Zeitgeberimpuls gemäß einer vorbestimmten Sequenz während eines jeden Zeitgeberzyklus des Zeitgeberschaltkreises bereitstellen. Der Dither-Schaltkreis vermag das Steuersignal zu empfangen und ein modifiziertes Steuersignal bereitzustellen. Bei Empfang des modifizierten Steuersignals und der Mehrzahl von Zeitgebersignalen vermag der Signalgenerator das pulsbreitenmodulierte Signal mit einem Taktzyklus bereitzustellen, welches, wenn es über eine Mehrzahl von Zeitgeberzyklen hinweg gemittelt wird, annähernd gleich dem vorbestimmten durchschnittlichen Taktzyklus ist.
- Wenn das Steuersignal beispielsweise ein (m+n)-Bit binäres Wort aufweist, kann das Pulsbreitenmodulationssystem so gestaltet werden, dass es das pulsbreitenmodulierte Signal mit einem vorbestimmten durchschnittlichen Taktzyklus mit einer Auf lösung von im Wesentlichen 2-(m+n) bereitstellen kann. Der Zeitgeberschaltkreis ist dafür ausgelegt, 2m Zeitgebersignale bereitzustellen und der Dither-Schaltkreis ist dafür ausgelegt, das Steuersignal derart zu dithern, dass das modifizierte Steuersignal eine Serie von bis zu 2n m-Bit binären Wörtern ist. Der Signalgenerator ist dafür ausgelegt, die 2m Zeitgebersignale und die Serie von 2n m-Bit binären Wörtern des modifizierten Steuersignals zu empfangen und das pulsbreitenmodulierte Signal zu liefern. Wenn der Taktzyklus des pulsbreitenmodulierten Signals über ein Maximum von 2n Zeitgeberzyklen gemittelt wird, ist der gemittelte Taktzyklus annähernd gleich dem vorbestimmten gemittelten Taktzyklus. Die Kombination des Dither-Schaltkreises und Signalgenerators kann die höchstmögliche Dither-Frequenz liefern, sodass das System die niederfrequenten Komponenten im Spektrum des pulsbreitenmodulierten Systems vermeidet. Im Ergebnis ist die vorliegende Erfindung ideal für Leistungsanwendungen geeignet, beispielsweise Schaltenergieversorgungsschaltkreisen, um niederfrequentes Rauschen am Ausgang zu verringern.
- Weitere Aspekte und Merkmale der vorliegenden Erfindung ergeben sich unter Berücksichtigung der folgenden Beschreibung in Zusammenhang mit der beigefügten Zeichnung.
- KURZE BESCHREIBUNG DER ZEICHNUNG
-
1 ist ein beispielhaftes Blockdiagramm einer Ausführungsform eines Pulsbreitenmodulationssystems gemäß der vorliegenden Erfindung. -
2A zeigt eine Ausführungsform eines Zeitgeberschaltkreises zur Bereitstellung der Zeitgebersignale. -
2B ist ein erläuterndes Zeitdiagramm von internen Zeitgebersignalen, die vom Zeitgeberschaltkreis von2A geliefert werden. -
3 zeigt eine beispielhafte Ausführungsform eines Dither-Schaltkreises für das Pulsbreitenmodulationssystem von1 . -
4A zeigt eine beispielhafte Ausführungsform eines Signalgenerators für das Pulsbreitenmodulationssystem von1 . -
4B ist eine erläuterndes Zeitdiagramm eines pulsbreitenmodulierten Signals, das vom Signalgenerator von4A geliefert wird. -
5 zeigt eine andere exemplarische Ausführungsform des Signalgenerators von1 . -
6 zeigt ein Spannungsreglermodul, welches eine beispielhafte Ausführungsform des Pulsbreitenmodulationssystems der vorliegenden Erfindung enthält. - Es sei festzuhalten, dass die Figuren nicht maßstäblich gezeichnet sind und dass Elemente mit ähnlichen Aufbauten oder Funktionen für gewöhnlich mit gleichen Bezugszeichen für Darstellungszwecke in allen Figuren bezeichnet sind. Es sei auch festzuhalten, dass die Figuren nur die Beschreibung bevorzugter Ausführungsformen der vorliegenden Erfindung erleichtern sollen. Die Figuren beschreiben nicht jeden Aspekt der vorliegenden Erfindung und schränken den Umfang der Erfindung nicht ein.
- DETAILIERTE BESCHREIBUNG BEVORZUGTER AUSFÜHRUNGSFORMEN
- Da momentane Pulsbreitenmodulationssysteme sehr hochfrequente Oszillatoren benötigen und sie empfindlich für Rauschen und Oszillator-Unterharmonische oder für beides sind, kann ein Pulsbreitenmodulationssystem, welches verbesserte digitale Steuerschemata verwendet, um pulsbreitenmodulierte Signale hoher Auflösung zu schaffen, viel besser den Wünschen entsprechen und kann eine Basis für einen großen Bereich elektronischer Anwendungen, beispielsweise Spannungsreglermodulen und Leistungssystemen liefern. Dieses Ergebnis kann durch eine beispielhafte Ausführungsform der vorliegenden Erfindung unter Verwendung eines Pulsbreitenmodulationssystems
100 gemäß1 erreicht werden. - Das Pulsbreitenmodulationssystem
100 kann ein Steuersignal520 über einen Steuerbus510 empfangen und ein pulsbreitenmoduliertes Signal420 hoher Auflösung über einen Signalanschluss410 übertragen. Das Steuersignal520 kann jeden Typ von Steuersignal umfassen und in einer bevorzugten Ausführungsform ist das Steuersignal520 ein digitales Steuersignal, welches ein binäres Wort mit einer bestimmten Anzahl von Bits enthält, beispielsweise ein binäres Wort von (m+n)-Bit. Die Dezimalzahlen m und n können jeweils irgendeine positive reale ganze Zahl sein. Die das (m+n)-Bit binäre Wort aufweisenden Bits des Steuersignals520 können dem Pulsbreitenmodulationssystem100 auf jede Weise übertragen werden, einschließlich über eine serielle oder parallele Datenübertragung. Bei Empfang des Steuersignals520 überträgt das Pulsbreitenmodulationssystem100 das pulsbreitenmodulierte Signal420 . Wie nachfolgend noch näher beschrieben werden wird, hat, wenn das Steuersignal520 das (m+n)-Bit binäre Wort enthält, das pulsbreitenmodulierte Signal420 einen durchschnittlichen Taktzyklus mit einer Auflösung von im Wesentlichen 2-(m+n). Folglich ist der durchschnittliche Taktzyklus des pulsbreitenmodulierten Signals420 gleich einem Quotienten eines Dezimaläquivalenten des (m+n)-Bit binären Worts und der (m+n)-ten Potenz von 2, wie in Gleichung 1 gezeigt: - Steuer Signal
10 ist das Dezimaläquivalent des (m+n)-Bit binären Worts des Steuersignals520 . Wenn beispielsweise m = 2 und n = 1, kann das Steuersignal520 das 3-Bit binäre Wort 1012 sein. Da in diesem Beispiel das 3-Bit binäre Wort 1012 äquivalent zur Dezimalziffer 510 ist, liefert das Pulsbreitenmodulationssystem100 das sich ergebende pulsbreitenmodulierte Signal420 mit dem durchschnittlichen Taktzyklus, der im Wesentlichen gleich ((5/2(2+1))·100%) oder 62,5% ist. - Das Pulsbreitenmodulationssystem
100 kann auf jede Weise vorgesehen werden, beispielsweise mit einem oder mehreren integrierten Bestandteilen und/oder diskreten Bestandteilen. In der beispielhaften Ausführungsform von1 enthält das Pulsbreitenmodulationssystem100 einen Zeitgeberschaltkreis200 , einen Dither-Schaltkreis300 und einen Signalgenerator400 . Allgemein gesagt, der Dither-Schaltkreis300 empfängt und dithert ein Steuersignal520 zur Erzeugung eines modifizierten Steuersignals320 , das dem Signalgenerator400 übermittelt wird. Der Zeitgeberschaltkreis200 erzeugt und überträgt ein Zeitgebersignal oder Signale an den Dither-Schaltkreis300 und den Signalgenerator400 . Bei Empfang des modifizierten Steuersignals und des Zeitgebersignals erzeugt der Signalgenerator ein pulsbreitenmoduliertes Signal420 hoher Auflösung. - Wie oben beschrieben, liefert der Zeitgeberschaltkreis
200 eines oder mehrere Zeitgebersignale für das Pulsbreitenmodulationssystem100 über einen Zeitgeberpuls210 . Der Typ von Zeitgebersignalen, der von dem Zeitgeberschaltkreis200 geliefert wird, kann auf dem Steuersignal520 basieren. Wenn beispielsweise das Steuersignal520 das (m+n)-Bit binäre Wort aufweist, kann der Zeitgeberschaltkreis200 2m Zeitgebersignale D[0...2m-1 ] liefern. Eine beispielhafte Ausführungsform des Zeitgeberschaltkreises200 ist in2A als Zeitgeberschaltkreis200' gezeigt. Der Zeitgeberschaltkreis200' enthält einen Ringoszillator220 zum Tragen eines Ringoszillatorsignals. Der Ringoszillator220 kann eine digitale Verzögerungsleitung230 enthalten, die eine Anzahl von Verzögerungselementen240 enthält. Wie in2A gezeigt, können die Verzögerungselemente240 nichtinvertierende Verzögerungselemente sein. Der Zeitgeberschaltkreis200' kann auch mit einem Verzögerungsbus oder Zeitgeberbus210 , der die 2m Zeitgebersignale D[0...2m-1] führt, enthalten oder hiermit verbunden sein. Wie nachfolgend beschrieben wird, werden die positiven und negativen Steigungen von zwei benachbarten Zeitgebersignalen um die Zeit td verzögert. Diese Verzögerung td wird von den Verzögerungselementen240 der digitalen Verzögerungsleitung230 geliefert. Da es 2m Zeitgebersignale gibt, enthält die Verzögerungsleitung230 bevorzugt 2m-1-1 Verzögerungselemente240 und eine invertierendes Verzögerungselement250 in Serienschaltung, wobei jedes Verzögerungselement240 ein Eingangssignal245a zu empfangen vermag und dieses Eingangssignal245a um td zu verzögern vermag, um ein Ausgangssignal245b zu erzeugen. Die Ausgangssignale245b können dann als Zeitgebersignale D[0...2m-1] über Schnittstellenblöcke270a und270b dem Zeitgeberbus210 und dem nächsten Verzögerungselement240 in der Verzögerungsleitung230 zugeführt werden. Folglich pflanzt sich in der digitalen Verzögerungsleitung230 der Ringoszillator durch aufeinanderfolgende Verzögerungselemente240 fort, um eine Serie von Zeitgebersignalen D[0...2m-1 ] zu erzeugen, wobei jedes Zeitgebersignal um eine Zeit td gegenüber dem vorhergehenden Zeitgebersignal verzögert ist. Wie nachfolgend erläutert wird, ist der Zeitgeberzyklus TC des Zeitgeberschaltkreises200' gleich dem zweifachen der Gesamtverzögerung, die von der Verzögerungsleitung203 auferlegt wird. - Der Zeitgeberschaltkreis
200' kann Schnittstellenblöcke270a und270b enthalten, um niedrigimpedante Ausgänge für die Verzögerungsleitung230 zu liefern. In der beispielhaften Ausführungsform von2A ist der Schnittstellenblock270a ein nichtinvertierender Block, der nichtinvertierende Elemente280a enthält, um die erste Hälfte des Zeitgeberbusses210 zu erzeugen und der Schnittstellenblock270b ist ein invertierende Block, der invertierende Elemente280b enthält, um die zweite Hälfte des Zeitgeberbusses210 zu erzeugen. Der Zeitgeberschaltkreis200' kann auch einen Rückkopplungsinverter250 enthalten, um den Ring des Ringoszillators220 zu schließen. Der Rückkopplungsinverter250 liefert bevorzugt die gleiche Verzögerung td wie das Verzögerungselement240 . - Eine beispielhafte Ausführungsform der Zeitgebersignale D[0...2m-1], die von dem Zeitgeberschaltkreis
200' erzeugt werden, ist in dem Zeitdiagramm von2B gezeigt. Jedes der Zeitgebersignale D[0...2m-1 ] ist eine Serie von Spannungs- oder Stromimpulsen P mit gleichförmiger Pulsbreite. Jeder der Zeitgebersignale D[0...2m-1] liefert einen Puls P gemäß einer vorbestimmten Sequenz während eines jeden Zeitgeberzyklus TC des Zeitgeberschaltkreises200 . Der Zeitgeberzyklus TC beträgt im Wesentlichen 2m-Perioden von td. Die Breite eines jeden Pulses P beträgt im Wesentlichen 2m-1-1 Perioden von td. Aufeinanderfolgende Zeitgebersignale D[0...2m-1 ] initiieren einen Impuls P pro Zeit, da die positiven (und negativen) Steigungen zweier auf einanderfolgender Zeitgebersignale um die Verzögerung td verzögert sind. Folglich ist die Zeit zwischen den steigenden oder positiven Flanken irgendwelcher zweier aufeinanderfolgender Signale die Zeit td. Wie oben beschrieben, wird diese Verzögerung von der digitalen Verzögerungsleitung230 geliefert. Beispielsweise liefert das Zeitgebersignal D0 einen Puls P zur Zeit t = 0 und dann liefert das Zeitgebersignal D1 einen Puls P zu einer Zeit t = td etc., bis das Zeitgebersignal D0 wieder einen Puls P zur Zeit 2m·T liefert. Zur Zeit 2m·T tritt der Zeitgeberschaltkreis200 in einen anderen Zeitgeberzyklus TC ein und die Zeitgebersignale D[0...2m-1] liefern wieder die Pulse P, wobei sich die bestimmte Sequenz gemäß obiger Beschreibung im Wesentlichen wiederholt. Die Zeitgebersignale D[0...2m-1] fahren fort, die bestimmte Sequenz von Pulsen P für jeden aufeinanderfolgenden Zeitgeberzyklus TC zu wiederholen. - Wie oben beschrieben, vermag der Dither-Schaltkreis
300 das Steuersignal520 , z.B. das (m+n)-Bit Wort des Steuersignals zu empfangen und ein modifiziertes Steuersignal320 zu liefern. Bevorzugt ist der Dither-Schaltkreis300 ein (m+n)-Bit-zu-m-Bit-Dither-Schaltkreis und ist dafür ausgelegt, das (m+n)-Bit binäre Wort des Steuersignals520 zu dithern, um das modifizierte Steuersignal320 als eine vorbestimmte Serie von bis zu 2n m-Bit binären Wörtern zu bilden. Obgleich das Pulsbreitenmodulationssystem100 so ausgelegt werden kann, das es ohne den Dither-Schaltkreis300 arbeitet, so dass das (m+n)-Bit binäre Wort des Steuersignals520 im Wesentlichen direkt dem Signalgenerator400 übermittelt wird, enthält das Pulsbreitenmodulationssystem100 bevorzugt den Dither-Schaltkreis300 um die Anzahl von Zeitgebersignalen D[0...2m-1], die vom Zeitgeberschaltkreis200 geliefert werden, von 2(m+n) auf 2m zu verringern. Was das Pulsbreitenmodulationssystem100 zur Lieferung des pulsbreitenmodulierten Signals420 mit dem durchschnittlichen Taktzyklus mit einer Auflösung von im Wesentlichen 2-(m+n) betrifft, können die 2n m-Bit binären Wörter des modifizierten Steuersignals320 im Wesentlichen gleichförmig verbleiben oder können sich für jedes vorgewählte (m+n)-Bit binäre Wort des Steuersignals520 auf eine Weise ändern, welche nachfolgend noch näher erläutert wird. Wenn über im Wesentlichen 2n Zeitgeberzyklen TC gemessen, ist der durchschnittliche Taktzyklus des pulsbreitenmodulierten Signals420 im Wesentlichen gleich dem erwarteten Taktzyklus gemäß der Gleichung 1. - Eine beispielhafte Ausführungsform des Dither-Schaltkreises
300 ist in3 gezeigt. Der Dither-Schaltkreis300' enthält einen m-Bit Addiererschaltkreis330 und einen Phasenakkumulator bestehend aus einem n-Bit Addiererschaltkreis340 und einen Verzögerungsschaltkreis350 . Der n-Bit Addiererschaltkreis340 enthält Eingangsoperandenanschlüsse A und B, einen Ausgangssummenanschluss Q und einen Übertrag-Anschluss C. Der n-Bit Addiererschaltkreis340 empfängt zwei n-Bit binäre Wörter über die Eingangsoperandenanschlüsse A und B und liefert eine n-Bit binäre Summe der n-Bit binären Wörter über den Ausgangssummenanschluss Q. Der Übertrag-Anschluss C des n-Bit Addiererschaltkreises340 liefert ein Carry-Bit von der n-Bit binären Summe. - Der m-Bit-Addiererschaltkreis
330 enthält Eingangsoperandenanschlüsse A, wenigstens einen Eingangsoperandenanschluss B und Ausgangssummenanschlüsse Q. Der m-Bit-Addiererschaltkreis330 empfängt ein m-Bit binäres Wort über die Eingangsoperandenanschlüsse A und ein zweite binäres Wort von wenigstens einem Bit über den Eingangsoperandenanschluss B und liefert eine m-Bit binäre Summe des m-Bit- binären Wortes und des zweiten binären Wortes über die Ausgangssummenanschlüsse Q. Der Verzögerungsschaltkreis350 kann jede Art von Register oder Verzögerungsschaltkreis sein und ist bevorzugt ein n-Bit-Verzögerungsschaltkreis. Die Eingangsanschlüsse D des Verzögerungsschaltkreises350 können ein n-Bit binäres Wort empfangen, welches den Ausgangsanschlüssen Y des Verzögerungsschaltkreises350 übertragen wird, wenn ein geeignetes Signal am Taktanschluss CLK empfangen wird. - Der Eingangsoperandenanschluss A des m-Bit Addiererschaltkreises
330 und der Eingangsoperandenanschluss A des n-Bit Addiererschaltkreises340 sind jeweils mit dem Steuerbus510 verbunden. Der Eingangsoperandenanschluss A des m-Bit Addiererschaltkreises330 empfängt die m-Bits höchsten Stellenwerts (MSBs) des (m+n)-Bit binären Worts des Steuersignals520 und der Eingangsoperandenanschluss des n-Bit Addiererschaltkreises350 empfängt die n-Bits des geringsten Stellenwerts (LSBs) des (m+n)-Bit binären Worts. Der Übertrag-Anschluss C des n-Bit Addiererschaltkreises340 ist mit dem Eingangsoperandenanschluss B des m-Bit Addiererschaltkreises330 verbunden. Der Ausgangssummenanschluss Q und der Eingangsoperandenanschluss B des n-Bit Addiererschaltkreises340 sind mit dem Eingangsanschluss D bzw. dem Ausgangsanschluss Y des Verzögerungsschaltkreises350 verbunden. Der m-Bit Addiererschaltkreis330 kann die m-Bit binäre Summe als modifiziertes Steuersignal320 dem modifizierten Steuerbus310 über die Ausgangssummenanschlüsse Q liefern. - Der Taktanschluss CLK des Verzögerungsschaltkreises
350 kann ein Zeitgebersignal Di vom Zeitgeberschaltkreis200 empfangen. Das Zeitgebersignal Di kann eines der Zeitgebersignale D[0...2m-1] sein, wie in2A gezeigt. Wenn der Zeitgeberzyklus TC des Zeitgeberschaltkreises200 mit der positiven Pulssteigung des Zeitgebersignals D0 beginnt, z.B. wenn das Signal in den hochpegeligen Zustand übergeht, ist das Zeitgebersignal D; bevorzugt eines der Zeitgebersignale D[0...2m-1], um zu erlau ben, dass die Ausgangssummenanschlüsse Q des n-Bit Addiererschaltkreises340 sich stabilisieren, bevor das Zeitgebersignal Di den Verzögerungsschaltkreis51 aktiviert. Obgleich das Zeitgebersignal Di den Verzögerungsschaltkreis350 auf jede Weise aktivieren kann, wird der Verzögerungsschaltkreis350 bevorzugt mit dem positiven Anstieg des Zeitgebersignals Di aktiviert. Wie weiter oben bereits näher dargelegt wurde, tritt der positive Anstieg des Zeitgebersignals Di, beispielsweise wenn das Signal vom ersten Signalzustand zum zweiten Signalzustand und zurück in den ersten Signalzustand wechselt, einmal während jedes Zeitgeberzyklus TC auf. Daher kann in jedem Zeitgeberzyklus TC der Verzögerungsschaltkreis350 die Eingangsoperandenanschlüsse B des n-Bit Addiererschaltkreises350 mit der n-Bit binären Summe versorgen, die der n-Bit Addiererschaltkreis340 während des vorhergehenden Zeitgeberzyklus TC bereitgestellt hat. - Wie oben beschrieben, vermag bei Empfang des n-Bit binären Wortes des modifizierten Steuersignals
320 der Signalgenerator400 das pulsbreitenmodulierte Signal420 zu liefern. Eine beispielhafte Ausführungsform des Signalgenerators400 ist in4A gezeigt. Der Signalgenerator400 enthält einen Multiplexerschaltkreis430 und ein Zwischenspeichersystem440 . Der Multiplexerschaltkreis430 enthält Dateneingangsanschlüsse A, Wahleingangsanschlüsse SEL und einen Datenausgangsanschluss Y. Der Multiplexerschaltkreis430 ist bevorzugt ein 2m-auf-1-Multiplexerschaltkreis mit wenigstens 2m Dateneingangsanschlüssen A und m Wahleingangsanschlüssen SEL und kann aus den Dateneingangsanschlüssen A mittels des Wahleingangsanschlüsse SEL so auswählen, dass Signale, die über den ausgewählten Dateneingangsanschluss A empfangen werden, dem Datenausgangsanschluss Y mitgeteilt werden. - Das Zwischenspeichersystem
440 enthält einen Setzanschluss S, einen Reset-Anschluss R und einen Ausgangsanschluss Q. Das Zwischenspeichersystem440 vermag ein Ausgangssignal über den Ausgangsanschluss Q bereitzustellen. Das Ausgangssignal kann einen ersten Signalzustand mit hohem logischen Pegel, z.B. „1" haben, wenn der Setzanschluss S ein Signal mit positivem Übergang empfängt, z.B. einen Logikpegelübergang von einem niedrigen zu einem hohen logischen Pegel. Im Gegensatz hierzu, wenn der Reset-Anschluss R ein Signal mit einem positiven Übergang empfängt, z.B. einen Logikpegelübergang von einem niedrigen zu einem hohen logischen Pegel, liefert das Zwischenspeichersystem440 ein Ausgangssignal mit niedrigem logischen Pegel des zweiten Signalzustands. - Wie in
4A gezeigt, sind die Dateneingangsanschlüsse A des Multiplexerschaltkreises430 mit dem Zeitgeberbus210 verbunden, um die Zeitgebersignale D[0...2m-1] zu empfangen und die Wahleingangsanschlüsse SEL sind mit dem modifizierten Steuerbus210 verbunden, um das modifizierte Steuersignal320 zu empfangen. Der Multiplexerschaltkreis430 kann ein ausgewähltes Zeitgebersignal DT über den Ausgangsanschluss Y liefern. Das ausgewählte Zeitgebersignal DT kann irgendeines der Zeitgebersignale D[0...2m-1] sein und ist über das modifizierte Steuersignal320 wählbar. Der Zeitgeberbus210 ist auch mit dem Setzanschluss S des Zwischenspeichersystems440 verbunden, so dass das Zeitgebersignal D0 dem Setzanschluss S übermittelt wird. Der Ausgangsanschluss Y des Multiplexerschaltkreises430 ist mit dem Reset-Anschluss R des Zwischenspeichersystems440 verbunden, so dass das ausgewählte Zeitgebersignal DT dem Reset-Anschluss R übermittelt wird. Der Ausgangsanschluss Q des Zwischenspeichersystems440 liefert das pulsbreitenmodulierte Signal420 über den Signalanschluss410 . - Ein beispielhaftes Zeitdiagramm ist in
4B gezeigt, um die Arbeitsweise des Pulsbreitenmodulationssytems100 für eine Anzahl vorgewählter Steuersignale520 zu zeigen. Wie oben erläutert, können die binären Wörter, die das Steuersignal520 bilden, eine beliebige vorbestimmte Anzahl von (m+n) Bits haben, um die angeforderte Pulsbreite zu enthalten. Im in4B gezeigten Beispiel ist m = 2 und n = 1. Folglich hat das Steuersignal520 in4B drei Bits m1, m0 und n0. Da das Steuersignal520 zwei m-Bits enthält, nämlich m1 und m0, vermag der Zeitgeberschaltkreis200 vier Zeitgebersignale D[0...3] bereitzustellen, die als Zeitgeberbussignale1000 in4B gezeigt sind. Der Dither-Schaltkreis300' ist in der beispielhaften Ausführungsform gemäß3 so aufgebaut, dass das Zeitgebersignal Di, das zum Takten des Verzögerungsschaltkreises350 übermittelt wird, das Zeitgebersignal D0 ist und der Ausgangsanschluss Y des Verzögerungsschaltkreises350 liefert anfänglich das 1-Bit binäre Wort „1 ". Ein Signal1010 entspricht den m-Bits höchsten Stellenwerts (MSB) des Steuersignals520 , die den Anschlüssen A des Addierers330 des Dither-Schaltkreises300' übermittelt werden, wie in3 gezeigt. Ein Signal1020 entspricht den n-Bits geringsten Stellenwerts (LSB) des Steuersignals520 , die Anschlüssen A des Addierers340 des Dither-Schaltkreises300' übermittelt werden. - Folglich enthält das Signal
1020 einen Bruchteilwert des angeforderten Pulsbreite und steuert den Phasenakkumulator, z.B. den Addierer340 und das Register350 , wie in3 gezeigt. Ein Signal1030 ist der Q-Ausgang des Addierers330 des Dither-Schaltkreises300' . Folglich ist das Signal1030 das Phasenakkumulationssignal, da es die Summe der aufeinanderfolgenden n LSB(s) des Steuersignals520 modulo 2n ist. - Das Signal
1040 ist der C-Ausgang des Addierers340 und des Dither-Schaltkreises300' . Wie oben beschrieben, wird jedes Mal dann, wenn der Addierer340 einen Überlauf hat, über den C-Ausgang ein Übertrag erzeugt. Der Mittelwert dieses Signals1040 ist 0 ≤ {[Wert(n LSBs)]/2n} < 1. Wie oben erläutert, wird das modifizierte Steuersignal320 vom Dither-Schaltkreis300 erzeugt. Der Addierer330 addiert 1 zu den m MSB des Steuersignals320 , wann immer der Übertrag des Addierers340 gesetzt wird. Der Mittelwert des modifizierten Steuersignals320 ist somit gleich Wert(m MSBs) + [Wert(n LSBs)/2n]. Folglich sind in dem obigen Beispiel die Werte 0, 0.5, 1, 1.5, 2, 2.5, 3 und 3.5. Wie oben erläutert, ist das pulsbreitenmodulierte Signal420 das modifizierte Steuersignal320 , das vom Signalgenerator400 transformiert wurde. - Das pulsbreitenmodulierte Signal
420 hat eine Pulsbreite von Wert(modifiziertes Steuersignal320 )/2m. Dies ist äquivalent zu Wert(Steuersignal520 )/2m+n. In dem obigen Beispiel sind die durchschnittlichen Pulsbreiten daher: 0%, 12.5%, 25%, 37.5%, 50%, 62.5%, 75% und 87.5%.4B zeigt die Signale für 25%, 62.5% und 37.5%. Beispielsweise weist für die ersten zweiten Zeitgeberzyklen TC1 und TC2 das Steuersignal520 das 3-Bit binäre Wort „010" auf, wie in4B gezeigt. Da das Dezimaläquivalent des 3-Bit binären Wortes „010" 210 ist, kann der durchschnittliche Taktzyklus des sich ergebenden pulsbreitenmodulierten Signals420 als annähernd 25% gemäß Gleichung 1 angenommen werden. Bevor der dritte Zeitgeberzyklus TC3 beginnt, wird das Steuersignal520 in das 3-Bit binäre Wort „101" geändert. Da das Dezimaläquivalent des 3-Bit binären Wortes „101" 510, kann der durchschnittliche Taktzyklus des sich ergebenden pulsbreitenmodulierten Signals420 als annähernd 62.5% erwartet werden. Auf ähnliche Weise ist das Steuersignal „011" während der fünften und sechsten Zeitgeberzyklen TC5 und TC6, was zu einem pulsbreitenmodulierten Signal420 mit einem durchschnittlichen Taktzyklus von annähernd 37.5% führt. - In einer anderen Ausführungsform kann der Signalgenerator
400 so aufgebaut sein, dass er erlaubt, dass das pulsbreitenmodulierte Signal420 vom zweiten Signalzustand zum ersten Signalzustand, z.B. einer positiven Steigung, im Wesentlichen übereinstimmend mit irgendeinem Zeitgebersignal D[0...2m-1] übergeht. Folglich kann der Signalgenerator400 es einem Benutzer erlauben, den Start des pulsbreitenmodulierten Signals auszuwählen oder zu ändern. Diese Möglichkeit ist sinnvoll, wenn verschiedene pulsbreitenmodulierte Signale so erzeugt werden müssen, dass jedes Signal bezüglich dem anderen phasenverschoben ist.5 zeigt eine beispielhafte Ausführungsform des Signalgenerators400 , gezeigt als Signalgenerator40'' , der die Verzögerung der positiven Steigung des pulsbreitenmodulierten Signals420 bezüglich des Zeitgebersignals D0 vom Ringoszillator220 erlaubt. Der Signalgenerator400'' enthält einen ersten Multiplexerschaltkreis450 , einen zweiten Multiplexerschaltkreis460 , ein Speichersystem470 , einen Addiererschaltkreis480 und ein Zwischenspeichersystem490 . Die ersten und zweiten Multiplexerschaltkreise450 ,460 enthalten jeweils Dateneingangsanschlüsse A, Wahleingangsanschlüsse SEL und einen Datenausgangsanschluss Y. Das Speichersystem470 ist bevorzugt ein nichtflüchtiges Speichersystem und enthält ein Speicherregister und Datenanschlüsse DATA. Das Speichersystem470 vermag ein Phasensignal475 zu speichern oder zu liefern. Das Phasensignal475 weist ein m-Bit binäres Wort auf und wird über die Datenanschlüsse DATA des Speichersystems470 geliefert. Die Phasenverschiebung des pulsbreitenmodulierten Signals420 ist gleich einem Quotienten eines Dezimaläquivalenten des m-Bit binären Worts des Phasensignals475 und zwei in der m-ten Potenz, wie in Gleichung 2 gezeigt: - PHASEN_SIGNAL10 ist das Dezimaläquivalent des m-Bit binären Worts vom Phasensignal
475 . Wenn beispielsweise m = 2, kann das Phasensignal475 das 2-Bit binäre Wort 102 aufweisen. Da das 2-Bit binäre Wort 102 das Äquivalent zur Dezimalziffer 210 ist, vermag das Pulsbreitenmodulationssystem100 das sich ergebende pulsbreitenmodulierte Signal420 mit einer Phasenverschiebung zu liefern, welche im Wesentlichen gleich ((2/2(2))·360°) oder 180° ist. Falls gewünscht, kann das Phasensignal475 als ein vorbestimmtes m-Bit binäres Wort vorprogrammiert werden oder kann neu programmiert werden. - Der Addiererschaltkreis
480 hat Eingangsoperandenanschlüsse A und B und Ausgangssummenanschlüssen Q. Der Addiererschaltkreis480 kann zwei m-Bit binäre Worte über die Eingangsoperandenanschlüsse A und B empfangen und eine m-Bit binäre Summe der m-Bit binären Worte über den Ausgangssummenanschluss Q liefern. Das Zwischenspeichersystem490 enthält einen Setzanschluss S, einen Reset-Anschluss R und einen Ausgangsanschluss Q und vermag Eingangssignale über die Setz- und Reset-Anschlüsse S und R zu empfangen und ein Ausgangssignal über den Ausgangsanschluss Q in Antwort auf die Eingangssignale Q liefern. - Wie in
5 gezeigt, sind der Dateneingangsanschluss A des ersten Multiplexerschaltkreises450 und der Dateneingangsanschluss A des zweiten Multiplexerschaltkreises460 mit dem Zeitgeberbus210 verbunden und vermögen die Zeitgebersignale D[0...2m-1] zu empfangen. Der Eingangsoperandenanschluss B des Addiererschaltkreises480 ist mit dem modifizierten Steuerbus310 verbunden und vermag das modifizierte Steuersignal320 zu empfangen. Die DATA-Anschlüsse des Speicher systems470 sind mit den Wahleingangsanschlüssen SEL des ersten Multiplexerschaltkreises450 verbunden und der Ausgangsanschluss Y des ersten Multiplexerschaltkreises450 ist mit dem Setzanschluss S des Zwischenspeichersystems490 verbunden. Der erste Multiplexerschaltkreis450 vermag ein erstes ausgewähltes Zeitgebersignal DS über den Ausgangsanschluss Y zu liefern. Das Zeitgebersignal DS kann irgendeines der Zeitgebersignale D[0...2m-1] sein und ist über das Phasensignal475 wählbar, das vom Speichersystem470 geliefert wird. - Die DATA-Anschlüsse des Speichersystems
470 sind mit den Eingangsoperandenanschlüssen A des Addiererschaltkreises480 verbunden und der Ausgangsanschluss Q des Addiererschaltkreises480 ist mit den Wahleingangsanschlüssen SEL des zweiten Multiplexerschaltkreises460 verbunden. Der zweite Multiplexerschaltkreis460 vermag ein zweiten ausgewähltes Zeitgebersignal DR über den Ausgangsanschluss Y zu liefern. Das zweite ausgewählte Zeitgebersignal DR kann irgendeines der Zeitgebersignale D[0...2m-1] sein und ist über die m-Bit binäre Summe des Phasensignals475 und des modifizierten Steuersignals320 wählbar, wie es vom Addiererschaltkreis480 über den Ausgangsanschluss Q geliefert wird. Die ersten und zweiten Multiplexerschaltkreise450 ,460 sind jeweils in der Lage, die ersten und zweiten ausgewählten Zeitgebersignale DS, DR den Setz- und Reset-Anschlüssen S, R des Zwischenspeichersystems490 zu übermitteln. Der Ausgangsanschluss Q des Zwischenspeichersystems490 vermag des pulsbreitenmodulierte Signal420 über den Signalanschluss410 zu liefern. Der Signalgenerator400'' erlaubt damit die Auswahl von Zeitgebersignalen basierend auf der ausgewählten Phasenverschiebung. Folglich ist der Signalgenerator400'' in der Lage, ein pulsbreitenmoduliertes Signal420 zu erzeugen, das abhängig von dem Phasensignal475 phasenverschoben ist. - Wie oben beschrieben, kann das Pulsbreitenmodulationssystem
100 der vorliegenden Erfindung in einem großen Bereich von elektronischen Anwendungen und Systemen verwendet werden, beispielsweise bei Schaltenergieversorgungssystemen. Beispielsweise zeigt6 eine exemplarische Ausführungsform eines Spannungsreglermoduls (VRM)600 gemäß der vorliegenden Erfindung. Das Spannungsreglermodul600 kann ein Bestandteil eines anderen Systems, beispielsweise eines Leistungssystems, sein. Das Spannungsreglermodul600 hat eine Eingangsstufe und eine Ausgangsstufe, zugänglich über einen Eingangsanschluss610 und einen Ausgangsanschluss620 mit einem Return-Anschluss630 . Für gewöhnlich ist ein Spannungsreglermodul dafür ausgelegt, die Eingangsspannung Vin zwischen den Anschlüssen610 und630 in eine Ausgangsspannung Vo zwischen den Anschlüssen620 und630 zu wandeln. Das Spannungsreglermodul600 enthält einen L/C-Tiefpassfilter, der von Schaltelementen Q1 und Q2 betrieben ist. Ein nichtinvertierender Trieber640 und ein invertierender Treiber645 sind für Leistungsschalter Q1 bzw. Q2 vorgesehen, und diese Treiber werden beide durch ein pulsbreitenmoduliertes Steuersignal420 gesteuert oder aktiviert. - Das Spannungsreglermodul enthält auch eine Ausgangsspannungssteuerung
650 . Die Ausgangsspannungssteuerung650 enthält einen Fehlerspannungsgenerator690 mit einem Referenzeingang695 , einen Analog/Digital-Wandler (ADC)680 , einen digitalen Filter670 und einen digitalen Pulsbreitenmodulator660 . Der ADC680 wandelt das analoge Fehlersignal, das vom Fehlerspannungsgenerator690 erzeugt wird, in ein entsprechendes digitales Signal. Der digitale Filter670 kann eine Filterübertragungsfunktion basierend auf Koeffizienten675 definierten. Der digitale Filter670 kann diese Übertragungsfunktion an das digitale Signal anlegen, um Stabilität in der Rückkopplungsschleife zu liefern. Der digitale Filter670 gibt somit das Steuersignal670 aus. Das Steuersignal670 wird von dem digitalen Pulsbreitenmodulator660 empfangen. Der digitale Pulsbreitenmodulator660 erzeugt dann das pulsbreitenmodulierte Signal420 , wie oben beschrieben, um die Schalter Q1 und Q2 zu steuern. Wie oben erläutert, ist das pulsbreitenmodulierte Signal420 eine Impulssequenz mit geditherten Impulsbreiten mit der höchstmöglichen Wiederholfrequenz, z.B. der Wiederholfrequenz des Übertrag-Signals des Addierers340 im Dither-Schaltkreis300 , so dass realisiert wird, dass der benötigte Taktzyklus die maximal mögliche Frequenz hat. Im Ergebnis ist das pulsbreitenmodulierte Signal in DC/DC-Wandlern sinnvoll, wie in6 gezeigt, um mögliches niederfrequentes Rauschen am Ausgang zu verringern. Folglich ist der Pulsbreitenmodulator660 der vorliegenden Erfindung verwendbar, um eine Pulsbreite für eine DC/DC- (oder AC/DC-) Energiewandlung zu erzeugen. - Die Erfindung kann in verschiedenen Modifikationen und Abwandlungen ausgeführt werden und bestimmte Beispiele hiervon wurden exemplarisch in der Zeichnung gezeigt und im Detail beschrieben. Es versteht sich jedoch, dass die Erfindung nicht auf die bestimmten beschriebenen Formen oder Verfahren beschränkt ist, sondern im Gegensatz soll die Erfindung alle Modifikationen, Äquivalente und Abwandlungen abdecken, wie sie unter den Umfang der Ansprüche fallen.
Claims (26)
- Ein Schaltenergieversorgungssystem mit wenigstens einem Schaltelement, wobei ein Steuerschaltkreis zum Betrieb des wenigstens einen Schaltelementes aufweist. einen Dither-Schaltkreis (
300 ), der ein Steuersignal (520 ) zu empfangen vermag, welches ein (m+n)-Bit binäres Wort aufweist, wobei m und n positive ganze Zahlen sind und zur Bereitstellung eines modifizierten Steuersignals (23 ), welches eine Serie von bis zu 2n m-Bit binären Worten aufweist; einen Zeitgeberschaltkreis (200 ), der 2m Zeitgebersignale bereitzustellen vermag und der wenigstens eines der Zeitgebersignale an den Dither-Schaltkreis (300 ) zu übermitteln vermag; und einen Signalgenerator (400 ), der das modifizierte Steuersignal (320 ) und die Zeitgebersignale zu empfangen vermag zur Bereitstellung eines impulsbreitenmodulierten Signals (420 ) an das wenigstens eine Schaltelement, wobei das impulsbreitenmodulierte Signal das wenigstens eine Schaltelement mit einem durchschnittlichen Taktverhältnis zu aktivieren vermag, welches im Wesentlichen gleich einem Quotient eines dezimalen Äquivalentes des (m+n)-Bit binären Wortes und 2(m+n) ist. - Der Steuerschaltkreis nach Anspruch 1, wobei der Dither-Schaltkreis das modifizierte Steuersignal zu berechnen vermag.
- Der Steuerschaltkreis nach Anspruch 2, wobei der Dither-Schaltkreis einen n-Bit binären Addiererschaltkreis, einen m-Bit-Verzögerungsschaltkreis und einen m-Bit binären Addiererschaltkreis enthält, wobei der n-Bit binäre Addierer erste Eingangsoperandenanschlüsse zum Empfang n-Bits des geringsten Stellenwertes des Steuersignals, zweite Eingangsoperandenanschlüsse, Ausgangssummenanschlüsse in Verbindung mit den zweiten Eingangsoperandenanschlüssen über den n-Bit Verzögerungsschaltkreis und einen Carry-Anschluss aufweist, wobei der m-Bit Verzögerungsschaltkreis durch das wenigstens eine der Zeitgebersignale aktiviert wird, der m-Bit binäre Addiererschaltkreis erste Eingangsoperandenanschlüsse zum Empfang m-Bits des höchsten Stellenwertes des Steuersignals, zweite Eingangsope randenanschlüsse in Verbindung mit dem Carry-Anschluss und Ausgangsanschlüsse zum Bereitstellen des modifizierten Steuersignals aufweist.
- Der Steuerschaltkreis nach Anspruch 1, wobei jedes der Zeitgebersignale einen Spannungsimpuls mit einer bestimmten Periode während eines jeden Zeitgeberzyklus des Zeitgeberschaltkreises aufweist, wobei der Zeitgeberzyklus im Wesentlichen gleich 2m der bestimmten Perioden ist.
- Der Steuerschaltkreis nach Anspruch 4, wobei die Zeitgebersignale die Spannungsimpulse abhängig von einer vorbestimmten Sequenz bereitstellen.
- Der Steuerschaltkreis nach Anspruch 1, wobei der Zeitgeberschaltkreis einen Ringoszillator aufweist.
- Der Steuerschaltkreis nach Anspruch 1, wobei der Zeitgeberschaltkreis eine Verzögerungsleitung und einen Invertiererschaltkreis aufweist, wobei die Verzögerungsleitung einen Eingangsanschluss und einen Ausgangsanschluss hat, welche entsprechend mit einem Ausgangsanschluss und einem Eingangsanschluss des Invertiererschaltkreises verbunden sind.
- Der Steuerschaltkreis nach Anspruch 7, wobei die Verzögerungsleitung 2m Verzögerungselemente aufweist.
- Der Steuerschaltkreis nach Anspruch 8, wobei die Verzögerungselemente Pufferschaltkreise aufweisen.
- Der Steuerschaltkreis nach Anspruch 8, wobei die Verzögerungselemente Invertiererschaltkreise aufweisen.
- Der Steuerschaltkreis nach Anspruch 8, wobei jedes der Verzögerungselemente so ausgelegt ist, dass es eine Verzögerungsperiode bereitzustellen vermag, welche kleiner oder im Wesentlichen gleich zehn Nanosekunden ist.
- Der Steuerschaltkreis nach Anspruch 1, wobei der Signalgenerator dafür ausgelegt ist, das impulsbreitenmodulierte Signal mit einer Phasenverschiebung bereitzustellen.
- Der Steuerschaltkreis nach Anspruch 12, wobei die Phasenverschiebung vorprogrammiert ist.
- Der Steuerschaltkreis nach Anspruch 12, wobei die Phasenverschiebung programmierbar ist.
- Der Steuerschaltkreis nach Anspruch 1, wobei der Signalgenerator ein Zwischenspeichersystem zur Bereitstellung des impulsbreitenmodulierten Signals enthält.
- Der Steuerschaltkreis nach Anspruch 15, wobei das Zwischenspeichersystem das impulsbreitenmodulierte Signal mit einem ersten Signalzustand bei Empfang eines ersten Zeitgebersignals und mit einem zweiten Signalzustand bei Empfang des zweiten Zeitgebersignals bereitzustellen vermag.
- Der Steuerschaltkreis nach Anspruch 16, wobei der erste Signalzustand einem hohen logischen Pegel zugeordnet ist und der zweite Signalzustand einem niedrigen logischen Pegel zugeordnet ist.
- Der Steuerschaltkreis nach Anspruch 16, wobei der Signalgenerator weiterhin einen Multiplexerschaltkeis enthält, der das modifizierte Steuersignal zu empfangen vermag und das zweite Zeitgebersignal auszuwählen vermag.
- Der Steuerschaltkreis nach Anspruch 16, wobei der Signalgenerator weiterhin einen ersten Multiplexerschaltkreis enthält, der ein Phasensignal zu empfangen vermag und das erste Zeitgebersignal auszuwählen vermag und einen zweiten Multiplexerschaltkreis enthält, der eine Summe des Phasensignals und des modifizierten Steuersignals zu empfangen vermag und das zweite Zeitgebersignal auszuwählen vermag.
- Der Steuerschaltkreis nach Anspruch 19, wobei das Phasensignal ein m-Bit binäres Wort aufweist.
- Der Steuerschaltkreis nach Anspruch 19, wobei der Signalgenerator weiterhin ein Speichersystem zur Bereitstellung des Phasensignals enthält.
- Ein Verfahren zur Bereitstellung impulsbreitenmodulierter Signale zur Steuerung des Energieflusses von einer Eingangsquelle eines schaltenden Energieversorgungsschaltkreises an die Ausgangsquelle des schaltenden Energieversorgungsschaltkreises, aufweisend: Empfang eines Steuersignals, welches ein (m+n)-Bit binäres Wort aufweist, wobei m und n positive ganze Zahlen sind; Dithern des Steuersignals zur Bereitstellung eines modifizierten Steuersignals, welches eine Serie von bis zu 2n m-Bit binären Worten aufweist; Bereitstellen von 2m Zeitgebersignalen; Erzeugen eines impulsbreitenmodulierten Signals mit einem durchschnittlichen Taktzyklus, der im Wesentlichen gleich einem Quotient eines dezimalen Äquivalenten des (m+n)-Bit binären Wortes und 2(m+n) ist; und Steuern des Betriebs eines Leistungsschaltungsschalters, welcher dem schaltenden Energieversorgungsschaltkreis zugeordnet ist, unter Verwendung des impulsbreitenmodulierten Signals.
- Das Verfahren nach Anspruch 22, wobei das Dithern des Steuersignals die Berechnung des modifizierten Steuersignals aufweist.
- Das Verfahren nach Anspruch 22, wobei das Bereitstellen der Zeitgebersignale das Bereitstellen jedes der Zeitgebersignale als ein Spannungsimpuls aufweist mit einer bestimmten Periode während eines jeden Zeitgeberzyklus des Zeitgeberschaltkreises, wobei der Zeitgeberzyklus im Wesentlichen gleich 2m der bestimmten Perioden ist.
- Das Verfahren nach Anspruch 24, wobei das Bereitstellen der Zeitgebersignale das Bereitstellen der Spannungsimpulse gemäß einer bestimmten Sequenz aufweist.
- Das Verfahren nach Anspruch 22, wobei die Erzeugung des impulsbreitenmodulierten Signals die Bereitstellung des impulsbreitenmodulierten Signals mit einer Phasenverschiebung enthält.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/299,439 US6833691B2 (en) | 2002-11-19 | 2002-11-19 | System and method for providing digital pulse width modulation |
US299439 | 2002-11-19 | ||
PCT/US2003/034835 WO2004047275A1 (en) | 2002-11-19 | 2003-10-30 | System and method for providing digital pulse width modulation |
Publications (2)
Publication Number | Publication Date |
---|---|
DE60306801D1 DE60306801D1 (de) | 2006-08-24 |
DE60306801T2 true DE60306801T2 (de) | 2007-02-22 |
Family
ID=32297698
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE60306801T Expired - Lifetime DE60306801T2 (de) | 2002-11-19 | 2003-10-30 | Vorrichtung und verfahren zur bereitstellung pulsbreitenmodulation |
Country Status (8)
Country | Link |
---|---|
US (4) | US6833691B2 (de) |
EP (1) | EP1563591B1 (de) |
KR (1) | KR100610992B1 (de) |
CN (1) | CN1685592B (de) |
AT (1) | ATE333161T1 (de) |
AU (1) | AU2003287442A1 (de) |
DE (1) | DE60306801T2 (de) |
WO (1) | WO2004047275A1 (de) |
Families Citing this family (77)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7149212B2 (en) * | 2001-03-21 | 2006-12-12 | International Business Machines Corporation | Apparatus, method and limited set of messages to transmit data between scheduler and a network processor |
US7239116B2 (en) * | 2004-12-21 | 2007-07-03 | Primarion, Inc. | Fine resolution pulse width modulation pulse generator for use in a multiphase pulse width modulated voltage regulator |
US7595686B2 (en) * | 2001-11-09 | 2009-09-29 | The Regents Of The University Of Colorado | Digital controller for high-frequency switching power supplies |
DE10339025B4 (de) * | 2002-09-13 | 2013-08-14 | Fuji Electric Co., Ltd. | Stromversorgungssystem |
US7394445B2 (en) | 2002-11-12 | 2008-07-01 | Power-One, Inc. | Digital power manager for controlling and monitoring an array of point-of-load regulators |
US7456617B2 (en) | 2002-11-13 | 2008-11-25 | Power-One, Inc. | System for controlling and monitoring an array of point-of-load regulators by a host |
WO2004055964A1 (en) * | 2002-12-13 | 2004-07-01 | Orr Raymond K | Digital programmable pulse modulator with digital frequency control |
US7882372B2 (en) | 2002-12-21 | 2011-02-01 | Power-One, Inc. | Method and system for controlling and monitoring an array of point-of-load regulators |
US7743266B2 (en) | 2002-12-21 | 2010-06-22 | Power-One, Inc. | Method and system for optimizing filter compensation coefficients for a digital power control system |
US7836322B2 (en) | 2002-12-21 | 2010-11-16 | Power-One, Inc. | System for controlling an array of point-of-load regulators and auxiliary devices |
US7266709B2 (en) | 2002-12-21 | 2007-09-04 | Power-One, Inc. | Method and system for controlling an array of point-of-load regulators and auxiliary devices |
US7737961B2 (en) | 2002-12-21 | 2010-06-15 | Power-One, Inc. | Method and system for controlling and monitoring an array of point-of-load regulators |
US7673157B2 (en) | 2002-12-21 | 2010-03-02 | Power-One, Inc. | Method and system for controlling a mixed array of point-of-load regulators through a bus translator |
US7710092B2 (en) | 2003-02-10 | 2010-05-04 | Power-One, Inc. | Self tracking ADC for digital power supply control systems |
JP3972856B2 (ja) * | 2003-04-16 | 2007-09-05 | 富士電機ホールディングス株式会社 | 電源システム |
US20050210691A1 (en) * | 2003-09-22 | 2005-09-29 | Solak David M | Angle deciphering device with multiple interface |
US6943326B2 (en) * | 2003-10-20 | 2005-09-13 | Hewlett-Packard Development Company, L.P. | Circuit for controlling a fusing system |
US7502240B2 (en) * | 2004-07-27 | 2009-03-10 | Silicon Laboratories Inc. | Distributed power supply system with separate SYNC control for controlling remote digital DC/DC converters |
US7245512B2 (en) | 2004-07-27 | 2007-07-17 | Silicon Laboratories Inc. | PID based controller for DC—DC converter with post-processing filters |
US20060083037A1 (en) * | 2004-07-27 | 2006-04-20 | Silicon Laboratories Inc. | Digital PWM controller with efficiency optimization as a function of PWM duty cycle |
US7426123B2 (en) * | 2004-07-27 | 2008-09-16 | Silicon Laboratories Inc. | Finite state machine digital pulse width modulator for a digitally controlled power supply |
US20060172783A1 (en) * | 2004-07-27 | 2006-08-03 | Silicon Laboratories Inc. | Digital DC/DC converter with SYNC control |
US7142140B2 (en) * | 2004-07-27 | 2006-11-28 | Silicon Laboratories Inc. | Auto scanning ADC for DPWM |
US7701685B2 (en) * | 2004-07-27 | 2010-04-20 | Silicon Laboratories Inc. | Digital pulse width modulator with built-in protection functions for over current, over voltage and temperature |
US7212061B2 (en) | 2004-07-27 | 2007-05-01 | Silicon Laboratories Inc. | DPWM with leading edge blanker circuit |
US7319312B2 (en) * | 2004-07-27 | 2008-01-15 | Silicon Laboratories Inc. | Digital power supply controller with voltage positioning |
US7417877B2 (en) * | 2004-07-27 | 2008-08-26 | Silicon Laboratories Inc. | Digital power supply with programmable soft start |
US7428159B2 (en) * | 2005-03-31 | 2008-09-23 | Silicon Laboratories Inc. | Digital PWM controller |
DE102004040252A1 (de) * | 2004-08-19 | 2006-02-23 | Conti Temic Microelectronic Gmbh | Verfahren und Schaltungsanordnung zur Erzeugung eines Ausgangssignals mit vorgegebener mittlerer Größe aus einem demgegenüber größeren Eingangssignal durch pulsweitenmodulierte Zuschaltung des Eingangssignals |
EP1803331B1 (de) * | 2004-10-12 | 2012-12-12 | Koninklijke Philips Electronics N.V. | Verfahren und system zur rückkopplung und regelung einer beleuchtungseinrichtung |
CA2583357C (en) * | 2004-10-12 | 2014-12-09 | Ian Ashdown | Control apparatus and method for use with digitally controlled light sources |
US7190291B2 (en) * | 2005-01-05 | 2007-03-13 | Artesyn Technologies, Inc. | Programmable error amplifier for sensing voltage error in the feedback path of digitially programmable voltage sources |
US7141956B2 (en) | 2005-03-18 | 2006-11-28 | Power-One, Inc. | Digital output voltage regulation circuit having first control loop for high speed and second control loop for high accuracy |
US7446430B2 (en) * | 2005-03-31 | 2008-11-04 | Silicon Laboratories Inc. | Plural load distributed power supply system with shared master for controlling remote digital DC/DC converters |
US7061421B1 (en) | 2005-03-31 | 2006-06-13 | Silicon Laboratories Inc. | Flash ADC with variable LSB |
US7301488B2 (en) | 2005-03-31 | 2007-11-27 | Silicon Laboratories Inc. | Digital PWM controller for preventing limit cycle oscillations |
US7323855B2 (en) | 2005-03-31 | 2008-01-29 | Silicon Laboratories Inc. | Digital pulse width modulated power supply with variable LSB |
US7239115B2 (en) * | 2005-04-04 | 2007-07-03 | Power-One, Inc. | Digital pulse width modulation controller with preset filter coefficients |
US7782039B1 (en) | 2005-04-27 | 2010-08-24 | Marvell International Ltd. | Mixed mode digital control for switching regulator |
US7271758B2 (en) * | 2005-06-29 | 2007-09-18 | Silicon Laboratories Inc. | Gain adjust for SAR ADC |
US20070029880A1 (en) * | 2005-08-04 | 2007-02-08 | Jinseok Kim | Computer power supply and cable |
US7477047B2 (en) * | 2005-11-21 | 2009-01-13 | Broadcom Corporation | Register with default control and built-in level shifter |
KR100727409B1 (ko) * | 2006-02-02 | 2007-06-13 | 삼성전자주식회사 | 펄스폭 변조 방법 및 이를 이용한 디지털 파워앰프 |
US7466254B2 (en) | 2006-02-03 | 2008-12-16 | L&L Engineering Llc | Systems and methods for digital control utilizing oversampling |
DE102006056785A1 (de) * | 2006-12-01 | 2008-06-05 | Conti Temic Microelectronic Gmbh | Verfahren und Vorrichtung zum Erzeugen eines Ansteuersignals für einen Leistungsschalter |
US7598710B2 (en) * | 2006-12-08 | 2009-10-06 | Monolithic Power Systems, Inc. | Battery charger with temperature control |
US7667625B2 (en) * | 2007-02-28 | 2010-02-23 | Exar Corporation | Universal and fault-tolerant multiphase digital PWM controller for high-frequency DC-DC converters |
US7710209B2 (en) * | 2007-03-16 | 2010-05-04 | Exar Corporation | Digital pulse frequency/pulse amplitude (DPFM/DPAM) controller for low-power switching-power supplies |
TW200847593A (en) * | 2007-05-18 | 2008-12-01 | Richtek Techohnology Corp | Digital voltage transformer and its control method |
US7977994B2 (en) * | 2007-06-15 | 2011-07-12 | The Regents Of The University Of Colorado, A Body Corporate | Digital pulse-width-modulator with discretely adjustable delay line |
US7714626B2 (en) * | 2007-06-28 | 2010-05-11 | Microchip Technology Incorporated | System, method and apparatus having improved pulse width modulation frequency resolution |
CN101090272B (zh) * | 2007-07-05 | 2011-06-22 | 复旦大学 | 适用于数字电源控制器的混合型数字脉宽调制器 |
FI20075645A0 (fi) * | 2007-09-17 | 2007-09-17 | Nokia Corp | Ohjauspiiri ja ditterointimenetelmä |
US7852057B2 (en) * | 2007-10-02 | 2010-12-14 | Mediatek Inc. | DC-DC converter |
US7834613B2 (en) | 2007-10-30 | 2010-11-16 | Power-One, Inc. | Isolated current to voltage, voltage to voltage converter |
CN102017412B (zh) * | 2008-04-10 | 2013-05-22 | Nxp股份有限公司 | 旋转脉宽调制器 |
US8344716B2 (en) * | 2008-11-21 | 2013-01-01 | L&L Engineering, Llc | Methods and systems for power supply adaptive control utilizing transfer function measurements |
US20110081945A1 (en) * | 2009-10-06 | 2011-04-07 | Microvision, Inc. | High Efficiency Laser Drive Apparatus |
EP2395664A1 (de) * | 2010-06-14 | 2011-12-14 | IHP GmbH-Innovations for High Performance Microelectronics / Leibniz-Institut für innovative Mikroelektronik | Verfahren und Vorrichtung zur Phasen- und /oder Pulsweitenmodulation |
CN102545253A (zh) * | 2010-12-13 | 2012-07-04 | 深圳市金威源科技股份有限公司 | 一种基于dsp的交错式单向空间矢量脉冲调制并网装置 |
US8873616B2 (en) * | 2012-02-23 | 2014-10-28 | Microchip Technology Incorporated | High resolution pulse width modulator |
CN102624368A (zh) * | 2012-03-27 | 2012-08-01 | 湖南南车时代电动汽车股份有限公司 | 一种电力电子装置随机开关频率脉宽调制实现方法 |
US8649887B2 (en) * | 2012-05-22 | 2014-02-11 | GM Global Technology Operations LLC | Methods, systems and apparatus for implementing dithering in motor drive system for controlling operation of an electric machine |
US8583265B1 (en) | 2012-05-22 | 2013-11-12 | GM Global Technology Operations LLC | Methods, systems and apparatus for computing a voltage advance used in controlling operation of an electric machine |
KR102013840B1 (ko) * | 2013-03-15 | 2019-08-23 | 삼성전자주식회사 | 다중 위상 생성기 |
JP2015019502A (ja) * | 2013-07-10 | 2015-01-29 | 株式会社東芝 | 半導体集積回路 |
CN103442482B (zh) * | 2013-08-12 | 2016-01-20 | 深圳市天微电子股份有限公司 | 发光二极管照明脉冲宽度调制驱动电路 |
TWI532323B (zh) | 2013-08-14 | 2016-05-01 | 財團法人工業技術研究院 | 數位脈波寬度產生器及其產生方法 |
CN104485933A (zh) * | 2014-11-19 | 2015-04-01 | 中国科学院微电子研究所 | 用于开关电源数字控制器的数字脉冲宽度调制装置 |
CN104852707B (zh) * | 2015-04-23 | 2017-11-10 | 中国电子科技集团公司第四十一研究所 | 微放电效应检测顶底电平可调的脉冲基带发生装置与方法 |
US9793683B2 (en) | 2015-08-21 | 2017-10-17 | Vuemetrix, Inc. | Digital pulse width modulation power supply with pico second resolution |
CN105356866B (zh) * | 2015-09-23 | 2018-07-17 | 广州昭合环保科技有限公司 | 一种可编程电磁脉冲发生器及电磁脉冲产生方法 |
CN107666241A (zh) * | 2016-07-30 | 2018-02-06 | 智瑞佳(苏州)半导体科技有限公司 | 一种数字dc‑dc电源转换芯片及其控制方法 |
DE102017205779A1 (de) * | 2017-04-05 | 2018-10-11 | Tridonic Gmbh & Co Kg | Dimmen von Leuchtmitteln mittels Pulsweitenmodulation und zusätzlicher Feinregelung der Abgabeleistung |
CN110764492B (zh) * | 2019-11-15 | 2021-06-29 | 北京广利核系统工程有限公司 | 一种多通道开关量信号发生装置及soe事件模拟器 |
US11881768B2 (en) * | 2021-06-30 | 2024-01-23 | Stmicroelectronics S.R.L. | Methods and apparatus for adaptively controlling direct current-direct current converter precision |
US11791720B2 (en) | 2021-06-30 | 2023-10-17 | Stmicroelectronics S.R.L. | Methods and apparatus for a direct current-direct current converter compatible with wide range system clock frequency |
Family Cites Families (135)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US429581A (en) | 1890-06-03 | parmelee | ||
US3660672A (en) | 1971-02-25 | 1972-05-02 | Pioneer Magnetics Inc | Power supply dual output |
GB1536046A (en) | 1976-06-30 | 1978-12-20 | Ibm | Data processing system power control |
US4194147A (en) | 1977-12-05 | 1980-03-18 | Burr-Brown Research Corporation | Parallel connected switching regulator system |
US4335445A (en) | 1979-02-26 | 1982-06-15 | Kepco, Inc. | System for interfacing computers with programmable power supplies |
US4451773A (en) | 1982-04-02 | 1984-05-29 | Bell Telephone Laboratories, Incorporated | Rectifier control system for a DC power plant system |
EP0096370B1 (de) | 1982-06-04 | 1987-02-04 | Nippon Chemi-Con Corporation | Stromversorgungseinrichtung |
US4538073A (en) | 1983-05-09 | 1985-08-27 | Convergent Technologies, Inc. | Modular power supply system |
US4622627A (en) | 1984-02-16 | 1986-11-11 | Theta-J Corporation | Switching electrical power supply utilizing miniature inductors integrally in a PCB |
US4677566A (en) | 1984-10-18 | 1987-06-30 | Burroughs Corporation | Power control network for multiple digital modules |
US4654769A (en) | 1984-11-02 | 1987-03-31 | California Institute Of Technology | Transformerless dc-to-dc converters with large conversion ratios |
US4616142A (en) | 1984-12-31 | 1986-10-07 | Sundstrand Corporation | Method of operating parallel-connected semiconductor switch elements |
US4988942A (en) * | 1988-11-08 | 1991-01-29 | Spectra-Physics, Inc. | Switched resistor regulator control when transfer function includes discontinuity |
US5053920A (en) | 1989-06-09 | 1991-10-01 | Digital Equipment Corporation | Integrated power conversion |
US4940930A (en) | 1989-09-07 | 1990-07-10 | Honeywell Incorporated | Digitally controlled current source |
US5004972A (en) | 1989-12-26 | 1991-04-02 | Honeywell Inc. | Integrated power level control and on/off function circuit |
JPH07118652B2 (ja) * | 1990-10-12 | 1995-12-18 | ヤマハ株式会社 | Da変換装置 |
US5073848A (en) | 1990-11-21 | 1991-12-17 | General Electric Company | Power distribution system |
US5117430A (en) | 1991-02-08 | 1992-05-26 | International Business Machines Corporation | Apparatus and method for communicating between nodes in a network |
US5079498A (en) | 1991-03-26 | 1992-01-07 | Vickers Systems Limited | Digital pulse-width-modulation generator for current control |
US6115441A (en) | 1991-07-09 | 2000-09-05 | Dallas Semiconductor Corporation | Temperature detector systems and methods |
DE4122945A1 (de) | 1991-07-11 | 1993-01-14 | Philips Patentverwaltung | Mikroprozessorgesteuerter gleichspannungswandler |
US5229699A (en) | 1991-10-15 | 1993-07-20 | Industrial Technology Research Institute | Method and an apparatus for PID controller tuning |
US5481140A (en) | 1992-03-10 | 1996-01-02 | Mitsubishi Denki Kabushiki Kaisha | Demand control apparatus and power distribution control system |
GB9205995D0 (en) | 1992-03-19 | 1992-04-29 | Astec Int Ltd | A power supply |
US5377090A (en) | 1993-01-19 | 1994-12-27 | Martin Marietta Corporation | Pulsed power converter with multiple output voltages |
JP3191275B2 (ja) | 1993-02-22 | 2001-07-23 | 横河電機株式会社 | スイッチング電源装置 |
US5481178A (en) | 1993-03-23 | 1996-01-02 | Linear Technology Corporation | Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit |
JP2833460B2 (ja) | 1993-12-27 | 1998-12-09 | 株式会社日立製作所 | 電源システム |
US6121760A (en) | 1994-03-17 | 2000-09-19 | Texas Instruments Incorporated | Turn-on controller for switch-mode regulator |
US5532577A (en) | 1994-04-01 | 1996-07-02 | Maxim Integrated Products, Inc. | Method and apparatus for multiple output regulation in a step-down switching regulator |
US5627460A (en) | 1994-12-28 | 1997-05-06 | Unitrode Corporation | DC/DC converter having a bootstrapped high side driver |
US5949226A (en) | 1995-04-10 | 1999-09-07 | Kabushiki Kaisha Toyoda Jidoshokki Seisakush | DC/DC converter with reduced power consumpton and improved efficiency |
US5727208A (en) | 1995-07-03 | 1998-03-10 | Dell U.S.A. L.P. | Method and apparatus for configuration of processor operating parameters |
US5752047A (en) | 1995-08-11 | 1998-05-12 | Mcdonnell Douglas Corporation | Modular solid state power controller with microcontroller |
US5646509A (en) | 1995-12-01 | 1997-07-08 | International Business Machines Corporation | Battery capacity test and electronic system utilizing same |
US5631550A (en) | 1996-04-25 | 1997-05-20 | Lockheed Martin Tactical Defense Systems | Digital control for active power factor correction |
US5675480A (en) | 1996-05-29 | 1997-10-07 | Compaq Computer Corporation | Microprocessor control of parallel power supply systems |
US5943227A (en) | 1996-06-26 | 1999-08-24 | Fairchild Semiconductor Corporation | Programmable synchronous step down DC-DC converter controller |
US5815018A (en) * | 1996-07-16 | 1998-09-29 | Systech Solutions, Inc. | Pulse modulator circuit for an illuminator system |
JP3042423B2 (ja) | 1996-09-30 | 2000-05-15 | 日本電気株式会社 | 直並列型a/d変換器 |
US5929620A (en) | 1996-11-07 | 1999-07-27 | Linear Technology Corporation | Switching regulators having a synchronizable oscillator frequency with constant ramp amplitude |
US5847950A (en) | 1997-02-19 | 1998-12-08 | Electronic Measurements, Inc. | Control system for a power supply |
US5889392A (en) | 1997-03-06 | 1999-03-30 | Maxim Integrated Products, Inc. | Switch-mode regulators and methods providing transient response speed-up |
US5892933A (en) | 1997-03-31 | 1999-04-06 | Compaq Computer Corp. | Digital bus |
US5872984A (en) | 1997-04-01 | 1999-02-16 | International Business Machines Corporation | Uninterruptible power supply providing continuous power mainstore function for a computer system |
US5946495A (en) | 1997-04-08 | 1999-08-31 | Compaq Computer Corp. | Data communication circuit for controlling data communication between redundant power supplies and peripheral devices |
US5933453A (en) * | 1997-04-29 | 1999-08-03 | Hewlett-Packard Company | Delta-sigma pulse width modulator control circuit |
US5905370A (en) | 1997-05-06 | 1999-05-18 | Fairchild Semiconductor Corporation | Programmable step down DC-DC converter controller |
US5883797A (en) | 1997-06-30 | 1999-03-16 | Power Trends, Inc. | Parallel path power supply |
US5917719A (en) | 1997-08-11 | 1999-06-29 | Power Ten, Inc. | Internally programmable modular power supply and method |
US5935252A (en) | 1997-08-18 | 1999-08-10 | International Business Machines Corporation | Apparatus and method for determining and setting system device configuration relating to power and cooling using VPD circuits associated with system devices |
US5870296A (en) | 1997-10-14 | 1999-02-09 | Maxim Integrated Products, Inc. | Dual interleaved DC to DC switching circuits realized in an integrated circuit |
US6079026A (en) | 1997-12-11 | 2000-06-20 | International Business Machines Corporation | Uninterruptible memory backup power supply system using threshold value of energy in the backup batteries for control of switching from AC to DC output |
US5990669A (en) | 1997-12-15 | 1999-11-23 | Dell Usa, L.P. | Voltage supply regulation using master/slave timer circuit modulation |
JP3744680B2 (ja) | 1998-03-31 | 2006-02-15 | 富士通株式会社 | 電源装置、および電源回路の制御方法 |
JP3702091B2 (ja) * | 1998-03-31 | 2005-10-05 | 富士通株式会社 | 電源装置、および電源回路の制御方法 |
FI107418B (fi) | 1998-05-22 | 2001-07-31 | Muuntolaite Oy | Menetelmä ja laitteisto teholähdejärjestelmän ohjaamiseksi |
US5929618A (en) | 1998-06-04 | 1999-07-27 | Lucent Technologies Inc. | System and method for synchronizing and interleaving power modules |
US6199130B1 (en) | 1998-06-04 | 2001-03-06 | International Business Machines Corporation | Concurrent maintenance for PCI based DASD subsystem with concurrent maintenance message being communicated between SPCN (system power control network) and I/O adapter using PCI bridge |
US6055163A (en) | 1998-08-26 | 2000-04-25 | Northrop Grumman Corporation | Communications processor remote host and multiple unit control devices and methods for micropower generation systems |
US6177787B1 (en) | 1998-09-11 | 2001-01-23 | Linear Technology Corporation | Circuits and methods for controlling timing and slope compensation in switching regulators |
US6304823B1 (en) | 1998-09-16 | 2001-10-16 | Microchip Technology Incorporated | Microprocessor power supply system including a programmable power supply and a programmable brownout detector |
US6100676A (en) | 1998-10-30 | 2000-08-08 | Volterra Semiconductor Corporation | Method and apparatus for digital voltage regulation |
US6198261B1 (en) | 1998-10-30 | 2001-03-06 | Volterra Semiconductor Corporation | Method and apparatus for control of a power transistor in a digital voltage regulator |
US6268716B1 (en) | 1998-10-30 | 2001-07-31 | Volterra Semiconductor Corporation | Digital voltage regulator using current control |
DE19850125B4 (de) | 1998-10-30 | 2007-06-28 | Siemens Ag | Netzteil für Spannungsversorgung eines Busses |
US6181029B1 (en) | 1998-11-06 | 2001-01-30 | International Business Machines Corporation | Method of controlling battery back-up for multiple power supplies |
US6163178A (en) | 1998-12-28 | 2000-12-19 | Rambus Incorporated | Impedance controlled output driver |
US6021059A (en) | 1998-12-31 | 2000-02-01 | Honeywell Inc. | Integrated synchronous rectifier for power supplies |
WO2000044098A1 (en) | 1999-01-19 | 2000-07-27 | Steensgaard Madsen Jesper | Residue-compensating a / d converter |
US6184659B1 (en) | 1999-02-16 | 2001-02-06 | Microchip Technology Incorporated | Microcontroller with integral switch mode power supply controller |
US6355990B1 (en) | 1999-03-24 | 2002-03-12 | Rockwell Collins, Inc. | Power distribution system and method |
US6917186B2 (en) * | 2000-04-24 | 2005-07-12 | S & C Electric Co. | Monitoring and control for power electronic system |
US6057607A (en) | 1999-07-16 | 2000-05-02 | Semtech Corporation | Method and apparatus for voltage regulation in multi-output switched mode power supplies |
US6191566B1 (en) | 1999-08-26 | 2001-02-20 | Lucent Technologies Inc. | Board mountable power supply module with multi-function control pin |
US6157093A (en) | 1999-09-27 | 2000-12-05 | Philips Electronics North America Corporation | Modular master-slave power supply controller |
US6211579B1 (en) | 1999-09-29 | 2001-04-03 | Lucent Technologies, Inc. | Multiple output converter having a low power dissipation cross regulation compensation circuit |
US6392577B1 (en) * | 1999-10-05 | 2002-05-21 | Stmicroelectronics, Inc. | System and method for regulating an alternator |
US6465993B1 (en) | 1999-11-01 | 2002-10-15 | John Clarkin | Voltage regulation employing a composite feedback signal |
US6208127B1 (en) | 1999-11-02 | 2001-03-27 | Maxim Integrated Products, Inc. | Methods and apparatus to predictably change the output voltage of regulators |
AU2001233095A1 (en) | 2000-01-27 | 2001-08-07 | Primarion, Inc. | Apparatus for providing regulated power to an integrated circuit |
US6396169B1 (en) | 2000-02-29 | 2002-05-28 | 3Com Corporation | Intelligent power supply control for electronic systems requiring multiple voltages |
US6385024B1 (en) | 2000-03-07 | 2002-05-07 | Ss8 Networks, Inc. | System and method for monitoring current consumption from current share components |
US6291975B1 (en) | 2000-03-27 | 2001-09-18 | Rockwell Collins | Method and system for efficiently regulating power supply voltages with reduced propagation of power transients capable of communicating information |
US6150803A (en) | 2000-03-28 | 2000-11-21 | Linear Technology Corporation | Dual input, single output power supply |
US6249111B1 (en) | 2000-06-22 | 2001-06-19 | Intel Corporation | Dual drive buck regulator |
US6465909B1 (en) | 2000-07-31 | 2002-10-15 | Linear Technology Corporation | Circuits and methods for controlling load sharing by multiple power supplies |
US6396250B1 (en) | 2000-08-31 | 2002-05-28 | Texas Instruments Incorporated | Control method to reduce body diode conduction and reverse recovery losses |
IT1318879B1 (it) | 2000-09-19 | 2003-09-10 | St Microelectronics Srl | Dispositivo controllore di tensione/corrente, in particolare perregolatori switching interleaving. |
US6320768B1 (en) | 2000-10-06 | 2001-11-20 | Texas Instruments Incorporated | Power supply pulse width modulation (PWM) control system |
US7007176B2 (en) * | 2000-10-10 | 2006-02-28 | Primarion, Inc. | System and method for highly phased power regulation using adaptive compensation control |
JP3934050B2 (ja) | 2000-10-10 | 2007-06-20 | プリマリオン, インコーポレイテッド | 高度にフェーズ化されたパワーレギュレーションのためのシステムおよび方法 |
EP1325547A2 (de) | 2000-10-13 | 2003-07-09 | Primarion, Inc. | Verfahren und vorrichtung zur hochphasenleistungsregelung |
IT1319007B1 (it) | 2000-10-16 | 2003-09-19 | St Microelectronics Srl | Sistema di gestione di una pluralita' di moduli vrm e relativo metododi sincronizzazione |
US6654264B2 (en) * | 2000-12-13 | 2003-11-25 | Intel Corporation | System for providing a regulated voltage with high current capability and low quiescent current |
EP1215808B1 (de) | 2000-12-13 | 2011-05-11 | Semiconductor Components Industries, LLC | Stromversorgungsschaltung und dazugehöriges Verfahren zur Entmagnetisierungsdetektion der Stromversorgung |
EP1344140B1 (de) | 2000-12-20 | 2011-02-09 | Thomson Licensing | I2c-bussteuerung zur isolierung ausgewählter ics für schnelle i2c-übertragung |
US6421259B1 (en) | 2000-12-28 | 2002-07-16 | International Business Machines Corporation | Modular DC distribution system for providing flexible power conversion scalability within a power backplane between an AC source and low voltage DC outputs |
US6686831B2 (en) | 2001-01-23 | 2004-02-03 | Invensys Systems, Inc. | Variable power control for process control instruments |
US6800957B2 (en) | 2001-02-06 | 2004-10-05 | General Electric Company | Electronic distribution system for 36V automobiles |
US6400127B1 (en) | 2001-02-12 | 2002-06-04 | Philips Electronics North America Corporation | Dual mode pulse-width modulator for power control applications |
US6683494B2 (en) | 2001-03-26 | 2004-01-27 | Harman International Industries, Incorporated | Digital signal processor enhanced pulse width modulation amplifier |
US6731023B2 (en) * | 2001-03-29 | 2004-05-04 | Autoliv Asp, Inc. | Backup power supply for restraint control module |
US6476589B2 (en) | 2001-04-06 | 2002-11-05 | Linear Technology Corporation | Circuits and methods for synchronizing non-constant frequency switching regulators with a phase locked loop |
US6411072B1 (en) | 2001-04-17 | 2002-06-25 | Honeywell International Inc. | PWM power supply with constant RMS output voltage control |
US6469478B1 (en) | 2001-04-23 | 2002-10-22 | Artesyn Technologies, Inc. | Multiple output power supply including one regulated converter and at least one semi-regulated converter |
US6621259B2 (en) | 2001-05-30 | 2003-09-16 | Texas Instruments Incorporated | Current sense amplifier and method |
US6915440B2 (en) * | 2001-06-12 | 2005-07-05 | International Business Machines Corporation | Apparatus, program product and method of performing power fault analysis in a computer system |
US6744243B2 (en) * | 2001-06-28 | 2004-06-01 | Texas Instruments Incorporated | System and method for dynamically regulating a step down power supply |
US6928560B1 (en) * | 2001-09-28 | 2005-08-09 | Unisys Corporation | Distributed power control system |
US6903949B2 (en) * | 2001-12-12 | 2005-06-07 | International Rectifier Corporation | Resonant converter with phase delay control |
US6717389B1 (en) * | 2001-12-21 | 2004-04-06 | Unisys Corporation | Method and apparatus for current controlled transient reduction in a voltage regulator |
US20030122429A1 (en) | 2001-12-28 | 2003-07-03 | Zhang Kevin X. | Method and apparatus for providing multiple supply voltages for a processor |
US6448745B1 (en) | 2002-01-08 | 2002-09-10 | Dialog Semiconductor Gmbh | Converter with inductor and digital controlled timing |
US6930893B2 (en) | 2002-01-31 | 2005-08-16 | Vlt, Inc. | Factorized power architecture with point of load sine amplitude converters |
US6897636B2 (en) | 2002-03-29 | 2005-05-24 | Intersil Americas Inc. | Method and circuit for scaling and balancing input and output currents in a multi-phase DC-DC converter using different input voltages |
US6829547B2 (en) | 2002-04-29 | 2004-12-07 | Tektronix, Inc. | Measurement test instrument and associated voltage management system for accessory device |
US6850426B2 (en) * | 2002-04-30 | 2005-02-01 | Honeywell International Inc. | Synchronous and bi-directional variable frequency power conversion systems |
US6693811B1 (en) | 2002-07-02 | 2004-02-17 | Tyco Electronics Power Systems, Inc. | Integrated controller, method of operation thereof and power supply employing the same |
US6977492B2 (en) * | 2002-07-10 | 2005-12-20 | Marvell World Trade Ltd. | Output regulator |
US6788033B2 (en) | 2002-08-08 | 2004-09-07 | Vlt, Inc. | Buck-boost DC-DC switching power conversion |
US7000125B2 (en) | 2002-12-21 | 2006-02-14 | Power-One, Inc. | Method and system for controlling and monitoring an array of point-of-load regulators |
US7049798B2 (en) | 2002-11-13 | 2006-05-23 | Power-One, Inc. | System and method for communicating with a voltage regulator |
US6949916B2 (en) | 2002-11-12 | 2005-09-27 | Power-One Limited | System and method for controlling a point-of-load regulator |
US6819011B2 (en) * | 2002-11-14 | 2004-11-16 | Fyre Storm, Inc. | Switching power converter controller with watchdog timer |
US6933709B2 (en) * | 2003-02-10 | 2005-08-23 | Power-One Limited | Digital control system and method for switched mode power supply |
US7249267B2 (en) | 2002-12-21 | 2007-07-24 | Power-One, Inc. | Method and system for communicating filter compensation coefficients for a digital power control system |
US7373527B2 (en) | 2002-12-23 | 2008-05-13 | Power-One, Inc. | System and method for interleaving point-of-load regulators |
US6771052B2 (en) * | 2003-01-03 | 2004-08-03 | Astec International Limited | Programmable multiple output DC-DC isolated power supply |
US7023672B2 (en) * | 2003-02-03 | 2006-04-04 | Primarion, Inc. | Digitally controlled voltage regulator |
US6936999B2 (en) | 2003-03-14 | 2005-08-30 | Power-One Limited | System and method for controlling output-timing parameters of power converters |
US6888339B1 (en) * | 2003-04-03 | 2005-05-03 | Lockheed Martin Corporation | Bus voltage control using gated fixed energy pulses |
US20050093594A1 (en) | 2003-10-30 | 2005-05-05 | Infineon Technologies North America Corp. | Delay locked loop phase blender circuit |
US7142140B2 (en) * | 2004-07-27 | 2006-11-28 | Silicon Laboratories Inc. | Auto scanning ADC for DPWM |
-
2002
- 2002-11-19 US US10/299,439 patent/US6833691B2/en not_active Expired - Lifetime
-
2003
- 2003-10-30 EP EP03781679A patent/EP1563591B1/de not_active Expired - Lifetime
- 2003-10-30 CN CN2003801000314A patent/CN1685592B/zh not_active Expired - Lifetime
- 2003-10-30 DE DE60306801T patent/DE60306801T2/de not_active Expired - Lifetime
- 2003-10-30 WO PCT/US2003/034835 patent/WO2004047275A1/en not_active Application Discontinuation
- 2003-10-30 AU AU2003287442A patent/AU2003287442A1/en not_active Abandoned
- 2003-10-30 AT AT03781679T patent/ATE333161T1/de not_active IP Right Cessation
- 2003-10-30 KR KR1020047009277A patent/KR100610992B1/ko active IP Right Grant
-
2004
- 2004-11-11 US US10/986,607 patent/US6989661B2/en not_active Expired - Lifetime
-
2005
- 2005-07-21 US US11/187,182 patent/US7057379B2/en not_active Expired - Lifetime
-
2006
- 2006-01-06 US US11/326,813 patent/US7202651B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE60306801D1 (de) | 2006-08-24 |
US20060113981A1 (en) | 2006-06-01 |
WO2004047275A1 (en) | 2004-06-03 |
CN1685592A (zh) | 2005-10-19 |
EP1563591A1 (de) | 2005-08-17 |
EP1563591B1 (de) | 2006-07-12 |
KR20050044744A (en) | 2005-05-12 |
US7202651B2 (en) | 2007-04-10 |
ATE333161T1 (de) | 2006-08-15 |
US6833691B2 (en) | 2004-12-21 |
CN1685592B (zh) | 2010-09-08 |
AU2003287442A1 (en) | 2004-06-15 |
US6989661B2 (en) | 2006-01-24 |
KR100610992B1 (ko) | 2006-08-10 |
US20040095122A1 (en) | 2004-05-20 |
US20050083026A1 (en) | 2005-04-21 |
US20050270006A1 (en) | 2005-12-08 |
US7057379B2 (en) | 2006-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE60306801T2 (de) | Vorrichtung und verfahren zur bereitstellung pulsbreitenmodulation | |
DE60006346T2 (de) | Frequenzsynthetisierer mit gebrochenem Teilerverhältnis und Delta-Sigma Modulator zur Kontrolle des fraktionalen Teils | |
DE102016120388A1 (de) | Mitkopplungsschaltung für DC-DC-Wandler mit digitaler Spannungsregelschleife | |
DE112011100645B4 (de) | Digitale Frequenzregelschleife | |
DE202009009853U1 (de) | System zum korrekten Erhöhen von Stromaufteilung | |
DE202009009855U1 (de) | Hinzufügen und Entfernen von Phasen bei der Stromaufteilung | |
DD283880A5 (de) | Frequenzsynthesizer mit stoerkompensation | |
DE202009009856U1 (de) | Aktive Droop-Strom-Aufteilung | |
DE10355320B3 (de) | Hochauflösender digitaler Pulsweitenmodulator und Verfahren zum Erzeugen eines hochaufgelösten pulsweitenmodulierten Signals | |
DE102004037162A1 (de) | Verfahren und Vorrichtung zur Erzeugung eines Taktsignals | |
DE10007679C2 (de) | Frequenzgenerator für NMR-Anwendungen mit direkter digitaler Frequenzsynthese (DDS), Verfahren zum Betrieb eines solchen DDS-Generators sowie Verfahren zum Betrieb eines NMR-Spektrometers mit DDS-Generator | |
DE112005001080T5 (de) | Verfahren und Vorrichtung zum Verbessern der Frequenzauflösung eines direkten digitalen Synthesizers | |
DE102013111844A1 (de) | Hochauflösende Steuerung für einen Multimodus-Schaltnetzwandler und hochauflösender Flankengenerator | |
DE10060429A1 (de) | Verfahren und Vorrichtung zur Leistungsübertragung | |
DE60217212T2 (de) | Verfahren und Gerät zur Digital-Analog-Wandlung mit effektiver Pulsbreitenmodulation | |
DE102008023681B4 (de) | Verfahren und Vorrichtung zum Regeln eines Versorgungsstroms für eine Schaltung oder eine Mehrzahl von Schaltungsblöcken | |
DE102008023536B4 (de) | Leistungsarmer und hochauflösender Zeitgeber | |
DE102012201711A1 (de) | Empfangsanordnung für ein Steuergerät in einem Fahrzeug und Verfahren zum Erzeugen eines Synchronisationspulses | |
EP1050126B1 (de) | Digital gesteuerte schaltung zur verringerung der phasenmodulation eines signals | |
DE102014019855B3 (de) | Digital gesteuerter Strommodus-Leistungswandler | |
DE102011053593A1 (de) | Digitaler Spannungswandler | |
EP1457096B1 (de) | Elektronisches vorschaltgerät und betriebsverfahren für eine gasentladungslampe | |
DE102018109237A1 (de) | Impulsbreitenmodulations-signalfrequenzerzeugung | |
WO2000028666A1 (de) | Frequenzsynthesizer, verfahren zum betreiben eines frequenzsynthesizers und integrierte schaltung mit einem frequenzsynthesizer | |
DE3734874C2 (de) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8381 | Inventor (new situation) |
Inventor name: CHAPUIS, ALAIN, RIEDIKON, CH |
|
8364 | No opposition during term of opposition |