DE60215175T2 - Parallele datenübertragung mit niedrigem stromverbrauch - Google Patents
Parallele datenübertragung mit niedrigem stromverbrauch Download PDFInfo
- Publication number
- DE60215175T2 DE60215175T2 DE60215175T DE60215175T DE60215175T2 DE 60215175 T2 DE60215175 T2 DE 60215175T2 DE 60215175 T DE60215175 T DE 60215175T DE 60215175 T DE60215175 T DE 60215175T DE 60215175 T2 DE60215175 T2 DE 60215175T2
- Authority
- DE
- Germany
- Prior art keywords
- data transmission
- data
- parallel
- module
- parallel data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4086—Bus impedance matching, e.g. termination
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Dc Digital Transmission (AREA)
- Logic Circuits (AREA)
- Power Sources (AREA)
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US871160 | 2001-05-31 | ||
| US09/871,160 US6859883B2 (en) | 2001-05-31 | 2001-05-31 | Parallel data communication consuming low power |
| PCT/IB2002/001918 WO2003107194A2 (en) | 2001-05-31 | 2002-05-28 | Parallel data communication consuming low power |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE60215175D1 DE60215175D1 (de) | 2006-11-16 |
| DE60215175T2 true DE60215175T2 (de) | 2007-08-23 |
Family
ID=25356842
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE60215175T Expired - Lifetime DE60215175T2 (de) | 2001-05-31 | 2002-05-28 | Parallele datenübertragung mit niedrigem stromverbrauch |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US6859883B2 (enExample) |
| EP (1) | EP1407366B1 (enExample) |
| JP (1) | JP2005520458A (enExample) |
| DE (1) | DE60215175T2 (enExample) |
| WO (1) | WO2003107194A2 (enExample) |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002190532A (ja) * | 2000-12-19 | 2002-07-05 | Hitachi Ltd | 半導体記憶装置 |
| CN1613132A (zh) * | 2002-01-08 | 2005-05-04 | 皇家飞利浦电子股份有限公司 | 高压放电灯和高压放电灯馈入电极的制造方法 |
| GB2402026B (en) * | 2003-05-20 | 2005-07-13 | Micron Technology Inc | System and method for balancing capactively coupled signal lines |
| GB2405215B (en) * | 2003-08-21 | 2005-09-28 | Micron Technology Inc | System and method for testing devices utilizing capacitively coupled signalling |
| GB2407207B (en) * | 2003-10-13 | 2006-06-07 | Micron Technology Inc | Structure and method for forming a capacitively coupled chip-to-chip signalling interface |
| EP1770539A1 (en) * | 2005-09-15 | 2007-04-04 | Alcatel Lucent | Method of transmitting information words over a bus, and driver circuit and circuit board using the same |
| JP2009522902A (ja) * | 2006-01-03 | 2009-06-11 | エヌエックスピー ビー ヴィ | シリアルデータ通信システムおよび方法 |
| US8126402B1 (en) * | 2006-12-05 | 2012-02-28 | Nvidia Corporation | Transmission line common-mode filter |
| DE102008034445B4 (de) * | 2008-07-24 | 2010-03-11 | Diehl Aerospace Gmbh | Verfahren und Einrichtung zum Erfassen von Bus-Teilnehmern |
| EP2278714B1 (en) | 2009-07-02 | 2015-09-16 | Nxp B.V. | Power stage |
| US8818265B2 (en) | 2012-04-24 | 2014-08-26 | Nxp B.V. | Interface for communication between voltage domains |
| US8571093B1 (en) | 2012-04-24 | 2013-10-29 | Nxp B.V. | Communication interface for galvanic isolation |
| US8787502B2 (en) | 2012-04-24 | 2014-07-22 | Nxp B.V. | Capacitive isolated voltage domains |
| US8867592B2 (en) | 2012-05-09 | 2014-10-21 | Nxp B.V. | Capacitive isolated voltage domains |
| US9007141B2 (en) | 2012-05-23 | 2015-04-14 | Nxp B.V. | Interface for communication between voltage domains |
| US8680690B1 (en) | 2012-12-07 | 2014-03-25 | Nxp B.V. | Bond wire arrangement for efficient signal transmission |
| US9467060B2 (en) | 2013-04-03 | 2016-10-11 | Nxp B.V. | Capacitive level shifter devices, methods and systems |
| US8896377B1 (en) | 2013-05-29 | 2014-11-25 | Nxp B.V. | Apparatus for common mode suppression |
| US10396840B2 (en) | 2013-12-27 | 2019-08-27 | Intel Corporation | High speed short reach input/output (I/O) |
| JP6398801B2 (ja) * | 2015-03-09 | 2018-10-03 | 沖電気工業株式会社 | メモリ装置へのデータ書き込み/読み出し制御方法及びメモリ装置 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB2254227B (en) | 1990-12-20 | 1995-08-16 | Murata Manufacturing Co | Bus terminating circuit |
| US5208562A (en) | 1991-10-07 | 1993-05-04 | Isp Technologies, Inc. | Bus terminator circuit having RC elements |
| US5239559A (en) * | 1991-11-08 | 1993-08-24 | Methode Electronics, Inc. | Terminator method and apparatus |
| US5686872A (en) * | 1995-03-13 | 1997-11-11 | National Semiconductor Corporation | Termination circuit for computer parallel data port |
| SE517770C2 (sv) * | 1997-01-17 | 2002-07-16 | Ericsson Telefon Ab L M | Seriell-parallellomvandlare |
| JP3024583B2 (ja) * | 1997-03-24 | 2000-03-21 | 日本電気株式会社 | バス終端回路 |
| JPH10289042A (ja) * | 1997-04-11 | 1998-10-27 | Toyo Electric Mfg Co Ltd | 並列データバス終端回路 |
| KR100292625B1 (ko) * | 1998-06-29 | 2001-07-12 | 박종섭 | 고속인터페이스장치 |
| US6211698B1 (en) | 1999-06-29 | 2001-04-03 | Hyundai Electronics Industries Co., Ltd. | High speed interface apparatus |
-
2001
- 2001-05-31 US US09/871,160 patent/US6859883B2/en not_active Expired - Lifetime
-
2002
- 2002-05-28 WO PCT/IB2002/001918 patent/WO2003107194A2/en not_active Ceased
- 2002-05-28 EP EP02733069A patent/EP1407366B1/en not_active Expired - Lifetime
- 2002-05-28 DE DE60215175T patent/DE60215175T2/de not_active Expired - Lifetime
- 2002-05-28 JP JP2004513944A patent/JP2005520458A/ja active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| JP2005520458A (ja) | 2005-07-07 |
| WO2003107194A2 (en) | 2003-12-24 |
| WO2003107194A3 (en) | 2004-02-12 |
| US6859883B2 (en) | 2005-02-22 |
| DE60215175D1 (de) | 2006-11-16 |
| EP1407366B1 (en) | 2006-10-04 |
| US20020184544A1 (en) | 2002-12-05 |
| EP1407366A2 (en) | 2004-04-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE60215175T2 (de) | Parallele datenübertragung mit niedrigem stromverbrauch | |
| EP1428225B1 (de) | Konzept zur sicheren datenkommunikation zwischen elektronischen bausteinen | |
| DE102005060042B4 (de) | Treiber für Niederspannungsdifferenzsignale, der Zweige mit Serienwiderständen enthält | |
| DE19681337B4 (de) | Ein modularer Bus mit parallelem Einzel- oder Doppelabschluß | |
| DE69232705T2 (de) | Hochgeschwindigkeitsbus-Sender-Empfänger mit fehlertoleranter Realisierung für on-line-steckbare Verwendungen | |
| DE10314308B4 (de) | Chipintegrierte Abschlussvorrichtung und Halbleiterbaustein sowie zugehöriges Steuerverfahren | |
| DE69428885T2 (de) | Ein kommunikationsknotenpunkt mit einer ersten buskonfiguration für arbitrierung und einer zweiten buskonfiguration für datenübertragung | |
| DE60309679T2 (de) | Vorrichtung und verfahren zur reduzierung des leistungsverbrauchs eines senders und empfängers, gekoppelt über eine serielle differenzialedatenverbindung | |
| DE112007002619B4 (de) | Speichersteuerung mit einer Speicherverbindung mit zwei Betriebsmodi | |
| DE19712840B4 (de) | Schnittstellenschaltung und Verfahren zum Übertragen binärer logischer Signale mit reduzierter Verlustleistung | |
| DE102008030222B4 (de) | Steuergerät und Verfahren zum Betrieb des Steuergeräts sowie KFZ mit derartigem Steuergerät | |
| DE112004002567T5 (de) | Lane-zu-Lane-Entzerrung über Nicht-Daten-Symbolverarbeitung für eine serielle Punkt-zu-Punkt-Verbindung | |
| DE102009032072A1 (de) | Einstellbare Senderleistung für Hochgeschwindigkeitsverbindungen mit konstanter Bitfehlerrate | |
| DE112017003736B4 (de) | Ethernet-autonegotiation mit paralleler detektion für 10g-dac oder andere nicht automatisch ausgehandelte modi | |
| DE3883692T2 (de) | Rückwandplatinenbus. | |
| DE202013105546U1 (de) | EEE Aktualisierungs- und Wecksignalisierung für 100GBASE-KP4 | |
| DE102019112136A1 (de) | Bus-invertierungs-kodierung mit eingeschränktem gewichtsbereich für eine signalisierung mit mehreren niveaus | |
| EP0400174A1 (de) | Adaptereinrichtung zum störungsfreien Anschluss von peripheren Rechnereinrichtungen an eine von Rechnersystemen gesteuerte Peripherieschnittstelle | |
| JP2004520783A (ja) | バランス型データビット符号化に基づく並列通信 | |
| DE69624471T2 (de) | Faseroptische Verbindung zwischen Rechnern | |
| DE10146585A1 (de) | Verfahren und Schaltungsanordnung zur Anpassung des Spannungspegels für die Übertragung von Daten | |
| WO2010052064A1 (de) | Schaltungsanordnung mit einer transceiverschaltung für ein bussystem und knoten für ein bussystem | |
| DE3687047T2 (de) | Uebertragungsschaltung. | |
| DE102020121644A1 (de) | Modulare Ein- und Ausgabestation für ein industrielles Automatisierungssystem und/oder industrielles IoT-System | |
| EP2181520A2 (de) | Sendeempfängerschaltungen |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8327 | Change in the person/name/address of the patent owner |
Owner name: NXP B.V., EINDHOVEN, NL |