DE3584241D1 - Halbleiterspeicheranordnung mit einer seriellen dateneingangs und -ausgangsschaltung. - Google Patents

Halbleiterspeicheranordnung mit einer seriellen dateneingangs und -ausgangsschaltung.

Info

Publication number
DE3584241D1
DE3584241D1 DE8585309562T DE3584241T DE3584241D1 DE 3584241 D1 DE3584241 D1 DE 3584241D1 DE 8585309562 T DE8585309562 T DE 8585309562T DE 3584241 T DE3584241 T DE 3584241T DE 3584241 D1 DE3584241 D1 DE 3584241D1
Authority
DE
Germany
Prior art keywords
semiconductor memory
data input
output circuit
serial data
memory arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE8585309562T
Other languages
English (en)
Inventor
Masaaki Noguchi
Junji Ogawa
Yoshihiro Takemae
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu VLSI Ltd
Fujitsu Ltd
Original Assignee
Fujitsu VLSI Ltd
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu VLSI Ltd, Fujitsu Ltd filed Critical Fujitsu VLSI Ltd
Application granted granted Critical
Publication of DE3584241D1 publication Critical patent/DE3584241D1/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1075Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for multiport memories each having random access ports and serial ports, e.g. video RAM
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Dram (AREA)
DE8585309562T 1985-01-05 1985-12-31 Halbleiterspeicheranordnung mit einer seriellen dateneingangs und -ausgangsschaltung. Expired - Fee Related DE3584241D1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60000313A JPS61160898A (ja) 1985-01-05 1985-01-05 半導体記憶装置

Publications (1)

Publication Number Publication Date
DE3584241D1 true DE3584241D1 (de) 1991-10-31

Family

ID=11470421

Family Applications (1)

Application Number Title Priority Date Filing Date
DE8585309562T Expired - Fee Related DE3584241D1 (de) 1985-01-05 1985-12-31 Halbleiterspeicheranordnung mit einer seriellen dateneingangs und -ausgangsschaltung.

Country Status (7)

Country Link
US (1) US4769789A (de)
EP (1) EP0188134B1 (de)
JP (1) JPS61160898A (de)
KR (1) KR900008935B1 (de)
CA (1) CA1246741A (de)
DE (1) DE3584241D1 (de)
IE (1) IE57268B1 (de)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6142795A (ja) * 1984-08-03 1986-03-01 Toshiba Corp 半導体記憶装置の行デコ−ダ系
JPS6240698A (ja) * 1985-08-16 1987-02-21 Fujitsu Ltd 半導体記憶装置
JPS62146490A (ja) * 1985-12-20 1987-06-30 Sanyo Electric Co Ltd 半導体メモリ
US4800530A (en) * 1986-08-19 1989-01-24 Kabushiki Kasiha Toshiba Semiconductor memory system with dynamic random access memory cells
US5280448A (en) * 1987-11-18 1994-01-18 Sony Corporation Dynamic memory with group bit lines and associated bit line group selector
US4807198A (en) * 1987-12-28 1989-02-21 Motorola, Inc. Memory input buffer with hysteresis and dc margin
JPH07107792B2 (ja) * 1988-01-19 1995-11-15 株式会社東芝 マルチポートメモリ
JP2591010B2 (ja) * 1988-01-29 1997-03-19 日本電気株式会社 シリアルアクセスメモリ装置
NL8802125A (nl) * 1988-08-29 1990-03-16 Philips Nv Geintegreerde geheugenschakeling met parallelle en seriele in- en uitgang.
DE68919404T2 (de) * 1988-09-20 1995-03-30 Fujitsu Ltd Halbleiterspeicher mit Serieneingang/Serienausgang.
JPH0283899A (ja) * 1988-09-20 1990-03-23 Fujitsu Ltd 半導体記憶装置
JP2993671B2 (ja) * 1989-01-07 1999-12-20 三菱電機株式会社 半導体記憶装置
KR100224054B1 (ko) * 1989-10-13 1999-10-15 윌리엄 비. 켐플러 동기 벡터 프로세서내의 비디오신호를 연속 프로세싱 하기 위한 회로 및 이의 작동 방법
US4984214A (en) * 1989-12-05 1991-01-08 International Business Machines Corporation Multiplexed serial register architecture for VRAM
US5355335A (en) * 1991-06-25 1994-10-11 Fujitsu Limited Semiconductor memory device having a plurality of writing and reading ports for decreasing hardware amount
JPH05182454A (ja) * 1991-06-25 1993-07-23 Mitsubishi Electric Corp デュアルポートメモリ装置
EP0541288B1 (de) * 1991-11-05 1998-07-08 Fu-Chieh Hsu Redundanzarchitektur für Schaltungsmodul
AU4798793A (en) * 1992-08-10 1994-03-03 Monolithic System Technology, Inc. Fault-tolerant, high-speed bus system and bus interface for wafer-scale integration
US5535172A (en) * 1995-02-28 1996-07-09 Alliance Semiconductor Corporation Dual-port random access memory having reduced architecture
US6167486A (en) * 1996-11-18 2000-12-26 Nec Electronics, Inc. Parallel access virtual channel memory system with cacheable channels
US6708254B2 (en) 1999-11-10 2004-03-16 Nec Electronics America, Inc. Parallel access virtual channel memory system

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7713706A (nl) * 1977-12-12 1979-06-14 Philips Nv Informatiebuffergeheugen van het "eerst-in, eerst-uit" type met een variabele ingang en een variabele uitgang.
US4498155A (en) * 1979-11-23 1985-02-05 Texas Instruments Incorporated Semiconductor integrated circuit memory device with both serial and random access arrays
JPS5727477A (en) * 1980-07-23 1982-02-13 Nec Corp Memory circuit
JPS57117168A (en) * 1981-01-08 1982-07-21 Nec Corp Memory circuit
US4541075A (en) * 1982-06-30 1985-09-10 International Business Machines Corporation Random access memory having a second input/output port
US4484308A (en) * 1982-09-23 1984-11-20 Motorola, Inc. Serial data mode circuit for a memory
US4586167A (en) * 1983-01-24 1986-04-29 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device

Also Published As

Publication number Publication date
JPS61160898A (ja) 1986-07-21
KR860006135A (ko) 1986-08-18
CA1246741A (en) 1988-12-13
KR900008935B1 (ko) 1990-12-13
EP0188134A3 (en) 1988-08-10
EP0188134A2 (de) 1986-07-23
IE57268B1 (en) 1992-07-01
US4769789A (en) 1988-09-06
EP0188134B1 (de) 1991-09-25

Similar Documents

Publication Publication Date Title
DE3586523D1 (de) Halbleiterspeicheranordnung mit einer seriellen dateneingangs- und ausgangsschaltung.
DE3584241D1 (de) Halbleiterspeicheranordnung mit einer seriellen dateneingangs und -ausgangsschaltung.
DE3689209T2 (de) Direkte Ein-- und Ausgabe in einer virtuellen Speicheranordnung.
DE3888220D1 (de) Datenausgabeschaltung.
DE3485595D1 (de) Halbleiterspeicher mit einer speicherstruktur mit vielfachen pegeln.
DE3583629D1 (de) Integrierte schaltung mit einer schmelzsicherungsschaltung.
DE3885532T2 (de) Halbleiter-Speicherschaltung mit einer Verzögerungsschaltung.
DE3586375T2 (de) Halbleiterspeicheranordnung mit einer redundanzschaltung.
DE3585733D1 (de) Halbleiterspeichereinrichtung mit lese-aenderung-schreib-konfiguration.
DE3582976D1 (de) Datenverzoegerungs- und speicherschaltung.
DE68919404D1 (de) Halbleiterspeicher mit Serieneingang/Serienausgang.
DE3889612T2 (de) Dateneingangs-/-ausgangsschaltung.
DE3582457D1 (de) Halbleitervorrichtung mit eingangs-/ausgangsschutzschaltung.
DE3485418D1 (de) Datenverarbeitungssystem mit ausgangsschaltkreis.
DE3579182D1 (de) Halbleiteranordnung mit einem treiberschaltungselement und einem ausgangstransistor.
DE68908318T2 (de) Halbleiterspeicher mit Serieneingang/Serienausgang.
DE68921440T2 (de) Halbleiterspeicherschaltung mit einer verbesserten Wiederherstellungssteuerschaltung.
DE68920118D1 (de) Josephson-Speicherschaltung.
DE68914073T2 (de) Integrierte Speicherschaltung mit parallelem und seriellem Ein- und Ausgang.
DE68915050D1 (de) Chipfreigabe-Eingangsschaltung in einer Halbleiterspeicheranordnung.
DE3581345D1 (de) Datenausgabegeraet.
DE3778470D1 (de) Halbleiterspeicheranordnung mit einer datenbus-ruecksetzungsschaltung.
DE3777558D1 (de) Integrierte speicherschaltung mit einer einzigen schreibe-busschaltung.
DE68914583D1 (de) Integrierte Schaltung mit Ausgangsschaltung.
DE3582335D1 (de) Signaluebertragungsschaltung und speicheranordnung mit einer solchen schaltung.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee