DE2131787B2 - Schaltungsanordnung zur fehlerfeststellung bei datenverarbeitungssystemen - Google Patents

Schaltungsanordnung zur fehlerfeststellung bei datenverarbeitungssystemen

Info

Publication number
DE2131787B2
DE2131787B2 DE19712131787 DE2131787A DE2131787B2 DE 2131787 B2 DE2131787 B2 DE 2131787B2 DE 19712131787 DE19712131787 DE 19712131787 DE 2131787 A DE2131787 A DE 2131787A DE 2131787 B2 DE2131787 B2 DE 2131787B2
Authority
DE
Germany
Prior art keywords
unit
test
transmission
circuit
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19712131787
Other languages
English (en)
Other versions
DE2131787C3 (de
DE2131787A1 (de
Inventor
Hellmuth Roland 7036 Schönaich; Hajdu Johann 7031 Holzgerlingen; Skuin Petar Dipl.-Ing. 7031 Magstadt; Vogt Edwin Dipl.-Ing.Dr. 7030 Böblingen Geng
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
IBM Deutschland GmbH
Original Assignee
IBM Deutschland GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by IBM Deutschland GmbH filed Critical IBM Deutschland GmbH
Priority to DE2131787A priority Critical patent/DE2131787C3/de
Priority to US00219358A priority patent/US3763470A/en
Priority to IT22530/72A priority patent/IT950858B/it
Priority to JP47035806A priority patent/JPS5135334B1/ja
Priority to FR7222686A priority patent/FR2144292A5/fr
Priority to CA145,363A priority patent/CA955686A/en
Priority to GB2918872A priority patent/GB1372133A/en
Publication of DE2131787A1 publication Critical patent/DE2131787A1/de
Publication of DE2131787B2 publication Critical patent/DE2131787B2/de
Application granted granted Critical
Publication of DE2131787C3 publication Critical patent/DE2131787C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • H04L1/0063Single parity check
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L2001/0092Error control systems characterised by the topology of the transmission link
    • H04L2001/0094Bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Detection And Correction Of Errors (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Description

betreffenden ^
zeugt und ιlern züge uhrt. h »n d r
sehaitun rnau .
als auch das I «bit
R.chagkeit der LH^nrt
tragung .η der ui!iguKehrt
zur hinhe, . st . 1J- ^1
Jafcun ( ^ /uf
gU^ d ij ParilUlsbit er-
gg relam I öl er Sc
Es .st ferne be e tragungswe, zu v„
lzeichen-übertragungsweg verbundener Prul sches^Pa p ^ ;^r^d/ahli!lkcil oder Lngerad-
hem-enerator (45) vorgesehen ist. der aus der die Art de. Par tat (U ^ ^ ^ ob es sich
de,- ersten Einheil empfangenen Information zahhgke, ) a ßerdem zur^An Datcns na,c oder
Prüfzeichen erzeugt und es dem Prulzeichen- 30 bei den 110,1ηι. U^ ^ Schaiuing wird zwar
bh Srignale hindüL be
.,, 2 ... /1 Λ) vorge j
Iberiragungswege (C' 1. CB 1. C2. CBZ... C N, ,/>> .V) mn der zweiten Einheit (ß) in Verbindung *o Es ,st dabei „ehe,, daß allen diesen Übertragungswegen em fagung ti d ,cmeinsamer Prüfzeiehen-Ubertragungsweg (/') Vu.-eordnel ist. der durch alle ersten Einheiten führt und dort Prüfzeichen der zur zweiten Em- tragung, h,it zu übertragenden Information zugeführt er- *5 und Steue.Mgnalc z halt, daß in jeder ersten Einheit ein mit dem arten die g c ehe P ,^ülzeichen-übertragungsweg verbundener Prul-/dchem-enerator (45) vorgesehen ist. der aus der IO„ f Ift
ein Prüfzeichen erzeugt
ijbertrasungsweg zuführt, daß die zweite binhe.t eine Prüfschaltung (52) enthält, die mit allen Übertrauungswegen sowie mit dem gemeinsamen IMifzeichen-Übertraminosweg verbunden ist und i "jeweils übertragene Information sowie das ihr Zugeordnete Prüfzeichen zugeführt erhalt
11. Anordnung nach einem der Ansprüche bis 10. dadurch gekennzeichnet, daß die Informationsübertragungswege (ClCiI. Cl. CHI... C N, CB N) aus je einer Gruppe von Übertragungsleitungen bestehen, die zur übertrauung von binären Signalen dienen, daß fur die Prüfzeichen-Übertragungswege (P I. /' 2 . . . P N) b.w. den gemeinsamen Prüfzeichen-Übertragungsweu(/') je ein", einzelne Leitung vorgesehen .st, 45 Art dic^zur übertragung eines Paritätsb.ts der binaren auß Signale dient, und daß die Prüfzeichengeneratoren(45) in den ersten Einheiten (A oder /11, Al. . . /I W) "nd die Prüfschaltung (52) in d=r ^ Prut,
uc[ünri und stellt die ^ ^ ^ (jhcr_
t xon Einhcil /,
- vorgesehen. % n^ü.ung. Cber- - prüfinfo-rmatioI1 ein
b.k Datclisig„ale
^dene ^.^ s.gnal_
und Steue.Mgnalc zu^ leit t ordncn (deutarten die g c ehe Par tatsk » Anordnu dicnl
oder Lngerad-
^ ^ Schaiuing wird zwar
Steuersignale h.indüL be au in einer
der LeU ingsauhv na be a ^ ^ ΡτΆί
Richtung icduzi rt Cbertraeung für jede
iniormation am Send.o t. in nllcn Lcilun,
^W^11 n "^ -prüfschaltung am und ..hvc Au»«crtun » ^ crforder!ld,
Emp icng soil sr'1C' J^ es eine Schaltungs-
Au gäbe der En^Uu anzugeben. bei ^^Άηά für die Behandlung ^» d insbesondere die Zahl der n j; hcn.übcrtragUgslci,ungen l ri Erfindunt, wird dies bei
der eingangs genanten
^f - Prüfzcichtf „generator Art da durch ^^ ^
außer tür dc^ or lnformationCn zusatz hch
mhe zu u£«tr^j u ^ cr. lcn Emh t
Hr die voη üc z% Prüfzeichen erzeugt.
»betragenen oma^ng wcgc gemein-
der Pn mR erforderhel en
Die Erfindung betrifft eine Schaltungsanordnung
er Eehlerleststellung bei Datenverarbeitungsanlage !
mit wenigstens zwei separaten Einheiten, die durch
je einen übertragungsweg tür die beiden über-
ramnmsrichlungen miteinader verbunden sind, wo-S^e Ausgestaltungen und Weitersjnd .ms dcn Ansprüchen b düngen »^ ^ ^ ^ y A
za e ^' , Gründung an Hand von Ze.ch-
«Jum ',bus ^
en Informationen auiweist.
F i g. 2 eine abgewandelte Ausführungsform der Schaltung von Fig. 1,
F i g. 3 eine detailliertere Blockdarstellung einer erfindungsgemäßen Ausführungsiorm. die ein Datenverarbeitungssystem betrifft, das eine Vielzahl von Verarbeitungseinheiten umfaßt.
F i g. 4 eine abgewandelte Ausführungsform der Schaltung von Fi g. 3 und
F i g. 5 ein Ausführungsbeispiel zur Erzeugung von Prüfinformalionen und zur Ausführung von Fchlerprüfungen. wie sie in den Anordnungen von F i g. 3 und 4 verwendbar ist.
Die Anordnung von F i g. 1 umfaßt zwei Verarbeitungseinhciten A und B. die Teil eines Datenverarbeitungssystems sind. Jede der Verarbeitungseinheiten ist in der Lage, von einem Programm vorgegebene Operationen, wie Rechenoperationen und logische Operationen, unabhängig auszuführen. Beide Einheiten sind durch zwei Kabel 20 und 21 zum Zwecke des Informationsaustausches miteinander verbunden. Die Kabel dienen zur Übertragung von Steuersignalen, die die Zusammenarbeit der Einheiten A und ß regeln. Zum Beispiel können von der Einheit S Steuersignale zur Einheit A übertragen werden, um dort eine Datenübertragung von der Einheit A zur Einheit B zu veranlassen. Die Kabel 20 und 21 können aber auch zur Übertragung der Daten selbst Verwendung finden. Bei den Daten kann es sich z. B. um Zwischenergebnisse handeln, die von einer der Einheiten A oder ß ermittelt wurden und die in der anderen Einheit weiter zu verarbeiten sind.
Jedes der Kabel 20. 21 besteht aus einer Vielzahl von im einzelnen nicht dargestellten Leitungen, von denen jede zur Übertragung eines Bits dient. Zur Prüfung der richtigen Übertragung ist beiden Kabeln 20. 21 eine gemeinsame Paritätsbitlcitung 23 zugeordnet. Das auf dieser Leitung erscheinende Binärsignal stellt eine Ergänzung der auf den einzelnen Leitungen der Kabel 20 und 21 erscheinenden Binärsignale zu einer geradzahligen Anzahl Binärsignale dar.
Das Kabel 20 ist in der Verarbeitungscinheit A mit einer Ausgabeschaltung 24 verbunden, bei der es sich z. B. um einen Pufferspeicher handeln kann, der mit anderen, nicht dargestellten Sehaltungsteilen der Einheit A in Verbindung steht. Tn der Verarbeitungseinheit B ist das Kabel 20 an eine Eingabeschaltung 25 angeschlossen, die ebenfalls als Pufferspeicher ausgebildet sein kann und mit nicht dargestellten Schallungsteilen der Verarbeitungseinheit ß verbunden ist. Das Kabel 20 dient somit zur Übertragung von Informationen von der Einheit A zur Einheit ß.
Dem Kabel 21. das zur Informationsübertragung in der umgekehrten Richtung benutzt wird, steht mit einer entsprechenden Ausgabeschaltung 26 in der Vcrarbcitungseirheit ß und einer entsprechenden Eingabcsehaltung 27 in der Einheit A in Verbindung. Auf das Zusammenwirken der Schaltungen 25. 26 mit anderen Sehaltungsteilen der Verarbeitungseinheit B wird hier nicht eingegangen, da dies für das Wesen der Erfindung ohne Bedeutung ist. Das gleiche trilTt auf das Zusammenwirken der Schaltungen 26. 27 mit anderen Schaltungsteilen der Verarbeitungseinhcit A zu.
Von der Ausgabeschaltung 24 führt eine Leitung 23' zu einem Prüfzeichengenerator 30. an dessen Ausgang die Leitung 23 angeschlossen ist. In der Verarbeitungscinheit B ist die Leitung 23 an den Eingang einer Prüfschaltung 31 angeschlossen, von der ein weiterer Eingang mit einem Zweig 34 des Kabels 20 in Verbindung steht. Eine Fehlcranzcigesehaltu'ig ist über eine Leitung 32 an den Ausgang der Prüfschaltung 31 angeschlossen.
Die Ausgabeschaltung 24 liefert auf der Leitung 23' ein Paritätsbit, das den Binärsignakn auf den Leitungen im Kabel 20 zugeordnet ist. Die Prüfzeichengcneratorschaltung 30 bildet aus diesem Paritätsbit und den gleichzeitig auftretenden Binärsignalen auf den Leitungen im Kabel 21 ein gemeinsames Paritätsbit für beide Kabel 20.21. Das gemeinsame Paritätsbit wird über die Leitung 23 zur Einheit ß übertragen. Dort werden die Binärinformationen auf den Leitungen der Kabel 20. 21 zusammen mit dem Paritätsbit auf Leitung 23 in der Prüfschaltung 31 ausgewertet. Stellt die Prüfschaltung 31 einen Fehler fest, so liefert sie ein Signal auf Leitung 32 zur Fehleranzcigeschaltung 33. die der Verarbeitungseinheit ß mitteilt, daß die von den Eingabeschaltungen 25. 27 empfangene Information fehlerhaft ist.
in F i g. 2 ist eine Schaltungsanordnung dargestellt, die der von Fig. 1 ähnlich ist. Die Teile dei Schaltungsanordnung von F i g. 2 tragen die gleichen Bezusgzeichcn wie die entsprechenden Teile der Schaltungsanordnung von Fig. 1. Der Prüfzeichengenerator 30 in der Verarbeitungseinheit A steht sowohl mit den Leitungen des Kabels 20 als auch mit den Leitungen des Kabels 21 in Verbindung. Im Gegensatz zur Schaltung von Fig. 1. bei der die Übertragung von Steuersignalen zwischen den Einheiten A und ß in beiden Richtungen gleichzeitig erfolgte, findet bei der Schaltung von Fi g. 2 die Übertragung in der einen Richtung und die Übertragung in der entgegengesetzten Richtung zu verschiedenen Zeitpunkten statt. Bei Informationsübertragungen von der Verarbeitungseinheit A zur Verarbeitungscinheit B wird zu den Signalen auf dem Kabel 20 vom Prüfzeichengenerator 30 ein Prüfzeichen auf der Sammelleitung 23 erzeugt. Bei dtf Übertragung in umgekehrter Richtung von der Verarbeitungseinheit B zur Verarbeitungseinheit A erzeugt wiederum der Prüfzeichengenerator 30 ein Prüfzeichen für die Signale auf den Adern des Kabels 21. Dieses Prüfzeichen wird über die Sammelleitung 23 zur Einheit ß zurückübertragen. Die Federprüfung und Auswertung erfolgen in der in Verbindung mil F i g. 1 beschriebenen Weise in der Verarbeitungs· einheit ß. die zu diesem Zweck eine Prüfschaltung 31 und eine Fehleranzeigeschaltung 33 aufweist. Dit Kabel 20 und 21. auf denen Informationen zu ver schiedenen Zeitpunkten auftreten, sind mit dei logischen Schaltungen im Prüfzeichengenerator 3i nach Art einer ODER-Vcrknüpfung verbunden. Da gleiche trifft auf die Verbindung der Kabel 20 im 21 mit den logischen Schaltungen in der Prül schaltung 31 zu.
"Das in den dargestellten Schaltungsanordnunge benutzte Prüfzeichen kann unterschiedlicher Struktv sein. Es kann sich um eine Bitkombination hande! die eine Prüf7iffer darstellt, welche nach einem vo gegebenen Prüfalgorithmus aus der zu übertragend! Information abgeleitet worden ist. Die Prüfziff kann beispielsweise die mit den jeweiligen Stelle werten multiplizierte Quersumme einer zu üb«
λ 7. ι,ι «Pin Dis Prüf/eichen kann jedoch steht mit dem Ausgang einer Paritätsgeneratortragenden Zahl se"^· „Κ^ΐΓ/η Bit bestehen das als schaltung in Verbindung, und ihr Steuereingang Ä"UrBUieS ZK ÄSafen er- ist ebenfalls an die Leitung 44 angeschlossen. Die
:. B. so ge- 5
ier 1-Bits auf
zehn Leitungen des Kabels 20 bzw.
Sammelleitung 43 erscheinenden Steuersignalen.
— ------ . einanuer vcimiujjh »imu.
Algorithmus ausgebildet stm. R,ockscivlitbild *o Tn den Einheiten A 2 bis Λ Ν sind ebenfalls je eine InFig-Sistcinmehrdetajlte Torschaltung 40 und 41 sowie je eine Paritätseiner Schaltungsanordnung gemäß der Erfinc un dar £ , 45 vorgcsehcn. Der Aufbau und gestellt, die Teil eines Datenvera ^unf^ V ems ist· 3. Anordnung dieser Schaltungen sind die gleichen, welches aus mehreren Vcraro^«"SscmJcitcn -4 1, voraus2chend in Verbindung mit der Vcr- Al ..^W und einerVcrarbcitungsc,^ ^..^ wurdc Dic Tor.
S dlViC'S2« C 1 Ckici, schaltungen 40 in denJEinheiten Λ 2 . . Λ Absind an
^2.::'cMC«N-mit der V-rbeitungseinheit B die S^e—gen ... ... "^- ^
verbunden. Diese Sammelleitungen d.enen^zurUbcr_ angeschlossen.
tragung von Steuersignalen Jede de^ Sammcllcimn Vcrarbcitunescinhcit B werden die gleichen besteht aus einer Anzahl m Le tungc. vo„denen 30 Steuerleitungen in den verschiedenen jede zur übertragung "^^^"'^ Sammcllcitunecn Cl. Cl ... CN durch ODER-/ur Datenübertragung zwischen der°in£md vc[ Schalungen 50 zusammengefaßt. Zum Beispiel sind Mrhcitungscinheitcn benutzten Le'tungcn smd in ^ ^ ^ ^^ dargcstclUc ODER.
Γ ig. 3 nicht dargestellt. Jf^%nfl^^cn: 35 Schaltune 50 alle das Steuersignal 1 führenden Leitun-
H...AN ist a«ß«dcm.du£h rX?J^ 35 gen aus\lcn Sammelleitungen C 1. C2 ... CN ein-
^^PhPl.-./Nmt^vV^^^^ lanesscitiB angeschlossen. Die darunter dargestellte
verbunden, die je zwei der δ™"™|™ c ^DER-Schaltung faßt in der gleichen Weise alle das
r,i 1. Cl. CBlCN ^SJJA1 Steuersignal 2 führenden Leitungen und die unterste
IM. Zum Beispiel ist die Prüfe elien CIt^n|[ xda; Stcucrsignai „ führenden Leitungen zu-
Sin^iclleitungenCl und CZ? 1 und die Prutze.cnen 4 Ausganesleitungen der ODER-
!,itung P 2 den Sammelleitungen C 2, Cß 2 jeweils ^^^ -fl sind ;- d^r Finheit B mit nicnt dar.
•vmeinsam zugeordnet iihprtn»un« von eestcllten Schaltungsteilcn verbunden, in denen die
Die Steuerleitung C 1 wird Ζ«Γ Jjcrtraeu ? ^on ^ ^n Einheiten /1 1. A 1. .. A N übertragenen
Steuersignalen 1 bis π von der EmI e.t /i ^1 zi stcucrsianalc ausccwertct werden. Außerdem führen
i .:it B benutzt: sie entspricht damit m ihrer Über 45 ^ ^„^ der ODER.Schaltunaen 50 über
tiMgungsfunktion dem KabeUO von^ig.i -2 . .j ^ Ein än dner paritätsprüf-
Dementsprcchend dienen die S3™"*""^^ schaltung 52. An einem weiteren Eingang diese,
1 is C N zur Übertragung einer gleic en Anzam ^^ Sprüfschaitune ist über eine Leitung 53 an der
Steuersignale von den Einheiten A i pis /t Auscan„ einer ODER-Schaltung 54 angeschlossen
, inheit B. Die Sammelleitung CB 1 «t dcr um Ein£,anse mit den Leitungen Pl. P 2... P Λ
-kehrten übertragungsrichtung zugeordnet. Auen den- sinJ Wcitere Eingange der Paritätsprüf
mc führt Steuersignale 1 bis ^. d,e von der Linne.iö sjnd mk den einzeinen Adern eine
7„r Einheit Al übertrage η werde "u D^e ^e' 5 ,,„^ C/4 verbunden. an die bei 55 di<
leitungen Cß 2 bis CBN d'e t nc" J"_,"„ J0n^e? 55 Sammelleitungen Cß 1. CB 2 ... CB N angoschlosser
einer deichen Anzahl von Steuersignalen von der 55 ^ s0 daß jeweils von den SteLierleitungen 1 bis i;
Einheit B zu den Einheiten A 2 bis A /v. jn dcn Sammelleitungen C1, C 2 ... C N die Lcitun
Tn dci Einheit A ist eine Auswahlschaituη m ^ Ordnung mit je einer entsprechende.
in dci tinneu ^ >^' *"":_:; „..u.. nie uen eleiclier urdnung mn je emin cmb^icv-iciiuci
Form von Torschaltungen 40.41 vorgcsencn u ^^ jn der SammeneitungC^ Kontakt haben
Torschaltung 40 ist als Mehrfach-TorschaUung aus^ J>.ebcn'-m_1 Steuerleitungen enthält die Sammel
Gebildet. An ihrem Eingang ist eine/""2"H f1™"» Icitunp C/l für jede der Einheiten A eine Aus
43 angeschlossen, deren Adern zu den 5>cnailun^ wahIsfeuerie:itune. Diese A'AuLwahl-Steuerlcitungc-J
teilen der Einheit A 1 führen, von wo St«. Jersigna. ^^ ^ ^^ jcwdls eincr der Einheiten A χ
zur Einheit B zu übertragen sind. υ*τe* f A2 AN tür eine Übertragung von Steuersignale Torschaltung 40 ist mit der^mmc^U c n h 8 a]tu^,„40 5s zwischen dieser Einheit und der Verarbeitung
bunden. Ein Steuereingang 44 der ior>.w b .^^.^ ß Djesc ^. Auswahlsteuerieitungen stehen m
ist an einer der Leitungen in der ^"^"f""1'=^... dcn Leitungen 44 in Verbindung und bewirken dr
angeschlossen. Die Torschaltung 41 *enu°· öff der Torschaltungen 40 und 41. Außerdei traguna des Paritätsbits zur Leitung P1. Ihr bingang
9 10
sind die N Stcuerleitungen über einen Leitungszweig Fehlermeldung kann beispielsweise durch Wiedcr-56 mit den Eingängen einer ODER-Schaltung 57 holung der Übertragungsoperation ausgewertet werverbundcn. deren" Ausgang zu einem weiteren Ein- den. Liegt zum Zeitpunkt des Taktsignals auf Leitung gang der Pariuitsprüfschaltung 52 führt. 61 kein Ausgangssignal von der Paritätsprüfschaltung. Die Paritätsprüfschaltunii 52 entspricht in ihrem 5 vor. unterbleibt eine Einstellung der Fehlcranzeige-Aufbau der Paritätsgeneraiorschaltung 45, d.h.. sie schaltung 60. Das Fehlen eines Signals auf Leitung besteht aus einer kaskaden- oder baumartigen 62 wird dann von der Einheit Ii als Anzeige für eine Struktur mehrerer EXKLUSIV-ODER-Schaltunger, korrekte Signalübertragung gewertet, wie es in Fig. 5 dargestellt ist. Der Ausgang58 ist Die Schaltungsanordnung von Fig. 4 ist der von mit einer Fehleranzeigcschaltung 60 verbunden, die io Fig. 3 weitgehend ähnlich, bis auf die Anordnung eine für sich bekannte bistabile Verricgclungs- der Leitungen zur Übertragung des Paritätsbits zwischaltung enthält. Der Fchleranzcigeschaltung wer- sehen den Einheiten A 1, /1 2 ... A N und der Einden über eine Leitung 61 Taktsignale zu den Zeiten licit B. An Stelle der in der Schaltungsanordnung zugeführt, zu denen sie ein Fehlersignal von der von Fig. 3 hierfür benutzten Leitungen Pl. Prüfschaltung 52 zum Zwecke der Speicherung auf- 15 1'2...PN wird in der Schaltungsanordnung von nehmen kann. Die Fehleranzeigcschaltung 60 liefert F i g. 4 nur eine einzige Leitung P verwendet. Die über eine Leitung 62 ein Fehlersignal zu nicht dar- Bezugszeichen von F i g. 3 wurden in F i g. 4 für die gestellten Auswerteschaltungen. Die Fehleranzeige- Schaltungsteile mit identischen Funktionen beischaltung 60 wird durch ein Signal auf Leitung 63 in behalten. Durch die Zusammenfassung der Leitungen ihren Ausgangszustand zurückgestellt, nachdem das 20 P 1. P 2 ... P N zu einer einzigen Leitung fällt in der Fehlersignal auf Leitung 62 ausgewertet worden ist. Verarbeitungscinheit B die ODER-Schaltung 54 weg. Nachfolgend soll die Wirkungsweise der Schal- Statt dessen ist die Leitung P direkt mit dem Eintungsanordnung von F i g. 3 erläutert werden. Es soll gang der Paritätsprüfschaltung 52 verbunden, an dem dabei angenommen werden, daß eine Übertragung in Fig. 3 die Leitung53 angeschlossen war. In der von Steuersignalen zwischen der Einheit A 2 und der 25 Verarbeitungseinheit A 1 ist eine zusätzliche Tor-Einheit B von der Einheit B angefordert wird. Zu schaltung 65 vorgesehen, deren Ausgang über eine diesem Zweck erzeugt die Einheit B auf der Aus- ODER-Schaltung 66 mit der Leitung P verbunden wahlleitune. die in der Sammelleitung C A der Ein- ist. Ein Eingang der Tor^ehnltung 65 führt über eine hcit A 2 zugeordnet ist, ein Auswahlsignal, welches Leitung P(2 —/V) zu einer der ODER-Schaltung 66 auf der Leitung 44 der Einheit A 2 erscheint. Dieses 30 von Einheit A 1 entsprechenden ODER-Schaltung 66 Signal öffnet die Torschaltungen 40 und 41 in der in Einheit A 2. Ein Steuereingang der Torschaltung Einheit A 2. so daß Steuersignale von der Sammel- 65 ist über einen Inverter 68 an die Auswahlstcuerleitung 43 zur Übertragungsleitung C 1 gelangen kön- leitung 44 angeschlossen. Die Einheit A 2 weist ebenncn. Gleichzeitig werden von der Einheit B Steuer- solche Schaltelemente 65. 66 und 68 auf. Der Einsignale über die Sammelleitung CB 2 zur Einheit A 2 35 gang der Torschaltung 65 ist hier über eine geliefert. Aus diese1. Steuersignalen und aus dem Leitung P(3 — N) mit der ODER-Schaltung 66 der auf Leitung 46 von der Einheit A 2 zur Verfugung nächstfolgenden Einheit A verbunden. Die Einheiten gestellten Paritätsbit erzeugt die Paritätsgenerator- A 1, A 2 ... A N bilden so mit Bezug auf die Überschaltung ein Paritätsbit für alle Steuersignale, die tragung des Paritätssignals eine Kette, deren Abzu dieser Zeit auf den Adern der Sammelleitungen 40 schluß die Leitung P(N) darstellt, die an den Aus-C 2 und CB 2 wirksam sind. Das Ausgangssignal der gang der ODER-Schaltung 66 in der Einheit A N an· Paritätsgcncratorschaltung 45 gelangt über die ge- geschlossen ist. Die Leitungen P(I-N). P(?> — N) öffnete Torschaltung 41 zur Leitung P 2 und wird bis P(N) können daher als eine Verlängerung der über diese und über die ODER-Schaltung 54 zur Leitung P durch die einzelnen Einheiten A aufgefaßt Paritälsprüfschaltung 52 übertragen. Die Paritäts- 45 werden.
prüfschaltung erhält außerdem über den Sammel- Zur Erläuterung der Wirkungsweise der Schalleitungszweig 59 alle Signale von den Steuerleitungen tungsanordnung von F i g. 4 wird wiederum angeln der Sammelleitung CA zugeführt. Über den nommen, daß eine Übertragung von Steuersignalen Sammelleitungszweig 56 und die ODER-Schaltung57 zwischen der Verarbeitungscinheit A 2 und der Verwird des weiteren das zur Leitung 44 in der Einheit 50 arbeitungseinheit ß stattfinden soli und daß hierzu A 2 übertragene Auswahlsteuersignal zur Paritäts- ein Anforderungssignal auf einer der /V Auswahlprüfschaltung 52 übertragen. Schließlich erhält die Steuerleitungen über die Sammelleitung CB 2 zur Paritätsprüfschaltung 52 auch über die Leitungen 51 Leitung 44 in der Einheit A 2 übertragen worden ist. und die ODER-Schaltungen 50 alle Steuersignale Dieses Signal gelangt zur Inverterschaltung 68 und von den /1 Steuerleitungen in der Sammelleitung C 2 55 bewirkt, daß deren sonst ständig vorhandenes Auszugeführt. Die Prüfschaltung 52 prüft die an ihrem gangssignal unterbrochen wird. Hierdurch wird die EineanR erscheinenden Signale auf das Vorliegen der Torschaltung 65 gesperrt und damit die Paritätsrichtigen Parität. Wird hierbei festgestellt, daß die leitungskette zu weiteren Einheiten in Richtung der tatsächliche Parität mit der vorgeschriebenen Parität Einheit A N unterbrochen. Das Steuersignal auf nicht übereinstimmt, liefert die Schaltung 52 ein 60 Leitung 44 gelangt des weiteren zu der Torschaltung F.instellsignal zur Fehleranzeigeschaltung 60. das am 40 und öffnet diese für eine Übertragung von Steuer-Ende der Übertragung zum Zeitpunkt eines Takt- Signalen über die Sammelleitung C 2 und die ODER-sisinals auf Leitung 61 eine Einstellung der Fehler- Schaltungen 50 zu nicht dargestellten Schaltungsanzciceschaltung 60 bewirkt. Durch das im ein- teilen in der Einheit ß. Das Steuersignal von Leitung gestellten Zustand von der Fehleranzeigeschaltung 65 44 in der Einheit A. 2 gelaunt des weiteren zur Tor-60 auf Leitung 62 erzeugte Fehlersignal wird der schaltung 41 und öffnet diese für eine Übertragung Einheit B mitgeteilt, daß während der Übertragung des Ausgangssignals von der Paritätsgeneratord 1 Steuersignale ein Fehler aufgetreten ist. Diese schaltung 45 zur ODER-Schaltung 66. Die Paritäts-
gcneratorschaltung 45 erzeugt in d;r in Verbindung mit F i g. 3 beschriebenen Weise ein gemeinsames Paritätsbit für die Steuersignale auf den Sammelleitungen C 2 und CB 2, wozu ihr ein Paritätsbit der Steuersignale auf der Sammelleitung C 2 über die Leitung 46 und alle Steuersignale zugeführt werden, die von der Einheit B zur gleichen Zeit über die Sammelleitung CB 2 zur Einheit A 2 übertragen werden. Das Ausgangssignal von der ODER-Schaltung 66 in de: Einheit A 2 gelangt über die Leitung P(2— Λ') zur Torschaltung 65 in der Einheit A 1, die unter der Wirkung des Inverters 68 geöffnet ist. Das in der Einheit A 2 erzeugte Paritätssignal wird somit über die Torschaltung 65 und die ODER-Schaltung 66 in der Einheit A 1 zur Leitung P übertragen und gelangt übu' diese zum Eingang der Paritätsprüfschaltung 52 in der Einheit B. Diese Paritätsprüfschaltung arbeitet in der gleichen Weise, wie es oben in Verbindung mit F i g. 3 erläutert wurde. Ein von ihr erzeugtes
Ausgangssignal wird der Fehleranzeigeschaltung 60 zugeführt und durch diese c'.cr Steuerung der Einheit B gemeldet.
Die Steuersignalübcrlragung zwischen der Vcrarbeitungseinheit B und den übrigen /l-Fi'iheitcn erfolgt in der gleichen Weise, wie es vorausgehend an Hand der Übertragung zwischen der Einheit B und der Einheit A 2 erläutert wurde.
Bei der erläuterten Wirkungsweise der Schaltungsanordniingcn von Fig. 3 und 4 wurde davon ausgegangen, daß zum Zwecke der Zeitersparnis die Übertragung in beiden Übertragungsrichtungen gleichzeitig erfolgt. Unter bestimmten Bedingungen kann es jedoch zweckmäßig sein, zu einem Zcitpunki nur Informationen in der einen Richtung zu übertragen, während eine Übertragung in der entgegengesetzten Richtung zu einem späteren Zeitpunkt erfolgt. Abwandlungen dieser Art überschreiten nich den Rahmen vorliegender Erfindung.
Hierzu 1 Blatt Zeichnungen

Claims (9)

Patentansprüche:
1. Schaltungsanordnung zur Fehlerfestsu.llung bei Datenverarbeitungsanlagen mit wenigstens zwei separaten Einheiten, die durch je einen Übertragungsweg für die beiden Übertragungsrichtungen miteinander verbunden sind, wobei die erste Einheit einen Prüfzeichengenerator zur Berechnung -ines auf einem gesonderten Prüfzeiehenüberuagungsweg zu übertragenden Prüfzeichens für die zur zweiten Einheit zu über tragenden Informationen aufweist, dadurch gekennzeichnet, daß der Prüfzeichengenerator (30) außer für die von der .-rsten Einhe'it zur zweiten Einheit (ß) zu übertragenden Informationen zusätzlich für die von der zweiten Einheit zur ersten Einheit übertragenen Informationen ein Prüfzeichen erzeugt, daß ein für die beiden Übertragungswege gemeinsamer Prüfzeichenübertragunesweg (23) vorgesehen ist. der die vom Priifzeichengenerator erzeugten Prüfzeichen v;n der ersten Einheit zur zweiten Einheit überträgt, und daß die zweite Einheit eine Prüfschaltung (31) aufweist, die mit den beiden Informationsübertragungswegen und dem Prüfzeichenühertragungsweg verbunden ist und für beide Übertragungsrichtungen die Richtigkeit der übertragenen Infc.malio . überprüft.
2. Anordnung iuch Anspruch!, dadurch gekennzeichnet, daß an Stt Ie der ersten Einheit mehrere Einheiten (A 1, A 2 ... A N) vorgesehen sind, die mit der zweiten Einheit (B) durch je ein Paar Übertraglingswege (Cl, CBl, Cl. CB 2 ... C N. CB N) und je einen Prüfzeichen-Übertragungsweg (P 1,P 2 ... P N) in Verbindung stehen, daß von der zweiten Einheit betätigbare Auswahlschaltungen (40, 41) vorgesehen sind, die jeweils eines der Übertragungsweg-Paare mit dem zugehörigen Prüfzeichen-Übertragungsweg für eine Übertragungsoperation wirksam machen, und daß eine Prüfschaltung (52) in der zweiten Einheit allen Übertragungswagen gemeinsam ist.
3. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß an Stelle der ersten Einheil mehrere Einheiten (A 1, A 2 ... A N) vorgesehen sind, die mit der zweiten Einheit (3) über je ein Paar Übertragungswege (C 1, CB 1, C 2, CBl... C N, CBN) und einen allen Übertragungswegen gemeinsamen Prüfzeichen-Übertragungsweg (P) in Verbindung stehen, daß von der zweiten Einheit betätigbare Auswahlschaltungen (40, 41, 65, 68) vorgesehen sind, die jeweils eines der Übcriragungsweg-Paare sowie den gemeinsamen Prüfzeiehcn-Übertragungswcg für eine Übertragungsoperation wirksam machen, und daß eine Prüfschaltung (52) in der zweiten Einheit allen Übertragungswegen gemeinsam ist.
4. Anordnung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die zweite Einheit (B) mit allen Infomiationsübertragunnswcgen (C 1, CB 1. C 2, CB 2 . . . C /V, CZ? /V) und mit allen Prüfzeichen-Übertragungswegen (P 1. Pl ... P N) bzw. dem gemeinsamen Prüfzeichen-Übertragungsweg (P) fest verbunden ist und daß in den verschiedenen ersten Einheiten Auswahlschaltungen (40. 41, 65, 68) vorgesehen sind, die den Anschluß der betreffenden" zweiten Einheit an die Informations- u.id Prüfzeichen-Übertragungswege bewirken und durch Steuersignale von der zweiten Einheil wirksam gemacht werden.
5. Anordnung nach Anspruch 3 oder 4. dadurch cekennze'ichnet, daß alle ersten Einheilen (Al, A 2... A N) durch eine Verlängerung (P{_--N\.Pß — N]...P[N}) des gemeinsamen Prüfzeichen-Übertragungsweges (P) kcttenartig untereinander verbunden sind, daß in jeder ersten Einheit über eine Torschaltung (41) Prüfzeichen der Verlängerung des Prüfzeichen-Übertragungsweges zuführbar"sind und daß die Verlängerung desVrüfzcichen-Übertragungsweges in jeder ersten Einheit über eine Torschaltung (65) geführt ist. die im nichtausgewählten Zustand der betreuenden Einheit Prüfzeichen von nachfolgenden Einheiten durchläßt und im ausgewählten Zustand sperrt.
6. Anordnung nach einem der Ansprüche 1 bis 5 dadurch gekennzeichnet, daß die Übertragungswege (Cl, CBl, Cl, CBl ... CN. CB N) zur gleichzeitigen Übertragung von Steuersignalen zwischen ersten Verarbeitungseinheiten (Ai. Al... A N) und einer zweiten Verarbeitimgseinheit (B) dienen.
7. Schaltungsanordnung nach einem der Ansprüche ! bis 6. dadurch gekennzeichnet, daß die Auswahlsteuerleitungen (44) für die Auswahl einer der ersten Einheiten (Ai. Al. . . A N) Teil der Übertragungswege (CB 1, CB 1 . . . CB N) von der zweiten Einheit (ß) zu den ersten Einheiten sind nid zur Beteiligung an der Übertragungsprüfung mit dem in der betreffenden ersten Einheit enthaltenen Prüfzeichengenerator (45) und mit der in der zweiten Einheit enthaltenen Prüfschaltung (52) verbunden sind.
t;. Anordnung nach einem der Ansprüche i bis 7 bei einem Datenverarbeitungssystem mit wenigstens zwei separaten Einheiten, die durch Übertragungswege miteinander verbunden sind, dadurch gekennzeichnet, daß der gemeinsame Prüfzeichen-Übertragungsweg (23) bei einer Informationsübertragung (A) zur zweiten Einheit (B) ein Prüfzeichen der zu übertragenden Information führt, daß in der zweiten Einheit eine Prüfschaltung (31) zur Auswertung der übertragenen Information und des Prüfzeichens vorgesehen ist. daß dieser Prüfschaltung ferner die zu einem ancL.en Zeitpunkt von der zweiten Einheit zur ersten Einheit zu übertragenden Informationen über eine Verbindung (34) zugeführt werden, daß in der ersten Einheit ein mit dem gemeinsamen Prüfzeichen-übertragungsweg verbundener Prüfzeichengenerator (30) zur Erzeugung eines Prüfzeichens der übertragenen Information vorgesehen ist und daß der Prüfzcichcn-Übcrtragungsweg zur Rückübertragung des Prüfzeichens der von der betreffenden ersten Einheit empfangenen Information zur Prüfschaltung in der zweiten Einheit dient.
9. Anordnung nach Anspruch cS. dadurch gekennzeichnet, daß mehrere erste Einheiten (A 1 Al... A N) vorgesehen sind, die durch je zwe Übertragungswege (C 1. CB ί. C 2. CB 1... C N CB N) für die beiden Übcrtragungsrichtunger mit der zweiten Einlie'1. (B) in Verbindung stehen daß jedem Paar Übertiagungswege ein ge meinsanicr Prüfzeichen-übertragungsweg (/' 1
,2...,'N) zugeordnet ist. der in der betreue,, Jen ersten Einheit euerseits das Prüfzeichen der /lir zweiten Einheil zu übertragenden Information ,»..,•führt erhält und andererseits über einen Plüfzeichengenera,or(45) an den son der zweien !„,,ei, zur betreuenden ersten Einheit führenden -iK-rtrasianüsweg angeschlossen ist zur bli ciiio Prüfzeichens aus der auf dies
eg erscheinenden Information, und daß
Eih Bekannte ^alim,gano^nunjcn lcstsiellung be, de l^csD;ltLiUcg
zwischen den Liniiciiui . lnrurmati»nsüber-
systems benutzen zu J Cbcnrauailgsweg für t,a,umgsweg * ^" ß cinc Prüfzahl d ein eine riihnlorn atm· die^ ι ·
g -der ein
^ ß cinc Prü
it führenden eine riihnlorn atm· die^ ι · h kal Disdosur_>
ur Ableitung l'aritalsbil sein kann (IHM ι ^ ^.^ ,^2
esem Über- Bulletin VoI 1-. . r - I übertragungsweg
und 93.). \Unn .über e η^^^ ^ zu ^n
mnigsweg erscheinenden Information, und daß un )
Prüfschaltung (52) in der zweiten Einheit em- ίο erne Into mat «>
füb er E in he.t ß^
(ilL· Prüfschalg ()
,anteilig mit allen Informauonsübertragungs- ^n und Prüfzeichen-Übertragungswegen verbulKlen ist und die jeweils übertragene Inmrma,ion sowie das ihr zugeordnete Prüfzeichen /umführt erhalt.
"ΙΟ. Anordnung nach Anspruch S. dadurch ge-Kennzeichnet, daß mehrere erste H.nheiten (A 1. h id di üb we.
hnet, daß mehre (
/1 Λ') vorgesehen sind, die über je zwe. 1 C2 CBZ C N
en ,er E in he.t
DE2131787A 1971-06-26 1971-06-26 Schaltungsanordnung zur Fehlerfeststellung bei Datenverarbeitungssystemen Expired DE2131787C3 (de)

Priority Applications (7)

Application Number Priority Date Filing Date Title
DE2131787A DE2131787C3 (de) 1971-06-26 1971-06-26 Schaltungsanordnung zur Fehlerfeststellung bei Datenverarbeitungssystemen
US00219358A US3763470A (en) 1971-06-26 1972-01-20 Circuit arrangement for error detection in data processing systems
IT22530/72A IT950858B (it) 1971-06-26 1972-03-29 Struttura circuitale per rilevare la presenza di errori in sistemi di elaborazione dei dati
JP47035806A JPS5135334B1 (de) 1971-06-26 1972-04-11
FR7222686A FR2144292A5 (de) 1971-06-26 1972-06-20
CA145,363A CA955686A (en) 1971-06-26 1972-06-22 Circuit arrangement for error detection in data processing systems
GB2918872A GB1372133A (en) 1971-06-26 1972-06-22 Data transmission systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE2131787A DE2131787C3 (de) 1971-06-26 1971-06-26 Schaltungsanordnung zur Fehlerfeststellung bei Datenverarbeitungssystemen

Publications (3)

Publication Number Publication Date
DE2131787A1 DE2131787A1 (de) 1973-01-11
DE2131787B2 true DE2131787B2 (de) 1973-05-03
DE2131787C3 DE2131787C3 (de) 1973-12-20

Family

ID=5811858

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2131787A Expired DE2131787C3 (de) 1971-06-26 1971-06-26 Schaltungsanordnung zur Fehlerfeststellung bei Datenverarbeitungssystemen

Country Status (7)

Country Link
US (1) US3763470A (de)
JP (1) JPS5135334B1 (de)
CA (1) CA955686A (de)
DE (1) DE2131787C3 (de)
FR (1) FR2144292A5 (de)
GB (1) GB1372133A (de)
IT (1) IT950858B (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4341896A1 (de) * 1992-12-09 1994-06-16 Fujitsu Ltd Verfahren und Vorrichtung zum Testen einer Netzvorrichtung

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2242910A5 (de) * 1973-09-03 1975-03-28 Honeywell Bull Soc Ind
US3882460A (en) * 1973-11-02 1975-05-06 Burroughs Corp Serial transfer error detection logic
JPS5438844B2 (de) * 1974-07-19 1979-11-24
US3938083A (en) * 1974-11-27 1976-02-10 Burroughs Corporation Parity checking a double-frequency coherent-phase data signal
US4020459A (en) * 1975-10-28 1977-04-26 Bell Telephone Laboratories, Incorporated Parity generation and bus matching arrangement for synchronized duplicated data processing units
IT1149252B (it) * 1980-09-09 1986-12-03 Sits Soc It Telecom Siemens Modulo di ingresso-uscita per un elaboratore elettronico
US4414669A (en) * 1981-07-23 1983-11-08 General Electric Company Self-testing pipeline processors
US4420842A (en) * 1981-07-29 1983-12-13 Kuhn Loughrey R Fiber optic digital data transmitting system
NL8301098A (nl) * 1983-03-29 1984-10-16 Philips Nv Digitaal transmissiesysteem.
JPS6083475U (ja) * 1983-11-15 1985-06-08 滝崎 浩一 連続懸吊用ハンガ−
US4823347A (en) * 1987-05-18 1989-04-18 International Business Machines Corporation Deferred parity checking of control signals across a bidirectional data transmission interface
JPS6419380U (de) * 1987-07-28 1989-01-31
JP3217993B2 (ja) * 1997-07-09 2001-10-15 沖電気工業株式会社 パリティチェック回路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3473150A (en) * 1966-08-10 1969-10-14 Teletype Corp Block synchronization circuit for a data communications system
US3525077A (en) * 1968-05-31 1970-08-18 Sperry Rand Corp Block parity generating and checking scheme for multi-computer system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4341896A1 (de) * 1992-12-09 1994-06-16 Fujitsu Ltd Verfahren und Vorrichtung zum Testen einer Netzvorrichtung

Also Published As

Publication number Publication date
IT950858B (it) 1973-06-20
DE2131787C3 (de) 1973-12-20
US3763470A (en) 1973-10-02
FR2144292A5 (de) 1973-02-09
CA955686A (en) 1974-10-01
DE2131787A1 (de) 1973-01-11
GB1372133A (en) 1974-10-30
JPS5135334B1 (de) 1976-10-01

Similar Documents

Publication Publication Date Title
DE2131787B2 (de) Schaltungsanordnung zur fehlerfeststellung bei datenverarbeitungssystemen
DE2328058C2 (de) Fehlerdiagnoseeinrichtung in einer digitalen Datenverarbeitungsanordnung
DE3727551C2 (de)
CH630735A5 (de) Steuereinrichtung mit einem mikroprozessor.
DE3725821A1 (de) Integrierte halbleiterschaltvorrichtung mit prueffunktion
DE1424747B2 (de) Erweiterbare digitale datenverarbeitungsanlage
DE3219900A1 (de) Rechnerschnittstelle
DE69122001T2 (de) Integrierte Schaltung mit einer Standardzelle, einer Anwendungszelle und einer Prüfzelle
EP0009600B1 (de) Verfahren und Schnittstellenadapter zum Durchführen von Wartungsoperationen über eine Schnittstelle zwischen einem Wartungsprozessor und einer Mehrzahl einzeln zu prüfender Funktionseinheiten eines datenverarbeitenden Systems
DE2161169A1 (de) Schaltungsanordnung zum Erzeugen von Abfragemustern für die Fernüberwachung der Verstärkerstellen von PCM-Übertragungsleitungen
EP0166274A2 (de) Schaltungsanordnung zum Ermitteln bestimmter Bitmuster in seriell auftretenden binären Signalen
CH646025A5 (en) Circuit arrangement for receiving and transmitting information data and signalling data in a program-controlled switching centre
DE1437720B2 (de) Verfahren und schaltungsanordnung zur uebertragung binaerer daten
DE2824819A1 (de) Schnittstelle einer datenverarbeitungsanlage
DE2402881B2 (de) Fehlersichere elektronische signalvergleichsschaltung
DE3214574C2 (de) Schaltungsanordnung zum Ermitteln der in der Gesamtdauer eine vorgegebene Dauer überschreitenden Abgabe von Datensignalen
DE1424747C (de) Erweiterbare digitale Datenverarbeitungsanlage
DE2846041C2 (de) Schaltungsanordnung zur Ausführung von vermittlungstechnischen Aufgaben in einer Vermittlungsanlage, insbesondere einer Fernschreib- Nebenstellenanlage
DE2739664C3 (de) Verfahren und Schaltungsanordnung zum Steuern des Betriebs der Signalgeber von Kreuzungsgeräten einer Straßenverkehrssignalanlage
EP0525921A2 (de) Von quellenseitig her sich wiederholende kryptologisch verschlüsselte Datenübertagung
EP0410117A2 (de) Verfahren zur Erhöhung der Sicherheit der Signalübertragung in Gleisstromkreisen sowie Schaltungsanordnung zur Durchführung des Verfahrens
DE1803002C3 (de) Zentralgesteuerte Vermittlungsanlage, insbesondere Fernsprechvermittlungsanlage, mit jeweils mindestens einem Programm- und/oder Zustandsspeicher Siemens AG, 1000 Berlin und 8000 München
DE19703993A1 (de) Schaltungsanordnung zum Ersatzschalten von Übertragungseinrichtungen in Ringarchitekturen zur bidirektionalen Übertragung von ATM-Zellen
DE1762338C (de) Verfahren und Schaltungsanordnung zur Vermeidung von Fehlemstellungen von Verbindungswegen, die über Koppelfelder von Fernmelde , insbesondere von Fern sprechvermittlungsanlagen, fuhren
DE2038211C3 (de) Schaltungsanordnung zur Überwachung von Impulsfolgen

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
8339 Ceased/non-payment of the annual fee