DE19916879B4 - Stromgesteuerter, digital selbst-eichender Digital-Analog-Wandler - Google Patents

Stromgesteuerter, digital selbst-eichender Digital-Analog-Wandler Download PDF

Info

Publication number
DE19916879B4
DE19916879B4 DE19916879A DE19916879A DE19916879B4 DE 19916879 B4 DE19916879 B4 DE 19916879B4 DE 19916879 A DE19916879 A DE 19916879A DE 19916879 A DE19916879 A DE 19916879A DE 19916879 B4 DE19916879 B4 DE 19916879B4
Authority
DE
Germany
Prior art keywords
terminal
current
calibration
digital
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE19916879A
Other languages
English (en)
Other versions
DE19916879A1 (de
Inventor
Ion E. Cupertino Opris
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Semiconductor Corp
Original Assignee
National Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National Semiconductor Corp filed Critical National Semiconductor Corp
Publication of DE19916879A1 publication Critical patent/DE19916879A1/de
Application granted granted Critical
Publication of DE19916879B4 publication Critical patent/DE19916879B4/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1009Calibration
    • H03M1/1033Calibration over the full range of the converter, e.g. for correcting differential non-linearity
    • H03M1/1057Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values
    • H03M1/1061Calibration over the full range of the converter, e.g. for correcting differential non-linearity by trimming, i.e. by individually adjusting at least part of the quantisation value generators or stages to their nominal values using digitally programmable trimming circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

Vorrichtung mit einem digital selbst-eichenden, stromgesteuerten Digital-Analog-Wandler mit folgenden Merkmalen:
ein Codierer, der ein Eingangssignal empfängt und abhängig davon ein codiertes Signal erzeugt;
ein Ausgangsanschluß;
ein Ausgangsschalter, der mit dem Ausgangsanschluß verbunden ist;
ein Eichschalter;
ein Bezugssignalschalter, der mit dem Eichschalter und mit dem Ausgangsschalter verbunden ist;
ein Bezugssignalerzeuger, der mit dem Bezugssignalschalter verbunden ist, um ein Bezugssignal zu erzeugen;
eine Eichmaschine, die mit dem Codierer verbunden ist, um mehrere Korrekturkoeffizienten zu erzeugen;
mehrere Stromzellen, die jeweils mit der Eichmaschine verbunden sind, wobei jede der Stromzellen so konfiguriert ist, daß sie die mehreren Korrekturkoeffizienten empfängt und abhängig davon ein erstes und ein zweites Stromzellensignal erzeugt;
ein Vergleicher mit einem ersten Eingangsanschluß, einem zweiten Eingangsanschluß und einem Vergleicherausgangsanschluß, wobei der erste Eingangsanschluß mit dem Eichschalter verbunden ist, der zweite Eingangsanschluß mit den mehreren Stromzellen verbunden ist und der Vergleicherausgangsanschluß mit der Eichmaschine...

Description

  • Die Erfindung betrifft Digital-Analog-Wandler (D/A-Wandler). Spezieller betrifft die Erfindung ein Verfahren und eine Vorrichtung zum digitalen Eichen von D/A-Wandlern.
  • Die am häufigsten verwendeten D/A-Wandler sind wegen ihrer Betriebsgeschwindigkeit und Größe Schaltstromwandler oder stromgesteuerte Wandler. Ein stromgesteuerter D/A-Wandler umfaßt N binär skalierte Stromquellen (z. B. Stromzellen) und zugehörige Schalter. 1 zeigt eine herkömmliche Stromzelle eines stromgesteuerten D/A-Wandlers. Wie gezeigt verbindet ein Schalter S1 einen Strom I mit einem gemeinsamen Summierknoten NS für ein ent sprechendes Datenbit Di von „1”, um einen Stromzellen-Ausgangsstrom Ii auf einer Signalausgangsleitung Current_Out vorzusehen, während ein zweiter Schalter S2 den Strom I an einen Masseknoten GND für ein Datenbit Di von „0” führt. Bei einer differentiellen D/A-Wandlerzelle ist der Schalter S2 mit einem komplementären Ausgangsknoten Nc verbunden, wie in 2 gezeigt.
  • Der gesamte Ausgangsstrom IOUT des stromgesteuerten D/A-Wandlers wird dann durch eine Summe aller Ausgangsströme Ii der N Stromzellen in dem D/A-Wandler bestimmt, wie durch den folgenden Ausdruck gezeigt.
    Figure 00020001
    wobei N die Anzahl der Stromzellen in der stromgesteuerten D/A-Wandlerarchitektur ist, und wobei jede Stromzelle einem Stromzellenausgangsstrom Ii für ein entsprechendes Datenbit Di entspricht.
  • Wie man aus Gleichung (1) sehen kann, ist der gesamte Ausgangsstrom IOUT des stromgesteuerten D/A-Wandlers das genaue analoge Äquivalent des binären Eingangscodes Di, vorausgesetzt, daß die einzelnen Stromzellen Ii binär skaliert sind und hochgenau arbeiten.
  • Bei D/A-Wandlern mit einer großen Anzahl Bits kann die erforderliche Genauigkeit durch Trimmen erreicht werden. Die Herstellungskosten für den Trimmvorgang und die damit einhergehende Schaltungs- und/oder Prozeßkomplexität (wie nicht flüchtige Speicher) sind die Hauptverantwortlichen für die Entwicklung von sich selbst eichenden Wandlern. Verfahren für die Selbsteichung mittels dynamischer analoger Eichung werden von D. W. J. Groeneveld et al. in „A self-calibration technique for monolithic high resolution D/A converters”, IEEE Journal of Solid-State Circuits, Band SC-24, Nr. 6, S. 1517-1522, Dezember 1989, erörtert. Zusätzlich wird ein vollständig statischer, selbsteichender Wandler und ein Eichungsverfahren von Miller et al. in „A true 16 b self-calibrating BiCMOS DAC”, Proceeding of IEEE International Solid-State Circuits Conference – ISSCC 1993, S. 58-59, 263, Februar 1993, erörtert.
  • Das Verfahren von Miller verwendet einen zusätzlichen D/A-Wandler zum Korrigieren der nicht-idealen Kennlinien des Haupt-D/A-Wandlers, der Korrekturbereich ist jedoch durch die Komplexität des Unter-D/A-Wandlers begrenzt, und das Eichungsverfahren kann nicht im gesamten Bereich die Verstärkungsfehler ausgleichen.
  • US-A-5,646,619 beschreibt einen selbst eichenden Digital-Analog-Wandler mit einem Eichschaltkreis, der einen festen Eichstrom und eine feste Eichspannung während eines Eichmodus vorsieht und mit einem Vorspannungs-Schaltkreis zum Vorspannen des Eichschaltkreises mit einer ersten Bezugsspannung und zum Vorspannen von MSB- und LSB-Speicherzellen mit einer zweiten Bezugsspannung.
  • Die US-A-5,548,288 beschreibt eine digitale Korrektur von Stromzellen eines stromgesteuerten Digital-Analog-Wandlers mittels Einprägung eines Differenzstroms während einer Kalibrierphase.
  • Aus der DE 40 41 372 A1 ist bekannt, eine digitale Korrektur von Stromzellen eines stromgesteuerten Digital-Analog-Wandlers vorzunehmen, indem für jede Stromzelle eine Stromabweichung vom Referenzstrom festgestellt und als Korrekturstrom der Stromzelle zugeführt wird.
  • Ausgehend hiervon schlägt die Erfindung eine selbst eichende Architektur mit einem digitalen Eichungs- und Korrekturalgorithmus vor. Die digitale Korrekturtechnik der Erfindung vermeidet die Notwendigkeit eines sehr genauen Stromspiegels oder eines zusätzlichen Vergleicher-D/A-Wandlers als Standardübertragungselement.
  • Die Erfindung sieht eine Vorrichtung mit einem digital selbst-eichenden stromgesteuerten Digital-Analog-Wandler gemäß Anspruch 1 oder 14, ein Verfahren zum digitalen Selbst-Eichen eines stromgesteuerten Digital-Analog-Wandlers gemäß Anspruch 5, ein Verfahren zum Ausführen einer digitalen Korrektur eines stromgesteuerten Digital-Analog-Wandlers gemäß Anspruch 9 und eine Vorrichtung zum digitalen Selbst-Eichen eines stromgesteuerten Digital-Analog-Wandlers gemäß Anspruch 12 vor.
  • Diese sowie weitere Merkmale und Vorteile der Erfindung ergeben sich noch deutlicher aus der folgenden detaillierten Beschreibung der Erfindung in Verbindung mit der Zeichnung. In den Figuren zeigen:
  • 1 eine Stromzelle eines herkömmlichen D/A-Wandlers;
  • 2 eine Stromzelle eines herkömmlichen differentiellen D/A-Wandlers;
  • 3 eine Stromzelle eines stromgesteuerten D/A-Wandlers gemäß einer Ausführungsform der Erfindung;
  • 4 ein Flußdiagramm für die Eichung eines stromgesteuerten D/A-Wandlers gemäß einer Ausführungsform der Erfindung;
  • 5 ein Blockdiagramm des selbst-eichenden D/A-Wandlers gemäß einer Ausführungsform der Erfindung;
  • 6 ein Flußdiagramm für die digitale Korrektur eines stromgesteuerten D/A-Wandlers gemäß einer Ausführungsform der Erfindung; und
  • 7 einen stromgesteuerten MOS-Vergleicher gemäß einer Ausführungsform der Erfindung.
  • 3 zeigt die Stromzelle eines stromgesteuerten D/A-Wandlers gemäß einer Ausführungsform der Erfindung. Wie gezeigt sind drei Schalter S1, S2 und S3 vorgesehen, die parallel an eine Stromquelle 301 angeschlossen sind. Es gibt auch zwei gemeinsame Leitungen Current_Out, Current_Compare und einen Bezugsanschluß, wie den Masseanschluß GND. Ebenfalls in 3 gezeigt ist eine Steuereinrichtung (Controller) 302, welche das Schalten der drei Schalter S1, S2 und S3 steuert. Die Steuereinrichtung 302 empfängt die codierten digitalen Daten D1 (für i = 1 bis N) von einem Codierer (5) gestützt auf ein Eingangssignal, das an den Codierer geliefert wird, und erzeugt abhängig davon eines oder mehrere Steuersignale, welche die Schaltlogik der drei Schalter S1, S2 und S3 kontrollieren.
  • Wie man in 3 sieht, ist der Schalter S1 so konfiguriert, daß er die Stromquelle 301 mit einem ersten Knoten N1 verbindet, um einen Strom I von der Stromquelle 301 auf die gemeinsame Leitung Current_Out zu legen, während der Schalter S3 so konfiguriert ist, daß er die Stromquelle 301 mit einem zweiten Knoten N2 verbindet, um den Strom I von der Strom quelle 301 an die gemeinsame Leitung Current_Compare zu führen. Ferner ist der Schalter S2 so konfiguriert, daß er eine Verbindung zu dem Bezugsanschluß GND herstellt. Der Betrieb der drei Schalter S1, S2 und S3 ist in Tabelle 1 unten illustriert. Tabelle 1: Schaltzustände während der Wandlung/Eichung
    Betriebszustand/Datenbit Di Schalter S1 Schalter S2 Schalter S3
    Wandlung/Di = 1 X O O
    Wandlung/Di = 0 O X O
    Eichung O O X
    wobei „X” anzeigt, daß der Schalter in einer geschlossenen Stellung ist, und „O” zeigt an, daß der Schalter in einer geöffneten Stellung ist.
  • Wie man aus Tabelle 1 oben erkennen kann, wird während des Digital-Analog-Wandlungsvorgangs der Schalter S3 abgeschaltet, und die Schalter S1 und S2 arbeiten abhängig von dem Wert des jeweiligen Datenbits Di, um ein analoges Ausgangssignal IOUT vorzusehen, das dem Datenbit Di entspricht. Während des Eichvorgangs ist dagegen der dritte Schalter S3 dazu vorgesehen, den Strom I auf die gemeinsame Leitung Current_Compare zu legen und dadurch ein Eichsignal Icomp an einen stromgesteuerten Vergleicher 501 (5) zu liefern. Wie man erkennen kann, wird der Schalter S3 nur während der Eichstufe aktiviert. Im folgenden wird der Eich- oder Kalibriervorgang beschrieben.
  • 4 zeigt ein Flußdiagramm des digitalen Eichvorgangs gemäß einer Ausführungsform der Erfindung. Für jede zugeordnete stromgesteuerte D/A-Wandlerzelle k sind Speicherstellen mem(i) (nicht gezeigt) vorgesehen und so konfiguriert, daß sie jeweils einen entsprechenden Korrekturkoeffizienten speichern. Wenn eine der Stromzellen k des stromgesteuerten D/A- Wandlers im Eichbetrieb ist, sind ferner alle verbleibenden Stromzellen k im normalen D/A-Wandlerbetrieb.
  • Im Schritt 401 werden die Speicherstellen mem(i) auf „1” initialisiert. Nach der Initialisierung wird im Schritt 402 jede der Stromzellen k des stromgesteuerten D/A-Wandlers geeicht, wobei die Gesamtanzahl der Stromzellen k des D/A-Wandlers im Bereich von 2 bis N + p liegt, wobei p die Anzahl der zusätzlichen Stromzellen ist, die für die erforderliche Designgenauigkeit und Redundanz notwendig sind. In dem Eichschritt 402 wird ein Eichschalter eingeschaltet (z. B. der Schalter S3 in der Stromzelle der 3), der einen Bezugsstrom I (z. B. den Strom I von der Stromquelle 301 aus 3) an die Leitung Current_Compare liefert. Mit einem sukzessiven Näherungsverfahren (das schneller ist als eine lineare Suche) berechnet eine Eichmaschine 502 (5) die Korrekturkoeffizienten zur Speicherung in den jeweiligen Speicherstellen mem(k) gemäß dem folgenden Ausdruck:
    Figure 00070001
    wobei max eine Operation mit den eingehenden Datenbits Di ist, um den maximalen Wert zu ermitteln, so daß der folgende Ausdruck erfüllt ist:
    Figure 00070002
  • Während Gleichung (3) die Linearität des Systems sicherstellt, da im Schritt 402 angenommen wird, daß der Wert des niedrigstwertigen Bits (LSB) ideal ist, muß eine Eichung bei Vollausschlag (full scale) oder über dem gesamten Bereich vorgenommen werden. Im Schritt 403 wird daher ein externer Bezugsstrom IREF, der dem Vollausschlagwert entspricht, auf der gemeinsamen Leitung Current_Compare eingeführt, die mit dem stromgesteuerten Verglei cher 501 gekoppelt ist (siehe 5). Unter Verwendung derselben sukzessiven Näherung wie im Schritt 402 wird ein entsprechender Ausgangscode Coderef gemäß dem folgenden Ausdruck erhalten:
    Figure 00080001
    wobei wiederum die max-Operation mit den eingehenden Datenbits Di den maximalen Wert ermittelt, so daß der folgende Ausdruck erfüllt ist:
    Figure 00080002
  • Schließlich werden im Schritt 404 alle Korrekturkoeffizienten, die in den jeweiligen Speicherstellen mem(k) gespeichert sind und im Schritt 402 erhalten wurden, gemäß dem folgenden Ausdruck normiert:
    Figure 00080003
  • Durch das Normieren wird sichergestellt, daß der aus Gleichung (4) erhaltene Ausgangscode Coderef der vollwertigen digitalen Darstellung von 2N entspricht. Um große Fehler durch Runden oder Abschneiden zu vermeiden werden alle arithmetischen Operationen mit einer Genauigkeit von wenigstens 2 Bit mehr als die interne Darstellung durchgeführt.
  • Wie oben beschrieben, wird bei der vorliegenden Erfindung jede Stromzellenstrom Ii beginnend mit dem LSB (von dem angenommen wird, daß es ideal ist) im Verhältnis zu dem vorher geeichten Stromzellenstrom Ii-1 aus jeder entsprechenden Stromzelle k geeicht. Die Eichung wird für den D/A-Wandlerkern in LSB-Einheiten ausgeführt, die gleich einem Bruchteil des LSB des D/A-Wandlers sind (üblicherweise ¼ LSB).
  • Bei der vorliegenden Erfindung korrigiert der Eichalgorithmus daher beliebige Fehler in dem analogen Abschnitt des stromgesteuerten D/A-Wandlers, solange die Redundanz ausreichend ist. Ferner wird die Eichprozedur off-line ausgeführt, z. B. beim Starten oder auf Anforderung des Benutzers.
  • 5 zeigt einen stromgesteuerten D/A-Wandler gemäß einer Ausführungsform der Erfindung. Wie gezeigt, wird ein stromgesteuerter Vergleicher 501, eine Eichmaschine 502, die das Ausgangssignal des stromgesteuerten Vergleichers 501 empfangen kann, und ein Codierblock 503 zum Empfangen des digitalen Eingangssignals Code_In und zum Vorsehen digitaler Bits D1–DN abhängig davon vorgesehen. Ebenfalls in 5 gezeigt ist eine Bezugssignalquelle 504 zum Liefern eines Bezugssignals IREF an einen ersten Eingangsanschluß 505 des stromgesteuerten Vergleichers 501 abhängig von dem Schalten eines Bezugssignalschalters SREF, der zwischen diesen angeschlossen ist.
  • Ebenfalls mit dem ersten Eingangsanschluß 505 verbunden ist ein Eichschalter SCAL, der während des Eichvorgangs Ausgangssignale auf den Leitungen Current_Compare jeder der Stromzellen 510 an den ersten Eingangsanschluß 505 des Vergleichers 501 führen kann. Ferner ist eine Steuereinrichtung (Controller) 511 vorgesehen, welche die codierten digitalen Bits D1–DN empfängt und abhängig davon während des Eichvorgangs Steuersignale zum Steuern des Schaltens des Bezugssignalschalters SREF, des Eichschalters SCAL, des Ausgangsschalters SOUT sowie der Eichmaschine 502 erzeugt. Weiterhin ist ein Pfad 509 zum Verbinden der Eichmaschine 502 mit dem Codierblock 503 zum Speichern der Korrekturkoeffizienten während des Eichvorgangs bei den jeweiligen Speicherstellen mem(i) in dem Codierblock 503 vorgesehen.
  • 5 zeigt auch mehrere Stromzellen 510, die mit der Eichmaschine 502 über einen Datenbus 507 und einen Eichbus 508 gekoppelt sind. Beim Starten durch die Eichmaschine 502 wird jede der Stromzellen 510 so konfiguriert, daß sie ein entsprechendes Eingangsdatum Di sowie den entsprechenden Korrekturkoeffizienten empfängt und abhängig davon das analoge Ausgangssignal IOUT (3) für jede Speicherzelle 510 an dem ersten Eingangsanschluß 505 ausgibt und das Eichsignal Icomp an dem zweiten Eingangsanschluß 506 des stromgesteuerten Vergleichers 501 ausgibt. Schließlich ist ein Ausgangsschalter SOUT vorgesehen, der mit dem Eichschalter SCAL gekoppelt ist, um das Ausgangssignal des D/A-Wandlers vorzusehen.
  • Der Eichvorgang gemäß der Erfindung wird somit durch die Eichmaschine 502 (5) gesteuert, die entweder als eine hierfür reservierte Ablaufsteuereinrichtung (Zustandsmaschine) oder ein programmierter Mikrocontroller realisiert sein kann. Die Eichprozedur muß nur einmal beim Einschalten ausgeführt werden.
  • 6 illustriert die digitale Korrektur gemäß einer Ausführungsform der Erfindung. Wie gezeigt wird im Schritt 601 eine iterative Schleife für eine Variable i von 1 bis (N + p) eingerichtet. Im Schritt 602 wird ermittelt, ob der digitale Eingangscode Codein (der in den analogen Bereich umgewandelt werden soll) größer als der entsprechende Korrekturkoeffizient ist, der in der entsprechenden Speicherzelle mem(i) gespeichert ist. Wenn im Schritt 602 ermittelt wird, daß der digitale Eingangscode Codein größer ist als der entsprechende Korrekturkoeffizient, der in der entsprechenden Speicherzelle mem(i) gespeichert ist, wird im Schritt 603 das digitale Datum Di auf „1” gesetzt, und der Wert des entsprechenden Korrekturkoeffizienten, der in der entsprechenden Speicherstelle mem(i) gespeichert ist, wird von dem digitalen Eingangscode Codein für den nächsten iterativen Schritt subtrahiert, wobei dann zum Schritt 601 zurückgekehrt wird. Wenn jedoch im Schritt 602 ermittelt wird, daß der digitale Eingangscode Codein nicht größer als der entsprechende Korrekturkoeffizient ist, der in der entsprechenden Speicherstelle mem(i) gespeichert ist, wird das digitale Datum Di im Schritt 604 auf „0” gesetzt, und derselbe digitale Eingangscode Codein, der im Schritt 602 für den Vergleich verwendet wurde, wird an den Anfang der iterativen Schleife bei dem Schritt 601 zurückgegeben.
  • Diese Prozedur wird dazu verwendet, die Datenbits D(i) zu identifizieren, mit denen die Gleichung (1) erfüllt wird. Im digitalen Bereich ist dies äquivalent zu dem folgenden Ausdruck:
    Figure 00110001
  • Die digitale Korrektur bildet somit den digitalen Eingangscode Codein auf eine geeignete Darstellung für alle Stromzellen in dem D/A-Wandlerkern Di ab, wobei i = 1, ..., N + p. Diese Abbildung kann für jeden Datenwert algorithmisch erfolgen. Alternativ kann die Abbildung auch nur einmal während des Eichzyklus für alle möglichen Eingangscodes (von 0 bis 2N-1) durchgeführt werden, und die Ergebnisse können in einer Nachschlagetabelle (Look-up Table) gespeichert werden. Der zweite Ansatz hat Vorteile in Bezug auf die Geschwindigkeit, er benötigt jedoch zusätzliche Hardware für die Nachschlagetabelle, die mit einem 2N × (N + p) Bit breiten RAM realisiert werden kann.
  • Damit die digitale Korrektur richtig arbeitet, muß eine gewisse Redundanz bei der Datenbitauflösung in das System eingeführt werden. Es gibt zwei Ansätze zum Erzeugen der Redundanz. Bei einem ersten Ansatz wird eine Radix r < 2 zwischen den Stromzellen 510 eingesetzt. Wenn dann der relative Fehler zum Nennwert des einzelnen Stroms Ii von den Stromzellen auf α begrenzt ist (wobei α der maximale relative Fehler zum Nennwert der einzelnen Ströme Ii ist), muß Radix r die folgende Bedingung erfüllen: r ≤ 2·(1 – α) (8)
  • Die Gleichung (8) stellt sicher, daß sich die benachbarten analogen Bereiche überlappen. Um eine globale Genauigkeit zu erhalten, die größer ist als ¼ LSB (niedrigstwertiges Bit), werden wenigstens zwei zusätzliche Stromzellen hinzugefügt, so daß das kleinere Ausgangsinkrement kleiner als ¼ LSB ist.
  • Die Nennwerte für die Stromquellen Ii sind in diesem D/A-Wandlerkern durch die folgende Gleichung gegeben: Ii+1 = r·Ii (9).für i = 1, 2, ..., N + p, wobei wie zuvor p die Anzahl der zusätzlichen Stromzellen ist, die für die Genauigkeit und Redundanz notwendig sind. Es können daher sehr große relative Fehler mit einer minimalen Anzahl zusätzlicher Stromzellen korrigiert werden.
  • Bei dem zweiten Lösungsansatz werden einige Stromzellen 510 in dem Wandler verdoppelt. Die Radix wird auf einem Nennwert von 2 gehalten, was den Vorteil hat, daß es einfach ist, leicht umgesetzt werden kann, eine Skalierung von Stufe zu Stufe erlaubt und bessere Abgleicheigenschaften bietet. Bei einem maximalen relativen Fehler α zum Nennwert der einzelnen Stromquellen muß die maximale Anzahl der Stromzellen zwischen einem beliebigen verdoppelten Paar aus Stromzellen folgende Bedingung erfüllen: (1 – α)·(3 + 2 + 4 + ... + 2k) ≥ (1 + α)·2k + 1 (10)was alternativ auch wie folgt ausgedrückt werden kann:
    Figure 00120001
  • Für einen 10-Bit-D/A-Wandler, der 5-Bit-Präzisionsstromquellen (mit z. B. einem relativen Fehler von 3%) verwendet, sind die Nennwerte für die 14 Stufen in der Wandlerarchitektur in Tabelle 2 unten gezeigt. In diesem Fall erfüllt ein maximaler relativer Fehler von α = 0,03 die Designanforderungen innerhalb dieser Architektur. Tabelle 2: Relativwerte der Nennstromquelle für einen 10-Bit-D/A-Wandler
    Bit Nr. 1 2 3 4 5 6 7 8 9 10 11 12 13 14
    INOM 20 21 22 23 24 24 25 26 27 28 28 29 210 211
  • Bei der obigen Decodiertechnik mit Nachschlagetabelle (Tabelle 2) beträgt die erforderliche Speichergröße 14 Kbit, d. h. 14 × 1 Kbit, wobei 1 Kbit gleich 210 ist, für eine 10-Bit-Eingangsleitung und eine 14-Bit-Ausgangsleitung.
  • Als Beispiel kann dienen, daß für jede Stromzelle des stromgesteuerten D/A-Wandlers bei einem relativen Fehler von 3% und beliebigen Vorzeichen die integrale Nichtlinearität (INL) ohne Korrektur zwischen +9 LSB und –17 LSB liegt. Bei der Erfindung kann andererseits die INL auf weniger als ±0,35 LSB reduziert werden, während die differentielle Nichtlinearität (DNL) auf weniger als 0,5 LSB reduziert werden kann.
  • 7 zeigt einen stromgesteuerten Vergleicher 501 (5) in einer MOS-Ausführungsform gemäß einer Ausführungsform der Erfindung. Wie man in den Figuren sehen kann, entsprechen die Eingangsanschlüsse 505 und 506 für den Vergleicher 501 (5) den beiden Eingangsanschlüssen 701 und 702 der MOS-Ausführungsform, die in 7 gezeigt ist.
  • Wie weiter in 7 gezeigt, sind zwei Metalloxidhalbleitertransistoren (MOS-Transistoren) M1 und M2 vorgesehen, die an den jeweiligen Gateanschlüssen G1 und G2 verbunden sind, und deren Drainanschlüsse D1 und D2 mit jeweils einem Schalterpaar C1, C2 und C3, C4 ge koppelt sind. Die Sourceanschlüsse S1 und S2 der beiden Transistoren M1 und M2 sind mit einem Bezugsanschluß verbunden (z. B. mit einem Masseknoten GND). Ebenfalls in 7 gezeigt ist eine Steuereinrichtung (Controller) 703, die so arbeitet, daß sie die vier Schalter C1–C4 selektiv anschließt und abhängig davon das resultierende Signal über einen Puffer 70 an einem Ausgangsanschluß 704 des Vergleichers legt. Der Puffer 70 dient dazu, das Ausgangssignal des Vergleichers zu verstärken.
  • Auf diese Weise wird ein MOS-Stromspiegel gebildet, in dem die beiden Schalterpaare C1, C2 und C3, C4 so konfiguriert sind, daß sie dynamisch ein erstes Eingangssignal Iin und ein zweites Eingangssignal Iout an den Drainanschlüssen D1 und D2 der beiden MOS-Transistoren M1 und M2 vorsehen, wie unten noch weiter erläutert ist. Zusätzlich kann man in 7 erkennen, daß die Gateanschlüsse G1 und G2 der beiden MOS-Transistoren bei einem Gateverbindungsknoten NG verbunden sind, um den Eingangsstrom Iin zu empfangen.
  • Für jede Messung mit dem Stromvergleicher werden tatsächlich zwei Messungen Meas1 und Meas2 durchgeführt, wobei die Rollen der Transistoren in dem Stromspiegel vertauscht werden. Der wahre Wert kann durch eine Mittelung der beiden Messungen, Meas1 und Meas2, geschätzt werden. Durch eine einfache arithmetische Mittelung kann ferner eine Korrektur erster Ordnung erhalten werden. Mit anderen Worten, zum Erhalten der ersten Vergleichermessung Meas1 verbinden die Schalter C1 und C4 in 7 das erste und das zweite Eingangssignal Iin und Iout mit den Drainanschlüssen D1 bzw. D2 der Transistoren M1 bzw. M2. Auf diese Weise wird der Transistor M2 so konfiguriert, daß er den Transistor M1 spiegelt. Um die zweite Vergleichermessung, Meas2, zu erhalten, verbinden die Schalter C2 und C3 in 7 das erste und das zweite Eingangssignal Iin und Iout mit den Drainanschlüssen D2 bzw. D1 der Transistoren M2 bzw. M1. Auf diese Weise wird der Transistor M1 so konfiguriert, daß er den Transistor M2 spiegelt. Man beachte ferner, daß der Betrieb der Schalter C1–C4 gemäß der obigen Beschreibung während des Eichvorgangs des D/A-Wandlers erfolgt.
  • Das Übertragungsverhältnis muß daher nicht über einem großen dynamischen Bereich konstant sein. Im Falle des oben beschriebenen MOS-Stromspiegels ist das Stromverhältnis k eine Funktion der Geometrie und der ungleichen Schwellwerte zwischen den Spiegeltransisto ren M1 und M2, es liegt jedoch ausreichend nahe bei dem für einen extrem breiten dynamischen Bereich. Durch Umkehren der Rollen der beiden Transistoren M1 und M2 mit Hilfe der Schalter C1–C4, wie oben beschrieben, bleibt somit die Stromdichte in den Transistoren M1 und M2 effektiv unverändert, wobei ein Übertragungsverhältnis von 1/k erreicht wird.
  • Unter Voraussetzung des folgenden Ausdrucks: k = 1 + β (12)hat der arithmetische Mittelwert nur einen Fehlerterm zweiter Ordnung, der durch den folgenden Ausdruck wiedergegeben wird:
    Figure 00150001
  • Wenn dieser Fehler im Vergleich zu dem LSB des D/A-Wandlers noch immer groß ist, kann die Abschätzung verfeinert werden, indem das geometrische Mittel gemäß dem folgenden Ausdruck verwendet wird: meas = √meas1·meas2 (14)
  • Die Rechenkomplexität der Wurzelrechnung kann ferner durch einen linearen Suchalgorithmus vermieden werden. Die Abschätzfunktion, die mit Hilfe des geometrischen Mittelwertes gemäß Gleichung (14) verfeinert wird, wird mit dem arithmetischen Mittel initialisiert und dann sukzessive verringert, bis der folgende Ausdruck erfüllt ist: meas2 < meas1·meas2 (15)
  • Bei einer höheren Ausgangsimpedanz kann ferner ein Stromspiegel in Kaskodenschaltung auf dieselbe Weise eingesetzt werden. Die oben offenbarten Lösungsansätze können auch auf einen D/A-Wandler mit Spannungsausgang angewendet werden, der mit einem stromgesteuerten D/A-Wandler und einem Strom-Spannungs-Wandler realisiert ist. In dem vorliegenden Fall kann der Spannungsoffset des Vergleichers mit einem arithmetischen Mittelwert der beiden Messungen, die mit vertauschten Eingangsknoten ausgeführt werden, präzise kompensiert werden.
  • Da der MOS-Vergleicher gemäß der Erfindung die Strom-Spannungs-Wandlerverstärkung in der Eichschleife enthält, sind ferner die Vorteile der Vollausschlagskorrektur (Full Scale Correction) offensichtlich. Der digitale Korrekturansatz gemäß der Erfindung vermeidet ferner die Notwendigkeit eines sehr präzisen Stromspiegels oder eines zusätzlichen D/A-Wandlers als ein Standardübertragungselement.
  • Zahlreiche andere Modifikationen und Abänderungen an der Struktur und dem Verfahren werden für den Fachmann offensichtlich sein, ohne den Bereich der Erfindung zu verlassen. Obwohl die Erfindung in Verbindung mit bestimmten bevorzugten Ausführungsformen beschrieben wurde, sollte man verstehen, daß die beanspruchte Erfindung durch diese spezifischen Ausführungsformen nicht unnötig beschränkt werden darf. Die folgenden Ansprüche sollen den Bereich der Erfindung definieren, und Strukturen und Verfahren innerhalb des Bereichs dieser Ansprüche sowie deren Äquivalente sollen durch sie umfaßt sein.

Claims (20)

  1. Vorrichtung mit einem digital selbst-eichenden, stromgesteuerten Digital-Analog-Wandler mit folgenden Merkmalen: ein Codierer, der ein Eingangssignal empfängt und abhängig davon ein codiertes Signal erzeugt; ein Ausgangsanschluß; ein Ausgangsschalter, der mit dem Ausgangsanschluß verbunden ist; ein Eichschalter; ein Bezugssignalschalter, der mit dem Eichschalter und mit dem Ausgangsschalter verbunden ist; ein Bezugssignalerzeuger, der mit dem Bezugssignalschalter verbunden ist, um ein Bezugssignal zu erzeugen; eine Eichmaschine, die mit dem Codierer verbunden ist, um mehrere Korrekturkoeffizienten zu erzeugen; mehrere Stromzellen, die jeweils mit der Eichmaschine verbunden sind, wobei jede der Stromzellen so konfiguriert ist, daß sie die mehreren Korrekturkoeffizienten empfängt und abhängig davon ein erstes und ein zweites Stromzellensignal erzeugt; ein Vergleicher mit einem ersten Eingangsanschluß, einem zweiten Eingangsanschluß und einem Vergleicherausgangsanschluß, wobei der erste Eingangsanschluß mit dem Eichschalter verbunden ist, der zweite Eingangsanschluß mit den mehreren Stromzellen verbunden ist und der Vergleicherausgangsanschluß mit der Eichmaschine verbunden ist, wobei der Vergleicher so konfiguriert ist, daß er das erste und das zweite Stromzellensignal empfängt und selektiv das Bezugssignal empfängt und abhängig davon ein Vergleicherausgangssignal an die Eichmaschine liefert; und eine Steuereinrichtung, die mit dem Codierer, dem Bezugssignalschalter, dem Eichschalter, dem Ausgangsschalter und der Eichmaschine gekoppelt ist, um ein oder mehrere Steuersignale zu erzeugen; wobei der Vergleicher das Bezugssignal abhängig von dem Schalten des Eichschalters und des Bezugssignalschalters empfangt und abhängig davon ein Vergleichssignal erzeugt; und wobei der Ausgangsschalter abhängig von dem einen oder den mehreren Steuersignalen selektiv ein Ausgangssignal an den Ausgangsanschluß liefert.
  2. Vorrichtung nach Anspruch 1, bei der der Codierer so konfiguriert ist, daß er die Korrekturkoeffizienten von der Eichmaschine empfängt und speichert.
  3. Vorrichtung nach Anspruch 2, bei der der Codierer einen Speicher mit mehreren Speicherstellen zum Speichern der Korrekturkoeffizienten aufweist.
  4. Vorrichtung nach einem der vorangehenden Ansprüche, bei der die Eichmaschine so konfiguriert ist, daß sie ein Eichsignal an die mehreren Stromzellen abhängig von dem einen oder den mehreren Steuersignalen von der Steuereinrichtung liefert.
  5. Verfahren zum digitalen Selbsteichen eines stromgesteuerten Digital-Analog-Wandlers, der mehrere Speicherzellen aufweist, mit folgenden Verfahrensschritten: Initialisieren mehrerer Speicherstellen mit einem Initialisierungsfaktor; Eichen mehrerer Stromzellen mit einem ersten Eichfaktor und abhängig davon Erzeugen mehrerer Korrekturkoeffizienten, wobei jeder Korrekturkoeffizient einer der Stromzellen entspricht; und Eichen der Korrekturkoeffizienten abhängig von einem zweiten Eichfaktor und Speichern jeder der geeichten Korrekturkoeffizienten in den jeweiligen Speicherstellen.
  6. Verfahren nach Anspruch 5, mit dem weiteren Verfahrensschritt: Normieren der mehreren geeichten Korrekturkoeffizienten abhängig von einem Normierungsfaktor und abhängig davon Erzeugen eines Ausgangssignals.
  7. Verfahren nach Anspruch 5 oder 6, bei dem der Initialisierungsfaktor 1 ist, der erste Eichfaktor ein erstes Bezugssignal umfaßt und der zweite Eichfaktor ein zweites Bezugssignal umfaßt.
  8. Verfahren nach einem der Ansprüche 5 bis 7, bei dem die Speicherstellen einen Arbeitsspeicher (RAM) umfassen.
  9. Verfahren zum Ausführen einer digitalen Korrektur für einen stromgesteuerten Digital-Analog-Wandler, der N Stromzellen umfaßt, wobei N eine ganze Zahl ist, mit folgenden Verfahrensschritten für jede i-te Stromzelle, wobei i = 1 bis N: Empfangen eines digitalen Eingangssignals; Vergleichen des digitalen Eingangssignals mit einem entsprechenden i-ten. Korrekturkoeffizienten; wenn das digitale Eingangssignal größer ist als der entsprechende i-te Korrekturkoeffizient, Erzeugen eines ersten digitalen Ausgangssignals und Subtrahieren des i-ten Korrekturkoeffizienten von dem digitalen Eingangssignal, um ein digitales Eingangssignal für die (i + 1)-te Stromzelle zu erzeugen; und wenn das digitale Eingangssignal nicht größer als der entsprechende i-te Korrekturkoeffizient ist, Erzeugen eines zweiten digitalen Ausgangssignals.
  10. Verfahren nach Anspruch 9, bei dem das erste digitale Ausgangssignal 1 ist und das zweite digitale Ausgangssignal 0 ist.
  11. Verfahren nach Anspruch 9 oder 10, bei dem die N digitalen Ausgangssignale gespeichert werden.
  12. Vorrichtung zum digitalen Selbsteichen eines stromgesteuerten Digital-Analog-Wandlers, der mehrere Speicherzellen (510) aufweist, mit folgenden Merkmalen: Mittel zum Initialisieren mehrerer Speicherstellen (510) mit einem Initialisierungsfaktor (0, 1); Mittel zum Eichen mehrerer Stromzellen (510) mit einem ersten Eichfaktor und abhängig davon Erzeugen mehrerer Korrekturkoeffizienten, wobei jeder Korrekturkoeffizient einer der Stromzellen entspricht; und Mittel zum Eichen der Korrekturkoeffizienten abhängig von einem zweiten Eichfaktor und Speichern jeder der geeichten Korrekturkoeffizienten in den jeweiligen Speicherstellen.
  13. Vorrichtung nach Anspruch 12, bei der die Mittel zum Eichen der mehreren Stromzellen einen Eichschalter (S3) aufweisen, der ein Bezugssignal (Iref) mit einer gemeinsamen Leitung (Current_Compare) verbindet, sowie einen Vergleicher (501), der das analoge Ausgangssignal jeder Stromzelle (510) und das Bezugssignal (Iref) empfängt und ein Ausgangssignal an eine Eichmaschine (502) abgibt, wobei die Eichmaschine (502) dazu konfiguriert ist, die Korrekturkoeffizienten zu berechnen.
  14. Vorrichtung mit einem stromgesteuerten Vergleicher für einen digital selbst-eichenden, stromgesteuerten Digital-Analog-Wandler mit folgenden Merkmalen: ein erster Eingangsanschluß (701), der ein erstes Eingangssignal empfangt; ein zweiter Eingangsanschluß (702), der ein zweites Eingangssignal empfangt; ein Ausgangsanschluß (704), der ein Ausgangssignal vorsieht, wobei der Ausgangsanschluß mit dem zweiten Eingangsanschluß gekoppelt ist; ein Bezugsanschluß (GND); ein erster Transistor (M1) mit einem ersten Anschluß (D1), einem zweiten Anschluß (G1) und einem dritten Anschluß, wobei der dritte Anschluß (S1) mit dem Bezugsanschluß gekoppelt ist; ein zweiter Transistor (M2) mit einem ersten Anschluß (D2), einem zweiten Anschluß (G2) und einem dritten Anschluß, wobei der dritte Anschluß (S2) mit dem Bezugsanschluß gekoppelt ist und der zweite Anschluß (G2) des zweiten Transistors mit dem zweiten Anschluß (G1) des ersten Transistors gekoppelt ist; und mehrere Schalter (C1–C4), die zwischen dem ersten Eingangsanschluß (701), dem zweiten Eingangsanschluß (702) und den ersten Anschlüssen (D1, D2) des ersten und des zweiten Transistors gekoppelt sind; wobei die mehreren Schalter (C1–C4) den ersten und den zweiten Eingangsanschluß (701, 702) mit den ersten Anschlüssen (D1, D2) des ersten und des zweiten Transistors (M1, M2) selektiv koppeln und abhängig davon ein Vergleicherausgangssignal an den Ausgangsanschluß (704) liefern, so daß die Stromdichte des ersten und des zweiten Transistors im wesentlichen konstant ist.
  15. Vorrichtung nach Anspruch 14, bei der der Bezugsanschluß ein Masseanschluß (GND) ist.
  16. Vorrichtung nach Anspruch 14 oder 15, bei der der erste Transistor (M1) und der zweite Transistor (M2) MOS-Transistoren sind.
  17. Vorrichtung nach Anspruch 16, bei der die ersten Anschlüsse (D1, D2) des ersten und des zweiten Transistors (M1, M2) Drainanschlüsse sind, die zweiten Anschlüsse (G1, G2) des ersten und des zweiten Transistors Gateanschlüsse sind und die dritten Anschlüsse (S1, S2) des ersten und des zweiten Transistors Sourceanschlüsse sind.
  18. Vorrichtung nach einem der Ansprüche 14 bis 17, mit einem Puffer (70), der zwischen dem Ausgangsanschluß (704) und dem zweiten Eingangsanschluß (702) gekoppelt ist, um das Ausgangssignal zu verstärken.
  19. Vorrichtung nach einem der Ansprüche 14 bis 18, mit einer Steuereinrichtung (703), die so konfiguriert ist, daß sie Vergleichersteuersignale an die mehreren Schalter (C1–C4) liefert, wobei die mehreren Schalter: ein erstes Schalterpaar (C1, C2), das so konfiguriert ist, daß es den ersten und den zweiten Eingangsanschluß (701, 702) mit dem ersten bzw. zweiten Transistor (M1, M2) abhängig von einem ersten Vergleichersteuersignal koppelt; und ein zweites Schalterpaar (C3, C4), das so konfiguriert ist, daß es den ersten und den zweiten Eingangsanschluß (701, 702) mit dem ersten bzw. zweiten Transistor (M1, M2) abhängig von einem zweiten Vergleichersteuersignal koppelt, umfassen.
  20. Vorrichtung nach Anspruch 19, bei der das erste und das zweite Vergleichersteuersignal sich nicht überlappen.
DE19916879A 1998-04-16 1999-04-14 Stromgesteuerter, digital selbst-eichender Digital-Analog-Wandler Expired - Fee Related DE19916879B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/062,157 US6130632A (en) 1998-04-16 1998-04-16 Digitally self-calibrating current-mode D/A converter
US09/062,157 1998-04-16

Publications (2)

Publication Number Publication Date
DE19916879A1 DE19916879A1 (de) 1999-10-21
DE19916879B4 true DE19916879B4 (de) 2010-11-25

Family

ID=22040582

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19916879A Expired - Fee Related DE19916879B4 (de) 1998-04-16 1999-04-14 Stromgesteuerter, digital selbst-eichender Digital-Analog-Wandler

Country Status (2)

Country Link
US (1) US6130632A (de)
DE (1) DE19916879B4 (de)

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6486806B1 (en) * 1999-09-09 2002-11-26 Cirrus Logic, Inc. Systems and methods for adaptive auto-calibration of Radix<2 A/D SAR converters with internally generated stimuli
US7161513B2 (en) * 1999-10-19 2007-01-09 Rambus Inc. Apparatus and method for improving resolution of a current mode driver
US7124221B1 (en) 1999-10-19 2006-10-17 Rambus Inc. Low latency multi-level communication interface
DE10006507C2 (de) * 2000-02-15 2002-07-18 Infineon Technologies Ag Kalibrierbarer Digital-/Analogwandler
US6317066B1 (en) * 2000-03-09 2001-11-13 Sunplus Technology Co., Ltd. Layout arrangement of current sources in a current-mode digital-to-analog converter
US6563444B2 (en) * 2001-03-30 2003-05-13 Iowa State University Research Foundation, Inc. Apparatus for and method of performing a conversion operation
US7252964B2 (en) * 2001-06-12 2007-08-07 Institut De Recherche Pour Le Developpement (I.R.D.) Isolated carotenoid biosynthesis gene cluster involved in canthaxanthin production and applications thereof
US6664909B1 (en) * 2001-08-13 2003-12-16 Impinj, Inc. Method and apparatus for trimming high-resolution digital-to-analog converter
US6529149B1 (en) * 2001-10-26 2003-03-04 Intel Corporation Digital self-calibration of a digital-to-analog converter
US6583740B2 (en) * 2001-11-21 2003-06-24 Analog Devices, Inc. Calibrated current source
US6909389B1 (en) 2002-06-14 2005-06-21 Impinj, Inc. Method and apparatus for calibration of an array of scaled electronic circuit elements
US8861667B1 (en) 2002-07-12 2014-10-14 Rambus Inc. Clock data recovery circuit with equalizer clock calibration
AU2003275479A1 (en) * 2002-10-08 2004-05-04 Impinj, Inc. Use of analog-valued floating-gate transistors to match the electrical characteristics of interleaved and pipelined
US7187237B1 (en) 2002-10-08 2007-03-06 Impinj, Inc. Use of analog-valued floating-gate transistors for parallel and serial signal processing
WO2004112254A1 (en) * 2003-06-18 2004-12-23 Koninklijke Philips Electronics N.V. Digital to analog converter
US6954159B1 (en) 2003-07-01 2005-10-11 Impinj, Inc. Low distortion band-pass analog to digital converter with feed forward
US7173552B1 (en) * 2003-10-01 2007-02-06 Analog Devices, Inc. High accuracy segmented DAC
US6891488B1 (en) 2003-10-30 2005-05-10 Intel Corporation Sigma-delta conversion with analog, nonvolatile trimmed quantized feedback
US7667589B2 (en) 2004-03-29 2010-02-23 Impinj, Inc. RFID tag uncoupling one of its antenna ports and methods
US7528728B2 (en) 2004-03-29 2009-05-05 Impinj Inc. Circuits for RFID tags with multiple non-independently driven RF ports
US7423539B2 (en) 2004-03-31 2008-09-09 Impinj, Inc. RFID tags combining signals received from multiple RF ports
US7501953B2 (en) * 2004-04-13 2009-03-10 Impinj Inc RFID readers transmitting preambles denoting communication parameters and RFID tags interpreting the same and methods
US7405660B2 (en) * 2005-03-24 2008-07-29 Impinj, Inc. Error recovery in RFID reader systems
US7917088B2 (en) * 2004-04-13 2011-03-29 Impinj, Inc. Adaptable detection threshold for RFID tags and chips
US7183926B2 (en) * 2004-04-13 2007-02-27 Impinj, Inc. Adaptable bandwidth RFID tags
US7973643B2 (en) * 2004-04-13 2011-07-05 Impinj, Inc. RFID readers transmitting preambles denoting data rate and methods
US20050240739A1 (en) * 2004-04-27 2005-10-27 Impinj. Inc., A Delaware Corporation Memory devices signaling task completion and interfaces and software and methods for controlling the same
US7510117B2 (en) * 2004-06-04 2009-03-31 Impinj Inc Decoding with memory in RFID system
US8041233B2 (en) * 2004-07-14 2011-10-18 Fundación Tarpuy Adaptive equalization in coherent fiber optic communication
US7049964B2 (en) 2004-08-10 2006-05-23 Impinj, Inc. RFID readers and tags transmitting and receiving waveform segment with ending-triggering transition
US20060082442A1 (en) * 2004-10-18 2006-04-20 Impinj, Inc., A Delaware Corporation Preambles with relatively unambiguous autocorrelation peak in RFID systems
DE102005017304B3 (de) 2005-04-14 2006-11-02 Infineon Technologies Ag Digital/Analog-Wandler mit Selbstkalibrierung
US7541953B2 (en) * 2005-12-23 2009-06-02 Alcatel-Lucent Usa Inc. Self-calibrating current source arrays
US7633415B2 (en) * 2007-03-27 2009-12-15 Taiwan Semiconductor Manufacturing Co., Ltd. System and method for calibrating digital-to-analog convertors
US7545295B2 (en) * 2007-09-14 2009-06-09 Realtek Semiconductor Corp. Self-calibrating digital-to-analog converter and method thereof
DE102008015645A1 (de) 2008-03-25 2009-10-01 Tridonicatco Schweiz Ag Schaltungsanordnung zum Zünden von HID-Gasentladungslampen
DE102008017545A1 (de) 2008-03-25 2009-10-01 Tridonicatco Schweiz Ag Schaltungsanordnung zum Betreiben von HID-Ladungslampen
CN101686057B (zh) * 2008-09-28 2012-02-29 扬智科技股份有限公司 数字模拟转换器
US7812665B2 (en) * 2009-02-23 2010-10-12 Number 14 B.V. Amplifiers with input offset trim and methods
US7804433B1 (en) * 2009-04-14 2010-09-28 Texas Instruments Incorporated Methods and apparatus for error cancelation in calibrated current sources
US7978110B2 (en) 2009-05-11 2011-07-12 Taiwan Semiconductor Manufacturing Company, Ltd. Digital-to-analog converter
US8125361B2 (en) * 2010-07-12 2012-02-28 Teledyne Scientific & Imaging, Llc Digital-to-analog converter (DAC) calibration system
US9035810B1 (en) * 2015-01-21 2015-05-19 IQ—Analog Corporation System and method for digital-to-analog converter calibration
US9379728B1 (en) * 2015-06-26 2016-06-28 Stmicroelectronics International N.V. Self-calibrated digital-to-analog converter
US9577657B1 (en) 2016-05-02 2017-02-21 Analog Devices, Inc. Delta sigma patterns for calibrating a digital-to-analog converter
US11604483B2 (en) * 2017-09-13 2023-03-14 Hitachi Astemo, Ltd. Current generator circuit and diagnostic circuit
US10581448B1 (en) 2018-05-28 2020-03-03 Ali Tasdighi Far Thermometer current mode analog to digital converter
US10797718B1 (en) 2018-04-17 2020-10-06 Ali Tasdighi Far Tiny low power current mode analog to digital converters for artificial intelligence
US10862495B1 (en) 2018-04-17 2020-12-08 Ali Tasdighi Far Glitch free current mode analog to digital converters for artificial intelligence
US10833692B1 (en) 2018-04-17 2020-11-10 Ali Tasdighi Far Small low glitch current mode analog to digital converters for artificial intelligence
EP3618282B1 (de) 2018-08-31 2021-10-06 Socionext Inc. Stromerzeugung
US11967968B2 (en) * 2022-01-28 2024-04-23 Texas Instruments Incorporated Apparatus and method of over-current limit for multi-channel digital-to-analog converters
CN117395098B (zh) * 2023-12-07 2024-03-05 青岛艾诺仪器有限公司 一种数字化实时并机方法及系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4041372A1 (de) * 1990-12-20 1992-06-25 Univ Berlin Humboldt Schaltungsanordnung zum selbstkalibrierenden vervielfachen eines stationaeren referenzstromes, insbesondere in einem monolithischen digital/analog-umsetzer
US5548288A (en) * 1993-12-21 1996-08-20 University Of Waterloo BiCMOS current cell and switch for digital-to-analog coverters
US5646619A (en) * 1995-04-26 1997-07-08 Lucent Technologies Inc. Self-calibrating high speed D/A converter

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4344067A (en) * 1979-11-21 1982-08-10 Motorola, Inc. Analog to digital converter and method of calibrating same
JPS634720A (ja) * 1986-06-25 1988-01-09 Toshiba Corp デイジタル・アナログ変換器
US5446455A (en) * 1993-12-02 1995-08-29 Motorola Inc. Auto-calibrated current-mode digital-to-analog converter and method therefor
US5642116A (en) * 1995-03-06 1997-06-24 International Business Machines Corporation Self calibrating segmented digital-to-analog converter
FR2755806B1 (fr) * 1996-11-14 1999-01-08 Sgs Thomson Microelectronics Convertisseur numerique-analogique a sources de courant a autocalibration
US5825317A (en) * 1997-04-07 1998-10-20 Motorola, Inc. Digital-to-analog converter and method of calibrating
US5955980A (en) * 1997-10-03 1999-09-21 Motorola, Inc. Circuit and method for calibrating a digital-to-analog converter

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4041372A1 (de) * 1990-12-20 1992-06-25 Univ Berlin Humboldt Schaltungsanordnung zum selbstkalibrierenden vervielfachen eines stationaeren referenzstromes, insbesondere in einem monolithischen digital/analog-umsetzer
US5548288A (en) * 1993-12-21 1996-08-20 University Of Waterloo BiCMOS current cell and switch for digital-to-analog coverters
US5646619A (en) * 1995-04-26 1997-07-08 Lucent Technologies Inc. Self-calibrating high speed D/A converter

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Groeneveld et.al.: "A self-calibration technique for monolithic high-resolution D/A-converters. IEEE Journal of Solid-State Circuits, Bd. SC-24, Nr. 6, S. 1517-1522, Dezember 1989 *
Groeneveld et.al.: "A self-calibration technique for monolithic high-resolution D/A-converters. IEEE Journal of Solid-State Circuits, Bd. SC-24, Nr. 6, S. 1517-1522, Dezember 1989 Miller et.al.: A true 16b self-calibrating BICMOS DAC.Proceedings of 1993 International Solid-State Circuits Conference-ISSC 1993, S. 58-59, 263, Februar 1993
Miller et.al.: A true 16b self-calibrating BICMOS DAC.Proceedings of 1993 International Solid-State Circuits Conference-ISSC 1993, S. 58-59, 263, Februar 1993 *

Also Published As

Publication number Publication date
US6130632A (en) 2000-10-10
DE19916879A1 (de) 1999-10-21

Similar Documents

Publication Publication Date Title
DE19916879B4 (de) Stromgesteuerter, digital selbst-eichender Digital-Analog-Wandler
DE19924075C2 (de) Algorithmischer Analog-Digital-Wandler mit reduzierter Differentialnichtlinearität und ein Verfahren
DE60029584T2 (de) Korrektur von statischen fehlern in einem a/d-wandler
DE102009010155B4 (de) Digitales Trimmen von (SAR-)ADCs
EP1568138B1 (de) A/d-wandler mit minimiertem umschaltfehler
DE102008035215B4 (de) Elektronisches Bauelement und Verfahren zur Analog-Digital-Wandlung unter Verwendung von sukzessiver Approximation
DE60205526T2 (de) Digital-Analog-Wandler mit Stromquellenanordnung
DE69613816T2 (de) Analog-digitalwandlung mit mehreren ladungwiederverteilungsumsetzungen
DE102009004564B4 (de) ADC mit energiesparender Abtastung
DE69325523T2 (de) Analog-Digital-Wandler
DE4002677A1 (de) Doppel-analog-digital-wandler mit einem einzigen folgeapproximationsregister
DE69528169T2 (de) Automatische kalibrierungsschaltung mit einer referenzskala für einen digital-analogen wandler
DE60214333T2 (de) Verfahren und Schaltungsanordnung zur Kalibrierung eines Analog-Digital Wandlers
DE10004996A1 (de) Vorrichtung und Verfahren zur Selbstkalibrierung von Faltungs-Analog/Digitalwandlern
DE112014001378T5 (de) Mehrketten-Digital-Analog-Wandler
DE102015107885A1 (de) Fehlermessung und Kalibrierung von Analog-Digital-Umsetzern
DE19840401A1 (de) Vorrichtung mit einer geteilten Kondensatorenanordnung für die Digital-Analog-Signalwandlung und Verfahren zur Digital-Analog-Signalwandlung
DE102020126629A1 (de) Verfahren zum einbetten eines eld-dac in einem sar-quantisierer
DE3855117T2 (de) Analog-Digital-Umsetzer mit schrittweiser Annäherung
DE3852007T2 (de) Komplementär-Spannungsinterpolationsschaltung mit Übertragungsverzögerungskompensation.
DE10139488C1 (de) Analog/Digital-Wandler
DE102007044592A1 (de) Zyklischer Analog-Didital-Wandler
EP0696394B1 (de) Verfahren zur kompensation von bauteiletoleranzen in analog-digital-konvertern
DE102020121780A1 (de) Verfahren zum filtern von referenzspannungsrauschen
EP0349793A2 (de) Schaltungsanordnung zur Analog-Digital-Umsetzung

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee
8170 Reinstatement of the former position
8110 Request for examination paragraph 44
8364 No opposition during term of opposition
R020 Patent grant now final

Effective date: 20110225

R082 Change of representative

Representative=s name: ,

R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee