DE1814940B2 - Lernende klassifizierungsschaltung - Google Patents

Lernende klassifizierungsschaltung

Info

Publication number
DE1814940B2
DE1814940B2 DE19681814940 DE1814940A DE1814940B2 DE 1814940 B2 DE1814940 B2 DE 1814940B2 DE 19681814940 DE19681814940 DE 19681814940 DE 1814940 A DE1814940 A DE 1814940A DE 1814940 B2 DE1814940 B2 DE 1814940B2
Authority
DE
Germany
Prior art keywords
circuit
signal
evaluation
input information
comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19681814940
Other languages
English (en)
Other versions
DE1814940C3 (de
DE1814940A1 (de
Inventor
Hirokazu Osaka Yoshino (Japan). G06g 7-16
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP8247367A external-priority patent/JPS55930B1/ja
Priority claimed from JP43075769A external-priority patent/JPS512772B1/ja
Priority claimed from JP43085747A external-priority patent/JPS51825B1/ja
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of DE1814940A1 publication Critical patent/DE1814940A1/de
Publication of DE1814940B2 publication Critical patent/DE1814940B2/de
Application granted granted Critical
Publication of DE1814940C3 publication Critical patent/DE1814940C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/06Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
    • G06N3/063Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/02Comparing digital values
    • G06F7/023Comparing digital values adaptive, e.g. self learning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/02Neural networks
    • G06N3/04Architecture, e.g. interconnection topology

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biomedical Technology (AREA)
  • Biophysics (AREA)
  • General Engineering & Computer Science (AREA)
  • Molecular Biology (AREA)
  • Evolutionary Computation (AREA)
  • General Health & Medical Sciences (AREA)
  • Data Mining & Analysis (AREA)
  • Computing Systems (AREA)
  • Computational Linguistics (AREA)
  • Artificial Intelligence (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Neurology (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Feedback Control In General (AREA)
  • Exposure Control For Cameras (AREA)
  • Logic Circuits (AREA)

Description

Die Erfindung bezieht sich auf eine lernende Klassifizierungsschaltung mit einem automatisch justierbaren Informationswandler, die in ihrer Lernphase bei Eingabe einer Muster-Eingangsinformation und Vergleich des entstehenden Ausgangssignals mit einem der Muster-Eingangsinformation zuzuordnenden Sollsignal mit Hilfe eines Komparators bei Feststellung einer Abweichung die Justierung des Informationswandlers ändert und die in ihrer Kannphase für .angelegte Eingaogsinformationen entsprechend der durchgeführten Justierung die Zugehörigkeit zu einer Klasse bestimmt, mit einem die Justierung tragenden digitalen Speicher, der in der Lernphase durch elektrische Fehlerkorrekturimpulse verstellbar ist, die bei vom Komparator kommendem Fehlersignal von einem Korrekturimpulsgenerator erzeugt werden.
Derartige Schaltungen lernender Maschinen sind vielfältig verwendbar, beispielsweise, wenn nach
bekannter Anordnung (Steinbuch: »Automat weisen, die jeweils an eine Bewertungs-Spannungs- und Mensch«, Berlin, 1961, S. 135 bis 153, besonders quelle angeschlossen sind, von Ausgangssignalen de. Bild 7Od) ein System ein internes Modell der Außen- multistabilen Schaltung aufeinanderfolgend entsprewelt besitzt, das auf Grund von Vergleichen mit dem chend den über eine Steuerschaltereinrichtung eintatsächlichen Verhalten der Außenwelt, also durch 5 gehenden Fehlerkorrekturimpulsen ansteuerbar sind »Erfahrungen« so lange verändert wird, bis für die und ausgangsseitig mit zweiten Tortransistoren vereingegebenen Standardinformationen jeweils das rieh- bunden sind, die jeweils durch eine Komponente der tige, auf das tatsächliche Verhalten der Außenwelt anliegenden Eingangsinformation steuerbar sind,
abgestimmte Ausgangssignal erzeugt wird. Die Beein- Die Bewertungsschaltungen enthalten also digitale flussung des als Schaltung ausgebildeten Modells der io Schaltungen zur Bewertungselektion mit einem mehr-Außenwelt kann .lach dem Stand der Technik durch stufigen logischen Element und einem Korrekturelektrische Impulse in Form von Einstellungen von impulsgenerator, der gemäß seiner Ansteuerung Fehler-Relais oder Flip-Flop-Schaltungen erfolgen. korrekturimpulse erzeugt und damit das zählerartige
Außerdem sind Maschinen der eingangs genannten mehrstufige logische Element weiterschaltet. Hierdurch Art beispielsweise dann verwendbar, wenn eine nicht 15 können zum vollautomatischen Lernen Bauelemente genau vorherbestimmbare Eingangsinformation zu verwendet werden, die eine Miniaiurisierung der erwarten ist, die eine gegebene Ausgangsinformation er- Schaltung ermöglichen. Γ e Zuverlässigkeit und Schaltzeugen soll. Die Maschine muß dann auf diese Ein- einfachheit der erfindungs^emäßen Maschine sind gangsinformation geeicht werden. Solche Informations- dabei sehr hoch.
erkennung spielt beispielsweise eine Rolle bei Klassi- 20 Eine besondere Anpassungsfähigkeit der erfindungsfizierungen, bei maschinellem Schreiben auf gespro- gemäßen lernenden Schaltung ergibt sich dadurch, daß chenes Diktat hin oder als Lesevorrichtung zum gemäß einer Weiterbildung der Erfindung auch die Erkennen gedruckter Markierungen oder Figuren über Schwellenspannung zum Vergleich mit dem zusammeneine optische Lesevorrichtung und zum Erzeugen eines gefaßten bewerteten Signal bei erheblichem Korrektur-Ausgangssignals entsprechend der gelesenen Eingangs- 25 bedarf mittels einer multistabilen Schaltung nachinformation. Die Datenverarbeitungsmaschine muß stellbar ist, was den gesamten Spielraum vergrößert, sich dabei den jeweiligen Eigentümlichkeiten der In der Zeichnung ist die Erfindung teilweise dar-Eingangsinformation anpassen. gestellt, und zwar zeigt
Bei Klassifizierungsschaltungen, bei denen die Ein- F i g. 1 ein Blockschema einer bei einer bekannten
gangsinformation aus mehreren Binärkomponenten 30 lernenden Datenverarbeitungsmaschine verwendeten
besteht, ist es bekannt, jede der Binärkomponenten Bewertungsschaltung,
in einer Bewertungsschaltung, die aus einem verstell- F i g. 2 ein Blockschema einer Datenverarbeitungsbaren Potentiometer besteht, mit einem Faktor kleiner maschine, bei der die in F i g. 1 dargestellte Schaltung 1 zu multiplizieren, die so bewerteten Signale zusammen- vorgesehen ist,
zufassen und in ihrer zusammengefaßten Summe mit 25 F i g. 3 ein Blockschema zur Darstellung einer
einer Schwellenspannung zu vergleichen. Liefert der Grundschaltung, von der die Erfindung ausgeht,
Vergleich ein falsches Ergebnis, so werden in der F i g. 4 eine Bewertungsschaltung in der erfindungs- Lernphase die Potentiometer bis zum Erzielen des gemäßen Datenverarbeitungsmaschine,
richtigen Ergebnisses verstellt. Eine derartige Schaltung Fig· 5a ein Blockschema einer Ausführungsform
eignet sich nicht zur Miniaturisierung und Automation, 40 der erfindungsgemäßen lernenden Maschine,
da die für jedes Bit der Eingangsinformation vorge- Fig. 5b ein Zeitdiagramm zur Erläuterung der
sehenen Bewertungsschaltungen ohnehin den volumi- verschiedenen, bei der Ausführungsform nach F i g.
nösesten Teil der Klassifizierungsschaltung darstellen. 5a auftretenden Spannungsverläufe,
Der Erfindung liegt die Aufgabe zugrunde, die F i g. 6 a ein Blockschema einer weiteren Aus- KlassifizierungsscLaltung so zu gestalten, daß sie 45 führungsform der Erfindung,
leicht in Festkörperbauweise und auch in Form F i g. 6b Zeitdiagramme zur Erläuterung der verintegrierter Schaltkreise herstellbar ist, wodurch der schiedenen, bei der Ausführungsform der Fig. 6a Platzbedarf verringerbar und damit die Erfahrunps- auftretenden Spannungsverläufe, Speicherkapazität wesentlich erhöhbar ist. Fig. 7a ein Blockschema einer weiteren Ausfüh-
Diese Aufgabe wird, ausgehend von einer Schaltung 5° rungsforni der Erfindung und
der eingangs beschriebenen Art, dadurch gelöst, daß Fig. 7b ein Zeitdiagramm zur Erläuterung der sich an eine Mehrzahl von Eingangsklemmen zum verschiedenen, bei der Ausführungsform der Fi g. 7 a Eingeben der aus mehreren Binärkomponenten be- auftretenden Spannungsverläufe, stehenden Eingangsinformation je eine Bewertungs- Es sei zunächst auf F i g. 1 Bezug genommen, in schaltung anschließt, die die jeweilige Komponente 55 der eine bei bekannten lernenden Automaten verder Eingangsinformation entsprechend einem Be- wendete adaptive Logikschaltung gezeigt ist, mit wertungsfaktor der in dem jeweils der Bewertungs- Bewertungsschaltungen A, B und C, die als Potentioschaltung zugehörigen, aus einer multistabilen Schal- meter ausgebildet sind. Den einzelnen Bewertungstung bestehenden Speicher justierbar eingespeichert schaltungen A, B und C werden Komponenten a, b ist, verändert, daß die bewerteten Signale sämtlicher 60 und c einer Eingangsinformation zugeführt. Zur Bewertungsschaltangen in einer Summierschaltung Steuerung des Gewichts der einzelnen Signale a, b zusammengefaßt sind und das zusammengefaßte und c werden an die Bewertungsschaltungen A, B bewertete Signal in einem Entscheidungskomparator und C Steuerspannungen bzw. -verstellkräfte angelegt, mit einer Schweilcnspannung zur Erzeugung des Bei jeder der Komponenten a, b und c der Gesamt-Ausgangssignals verglichen wird und daß in der 65 Eingangsinformation handelt es sich um die binären Lernphase zur vollautomatischen Einstellung der Zahlensymbole »1« und »0« (oder »+1« und »—1«)· optimalen Bewertungsfaktoren die Bewertungsschal- Die Komponenten a, b und c werden mit Bewertungstungen je eine Anzahl von ersten Transistoren auf- faktoren λ, α» und σ, der einzelnen Bewertungs-
A B und C multipliziert, und die Produkte Dieses Ausgangssignal »1« oder »0* ist während de| Ä^^Ätmg Kennphase, also während des, NuJz^tmbS %
ein Schwellenwert W9, der variabel ist, so liefert die Ist-Ausgangssignal En der adaptiven Lo
Schaltune ein Ausgangssignal »1«, wohingegen die und wird seinem bestimmungsgemäßen SchalS en A^ra&foal »0« liefert, wenn die S gerät zugeführt. Während der Lernphase: wirf.
iumme kleberWals der Schwellenwert WB. Für jedoch noch einer Korrekturvorrichtuhg rört
eine Eingangsinformation in Form einer Gruppe von weiteren Komparator 4 zugeführt, ta dem die
«Komponenten, die jeweils aus einer Binärziffer des Ist-Ausgangssignals £« mit der Größe eines der
bestehen können die Bewertungsfaktoren daher Musterinformation zugeordneten Soll-Signals Ed ver-
eeeismet gewählt werden, so daß das Ausgangssignal io glichen wird. Stimmen die beiden Signale überein, so
BTößer oder kleiner als der Schwellenwert WB wird erscheint eine »0« am Ausgangsanschluß des Kompara-
und damit ein binäres Ausgangssignal 1 oder 0 er- t 4 ähd i Fll i Nihtübereinstimmun zeugt wird, das das Nutzsignal der Schaltung darstellt. Fig 2 zeigt den Auf bau einer bekannten lernenden
Maschine, bei der die in Fig. 1 dargestellte logische 15 Schaltung vorgesehen ist. Die Eingangsinformation a b und c wird in der beschriebenen Weise einer eine
anpaßbare Bewertungsschaltung enthaltenden adap- führt wird. Die Steuerschalteranordnung 6
tiven Logikschaltung G zugeführt, deren Aufbau der η Steuerschalter auf, die je den einzelnen « Komponen·
in F ΐ g. 1 gezeigte ist. Die Maschine weist außerdem 10 ten der Eingangsinformation zugeordnet sind. Nur die
D i Kktbfhlhl dm Ktil 1 tchenden Steuer·
erscheint eine »0« am Ausgangsanschluß des Kompara tors 4, während im Fall einer Nichtübereinstimmung der beiden Ausgänge am AusgangsanschluB des Komparators 4 ein Fehlersignal »1« erscheint.
Beim Anlegen des Fehlersignals »1« wird von einem torgesteuerten K orrekturimpulsgenerator 5 ein Korrelc-
turimpuls erzeugt, der einer Steuerschaltung 6 züge» führt wird. Die Steuerschalteranordnung 6 weist
l K
in F i g. l gezeigte ist. Die Maschine weist auuerdem *> ten der Eingangsinformation zugeordnet *...-. — —
eine Ausgangsklemme D, eine Korrekturbefehlsschal- dem Komponentensignal »1« entsprechenden Steuer·
tung H, einen Komparator / und eine Klemme J auf, schalter werden in den Zustand der Leitfähigkeit
an der ein Sollsignal eingespeist wird. Der Komparator fiherfü'.il, um den Korrekturimpuls hindurchzulassen.
/ tritt in der Lernphase in Funktion und trifft eine Ent- Der durch den durchlassenden Steuerschalter hindurch-
scheidung dahingehend, ob die in der adaptiven 45 geleitete Korrekturimpuls wird der mit diesem Schalter
Logikschaltung gefällte logische Entscheidung korrekt verbundenen Bewcrtungsschaltung 2„ 2,, 2, ... 2« zur
r.. . j _:-U. Frhfthnno fntW VrrrinaprttniA Arm neurpltuncsfaktors
ISl uuci inviii. -σ* ο*· —·* o/ — . -. - «,
Gemäß dem Resultat einer vom Komparator / zugeführt. Das Sollsignal des Generators IO ist getroffenen Entscheidung leitet die Korrekturbefehls- abgestellt auf die von der Schaltung nach F i g. 3 schaltung H der adaptiven Logikschaltung G eine 30 zu identifizierende Eingangsinformation. Instruktion zu, wie die Korrektur erfolgen soll. De» In F i g. 4 ist eine der Bewertungsschaltangen
Bewertungsfaktor jeder Bewertungsschaltung A, B dargestellt, in der der jeweilige der Bewertungsfaktoren und C (Fig. 1) der adaptiven Logikschaltung wird W1, Wt. W3... Wn fünf verschiedene Werte einnehmen auf der Grundlage der von der Korrekturbefehls- kann, mit einem aus fünf Flip-Flops bestehenden schaltung herrührenden Instruktion durch Verstellen 35 Schieberegister 11. mit dessen Hilfe Schalter in Form der Potentiometer geregelt, so daß die logischen von Feldeffekttransistoren 7", entsprechend der S.halt-
stellung des Schieberegisters 11 geschaltet werden und dementsprechend eine gegebene Anschlußspannung
der Potentiometer geregelt, so daß die logischen Schaltungen eine Veränderung erfahren. Lernvorgänge dieser Art wiederholen sich, bis schließlich eine korrekte logische Entscheidung erreicht ist. 3 i di Gdhlt
p gg p
Vx, V1 ... V1 an einen von Transistoren A1 l i h
g heidung erreicht ist. Vx, V1 ... V1 an einen von Transistoren A1
In F i g. 3 ist die Grundschaltung einer lernenden 40 angelegt wird. Stimmt während der Lernphase das Datenverarbeitungsmaschine wiedergegeben, auf der ist-Ausgangssignal En nicht mit dem Sollsignal Eo fb Dbi id i d Lh überein, so wird einem Steuerschalter 6, ein Korrektur-
impuls zugeleitet. Der Steuerschalter 6, ist dann offen, und der Transistor Ax leitet dann, enn die Einganginftik X li
Datenverarbeitungsmaschine gg,
die F.rfindung aufbaut. Dabei wird in der Lernphase Ober die entsprechenden Eingangsanschlüsse I1, Ij,
I3. In eine Eingangs-Musterinformation in Form offen, und der Transistor Ax leitet dann, enn d digitaler Signalkomponenten X1, X1, Xp... Xn züge- 45 Eingangsinformationskomponente X1 gleich »1« istführt. Diese Komponenten werden mit Bewertung ν Der Korrekturimpul> passiert den Steuerschalter 6,. faktor«! If1, W„ Wt...Wm in Bewertungsschal- um dem Schieberegister U zugeführt zu werden, da» tungen I1, Ty 2, ... 2. muWpbziert und hierauf in aus fünf Flip-Flop-Schaltungen besteht. Der Korrekeiner Summierschaltung 1 summiert, so daß an einem turimpuK bcvirkt eine Umschaltung einer Flip-Flop-AusgangsanschluB der Summierschaltung 1 ein Aus- 50 Schaltung aus einem 7ustam· »1« in einen Zustand «0· gangssignal und die Aussteuerung der nächsten Flip-Flop-Schaltung
• in einen Zustand M ·. Die Stelle der ·1« *ird also durch
^,XiW) Korrekturimpulse in Aufeinanderfolge verschoben.
' u , und das Schieberegister 11 kehrt wieder in sei«"
erscheint. Ein Entscheidungskomparator 2 vergleicht $5 Ausgangszustand zurück, nachdem fünf Korrekiurdas Ausgangssignal der Summierschaltung 1 mit einem impulse zugeführt worden «ind. Demgemäß »i«1 von einem Schwellengenerator 3 herrührenden Schwel- von sämtlichen Transistoren Γ, ,. T1 T1 ,. Tx 4 vni
T11 nur der eine, der am Ausgangsaiwchluß der im Zustand »1« befindlichen Flip-Flop-Schaltung Hegt, in den leitenden Zustand gebracht, und es wird eine 2er entsPrech«H>en Steuerspannungen F1 (i = 1. 2, J- 5) »"»gewählt und der Summierschalt ing I ..fto . A Iuhrt In entsprechender Wewe werden die Bc**rtv
wohingegen an dem AusgangsanschtaB 9 ein Au>- faktoren für die anderen Eingangskomponenten gangssignal «Ot erscheint, wenn 6$ dann verändert, wenn diese den Wert ·1· haben.
Fehlersignal wird ·0*. wenn das durch den Vergleich X,Wf - Wn^ < O. oes Ai i *m
das Ausgangssignal der Summierstg 1 mit einem von einem Schwellengenerator 3 herrührenden Schwellenwert HVi- An einem Ausgangsanschluß 9 des Komparators 2 erscheint ein Ausgangssignal »K wenn
V Y w W -> O & ' ' '
.-...,...-.^.m.. wnu ·ν*. wenn aas aurcn aen yctb=»-— des Ausgangssignah der Summierschaltung 1 mit *m Schwellenwert H',M im Komparator 2 erhaltene
Ist-Ausgangssignal Er mit dem Sollsignal Ed über- mit der Größe des Schwellenwertes Wn+i und liefert
einstimmt, und die Korrekturimpulserzeugung wird ein Ausgangssignal »1«, falls
jodann beendet. Damit ist die Lernphase beendet,
lind die Stellung des Schieberegisters 11 bleibt in der «
folgenden Kannphase unverändert. 5 j?, Xj Wj > Wn+i,
In der Schaltung der F i g." 4 kann der Bewertungs- J°l
faktor fünf verschiedene Werte annehmen. Die Zuführung von einem bis vier Korrekturimpulsen soll die und ein Ausgangssignal »0«, falls erwünschte Übereinstimmung zwischen dem Ist-Ausgangssignal Er und dem Sollsignal Ed hervor- to « bringen. Wird keine Übereinstimmung erzielt, so 2jXjW} < Wn+1. steuert ein von einem ^-Zähler 7 (T i g. 3) abgegebener J°l Überlaufimpuls einen Ringzähler 8 (Fig. 3) ζ im
Variieren des Schwellenwertes Wn+\ aus, also zum Das Ausgangssignal Er des !Comparators 25 wird
Variieren des Werts der Entscheidungsfunktion 15 während des Lernprozesses in einem weiteren Komparator 26 mit einem Sollsignal Ed verglichen. Wenn
„ das Ausgangssignal des Komparators 25 »1« ist, das
^T1XjW]-WnHt Sollsignal aber »0«, so gibt der Komparator 26 ein
/ti Fehlersignal »+1« ab. Ist umgekehrt das Ausgangs-
ao signal des Komparators 25 »0« und das Sollsignal »1«,
um die Übereinstimmung zwischen dem Ist-Ausgangs- so liefert der Komparator 26 ein Fehlersignal »—1«. signal Ed und dem Sollsignal Ed herbeizuführen. Ein Dss Fehlersignal ist »0«, wenn beide Signale miteinentsprechender Arbeitsgang kann wiederholt werden, ander übereinstimmen.
bis das Ist-Ausgangssignal Er für jede andere Eingangs- Eine monostabile Schaltung 27 wird in den betriebsinformation der gleichen Klasse (der das betreffende as bereiten Zustand überführt, wenn ihr ein Fehlersignal Sollsignal zugeordnet ist) mit dem Sollsignal Ed »-H« oder »—1« zugeleitet wird. Ein Triggerimpuls übereinstimmt. Durch die Wiederholung des Lern- wird der monostabilen Schaltung 27 über einen Vorgangs in der vorbeschriebenen Weise können in Eingangsanschluß 28 zugeführt. Eine Torschaltung 29 der Kannphase nach Beendigung des Lernprozesses liegt an einem Ausgangsanschluß der monostabilen sämtliche zu dieser Klasse gehörigen Eingangs- 30 Schaltung 27. Am Ausgangsanschluß der Torschaltung informationen korrekt klassifiziert werden. 29 liegt eine multistabile Schaltung 30, wie beispiels-
Das vorbeschriebene System ist insofern vorteilhaft, weise ein Ringzähler. Eine Steuerschalteranordnung 31 als die Steuerung des Gewichts der adaptiven Logik- ist mit einem Ausgangsanschluß der multistabilen schaltung trotz eines einfachen Aufbaues auf voll- Schaltung 30 verbunden, und einer der darin vorgeelektronischem und digitalem Wege erfolgen kann 35 sehenen Steuerschalter wird beim Zuführen eines und das System aus integrierten Schaltelementen Ausgangssignals der multistabilen Schaltung 30 in den aufgebaut sein kann. Das System vermag daher mit leitenden Zustand überführt. Die Steuerschalterhoher Geschwindigkeit zu arbeiten und ist sehr anordnung 31 weist einen Ausgangsanschluß 3I0 auf, zuverlässig. Die gesamte beschriebene Schaltung ist aus an den jeweils mit den Eingangsanschlüssen 21 211, MOS-Transistoren aufgebaut, womit leicht eine inte- 4° 21S ... 21„ verbundene Leitungen 3I1,31* 31,... 31» grierte Schaltung für die Wertfaktorwahl mit großer wahlweise anschaltbar sind. Ein Korrekturimpuls-Variationsfähigkeit und hoher Arbeitsgeschwindigkeit generator 32 (in Fig. 5a als Lernimpulsgenerator aufgebaut werden kann, so daß bei kleinem Raum- bezeichnet), dessen Steuersignale das Ausgangsbedarf durch Vervielfachung der Klassifizierungs- signal der Steuerschalteranordnung 31 und das Fehlerschaltungen viele Eingangsinformationen und Muster 45 signal des Komparators 26 sind, liefert auf ein Aus- erkannt werden können. gangssignal der miv der monostabilen Schaltung 27
Eine «eitere Ausgestaltung der Kszerng»- verbundenen monostabilen Schaltung 33 einen Korschaltung wird unter Bezugnahme auf die F i g. 5a rekturimpub. In der Steuenchaheranordnung 34, dk and Sb beschrieben. Gemäß F i g. 5a werden fiber die der Steuerschalteranordnung 31 ähnlich ist, wird eine betreffenden Eingangsanschlüsse21 „ 21* 21» ... 21« so der Leitungen 34„ 34* 34,... 34, dem Ausgangs· die Komponenten JIT1, X» X» ... Xn der Eingangs- signal der multistabilen Schaltung 30 entsprechend mit information Bewertungsschaltungen 22,, 22«, 22,... 22. der Leitung vom Impulsgenerator 32 verbunden (mit den Bewertungsfaktoren Wx, W„ Wa... W,) Die an den Leitungen 34,, 34,, 34, ... 34, dei zugeführt. Die Ausgangssignale dieser Bewertungs- Steuerschalteranordnung 34 erscheinenden Ausgang» schaltungen 22,, 22» 22, ... 22« werden einer Sum- SS signale werden den Steueranschlüssen der einzelne! leerschaltung 23 zugeführt, welche ihre Summe Bewertungsschaltungen 22,, 22* 22,... 22. zun bildet. Der von einem Schwellengenerator 24 erzeugte Verändern ihrer Bewertungsfaktoren zugeführt. Schwellenwert If.+, wird zusammen mit der Summe Das Ausgangssignal der Steuerschalteranordnung 3>
steuert eine V.Tzögerungsschaltung 35 aus, derei
^ 60 Wirkwebe darauf abzielt, die monostabile Schaltung 2
2* *i w> für eine vorbestimmte Zeitspanne im Ruhezustand χ
'" halten. Es ist eine Schaltung 36 vorgesehen, «eiche ei:
der Ausgangssignale der Bewertengsschaltungen 22,, logisches Produkt der den Eingangsanschiussen 21 22* 22, ... 22a einem Komparator 25 zugeführt. 21» 21,... 21. zugeführten Signalkomponenten ο Der Komparator 25 vergleicht die Ciröße der Summe 65 mittelt. Eine UND-Schaltung 37 ist vorgesehen, ui
das logische Produkt des ^usgangsäigna^ der Scha
γΚΒ, tung 36 und des Ausgangssignals der monostabile
£>x Xf f Schaltung 33 zu ermitteln. Eine Schaltung 38. wie be
9 10
spielsweise eine rhultistabile Schaltung, ist unter dann für die Aufnahme neuer Eingangsinformationen Ansprechen auf das Zuführen eines Ausgangssignals bereit und wiederholt bei deren Eingaben den vorder UND-Schaltung 37 betätigbar und dient zum beschriebenen Arbeitsgang bis zur Abgabe des Verändern des von dem Schwellengenerator 24 ge- Ausgangssignals Er, das eine korrekte Klassifizierung lieferten Schwellenwertes Wn+V S der jeweiligen Eingangsinformation angibt.
Im Betrieb liegen an den Eingangsanschlüssen 2I1, Die in den F i g. 5 und 7 dargestellten Ausführungs-2I2, IX3 ... 21„ die Komponenten Xx, X2, X: ... Xn formen der Erfindung beruhen auf der Methode der der Eingangsinformation an, und das Ist-Ausgangs- Absolutkorrektur von Fehlern, wohingegen die in signal Er des Komparator 25 wird in dem Korn- F i g. 6 dargestellte Ausführungsform auf der Methode parator 26 mit dem Sollsignal Ed verglichen, worauf io eines festen Inkrements beruht,
dieser ein Fehlersignal »+1« oder »—1« liefert, falls Die in Fig. 6a gezeigte adaptive Logikschaltung die Signale nicht übereinstimmen. Die monostabile 41, 42, 43, 44 hat den gleichen Aufbau wie die in Schaltung 27 wird vom Fehlersignal angesteuert. F i g. 5 gezeigte (21, 22, 23, 25). Komponenten Xj Wird ihr dann über den Anschluß 28 ein Trigger- O= 1, 2, 3 ... n) der Eingangsinformation werden impuls zugeführt, so liefert die monostabile Schaltung »5 von einer Eingangseinheit 41 Bewertungsschaltungen 27 ein Ausgangssignal mit einem in Fig. 5 b darge- 42 zugeführt und mit den entsprechenden Bewertungsstellten Verlauf, das die Torschaltung 29 durchläuft faktoren Wj 0==l, 2, 3 ... ;i) multipliziert. Die und die multistabile Schaltung 30 ansteuert. Der multiplizierten Ausgangssignale der Bewertungsschal-Steuerschalter 31 wird vom Ausgangssignal der multi- tungen 42 werden in einer Summierschaltung 43 stabilen Schaltung 30 gesteuert und verbindet die 20 summiert, die ein Ausgangssignal
Ausgangsklemme 3I0 mit einer entsprechenden der
Eingangsklemmen 31„ 3I2 ... 31 „. Schaltet also z. B. „
der Steuerschalter 31 die Klemme 31, an die Klemme ^T X} Wj
3I0, so wird die Eingangsinformation X1 von der /=1
Klemme 21, zum Korrekturimpulsgenerator 32 über- as
tragen. Ist die Eingangsinformation X1 = »1«, so wird liefert. Dieses Ausgangssignal wird in einem Komder Korrekturimpuisgenerator 32 betriebsbcicii ge- parator 44 mit einem Schwellenwert Wx -t verglichen, macht. Der Korrekturimpuisgenerator 32 wird dann Der Komparator 44 gibt über einen Anschluß 45 ein durch die monostabile Schaltung 33 angesteuert und von der relativen Größe des Wertes
liefert einen Korrekturimpuls, um je nach dem Vor- 30
zeichen des vom Komparator 26 herrührenden Fehlersignals den Bewertungsfaktor zu erhöhen oder zu "V y w
verringern. Der Korrekiurimpuls wird über die ^ ' >
Steuerschalteranordnung 34 und den Ausgangsanschluß 34, der Bewertungsschaltung 22, zur Änderung 35
des Bewertungsfaktors W1 zugeführt. Während der und des Schwellenwertes Wn+1 abhängiges Ausgangs-Zeit der Veränderung der Bewertung wird die Ver- signal Er ab, das in der Kannphase das Nutzsignal zögerungsschaltung 35 in Betrieb gesetzt, die hierbei darstellt.
die monostabile Schaltung 27 außer Betrieb setzt. Dieser In der Lernphase wird ein Triggersignal über einen
Zustand ist in F i g. 5b während der Korrekturperiode 40 Anschluß 46 dann zugeführt, wenn das Sollsignal
für X1 = 1 dargestellt. Der Lernprozeß wäre nun gleich »0« ist, oder über einen Anschluß 47, wenn das
dann beendet, wenn das Ist-Ausgangssignal Er des Sollsignal gleich ti« ist, um so einen »0«-Signal-
Komparators 25 mit dem Sollsignal £0 überein- generator 48 oder aber einen »1 «-Signalgenerator 49
stimmt und der Komparator 26 ein Fehlersignal Null anzusteuern. Bei diesen Generatoren 48 und 49 kann
liefert. Falls aber zwischen Er und En noch Nicht- 45 es sich um monostabile Schaltungen handeln.
Übereinstimmung besteht und der Komparator 26 ein Es soll nun auf den Fall eingegangen werden. daE
Fehlersignal abgibt, wird die monostabile Schaltung 27 das Sollsignal ED gleich »1«ist und das am Anschluß 4!
bei Rückstellung der Verzögerungsschaltung 35 oder erscheinende Ausgangssignal E gleich »0«. Wird übet
nach einer vorbestimmten Verzögerungs7Cit abermals den Anschluß 47 ein Triggersignal zugeführt, so wire
betätigt, und es wiederholt sich cm Arbeitsgang s» der ·I «-Signalgenerator erregt, und sein Ausgangs
entsprechend dem obigen. In diesem Fall werden die signal wird einem Eingangsanschluß einer UND
Leitungen 31, und 34, der Steuerschalteranordnungen Schaltung 50 zugeführt. Das Ausgangssignal «0« de
31 bzw. 34 gewählt, um den Bewertungsfaktor W1 der !Comparators 44 wird durch einen Inverter Sl hin
Bewertungsschaltung 222 zu verändern und so den durchgeleitet und hierauf der UND-Schaltung 51
Lernprozeß mit der Komponente Xt zu vollziehen. 55 zugeführt, die dadurch geöffnet wird. Durch da
Ist das Lingangssignal .V, «Ο«, so ist auch das an dem Ausgangssignal der UND-Schaltung 50 werden Binäi
Ausgangsanschluß 3In der Steuerschalterancrdnung 31 zähler 54 und 55 eines Korrekturimpulsgenerators 5
erscheinende Ausgangssignal gleich «0«, und es wird unmittelbar gestellt Gleichzeitig wird das Ausgangs
kein Korrekturimpuls abgegeben. Die monostabile signal der UND-Schaltung 50 über eine ODER Schal'ung 27 wird nun durch das Ausgangssignal der 60 Schaltung 52 einem Binärzähler 57 des Korrcktui monostabilen Schaltung 33 wieder angesteuert, so daß impulsgenerator S3 (in der Zeichnung als L :n ein neuer Arbeitsgang eingeleitet wird. Dieser Betriebs- impulsgenerator bezeichnet) zugeführt Der Binäi ablauf wiederholt sich auch für alle anderen Eingangs- zähler 57 wird hierdurch gestein, und eine UNC informationskomponenten und wird dann unter- Schaltung 58 ist in einen öt.'nungsbereiten Zustan
brachen, wenn das !st-Ausgangvugnal Er mit dem 65 gebracht Durch di; Zuführung eines Impulses vo Sollsignal En übereinstimmt Sobald also eine Fehler- einem Rechteckwellengenerator 59 zu der UNC spannung «0« erhalten wird, ist der Lernprozeß beendet. Schaltung 58 wird die UND-Schaltung 58 geöffnet ur
und die Kannphase kann beginnen. Die Schaltung ist der Binärzähler 54 rückgestellt. Gleichzeitig wii
11 12
auch der Binärzähler 55 rückgestellt und die mono- werden in einer Summierschaltung 73 summiert, die
stabile Schaltung 56 getriggert. Nach einer vorbe- ein Ausgangssignal
stimmten Zeit wird der Binärzähler 57 durch die
monostabile Schaltung 56 rückgestellt, und die UND-
Schaltung 58 wird hierdurch geschlossen. Bevor der 5
Binärzähler 57 rückgestellt wird, steuert der von dem liefert. In einem Komparator 74 wird das Ausgangs-
Rechteckwellengenerator 59 ausgesandte und durch signal der Summierschaltung 73 mit einem von einem
die UND-Schaltung 58 hindurchgeleitete Impuls eine Schwellengenerator 75 gelieferten Schwellenwert ver-
Steuerschalteranordnung 60 an, um über eine multi- glichen, und als Ergebnis dessen erscheint an einem
stabile Schaltung 61 den Bewertungsfaktor der Be- io Ausgangsanschluß 76 je nach der relativen Größe des
Wertungsschaltung 42 um einen Schritt zu erhöhen, Ausgangssignals der Summierschaltung 73 und des
d. h. das Schieberegister 11 nach F i g. 4 um eine Schwellenwertes ein Ausgangssignal »1« oder »0«. Das
Stelle weiterzuschalten. an dem Ausgangsanschluß 76 erscheinende Signal ist
Ist das Ist-Ausgangssignal En gleich »1« und das »1«, wenn das Ausgangssignal
Sollsigrai Ed gleich »0«, so wird das Ausgangssignal 15 »
des »C -Signalgenerators 48 einer UND-Schaltung 62 Zix)wt
zugeführt und durch die ODER-Schaltung 52 hin- '-'
durchgeleitet, um den Binärzähler 57 zu stellen. Das größer als der Schwellenwert ist, und es ist »0«, wenn
logische Produkt der Ausgangssignale des Binär- das Ausgangssignal
Zählers 57 und des Rechteckwellengenerators 59 er- ao ·,
scheint am Ausgangsschluß der UND-Schaltung 58. 2 X} W}
Das Ausgangssignal der UND-Schaltung 58 steuert '=1
die Binärzähler 54 und 55 aus, die unter Ansprechen kleiner als der Schwellenwert ist.
auf das Zuführen von vier Impulsen rückgestellt Es soll zunächst auf den Fall eingegangen werden,
werden. Gleichzeitig wird die monostabile Schaltung 56 as daß während der Lernphase das an dem Ausgangs-
zum Rückstellen des Binärzählers 57 und zum Schlie- anschluß 76 erscheinende Ist-Ausgangssignal En gleich
ßsn der UND-Schaltung 58 ausgesteuert. Die in der »1« ist, das Ausgangssignal eines zum Erzeugen des
Öffnungsstellung der UND-Schaltung 58 durch diese SoKsigriäis Eu vorgesehenen Generators 77 dagegen
hindurchgeleiteten vier Impulse des Rechteckwellen- gleich »0«. Dieses Signal »0« des Generators 77 wird
generators 59 steuern die Steuerschalteranordnung 60 30 durch einen Inverter 78 hindurchgeleitet und hierauf
zum Verringern des Bewertungsfaktors der Bewer- zusammen mit dem Ist-Ausgangssignal En, das also
tungsschaltung 42 über die multistabile Schaltung 61 al« ist, einer UND-Schaltung 80 zugeführt. Die
aus, d.h. um das fünfstellige Schieberegister 11 nach hierdurch geöffnete UND-Schaltung 80 führt ihr als
F i g. 4 um vier Schritte vorwärts und damit um einen Fehlersignat dienendes Ausgangssignal einer ODER-
Schritt rückwärts zu stellen. F.in solcher Arbeitsgang 35 Schaltung 82 zu. deren Ausgangssignal einen torge-
kann für jede der Eingangskomponenten erfolgen. steuerten Korrekturimpulsgenerator 83 ansteuert, der
Nach Beendigung des Lernprozesses können also alle einen Korrekturimpuls erzeugt. Der Korrektur-
Fingangsinformationen nach einer der Kategorien »1« impuls wird einer Steuerschalter anordnung 84 zuge-
oder »0« klassifiziert werden. führt, um über eine multistabile Schaltung 85 die
Bei der vorbeschriebenen Methode werden alle 40 Bewertungsfaktoren W} der Bewertungsschaltungen 72
Bewertungsfaktoren um einen festen Betrag erhöht zu verändern.
«Hler erniedrigt. Die oben beschriebene Ausfühnings- Ist im umgekehrten Fall das Ist-Ausgangssignal £K
form bedient sich demgemäß des Fehlerkorrektur- gleich »0« und das Sollsignal gleich »1«, so wird das
\crfahrens der festen Inkremente. Ist-Ausgangssignal »0« durch einen Invei·"^ hin-
Bei einer weiteren, in F i g. 7 dargestellten Aus- ic durchgeleitet, um eine UND-Schaltung 81 zu öffnen,
führungsform der Erfindung werden die über eine so daß sich das durch die ODER-Schaltung 82
Eingabeeinhi.it 71 eingegebenen Komponenten der geleitete Fehlersignal im Sinne einer Änderung der
Eingangsinformation X, (/ = 1, 2, 3 ... n) den ent- Bewertungsfaktorea W1 der Bewertungsschaltungen 72
sprechenden Bewertungsschaltungen 72 zugeführt, so auswirkt.
daß sie wie bei der Ausfühningsform der F i g. 6 50 Nach dieser Methode werden die Korrekturimpuls« mit den entsprechenden Bewertungsfaktoren W1 einzeln nacheinander erzeugt, bis die Betätigung dei O- 1.2.3 .. n) multipliziert werden. Die Produkte Maschine beendet wird, sobald das Ist-Ausgangssigna
X,W, der Komponenten X) und der Faktoren W1 Er mit dem Soll-Ausgangssignal Ea übereinstimmt
Hierzu 3 Biatt Zeichnungen

Claims (5)

Patentansprüche:
1. Lernende Klassifizierungsschaltung mit einem automatisch justierbaren !nformationswandler, die in ihrer Lernphase bei Eingabe einer Muster-Eingangsinformation und Vergleich des entstehenden Ausgangssignals mit einem der Muster-Eingangsinformation zuzuordnenden Sollsignal mit Hilfe eines Komparators bei Feststellung einer Abweichung die Justierung des Informationswandlers ändert und die in ihrer Kannphase für angelegte Eingangsinformationen entsprechend der durchgeführten Justierung die Zugehörigkeit zu einer Klasse bestimmt, mit einem die Justierung tragenden digitalen Speicher, der in der-Lernphase durch elektrisch: Fehlerkorrekturimpulse verstellbar ist, die bei vom Komparator kommendem Fehlersignal von einem Korrekturimpulsgenerator erzeugt werden, dadurch gekennzeich-20 net, daß sich an eine Mehrzahl von Eingangsklemmen (I1 ... In; 2I1 ... 21«) zum Eingeben der aus mehreren Binärkomponsnten (X1 ... Xn) bestehenden Eingangsinformation je eine Bewertungsschaltung (I1 ... 2„, U1 ... Iin, 42, 72; F i g. 4) anschließt, die die jeweilige Komponente der Eingangsinfirmation entsprechend einem Bewertungsfaktor [W1... Wn, W)), der in dem jeweils der Bewertungsschaltunö zugehörigen, aus einer multistabilen Schaltung (11) bestehenden Speicher justierbar eingespeiche·.. ist, verändert; daß die bewerteten Signale (X)Wj) sämtlicher Bewertungsschaltungen in einer Summierschaltung (1, 23, 43, 73) zusammengefaßt sind und das zusammengefaßte bewertete Signal
(I-
in einem Entscheidungskomparator (2, 25, 44, 74) mit einer Schwellenspannung (Wn+1) zur Erzeugung des Ausgangssignals verglichen wird und daß in der Lernphase zur vollautomatischen Einstellung der optimalen Bewertungsfaktoren die Bewertungsschaltungen je eine Anzahl von ersten Transistoren (T1-! ... 7\-B) aufweisen, die jeweils an eine Bewertungs-Spannungsquelle (V1 ... V6) angeschlossen sind, von Ausgangssignalen der multistabilen Schaltung aufeinanderfolgend entsprechend den über eine Steuerschaltereinrichtung (6, 31, 34, 60, 84) eingehenden Fehlerkorrekturimpulsen ansteuerbar sind und ausgangsseitig mit zweiten Tortransistoren (A1 ... An) verbunden sind, die jeweils durch eine Komponente (X1... Xn) der anliegenden Eingangsinformation steuerbar sind.
2. Schaltung nach Anspruch 1, dadurch gekennzeichnet, daß durch das vom Komparator (26) kommende Fehlersignal und durch ein Einschaltsignal (28) eine monostabile Schaltung (27) ansteuerbar ist, die durch eine Signalverzögerungsschaltung (35) für eine gegebene Zeitspanne nach der Erzeugung des Fehlerkorrektursignals zum Aufschieben der Erzeugung des nächsten Fehlerkorrektursignals bei andauerndem Fehlersignal sperrbar ist und deren Ausgangssignal aufeinanderfolgend eine multistabile Schaltung (30) weiterschaltet, deren Ausgangsklemmen mit Eingangsklemmen der Steuerschaltereinrichtung (31, 34) verbunden sind, die weiterhin mit den Eingangsklemmen (2I1, 2I2 ...) für die Komponenten der Eingangsinformationen verbunden ist; daß der Korrekturimpulsgenerator (32) das Fehlerkorrektursigna! entsprechend dem Ausgangssignal der monostabilen Schaltung (27) und der Ste;;erschaltereinrichtung (31) erzeugt und die multistabilen Schaltungen (11) der Bewertungsschaltungen (22,, 12., ...) nacheinander über die jeweiligen Schalter der Steuerschaltereinrichtung (34) mit den Fehlerkorrekturimpulsen belegt werden.
3. Schaltung nach Anspruch 1, bei der die Komponenten der Eingangsinformation die binären Signale »1« oder »0« sind, dadurch gekennzeichnet, daß der Komparator eine Antikoinzidenzschaltung (50, 51, 62; 78 bis 81) mit NICHT- (51; 78, 79) und UND-Schaltungen (50, 62; 80,81) enthält, daß der Korrekturimpulsgenerator (53, 83) einen Fehlerkorrekturimpuls auf das aus der Antikoinzidenzschaltung kommende Fehlersignal hin erzeugt und daß die Schalter der Steuerschaltereinrichtung (60, 84) mit den jeweiligen Eingangsklemmen (41. 71} zum Verändern der Bewertungsfaktoren der Bewertungsschaltungen (42, 72) bei Vorliegen einer Eingangssignalkomponente »1« und eines Fehlerkcrrektursignals verbunden sind.
4. Schaltung nach Anspruch 3, dadurch gekennzeichnet, daß die Bewertungs-Spannungsquellen (V1 ... V6)Tt verschiedene Spannungen liefern und der Korrekturimpulsgenerator (53) einen oder n—i Fehlerkorrekturimpulse entsprechend dem Fehlersignal der Antikoinzidenzschaltung (50, 51, 62) erzeugt, wodurch die benachbarte höhere bzw. niedrigere Bewertungsspannung an die jeweiligen zweiten Tortransistoren (A1 ... An) jeweils so angelegt wird, daß die Bewertungsfaktoren (W)) aller Bewertungsschaltungen (42), die der Eingangsinformation (Xj) »1« entsprechen, gleichzeitig um einen festen Betrag erhöht bzw. erniedrigt werden.
5. Schaltung nach einem der Ansprüche 1 bis 4, gekennzeichnet durch eine weitere multistabile Schaltung (8, 38), die zwischen einen die Schwellenspannung liefernden Schwellengenerator (3, 24, 75) und den Korrekturimpulsgenerator (5, 32, 83) zum Ändtrn der Schwellenspannung geschaltet ist.
DE1814940A 1967-12-18 1968-12-16 Lernende Klassifizierungsschaltung Expired DE1814940C3 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP8247367A JPS55930B1 (de) 1967-12-18 1967-12-18
JP43075769A JPS512772B1 (de) 1968-10-15 1968-10-15
JP43085747A JPS51825B1 (de) 1968-11-20 1968-11-20

Publications (3)

Publication Number Publication Date
DE1814940A1 DE1814940A1 (de) 1969-08-07
DE1814940B2 true DE1814940B2 (de) 1973-09-06
DE1814940C3 DE1814940C3 (de) 1974-04-11

Family

ID=27301932

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1814940A Expired DE1814940C3 (de) 1967-12-18 1968-12-16 Lernende Klassifizierungsschaltung

Country Status (5)

Country Link
US (1) US3601811A (de)
DE (1) DE1814940C3 (de)
FR (1) FR1599927A (de)
GB (1) GB1255614A (de)
NL (1) NL6818133A (de)

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5567607A (en) * 1978-11-17 1980-05-21 Hajime Sangyo Kk Pattern discrimination method
US4326259A (en) * 1980-03-27 1982-04-20 Nestor Associates Self organizing general pattern class separator and identifier
US4479241A (en) * 1981-08-06 1984-10-23 Buckley Bruce S Self-organizing circuits for automatic pattern recognition and the like and systems embodying the same
US4518866A (en) * 1982-09-28 1985-05-21 Psychologics, Inc. Method of and circuit for simulating neurons
US4525775A (en) * 1982-11-01 1985-06-25 Grigory Eydelman Adaptive control system
US4595982A (en) * 1983-09-02 1986-06-17 Burt Frank N Expert system and method for making decisions in accordance with the decisions of a mentor
US4593367A (en) * 1984-01-16 1986-06-03 Itt Corporation Probabilistic learning element
US4599692A (en) * 1984-01-16 1986-07-08 Itt Corporation Probabilistic learning element employing context drive searching
US4599693A (en) * 1984-01-16 1986-07-08 Itt Corporation Probabilistic learning system
US4620286A (en) * 1984-01-16 1986-10-28 Itt Corporation Probabilistic learning element
US4658370A (en) * 1984-06-07 1987-04-14 Teknowledge, Inc. Knowledge engineering tool
US4910660A (en) * 1984-09-19 1990-03-20 Li Chou H Self-optimizing method and machine
US4710864A (en) * 1984-09-19 1987-12-01 Li Chou H Self-optimizing method and machine
US4760604A (en) * 1985-02-15 1988-07-26 Nestor, Inc. Parallel, multi-unit, adaptive, nonlinear pattern class separator and identifier
WO1987001837A1 (en) * 1985-09-17 1987-03-26 Beran James T Modular self-programmer
US5161232A (en) * 1985-09-17 1992-11-03 Beran James T Modular self-programmer
US5077807A (en) * 1985-10-10 1991-12-31 Palantir Corp. Preprocessing means for use in a pattern classification system
US5060277A (en) * 1985-10-10 1991-10-22 Palantir Corporation Pattern classification means using feature vector regions preconstructed from reference data
US5133021A (en) * 1987-06-19 1992-07-21 Boston University System for self-organization of stable category recognition codes for analog input patterns
DE68927014T2 (de) * 1988-01-11 1997-01-23 Sharp Kk Assoziatives Musterkonversionssystem und Anpassungsverfahren dafür
US4876731A (en) * 1988-02-19 1989-10-24 Nynex Corporation Neural network model in pattern recognition using probabilistic contextual information
US5063601A (en) * 1988-09-02 1991-11-05 John Hayduk Fast-learning neural network system for adaptive pattern recognition apparatus
US4979124A (en) * 1988-10-05 1990-12-18 Cornell Research Foundation Adaptive, neural-based signal processor
US4951239A (en) * 1988-10-27 1990-08-21 The United States Of America As Represented By The Secretary Of The Navy Artificial neural network implementation
US5140538A (en) * 1988-12-27 1992-08-18 University Of Arkansas Hybrid digital-analog computer parallel processor
US5129038A (en) * 1989-02-23 1992-07-07 Matsushita Electric Industrial Co., Ltd. Neural network with selective error reduction to increase learning speed
US5361328A (en) * 1989-09-28 1994-11-01 Ezel, Inc. Data processing system using a neural network
JP2724374B2 (ja) * 1989-10-11 1998-03-09 株式会社鷹山 データ処理装置
US5056037A (en) * 1989-12-28 1991-10-08 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Analog hardware for learning neural networks
US5581662A (en) * 1989-12-29 1996-12-03 Ricoh Company, Ltd. Signal processing apparatus including plural aggregates
US5167006A (en) * 1989-12-29 1992-11-24 Ricoh Company, Ltd. Neuron unit, neural network and signal processing method
FR2685109A1 (fr) * 1991-12-11 1993-06-18 Philips Electronique Lab Processeur numerique neuronal operant avec une approximation d'une fonction d'activation non lineaire.
JP3178884B2 (ja) * 1992-03-30 2001-06-25 株式会社東芝 ニューラルネットワーク装置
US5479574A (en) * 1993-04-01 1995-12-26 Nestor, Inc. Method and apparatus for adaptive classification
US5542054A (en) * 1993-12-22 1996-07-30 Batten, Jr.; George W. Artificial neurons using delta-sigma modulation
FI103304B (fi) * 1997-03-26 1999-05-31 Nokia Oy Ab Assosiatiivinen neuroni
US6144954A (en) * 1998-01-27 2000-11-07 Li; Chou H. Automatic development of computer software
AU6409999A (en) 1998-10-01 2000-04-17 Bios Group Lp Automatic evolution of mixed analog and digital electronic circuits
US6625500B1 (en) 1999-03-16 2003-09-23 Chou H. Li Self-optimizing method and machine
US6513024B1 (en) 1999-03-16 2003-01-28 Chou H. Li Self-optimization with interactions
US7138821B2 (en) * 2002-11-18 2006-11-21 Koninklijke Philips Electronics N.V. Digital filter circuit and method for blocking a transmission line reflection signal
US7580570B2 (en) * 2003-12-09 2009-08-25 Microsoft Corporation Accuracy model for recognition signal processing engines

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3046527A (en) * 1956-04-12 1962-07-24 Ibm Character group recognition system
NL244109A (de) * 1958-10-07
US3097349A (en) * 1961-08-28 1963-07-09 Rca Corp Information processing apparatus
US3158840A (en) * 1962-01-15 1964-11-24 Ibm Specimen identification apparatus and method
US3324457A (en) * 1964-05-08 1967-06-06 Burroughs Corp High density network simulation apparatus
US3408627A (en) * 1964-12-28 1968-10-29 Texas Instruments Inc Training adjusted decision system using spatial storage with energy beam scanned read-out
US3440617A (en) * 1967-03-31 1969-04-22 Andromeda Inc Signal responsive systems

Also Published As

Publication number Publication date
FR1599927A (de) 1970-07-20
DE1814940C3 (de) 1974-04-11
GB1255614A (en) 1971-12-01
DE1814940A1 (de) 1969-08-07
NL6818133A (de) 1969-06-20
US3601811A (en) 1971-08-24

Similar Documents

Publication Publication Date Title
DE1814940B2 (de) Lernende klassifizierungsschaltung
DE2046543C3 (de) Einrichtung zum Steuern einer Charakteristik einer Brennkraftmaschine, insbesondre für Kraftfahrzeuge
DE2612971B2 (de) Bildmuster-Erkennungssystem
DE1194188B (de) Elektrischer Zuordner mit Lerncharakter fuer Gruppen von analogen Signalen
DE1168127B (de) Schaltungsanordnung zum Vergleich von Zahlen
DE3148099C2 (de) Anordnung zum Erkennen einer Digitalfolge
DE1915819A1 (de) Verfahren und Anordnung zur adaptiven Zeichenerkennung
DE1774942C3 (de) Verfahren und Einrichtung zur fortlaufenden Addition bzw. Subtraktion zweier Operanden A und B
DE3205247C2 (de)
DE2021373B2 (de) Vorrichtung zur darstellung von schriftzeichen
DE2321200C3 (de) Schaltungsanordnung zur Durchführung logischer, durch Boolesche Gleichungen dargestellter Verknüpfungen
DE1524181B2 (de) Auswahlvorrichtung fuer ein und ausgabegeraete einer daten verarbeitungsanlage
DE69002601T2 (de) Vorrichtung zum Messen eines Parameters.
DE2442535A1 (de) Funktionswaehleinrichtung fuer elektronischen rechner, insbesondere taschenrechner
DE3638256C2 (de)
DE1222289B (de) Datenverarbeitungseinrichtung
DE1774674A1 (de) Digitale Rechenanlage fuer Regelsysteme
DE1193102C2 (de) Speichervorrichtung
DE2513418B2 (de) Vorrichtung zum Überwachen der Betriebszustande von gesteuerten Einrichtungen
DE3246212A1 (de) Steuereinrichtung mit gespeichertem programm
DE1296852B (de) Anordnung zur Abgabe von Stellbefehlen in Form von Analoggroessen fuer getrennte Verbraucherkreise
DE2056981C3 (de) Hybrid-Rechner
DE2233316C3 (de) Elektronisches Steuersystem für die Kraftstoffeinspritzung bei einer Brennkraftmaschine
DE1276938C2 (de) Anordnung zum feststellen einer umdrehung des typenrades eines schnelldruckers
DE1449567C3 (de) Digitales Datenverarbeitungssystem

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
EF Willingness to grant licences