DE1805707B2 - Verfahren zum herstellen von halbleiteranordnungen - Google Patents

Verfahren zum herstellen von halbleiteranordnungen

Info

Publication number
DE1805707B2
DE1805707B2 DE19681805707 DE1805707A DE1805707B2 DE 1805707 B2 DE1805707 B2 DE 1805707B2 DE 19681805707 DE19681805707 DE 19681805707 DE 1805707 A DE1805707 A DE 1805707A DE 1805707 B2 DE1805707 B2 DE 1805707B2
Authority
DE
Germany
Prior art keywords
nitride
semiconductor
film
silicon
crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19681805707
Other languages
German (de)
English (en)
Other versions
DE1805707A1 (de
Inventor
Takichi Tokio Hashimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NTT Inc
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Publication of DE1805707A1 publication Critical patent/DE1805707A1/de
Publication of DE1805707B2 publication Critical patent/DE1805707B2/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W20/00Interconnections in chips, wafers or substrates
    • H10W20/40Interconnections external to wafers or substrates, e.g. back-end-of-line [BEOL] metallisations or vias connecting to gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10PGENERIC PROCESSES OR APPARATUS FOR THE MANUFACTURE OR TREATMENT OF DEVICES COVERED BY CLASS H10
    • H10P95/00Generic processes or apparatus for manufacture or treatments not covered by the other groups of this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W10/00Isolation regions in semiconductor bodies between components of integrated devices
    • H10W10/01Manufacture or treatment
    • H10W10/011Manufacture or treatment of isolation regions comprising dielectric materials
    • H10W10/012Manufacture or treatment of isolation regions comprising dielectric materials using local oxidation of silicon [LOCOS]
    • H10W10/0128Manufacture or treatment of isolation regions comprising dielectric materials using local oxidation of silicon [LOCOS] comprising multiple local oxidation process steps
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W10/00Isolation regions in semiconductor bodies between components of integrated devices
    • H10W10/10Isolation regions comprising dielectric materials
    • H10W10/13Isolation regions comprising dielectric materials formed using local oxidation of silicon [LOCOS], e.g. sealed interface localised oxidation [SILO] or side-wall mask isolation [SWAMI]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10WGENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
    • H10W74/00Encapsulations, e.g. protective coatings
    • H10W74/40Encapsulations, e.g. protective coatings characterised by their materials

Landscapes

  • Formation Of Insulating Films (AREA)
DE19681805707 1967-10-28 1968-10-28 Verfahren zum herstellen von halbleiteranordnungen Pending DE1805707B2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6900167 1967-10-28

Publications (2)

Publication Number Publication Date
DE1805707A1 DE1805707A1 (de) 1969-08-21
DE1805707B2 true DE1805707B2 (de) 1972-03-16

Family

ID=13389909

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19681805707 Pending DE1805707B2 (de) 1967-10-28 1968-10-28 Verfahren zum herstellen von halbleiteranordnungen

Country Status (4)

Country Link
DE (1) DE1805707B2 (enExample)
FR (1) FR1594694A (enExample)
GB (1) GB1205320A (enExample)
NL (1) NL6815286A (enExample)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL159817B (nl) * 1966-10-05 1979-03-15 Philips Nv Werkwijze ter vervaardiging van een halfgeleiderinrichting.
GB1332931A (en) * 1970-01-15 1973-10-10 Mullard Ltd Methods of manufacturing a semiconductor device
US4002511A (en) * 1975-04-16 1977-01-11 Ibm Corporation Method for forming masks comprising silicon nitride and novel mask structures produced thereby
IT1080473B (it) * 1977-07-25 1985-05-16 Ducati Elettrotecnica Spa Condensatore elettrico autorigene rante con dielettrico misto
GB2042801B (en) * 1979-02-13 1983-12-14 Standard Telephones Cables Ltd Contacting semicnductor devices
JPS5955052A (ja) * 1982-09-24 1984-03-29 Hitachi Ltd 半導体集積回路装置の製造方法
DE3312076A1 (de) * 1983-04-02 1984-10-04 O.D.A.M. - Office de Distribution d'Appareils Médicaux, Wissembourg Kondensator hoher energiedichte und verfahren zu seiner herstellung

Also Published As

Publication number Publication date
GB1205320A (en) 1970-09-16
NL6815286A (enExample) 1969-05-01
DE1805707A1 (de) 1969-08-21
FR1594694A (enExample) 1970-07-17

Similar Documents

Publication Publication Date Title
DE3689032T2 (de) Ätzlösung und Ätzverfahren für dotiertes Silizium.
DE2462644C2 (de) Verfahren zur Herstellung eines Transistors
DE2650511C2 (de) Verfahren zur Herstellung eines Halbleiterbauelements
DE1080697B (de) Verfahren zur Herstellung von Halbleiterkoerpern einer Halbleiteranordnung
DE2615754C2 (enExample)
DE2641752B2 (de) Verfahren zur Herstellung eines Feldeffekttransistors
DE2019655C2 (de) Verfahren zur Eindiffundierung eines den Leitungstyp verändernden Aktivators in einen Oberflächenbereich eines Halbleiterkörpers
DE2517690B2 (de) Verfahren zum Herstellen eines Halbleiterbauelements
DE1489240B1 (de) Verfahren zum Herstellen von Halbleiterbauelementen
DE2621165A1 (de) Verfahren zum herstellen eines metallkontaktes
DE1803024C3 (de) Verfahren zum Herstellen von Feldeffekttransistorbauelementen
DE2718449A1 (de) Verfahren zur herstellung einer halbleiteranordnung und durch dieses verfahren hergestellte anordnung
DE2103468A1 (de) Verfahren zur Herstellung einer Halbleiteranordnung
DE2633714C2 (de) Integrierte Halbleiter-Schaltungsanordnung mit einem bipolaren Transistor und Verfahren zu ihrer Herstellung
DE3030660A1 (de) Verfahren zur herstellung von halbleiteranordnungen
DE1231812B (de) Verfahren zur Herstellung von elektrischen Halbleiterbauelementen nach der Mesa-Diffusionstechnik
DE1944131A1 (de) Verfahren zum Herabsetzen der Stapelfehlerdichte in epitaktischen Schichten von Halbleiterbauelementen
DE1564423C3 (de) Verfahren zum Herstellen eines doppelt diffundierten Transistors sowie nach diesem Verfahren hergestellter Transistor
DE1805707B2 (de) Verfahren zum herstellen von halbleiteranordnungen
DE2162445B2 (de) Verfahren zur Herstellung einer Halbleiteranordnung
DE2031235C3 (de) Verfahren zum Herstellen eines Halbleiterbauelementes
DE1814747C2 (de) Verfahren zum Herstellen von Feldefekttransistoren
DE2157633C3 (de) Verfahren zum Herstellen von Zonen einer monolithisch integrierten Festkörperschaltung
DE1964837A1 (de) Verfahren zur Herstellung einer Halbleitervorrichtung und insbesondere lichtemittierender Halbleiterdioden
DE2152057A1 (de) Verfahren zur Herstellung eines Halbleiteraufbaus