DE1499744C - Elektronisches Speicherelement mit zwei Transistoren - Google Patents
Elektronisches Speicherelement mit zwei TransistorenInfo
- Publication number
- DE1499744C DE1499744C DE1499744C DE 1499744 C DE1499744 C DE 1499744C DE 1499744 C DE1499744 C DE 1499744C
- Authority
- DE
- Germany
- Prior art keywords
- memory
- transistor
- elements
- pulse
- operating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000015654 memory Effects 0.000 claims description 49
- 230000000903 blocking Effects 0.000 claims description 6
- 230000001808 coupling Effects 0.000 claims description 4
- 238000010168 coupling process Methods 0.000 claims description 4
- 238000005859 coupling reaction Methods 0.000 claims description 4
- 239000000463 material Substances 0.000 claims description 2
- 239000004065 semiconductor Substances 0.000 claims description 2
- 239000011159 matrix material Substances 0.000 claims 9
- 230000000875 corresponding Effects 0.000 claims 4
- 230000000694 effects Effects 0.000 claims 1
- 230000004048 modification Effects 0.000 claims 1
- 238000006011 modification reaction Methods 0.000 claims 1
- 238000005516 engineering process Methods 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Description
1 2
Die Erfindung betrifft ein elektronisches Speicher- Einschreiben und Auslesen durch Impulse der Be-
element, das aus einem ersten und einem zweiten triebs-und Signalspannungsquellen erfolgt.
Transistor init gemeinsamem Emitterwiderstahd und Es ist bereits an anderer Stelle eine elektronische
einer direkten Kopplung zwischen der Basis des Speicherzelle mit zwei als bistabile Stufe geschalteten
ersten und dem Kollektor des zweiten, im Kollektor- 5 Transistoren vorgeschlagen worden, bei der die Emit-
kreis einen Arbeitswiderstand aufweisenden Tran- ter miteinander ' verbunden sind und über einen
sistor besteht und das zwischen zwei stabilen Zustän- Widerstand an einen emitterseitigen Anschluß gelegt
den mit leitendem erstem und gesperrtem zweitem sind, an den eine Vorspannung und eine emittersei-
oder mit gesperrtem erstem und leitendem zweitem tige Signalquelle angeschlossen sind. Die an eine
Transistor umschaltbar ist. io solche Speicherzelle angelegten Ausgangsspannungen
Speicher sind ein wesentlicher Bestandteil der der zum Betrieb erforderlichen Signalquellen können
Datenverarbeitungsanlagen. In diesen Speichern wer- dabei gemäß einem weiteren Vorschlag so bemessen
den binäre Informationen gespeichert. Die einzelnen sein, daß ein Ausgangssignal der emitterseitigen
Speicherelemente sind in den allermeisten Fällen in Signalquelle nur zusammen mit einem Ausgangssignal
Form von Matrizen angeordnet. An derartige Spei- 15 der kollektorseitigen .Signalquelle ausreicht, die
chersysteme werden einige wesentliche Forderungen Speicherzelle umzuschalten, die Ausgangssignale einer
gestellt. Neben der Betriebssicherheit wird vor allen einzigen Signalquelle hingegen für eine Umschaltung
Dingen eine hohe Speicherdichte (d. h., die einzelnen nicht ausreichen. Die oben angeführten, an anderer
Speicherelemente dürfen nur einen geringen Raum Stelle bereits vorgeschlagenen Maßnahmen sollen
einnehmen) und.eine extrem hohe Geschwindigkeit ao daher hier nicht Gegenstand des Patentschutzes sein,
der Schreib-und Leseoperationen gefordert. Insbesondere wird vorgeschlagen, daß zum Ein-
AIs bistabile Speicherelemente dienen vor allem schreiben des einen Schaltzustandes die erste BeMagnetkerne,
da sie wesentliche Vorteile aufweisen. triebs- und Signalspannungsquelle einen den ersten
Unter anderem hat sich auch die Tunnel-Diode für Transistor sperrenden und gleichzeitig die zweite
diesen Zweck als brauchbar erwiesen. 35 Betriebs- und Signalspannungsquelle einen den zwei-
Es ist auch eine große Anzahl bistabiler Schalt- ten Transistor leitend machenden Impuls abgibt und
kreise mit Transistoren bekannt, die der Funktion daß zum Einschreiben des anderen Zustandes ledig-
nach als Speicherelement verwendbar sind. Derartige lieh die zweite Betriebs- und Signalspannungsquelle
Schaltkreise bestehen mindestens aus zwei geeignet einen den zweiten Transistor sperrenden Impuls
gekoppelten Transistorstufen und zusätzlichen passi- 30 abgibt.
ven Schaltelementen. Außerdem sind sowohl An- Weiterhin wird vorgeschlagen, daß zum Auslesen
Schlüsse für die Betriebsspannungen als auch für die die zweite Betriebs- Signalspannungsquelle einen den
Steuerspannungen erforderlich. Als Speicherelement zweiten Transistor sperrenden Impuls abgibt. Eine
für Großspeicher sind derartige Schaltkreise bisher vorteilhafte Ausgestaltung des erfindungsgemäßen
kaum anwendbar, da die erreichbare Speicherdichte 35 Speicherelementes besteht darin, daß zum Auslesen
im Vergleich zu anderen Speicherelementen viel zu ohne Löschung der Information der gemeinsame
gering ist. Außerdem ist die Zahl der erforderlichen Emitterwiderstand mit einer dritten Betriebs- und
Zuleitungen ζιί groß. Ein weiteres Hindernis ist der Signalspannungsquelle verbunden ist, die einen Im-
zu hohe Preis eines einzelnen Speicherelementes. puls abgibt, der bei leitendem erstem Transistor ledig-
Um die Vorteile der seither für Speicherzwecke 40 lieh eine kurzzeitige Änderung des Kollektorstromes
verwendeten Elemente zu erreichen oder zu über- dieses Transistors hervorruft.
bieten, müssen aus Transistoren aufgebaute Speicher- Die Erfindung und ihre Vorteile sind in der nach-
elemente in großer Zahl und mit möglichst geringem stehenden Beschreibung eines in den Zeichnungen
Raumbedarf herstellbar sein. Außerdem müssen dargestellten Ausführungsbeispiels näher erläutert,
extrem geringe Schaltzeiten erreicht werden. 45 F i g. 1 zeigt den schematischen Schaltungsaufbau
Neuerdings bietet sich die integrierte Schaltungs- eines erfindungsgemäßen elektronischen Speichertechnik
an, derartige Speicherelemente herzustellen elements, und
und zu verwenden. Voraussetzung bleibt aber, daß Fig.2 zeigt ein Blockschaltbild einer unter Vereine
geeignete Schaltung mit einem Minimum an wendung des Speicherelementes aufgebauten Speipassiven
Schaltelementen und einem Minimum an 5° chermatrix.
Zwischenverbindungen und Zuleitungen gefunden Das erfindungsgemäße Speicherelement besteht, wie
wird. die F i g. 1 zeigt, aus einem ersten Transistor 10 und
Es ist die Aufgabe der Erfindung, ein derartiges, einem zweiten Transistor 12 vom NPN-Typ. Die
in integrierter Schaltungstechnik herstellbares Spei- Basis 16 des Transistors 10 ist direkt mit dem KoI-
cherelement mit zwei Transistoren anzugeben, das 55 tektor 24 des Transistors 12 über die Leitung 26 ge-
die geforderten Bedingungen voll erfüllt. koppelt. Der Kollektor 24 des Transistors 12 steht
Gemäß der Erfindung wird ein elektronisches über einen geeigneten Arbeitswiderstand 30, dessen
Speicherelement vorgeschlagen, das aus einem ersten Wert beispielsweise 2,8 Kiloohm beträgt, und über
und einem zweiten Transistor mit gemeinsamem den Anschluß B mit einer Betriebs- und Signalspan-Emitterwiderstand
und einer direkten Kopplung zwi- 60 nungsquelle 40 in Verbindung. Der Kollektor 18 des
sehen der Basis des ersten und dem Kollektor des Transistors 10 liegt über einen Anschluß A an einem
zweiten, im Kollektorkreis einen Arbeitswiderstand Leseverstärker 50. Das .den Anschluß A mit dem
aufweisenden Transistors besteht und das dadurch Leseverstärker 50 verbindende Leitungsstück ist mit
gekennzeichnet ist, daß eine erste Betriebs- und Leseleitung und das den Anschluß B mit der Betriebs-Signaispannungsquelle
an den Arbeitswiderstand und 63 und Signaispannungsquelle 40 verbindende Leitungseine
zweite Betriebs- und Signalquelle an die Basis stück ist mit Bit-Leitung bezeichnet. Die Bezeichnung
des zweiten und ein Leseverstärker an den Kollektor dieser Leitungen ergibt sich aus der anschließenden
des ersten Transistors angeschlossen ist und daß das Beschreibung der Funktion.
3 4
Die Emitter 14 und 20 der Transistoren 10 und 12 beeinflußt worden. Das heißt, eine Erniedrigung des
sind miteinander verbunden und liegen über einen Potentials am Anschluß C von OVoIt auf — 0,8VoIt
Widerstand 60, dessen Wert beispielsweise 1,8 Kilo- kann den Leitzustand des Transistors 12 nur
ohm beträgt, am Anschluß D. Der Anschluß D ist beeinflussen, wenn der Transistor 12 leitend war.
über eine mit LOL bezeichnete Leitung an eine Be- 5 Nur bei vorher leitendem Transistor 12 erscheint auf
triebs- und Signalspannungsquelle 70 angeschlossen. der Leseleitung (Anschluß A) eine Stromänderung,
Die Basis 22 des Transistors 12 ist an einen An- die vom Leseverstärker 50 abgefühlt wird.
Schluß C geführt, der über eine als Wortleitung be- Am Ende der beschriebenen Leseoperation ist
zeichnete Leitung an einer weiteren Betriebs- und Transistor 10 leitend. Zieht man eine Reihe gleicher
Signalspannungsquelle 80 angeschlossen ist. Die zwi- io Speicherelemente in Betracht, dann sind nach einer
sehen den Anschlüssen A, B, C und D liegende Schal- Leseoperation sämtliche dem Transistor 10 ent-
tung kann, was leicht einzusehen ist, ohne weiteres sprechende Transistoren leitend,
in monolithischer Bauweise ausgeführt werden. Das Beim Einschreiben einer Information wird dem
bedeutet, daß eine Vielzahl derartiger Schaltungen Speicherelement der F i g. 1 von der Betriebs- und
in einem einzigen Block aus Halbleitermaterial in 15 Signalspannungsquelle 80 ein Impuls zugeführt. Das
bekannter Weise hergestellt werden können. Über Potential des Anschlusses C wird dabei von 0 Volt
geeignete, auf die Oberfläche des monolithischen entweder auf + 3 Volt angehoben oder auf — 0,8 Volt
Blockes aufgebrachte Leitungen lassen sich die ge- abgesenkt.
meinsamen Betriebs- und Signalspannungsquellen 40, Soll eine binäre Eins eingeschrieben werden, dann
70 und 80 und die gemeinsamen Leseverstärker 50 20 liefert die Betriebs- und Signalspannungsquelle 80
mit den Anschlüssen A, B, C und D jedes Speicher- einen positiven Impuls, der das Potential des Anelementes
leitend verbinden. Zur vereinfachten Dar- Schlußpunktes C auf +3VoIt anhebt. Gleichzeitig
stellung sind die Betriebsspannungsquellen und die liefert die Betriebs- und Signalspannungsquelle 40
Signalspannungsquellen kombiniert. Es können aber einen negativen Impuls, der das Potential des Anselbstverständlich
getrennte Gleichspannungsquellen, 25 Schlußpunktes B von +3,8 Volt auf 2,2 Volt absenkt,
wie beispielsweise Batterien, vorgesehen werden. Dadurch, daß das Potential des Anschlußpunktes C
Beispielsweise kann am Kollektorwiderstand 30 des positiver und das Potential des Anschlußpunktes B
Transistors 12 eine Batterie mit 3,8 Volt und am ge- negativer wird, leitet Transistor 12, und Transistor 10
meinsamen Emitterwiderstand 60 eine Batterie mit wird gesperrt. Nach dem Ende beider Impulse bleibt
— 3 Volt angeschlossen sein. 30 Transistor 12 leitend, was der Speicherung eine binä-
Betrachtet man nun die Funktion des Speicher- ren Eins entspricht.
elementes im Ruhezustand, d. h., wenn die Signal- Soll eine binäre Null in das Speicherelement einspannungsquellen
keine Impulse abgeben, so befindet geschrieben werden, so wird dem Anschluß B kein
sich entweder der Transistor 10 oder der Transistor negativer Impuls zugeführt, d. h., er wird auf einem
12 im leitenden Zustand. Es sei angenommen, daß 35 Potential von +3,8 Volt gehalten, während dem Aneine
binäre Null gespeichert ist, wenn sich der Tran- Schluß C ein negativer Impuls zugeführt wird. In
sistor 10 im leitenden Zustand befindet, und daß eine diesem Falle leitet Transistor 12 nicht, während
binäre Eins gespeichert ist, wenn sich der Transistor Transistor 10 leitend bleibt.
12 im leitenden Zustand befindet. Über die direkte Oft ist es beim Gebrauch von Speichereinrichtun-Kopplung
des Kollektors 24 des Transistors 12 und 40 gen in hohem Maße erwünscht, daß die Speicher ausder
Basis 16 des Transistors 10 wird der Transistor gelesen werden können, ohne Löschungen der Infor-10
bei leitendem Transistor 12 im nichtleitenden mation. Das Auslesen soll also auf eine Art und
Zustand gehalten. Angenommen, der Transistor 12 Weise erfolgen, bei der der Zustand der Speicherist
leitend, dann liegt am Anschluß E ein negativeres elemente ausgelesen wird, ohne daß er dabei verPotential
als am Anschluß C, und der Transistor 10 45 ändert wird. Das erfindungsgemäße Speicherelement
ist gesperrt. gemäß F i g. 1 kann in einfacher Weise mit Mitteln
Unter der Annahme, daß Transistor 12 leitend und versehen werden, die ein Auslesen ohne Löschung
Transistor 10 nicht leitend ist, wird die Information gestatten. Im Normalfalle wird dem Anschlußpunkt D
aus dem Speicherelement dadurch ausgelesen, daß an von der Spannungsquelle 70 lediglich eine feste Bedie
Wortleitung ein ins negative gerichteter Impuls 50 triebsspannung zugeführt. Um jedoch ein Lesen ohne
angelegt wird. Dazu liefert die Betriebs- und Signal- Löschung der Information zu erreichen, ist die
Spannungsquelle 80 einen Impuls, der das Potential Quelle 70 als Betriebs- und Signalspannungsquelle
am Anschluß C von 0 Volt auf —0,8 Volt erniedrigt. ausgebildet, die bei einer Leseoperation durch einen
Dadurch wird der Emitterstrom des Transistors 12 Impuls das Potential im Anschlußpunkt D kurzzeitig
zu gering, um das Potential des Anschlusses £ unter 55 erhöht oder erniedrigt, beispielsweise von —3VoIt
dem des Anschlusses C zu halten. Am Anschluß E auf —2,2 Volt. Ist bei einer Leseoperation der Tranwird
also das Potential positiver als am Anschluß C, sistor 10 leitend, d. h., ist eine binäre Null gespeichert,
und der Transistor 10 beginnt zu leiten. Bei leitendem dann bewirkt ein Anheben des Potentials im AnTransistor
10 wird Transistor 12 schnell in den ge- Schlußpunkt D eine Änderung des Stromes im Transperrten
Zustand übergeführt, da das Potential des 60 sistor 10. Diese Stromänderung wird vom Lesever-Anschlusse
E sich dem Potential des Anschlüsse B stärker 50 abgefühlt. Nach Beendigung des Impulses
annähert, das bei + 3,8 Volt liegt. Das Potential auf fließt im Transistor 10 wieder der ursprüngliche
der Wortleitung wird nun auf den Normalpegel zu- Strom. Das heißt, bei dieser Leseoperation wird der
rückgeführt, d.h., das Potential des Anschlusses C Schaltzustand des Speicherelementes nicht geändert,
wird 0 Volt. Der Transistor 10 bleibt leitend. 65 Ist andererseits bei einer derartigen Leseoperation
Hätte sich der Transistor 10 bereits ursprünglich eine binäre Eins gespeichert, d. h. also, Transistor 12
im leitenden Zustand befunden, so wäre dieser Zu- leitend und Transistor 10 nichtleitend, dann hat eine
stand nicht durch den Vorgang auf der Wortleitung kurzzeitige Veränderung des Potentials im Anschluß-
Claims (4)
- 5 6punkt D keinen Einfluß auf den Strom im Transistor das Speicherelement 200 in Spalte 1 gleichzeitig einen10, und der Leseverstärker 50 empfängt kein Signal. Impuls sowohl vom Wort-Treiber 340 als auch vomIn F i g. 2 ist unter Verwendung des erfindungs- Bit-Treiber 350 empfängt, wird nur dieses Speichergemäßen Speicherelementes eine Speichermatrix mit element in den eine binäre Eins kennzeichnenden drei Speicherstellen dargestellt. Die Matrix besteht 5 Schaltzustand gebracht.aus einer Vielzahl miteinander verbundener Speicher- In entsprechender Weise erfolgt das Einschreibenelemente 200 bis 280. Die Speicherelemente 200, 210 einer binären Eins in die Speicherelemente 240 undund 220 sind so angeordnet, daß sie den Bits eines 280 durch gleichzeitige Zuführung von Impulsen desWortes zugeordnet sind. Die Speicherelemente in den Wort-Treibers 341 und des Bit-Treibers 351 bzw.anderen Zeilen, also die Speicherelemente 230, 240, io des Wort-Treibers 342 und des Bit-Treibers 352. Die250 der zweiten Zeile und die Speicherelemente 260, restlichen Speicherelemente der Matrix bleiben im270, 280 in der dritten Zeile sind den Bits anderer einer binären Null zugeordneten Zustand.Wörter zugeordnet. Auch eine Leseoperation erfolgt in entsprechenderDie in der Speichermatrix der F i g. 2 verwendeten Weise, wie bei dem einzelnen Speicherelement der Speicherelemente entsprechen dem in Fig. 1 darge- 15 Fig. 1. Um das Speicherelement 200 auszulesen, liestellten Speicherelement mit der vereinfachenden fert der Wort-Treiber 340 einen Impuls, so daß das Einschränkung, daß der Anschlußpunkt D lediglich Potential im Anschlußpunkt C des Speicherelementes an einer festen Betriebsspannung liegt und somit das auf — 0,8 Volt vermindert wird. Da im Speicher-Auslesen des Speichers ohne Löschung der Infor- element 200 eine binäre Eins gespeichert ist, also der mation nicht möglich ist. Es ist jedoch offensichtlich, 20 Transistor 12 sich im leitenden Zustand befindet, daß lediglich durch Hinzufügen einer weiteren Lei- empfängt der am Anschlußpunkt A des Speichereletung und Signalquelle für jede Zeile der Matrix auch mentes 200 angeschlossene Leseverstärker 330 einen dieser Fall berücksichtigt werden kann. Das Speicher- Impuls. An den Anschlußpunkten A der Speicherelement 200 ist folgendermaßen in die Matrix ein- elemente 210 und 220 wird dagegen kein Impuls hergebaut: Der Anschlußpunkt A ist mit der Leseleitung 25 vorgerufen, den die zugeordneten Leseverstärker 331 300, der Anschlußpunkt B mit der Bit-Leitung 310 und 332 abfühlen könnten.und der Anschlußpunkt C mit der Wort-Leitung 320 Wenn in entsprechender Weise die Wort-Treiberverbunden. An der Leseleitung 300 liegen außerdem 341 und 342 erregt werden, wird lediglich von dendie Anschlußpunkte A der Speicherelemente 230 und Leseverstärkern 331 und 332 ein Impuls empfangen,260, an der Bit-Leitung 310 die Anschlußpunkte B 3° da nur in den Speicherelementen 240 und 280 eineder Speicherelemente 230 und 260, während die binäre Eins gespeichert ist.Wort-Leitung 320 auch mit den Anschlußpunkten C Im vorstehenden wurde ein einzelnes Speicherder Speicherelemente 210 und 220 verbunden ist, die element, das lediglich aus zwei Transistoren und verschiedenenBits des gleichen Wortes zugeordnet sind. zwei-Widerständen besteht, und eine unter Verwen-Die Leseleitungen 301 und 302 und die Bit-Leitun- 35 dung dieses Speicherelementes aufgebaute Speichergen 311 und 312 sind mit den Speicherelementen der anordnung beschrieben. Das Speicherelement und anderen Spalten verbunden. Die weiteren Wort- eine aus einer Mehrzahl dieses Speicherelementes Leitungen 321 und 322 stehen mit den Speicherele- aufgebaute Speichermatrix läßt sich ohne weiteres in menten ihrer Zeilen in Verbindung. einem einzelnen monolithischen Block aus Halbleiter-An die Leseleitungen 300, 301 und 302 sind die 40 material verwirklichen. Weiterhin ist hervorzuheben,Leseverstärker 330, 331 und 332 angeschlossen. Diese daß das Speicherelement sehr stabil ist, obwohl dieLeseverstärker sind identisch mit dem aus der F i g. 1. Schaltung sehr einfach ist. Die zulässigen ToleranzenMehrere Wort-Treiber 340, 341, 342, die identisch des Treiberstromes werden weitgehend durch die Be-mit der Betriebs- und Signalspannungsquelle 80 aus triebs- und Signalspannungen und weniger durch dieder F i g. 1 sind, sind mit den zugeordneten Wort- 45 Transistor- und Widerstandsparameter bestimmt. '(Leitungen 320, 321, 323 verbunden. Mehrere Bit- Außerdem kann die Impedanz relativ hoch gehaltenTreiber 350, 351, 352, die identisch mit der Betriebs- werden, so daß Spannungssteuerung in Frage kommt,und Signalspannungsquelle 40 aus F i g. 1 sind, liegen Das erfindungsgemäße, elektronische Speicherele-an zugeordneten Bit-Leitungen 310, 311 und 312. ment hat einen zusätzlichen Vorteil durch die ge-Um die Funktionsweise der Speichermatrix der 50 trennten Kollektoren. Diese können, wie an HandF i g. 2 zu erläutern, sei beispielsweise angenommen, der Speichermatrix beschrieben, zu Oder-Glieder bil-daß eine Schreiboperation stattfinden soll, und zwar denden Schaltkreisen verbunden werden, so daß beimsoll in die Speicherelemente 200, 240 und 280 jeweils Ansteuern die Toleranzen der einzelnen Schaltungeneine binäre Eins eingeschrieben werden. Das Spei- nicht beeinträchtigt werden. Auf diese Weise könnencherelement 200 liegt in der ersten Spalte links und 55 daher große Signale entnommen werden. Wie bereitsin der ersten Zeile oben, während die beiden anderen beschrieben, kann das Speicherelement ohne weite-Speicherelemente 240 und 280 in der zweiten Spalte, res zum Auslesen ohne Löschung der Informationzweiten Zeile und in der dritten Spalte, dritten Zeile verwendet werden,angeordnet sind. Eine Abwandlung des erfindungsgemäßen Speicher-Wie bereits in entsprechender Weise an Hand der 60 elementes kann darin bestehen, daß der Kollektor-F i g. 1 beschrieben, liefert der Wort-Treiber 340 widerstand 30 durch einen Emitterfolger ersetzt wird, einen Impuls, so daß das Potential im Anschluß- Durch diese Maßnahme werden die Anforderungen punkt C der Speicherelemente 200, 210 und 220 auf an die Bit-Ansteuerung vermindert, aber der Tran- + 3 Volt angehoben wird. Da jedoch lediglich in das sistor 10 muß dann eine höhere Stromverstärkung Speicherelement 200 in der obersten Zeile eine binäre 65 aufweisen. Patentansprüche-Eins eingeschrieben werden soll, liefert nur Bit-Trei- Pber 350 einen Impuls über die Bit-Leitung 310 an den 1. Elektronisches Speicherelement, das ausAnschlußpunkt B des Speicherelementes 200. Da nur einem ersten und einem zweiten Transistor mitgemeinsamem Emitterwiderstand und einer direkten Kopplung zwischen der Basis des ersten und dem Kollektor des zweiten, im Kollektorkreis einen Arbeitswiderstand aufweisenden Transistors besteht und das zwischen zwei stabilen Zuständen mit leitendem erstem und gesperrtem zweitem oder mit gesperrtem erstem und leitendem zweitem Transistor umschaltbar ist, dadurch gekennzeichnet, daß eine erste Betriebs- und Signalspannungsquelle (40) an den Arbeitswiderstand (30) und eine zweite Betriebs- und Signalspannungsquelle (80) an die Basis des zweiten und ein Leseverstärker (50) an den Kollektor des ersten Transistors (10) angeschlossen ist und daß das Einschreiben und Auslesen durch Impulse der Betriebs- und Signalspannungsquellen erfolgt.
- 2. Elektronisches Speicherelement nach Anspruch 1, dadurch gekennzeichnet, daß zum Einschreiben des einen Informationswertes, d. h. zum Erzeugen des einen Schaltzustandes die erste Betriebs- und Signalspannungsquelle (40) einen den ersten Transistor (10) sperrenden und gleich-zeitig die zweite Betriebs- und Signalspannungsquelle (80) einen den zweiten Transistor (12) leitend machenden Impuls abgibt, und daß zum Einschreiben des anderen Informationswertes, d. h. zum Erzeugen des anderen Schaltzustandes lediglich die zweite Betriebs- und Signalspannungsquelle (80) einen den zweiten Transistor (12) sperrenden Impuls abgibt.
- 3. Elektronisches Speicherelement nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß zum Auslesen und gleichzeitigen Löschen der Information die zweite Betriebs- und Signalspannungsquelle (80) einen den zweiten Transistor (12) sperrenden Impuls abgibt.
- 4. Elektronisches Speicherelement nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß zum Auslesen ohne Löschung der Information der gemeinsame Emitterwiderstand mit einer dritten Betriebs- und Signalspannungsquelle (70) verbunden ist, die einen Impuls abgibt, der bei leitendem erstem Transistor (10) lediglich eine kurzzeitige Änderung des Kollektorstromes des ersten Transistors (10) hervorruft.Hierzu 1 Blatt Zeichnungenino
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0012796B1 (de) | Speicheranordnung mit Speicherzellen zum gleichzeitigen Einlesen und Auslesen von Information | |
DE2313917C3 (de) | Speicher mit redundanten Speicherstellen | |
DE2925925C2 (de) | Informationsspeicher | |
DE2429771A1 (de) | Speichermatrix mit steuerbaren vierschichthalbleitern | |
DE2059598A1 (de) | Halbleiterspeicher zur Speicherung einer voreingegebenen,nichtloeschbaren Grundinformation | |
DE2633879A1 (de) | Halbleiterspeicherzelle | |
DE1524900A1 (de) | Bistabile Schaltungsanordnung mit zwei Transistoren | |
DE2152706B2 (de) | Monolithischer integrierter halbleiterspeicher fuer binaere daten | |
DE1295656B (de) | Assoziativer Speicher | |
DE1499744C (de) | Elektronisches Speicherelement mit zwei Transistoren | |
DE1499744B2 (de) | Elektronisches speicherelement mit zwei transistoren | |
DE2246756C3 (de) | Elektronischer Datenspeicher | |
DE1774948C3 (de) | Wortorganisierter Speicher. Ausscheidung aus: 1499843 | |
DE1268677B (de) | Einrichtung zur Abfuehlung eines Festwertspeichers | |
DE1774928A1 (de) | Matrixspeicher | |
DE2622874C3 (de) | Speicherzelle | |
DE2209426C3 (de) | Speichereinrichtung willkürlicher Zugriffsmöglichkeit | |
DE1474443B2 (de) | Wortorganisierter speicher | |
DE2002708C3 (de) | Speicheranordnung mit bistabilen Kippschaltungen | |
DE1574759B2 (de) | Magnetkernspeicher mit gemeinsamer Schreib- und Leseleitung | |
DE1499857C (de) | Lese Treiber Schaltung für einen Datenspeicher | |
DE2310626A1 (de) | Assoziativer speicher | |
DE2427180C2 (de) | Assoziativer Speicher | |
DE1574759C (de) | Magnetkernspeicher mit gemeinsamer Schreib und Leseleitung | |
DE1474443C (de) | Wortorganisierter Speicher |