DE1248719B - - Google Patents

Info

Publication number
DE1248719B
DE1248719B DENDAT1248719D DE1248719DA DE1248719B DE 1248719 B DE1248719 B DE 1248719B DE NDAT1248719 D DENDAT1248719 D DE NDAT1248719D DE 1248719D A DE1248719D A DE 1248719DA DE 1248719 B DE1248719 B DE 1248719B
Authority
DE
Germany
Prior art keywords
input
signal
switching
inverter
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DENDAT1248719D
Other languages
German (de)
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Publication date
Priority claimed from US445308A external-priority patent/US3339145A/en
Publication of DE1248719B publication Critical patent/DE1248719B/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits

Landscapes

  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Manipulation Of Pulses (AREA)
DENDAT1248719D 1965-04-05 Pending DE1248719B (US20110158925A1-20110630-C00042.png)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US44530965A 1965-04-05 1965-04-05
US445308A US3339145A (en) 1965-04-05 1965-04-05 Latching stage for register with automatic resetting

Publications (1)

Publication Number Publication Date
DE1248719B true DE1248719B (US20110158925A1-20110630-C00042.png) 1967-08-31

Family

ID=27034258

Family Applications (2)

Application Number Title Priority Date Filing Date
DENDAT1248719D Pending DE1248719B (US20110158925A1-20110630-C00042.png) 1965-04-05
DEJ30451A Withdrawn DE1235996B (de) 1965-04-05 1966-03-26 Bistabile Schaltstufe

Family Applications After (1)

Application Number Title Priority Date Filing Date
DEJ30451A Withdrawn DE1235996B (de) 1965-04-05 1966-03-26 Bistabile Schaltstufe

Country Status (7)

Country Link
US (1) US3385980A (US20110158925A1-20110630-C00042.png)
CH (2) CH433482A (US20110158925A1-20110630-C00042.png)
DE (2) DE1235996B (US20110158925A1-20110630-C00042.png)
FR (1) FR89883E (US20110158925A1-20110630-C00042.png)
GB (2) GB1135268A (US20110158925A1-20110630-C00042.png)
NL (3) NL152416B (US20110158925A1-20110630-C00042.png)
SE (2) SE325608B (US20110158925A1-20110630-C00042.png)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3582674A (en) * 1967-08-23 1971-06-01 American Micro Syst Logic circuit
FR2126057B1 (US20110158925A1-20110630-C00042.png) * 1971-02-22 1976-07-23 Telemecanique Electrique
US3740590A (en) * 1971-12-17 1973-06-19 Ibm Latch circuit
JP3135300B2 (ja) * 1991-08-20 2001-02-13 沖電気工業株式会社 ラッチ回路

Also Published As

Publication number Publication date
NL6603915A (US20110158925A1-20110630-C00042.png) 1966-10-06
NL6604514A (US20110158925A1-20110630-C00042.png) 1966-10-06
GB1135268A (en) 1968-12-04
US3385980A (en) 1968-05-28
GB1078920A (en) 1967-08-09
FR89883E (fr) 1967-09-01
DE1235996B (de) 1967-03-09
CH433482A (de) 1967-04-15
SE325928B (US20110158925A1-20110630-C00042.png) 1970-07-13
NL152416B (nl) 1977-02-15
CH431617A (de) 1967-03-15
NL152416C (US20110158925A1-20110630-C00042.png) 1900-01-01
SE325608B (US20110158925A1-20110630-C00042.png) 1970-07-06

Similar Documents

Publication Publication Date Title
DE68923207T2 (de) Schaltung zur Verhinderung eines metastabilen Zustandes.
DE2731336C2 (de) Taktsystem
DE3643384C2 (de) Schaltung zum Resynchronisieren von Impulssignalen, insbesondere für die Peripherie eines Mikroprozessors
DE3544820A1 (de) Taktfrequenzteilerschaltung
EP0078903A1 (de) Verfahren und Anordnung zur Sicherstellung der Start-Synchronisation eines aus Bit-Impulsfolgen bestehenden Telegramms innerhalb eines Empfängers
DE2719531C3 (de) Digitale Logikschaltung zur Synchronisierung der Datenübertragung zwischen asynchrongesteuerten Datensystemen
DE2330651C2 (de) Schaltungsanordnung zur Abtastung eines Asynchronsignals mit Hilfe eines Synchronsignals
EP0033125B1 (de) Schaltkreis für ein D-Flip-Flop
DE2321200A1 (de) Einrichtung zur durchfuehrung boolescher verknuepfungen
DE2728275C2 (de) Schaltungsanordnung zum Wiedergewinnen von Datensignalen
DE1248719B (US20110158925A1-20110630-C00042.png)
DE1199313B (de) Schaltungsanordnung zum Wahrnehmen und Korrigieren von Datensignalverzerrungen
DE2146108A1 (de) Synchrone Pufferanordnung
DE1814496A1 (de) Schaltanordnung mit Haupt- und Tochterschalter
DE2246590A1 (de) Schaltungsanordnung zum synchronisieren von eingangsimpulsen mit einem taktpuls
DE2237579C3 (de) Taktgesteuerte Master-Slave-Kippschaltung
DE2127944A1 (de) Integrierbare Schaltungsanordnung zum Umwandeln asynchroner Eingangssignale in mit einem systemeigenen Takt synchronisierte Signale
DE2264135C3 (de) Speichereinrichtung mit mehreren bistabilen Kippstufen
DE1188647B (de) Schaltungsanordnung zur Unterdrueckung von Prellimpulsen
DE2233597C3 (de) Schaltungsanordnung zur Fehlerkorrektur für die Datenübertragung
DE1265782B (de) Schaltungsanordnung zur Unterdrueckung von Prellimpulsen, die beim Schalten einer mechanisch betaetigten Kontaktanordnung entstehen
DE1293842B (de) Aus NAND-Gattern aufgebautes, taktgesteuertes Flip-Flop
DE2257277C3 (de) Schaltungsanordnung zur Erzeugung einer Folge von Binärsignalen
DE1512287C (de) Impulsgenerator
DE2036557C (de) Taktgeber Synchromsierungsanordnung fur den Empfang von isochron binar itioduherten Signalen