DE117836T1 - Adressengesteuerte automatische busarbitrierung und adressenmodifizierung. - Google Patents

Adressengesteuerte automatische busarbitrierung und adressenmodifizierung.

Info

Publication number
DE117836T1
DE117836T1 DE198484630029T DE84630029T DE117836T1 DE 117836 T1 DE117836 T1 DE 117836T1 DE 198484630029 T DE198484630029 T DE 198484630029T DE 84630029 T DE84630029 T DE 84630029T DE 117836 T1 DE117836 T1 DE 117836T1
Authority
DE
Germany
Prior art keywords
chip
memory
address
microprocessor
external bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE198484630029T
Other languages
English (en)
Inventor
Williard S. Carrollton Texas 75007 Briggs
Isadore S. Austin Texas 78766 Ferson
Alan D. Dallas Texas 75248 Gant
Parveen K. Carrollton Texas 75006 Gupta
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CTU of Delaware Inc
Original Assignee
Mostek Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mostek Corp filed Critical Mostek Corp
Publication of DE117836T1 publication Critical patent/DE117836T1/de
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0646Configuration or reconfiguration
    • G06F12/0653Configuration or reconfiguration with centralised address assignment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)
  • Memory System (AREA)

Claims (4)

Europäische Patentanmeldung Nr. 84630029.1 Veröffentlichungsnr. 0 117 836 ÜBERSETZUNG Patentansprüche
1. Integrierter-Schaltkreis-Mikroprozessor, der einen Speicheradreßraum hat, welcher einen Speicheradreßbereich für einen Speicher auf dem Chip, einen Speicheradreßbereich für einen Speicher außerhalb des Chips und einen Speicheradreßbereich für Referenzen außerhalb des Chips, die durch Ein-/Ausgabetore auf dem Chip hindurchgehen, enthält, gekennzeichnet durch:
eine Zentraleinheit;
wenigstens ein Ein-/Ausgabe-Tor;
einen Speicher auf dem Chip;
wenigstens ein Register zum Speichern einer Adresse in dem Speicherraum; und
eine Einrichtung zum Steuern eines externen Busses, der mit dem wenigstens einen Ein-/Ausgabe-Tor verbunden ist, wobei in dem Mikroprozessor eine Wähleinrichtung automatisch eine in dem Register gespeicherte Speicheradresse testet und auf Speicheradressen hin, die innerhalb
eines vorbestimmten Bereiches außerhalb des Chips liegen, eine Bussteuerschaltungsanordnung auf dem Chip zum Steuern des externen Busses aktiviert.
2. Mikroprozessor nach Anspruch 1, in welchem die Wähleinrichtung ein Freigabesignal zu einer Busschiedsschaltung auf dem Chip sendet, die ihrerseits ein Signal an einen Steuerstift für den externen Bus anlegt, und in welchem die Wähleinrichtung, nachdem der Mikroprozessor die Steuerung über den externen Bus hat, ein Signal zu dem wenigstens einen Tor sendet, um die Adresse von einem internen Bus auf dem Chip zu Stiften zu übertragen, welche mit dem externen Bus verbunden sind.
3. Mikroprozessor nach Anspruch 2, dadurch gekennzeichnet, daß die Wähleinrichtung auf einen vorbestimmten Satz von Bits innerhalb der Adresse in dem Adreßregister anspricht, wodurch ein Bereich von Adressen in dem Speicherraum, der durch den vorbestimmten Satz von Bits definiert ist, für Referenzen außerhalb des Chips reserviert wird.
4. Mikroprozessor nach Anspruch 3, dadurch gekennzeichnet, daß der vorbestimmte Satz von Bits durch ein besonderes Bitmuster in einem programmierbaren Register bestimmt wird, wodurch der reservierte Bereich von Referenzen außerhalb des Chips während der Programmausführung verändert werden kann.
DE198484630029T 1983-03-01 1984-02-27 Adressengesteuerte automatische busarbitrierung und adressenmodifizierung. Pending DE117836T1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/471,095 US4649471A (en) 1983-03-01 1983-03-01 Address-controlled automatic bus arbitration and address modification

Publications (1)

Publication Number Publication Date
DE117836T1 true DE117836T1 (de) 1985-01-17

Family

ID=23870233

Family Applications (2)

Application Number Title Priority Date Filing Date
DE8484630029T Expired - Fee Related DE3481392D1 (de) 1983-03-01 1984-02-27 Adressengesteuerte automatische busarbitrierung und adressenmodifizierung.
DE198484630029T Pending DE117836T1 (de) 1983-03-01 1984-02-27 Adressengesteuerte automatische busarbitrierung und adressenmodifizierung.

Family Applications Before (1)

Application Number Title Priority Date Filing Date
DE8484630029T Expired - Fee Related DE3481392D1 (de) 1983-03-01 1984-02-27 Adressengesteuerte automatische busarbitrierung und adressenmodifizierung.

Country Status (4)

Country Link
US (1) US4649471A (de)
EP (1) EP0117836B1 (de)
JP (1) JPS59168556A (de)
DE (2) DE3481392D1 (de)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6145347A (ja) * 1984-08-10 1986-03-05 Nec Corp マイクロコンピユ−タ
JPS61156338A (ja) * 1984-12-27 1986-07-16 Toshiba Corp マルチプロセツサシステム
US4764896A (en) * 1985-07-01 1988-08-16 Honeywell Inc. Microprocessor assisted memory to memory move apparatus
JPS6320676A (ja) * 1986-07-15 1988-01-28 Brother Ind Ltd ワードプロセツサ
US4881195A (en) * 1986-11-26 1989-11-14 Rockwell International Corp. Multi-requester arbitration circuit
EP0357075A3 (de) * 1988-09-02 1991-12-11 Fujitsu Limited Datensteuerungsvorrichtung und System mit Anwendung dieser Vorrichtung
US4979148A (en) * 1988-12-09 1990-12-18 International Business Machines Corporation Increasing options in mapping ROM in computer memory space
US5243700A (en) * 1988-12-30 1993-09-07 Larsen Robert E Port expander architecture for mapping a first set of addresses to external memory and mapping a second set of addresses to an I/O port
US5263141A (en) * 1989-01-31 1993-11-16 Brother Kogyo Kabushiki Kaisha Microprocessor with an exclusive address terminal for selecting at least one part of a peripheral device
US5086407A (en) * 1989-06-05 1992-02-04 Mcgarity Ralph C Data processor integrated circuit with selectable multiplexed/non-multiplexed address and data modes of operation
US5440749A (en) * 1989-08-03 1995-08-08 Nanotronics Corporation High performance, low cost microprocessor architecture
EP0466550B1 (de) * 1990-06-29 1998-11-18 Digital Equipment Corporation Umwandlung der Befehle von internen Prozessorregistern in I/O-Adressraum
JP3466212B2 (ja) * 1991-09-17 2003-11-10 インテル・コーポレーション コンピュータシステム
FR2696561B1 (fr) * 1992-10-02 1994-12-23 Sgs Thomson Microelectronics Micro-calculateur pouvant fonctionner en mode d'émulation avec des périphériques internes et externes.
US5548746A (en) * 1993-11-12 1996-08-20 International Business Machines Corporation Non-contiguous mapping of I/O addresses to use page protection of a process
US6076127A (en) * 1996-11-06 2000-06-13 International Business Machines Corporation Configuration of a single point bus arbitration scheme using on-chip arbiters
EP1286268A1 (de) * 2001-08-21 2003-02-26 Alcatel Integrierte Schaltung mit Zuordnung von Adressbereichen
US6970985B2 (en) 2002-07-09 2005-11-29 Bluerisc Inc. Statically speculative memory accessing
US20050114850A1 (en) 2003-10-29 2005-05-26 Saurabh Chheda Energy-focused re-compilation of executables and hardware mechanisms based on compiler-architecture interaction and compiler-inserted control
CN100405341C (zh) * 2003-11-10 2008-07-23 鸿富锦精密工业(深圳)有限公司 总线电路装置及系统
US7996671B2 (en) 2003-11-17 2011-08-09 Bluerisc Inc. Security of program executables and microprocessors based on compiler-architecture interaction
US8607209B2 (en) 2004-02-04 2013-12-10 Bluerisc Inc. Energy-focused compiler-assisted branch prediction
ATE491563T1 (de) * 2004-04-16 2011-01-15 Swiss Caps Rechte Und Lizenzen Ag Verfahren zur herstellung von formkörpern aus plastomeren
US20070294181A1 (en) * 2006-05-22 2007-12-20 Saurabh Chheda Flexible digital rights management with secure snippets
US20080126766A1 (en) 2006-11-03 2008-05-29 Saurabh Chheda Securing microprocessors against information leakage and physical tampering
US20080154379A1 (en) * 2006-12-22 2008-06-26 Musculoskeletal Transplant Foundation Interbody fusion hybrid graft
CN111581132B (zh) * 2020-04-27 2022-03-25 武汉中科牛津波谱技术有限公司 一种基于fpga的可扩展的多端口ddr3控制器

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3292151A (en) * 1962-06-04 1966-12-13 Ibm Memory expansion
JPS5126436A (en) * 1974-08-29 1976-03-04 Nippon Electric Co Komyunikeeshonbasu no koseiseigyohoshiki
GB1540923A (en) * 1975-12-01 1979-02-21 Intel Corp Programmable single chip mos computer
JPS5931744B2 (ja) * 1975-12-01 1984-08-03 インテル・コ−ポレ−シヨン Mosデジタルコンピユ−タ
US4093982A (en) * 1976-05-03 1978-06-06 International Business Machines Corporation Microprocessor system
US4155118A (en) * 1977-09-20 1979-05-15 Burroughs Corporation Organization for an integrated circuit calculator/controller
JPS5466043A (en) * 1977-11-05 1979-05-28 Fujitsu Ltd Common-bus occupying system
US4200919A (en) * 1978-12-05 1980-04-29 The United States Of America As Represented By The Secretary Of The Navy Apparatus for expanding the memory of a mini-computer system
US4349870A (en) * 1979-09-05 1982-09-14 Motorola, Inc. Microcomputer with programmable multi-function port
US4393443A (en) * 1980-05-20 1983-07-12 Tektronix, Inc. Memory mapping system
JPS5771049A (en) * 1980-10-20 1982-05-01 Seiko Epson Corp One-chip microcomputer
US4481570A (en) * 1981-08-07 1984-11-06 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration Automatic multi-banking of memory for microprocessors

Also Published As

Publication number Publication date
EP0117836A3 (en) 1986-04-09
US4649471A (en) 1987-03-10
EP0117836B1 (de) 1990-02-21
EP0117836A2 (de) 1984-09-05
JPS59168556A (ja) 1984-09-22
DE3481392D1 (de) 1990-03-29

Similar Documents

Publication Publication Date Title
DE117836T1 (de) Adressengesteuerte automatische busarbitrierung und adressenmodifizierung.
DE3876780T2 (de) Mikrorechner mit eingebauter chipauswahl und programmierbarer busdehnung.
DE69714472T2 (de) Verfahren zum überprüfen eines integrierten speichers mit hilfe einer integrierten dma-schaltung
DE2555435C2 (de) Monolithische hochintegrierte Halbleiterschaltung
DE69416011T2 (de) Wiederkonfigurierbare Rechnerschnittstelle und Verfahren
DE4114410C2 (de)
DE4418892C2 (de) Mikrocomputer
DE19737838B4 (de) Halbleiterspeichereinrichtung
DE19530100A1 (de) Integrierte Dram-Schaltung mit Reihenkopierschaltung und Verfahren
DE19639972B4 (de) Hochgeschwindigkeitstestschaltkreis für eine Halbleiterspeichervorrichtung
DE112018004577T5 (de) Multiprozessorkern-vorrichtung mit mbist
DE3884492T2 (de) Integrierte Halbleiterschaltungsanordnung.
DE102005052273A1 (de) Mehrchippackungsbauelement und Treiberverfahren hierfür
DE69811760T2 (de) Prüfbare Schaltung mit geringer Zahl von Anschlüssen
DE102006048971A1 (de) Gezieltes automatisches Auffrischen für einen dynamischen Direktzugriffsspeicher
DE19951534A1 (de) Integrierte Halbleiterschaltung
DE4309320A1 (de) Halbleiterspeichervorrichtung und Betriebsverfahren
DE102004012279B3 (de) Verfahren und Vorrichtung zum Speicherselbsttest von eingebetteten Speichern in Halbleiterchips
DE3916811C2 (de)
DE3780551T2 (de) Speichereinrichtung unter verwendung von adressenmultiplex.
DE3313075C2 (de)
DE69130721T2 (de) Mikrorechnerbussteuerungssystem
DE60122968T2 (de) Rekonfigurierbare Speicherabbildung für ein System auf einem Chip
DE102007060266A1 (de) Verfahren und Vorrichtung zum selektiven Nutzen von Informationen in einem Halbleiterbauteil
DE69300109T2 (de) Mikrokontroller verfügend über einen Emulationsmodus mit internen und externen Peripherie.