DE102016109293A1 - Ansteuern mehrerer lichtquellen - Google Patents

Ansteuern mehrerer lichtquellen Download PDF

Info

Publication number
DE102016109293A1
DE102016109293A1 DE102016109293.2A DE102016109293A DE102016109293A1 DE 102016109293 A1 DE102016109293 A1 DE 102016109293A1 DE 102016109293 A DE102016109293 A DE 102016109293A DE 102016109293 A1 DE102016109293 A1 DE 102016109293A1
Authority
DE
Germany
Prior art keywords
flip
light sources
matrix
register
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102016109293.2A
Other languages
English (en)
Inventor
Andrea Scenini
Giovanni Capodivacca
Adolfo de Cicco
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Publication of DE102016109293A1 publication Critical patent/DE102016109293A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/40Details of LED load circuits
    • H05B45/44Details of LED load circuits with an active control inside an LED matrix
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/395Linear regulators
    • H05B45/397Current mirror circuits
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

Es wird eine Vorrichtung zum Ansteuern mehrerer Lichtquellen vorgeschlagen, die ein Schieberegister mit mindestens zwei Zellen umfasst, wobei ein Ausgang jeder Zelle eine der mehreren Lichtquellen steuert; wobei die mindestens zwei Zellen in Reihe geschaltet sind und durch ein Taktsignal angesteuert werden; wobei jede Zelle des Schieberegisters ein Flipflop und ein Register umfasst; wobei der Ausgang des Flipflops mit dem Eingang des Registers verbunden ist; wobei das Register ausgelegt ist zum Speichern der Ausgabe des Registers auf der Basis eines Aktualisierungssignals und wobei die Ausgabe des Registers eine der Lichtquellen steuert; wobei die Flipflops der mindestens zwei Zellen mit einem Datensignal auf der Basis des Taktsignals gefüllt werden; und wobei nach einer vorbestimmten Anzahl von Zyklen des Taktsignals das Aktualisierungssignal den Registern zugeführt wird, die gemäß den in den Flipflops der Zellen gespeicherten Werten die Lichtquellen ansteuern.

Description

  • Ausführungsformen der vorliegenden Erfindung betreffen eine Vorrichtung zum Ansteuern mehrerer Lichtquellen. Die Lichtquellen können insbesondere LEDs sein, die in einer Matrixstruktur (LED-Array) angeordnet sind.
  • Eine Aufgabe besteht insbesondere darin, die Ansteuerung einer Vielzahl von Lichtquellen zu verbessern.
  • Diese Aufgabe wird gemäß den Merkmalen der unabhängigen Ansprüche gelöst. Bevorzugte Ausführungsformen sind insbesondere den abhängigen Ansprüchen entnehmbar.
  • Diese hierin vorgeschlagenen Beispiele können insbesondere auf zumindest einer der nachfolgenden Lösungen basieren. Insbesondere können Kombinationen der nachfolgenden Merkmale eingesetzt werden, um ein gewünschtes Ergebnis zu erreichen. Die Merkmale des Verfahrens können mit (einem) beliebigen Merkmal(en) der Vorrichtung, des Geräts oder Systems oder umgekehrt kombiniert werden.
  • Es wird eine Vorrichtung zum Ansteuern mehrerer Lichtquellen vorgeschlagen, wobei die Vorrichtung Folgendes umfasst:
    • – ein Schieberegister mit mindestens zwei Zellen, wobei ein Ausgang jeder Zelle eine der mehreren Lichtquellen steuert;
    • – wobei die mindestens zwei Zellen in Reihe geschaltet sind und durch ein Taktsignal angesteuert werden;
    • – wobei jede Zelle des Schieberegisters ein Flipflop und ein Register umfasst;
    • – wobei der Ausgang des Flipflops mit dem Eingang des Registers verbunden ist;
    • – wobei das Register eingerichtet ist zum Speichern der Ausgabe des Registers auf der Basis eines Aktualisierungssignals und wobei der Ausgang des Registers eine der Lichtquellen steuert;
    • – wobei die Flipflops der mindestens zwei Zellen auf der Basis des Taktsignals mit einem Datensignal gefüllt werden; und
    • – wobei nach einer vorbestimmten Anzahl von Zyklen des Taktsignals das Aktualisierungssignal den Registern zugeführt wird, die die Lichtquellen gemäß den in den Flipflops der Zellen gespeicherten Werten ansteuern.
  • Das Flipflop (auch als Latch bezeichnet) ist eine Schaltung mit zwei stabilen Zuständen, die zum Speichern von Zustandsinformationen verwendet werden kann. Durch Signale, die an einen oder mehrere Steuereingänge angelegt werden, kann bewirkt werden, dass die Schaltung ihren Zustand ändert, und sie kann mindestens einen Ausgang aufweisen. Das Flipflop ist ein einfaches Speicherelement, das in einer sequenziellen Logik verwendet werden kann.
  • Es wird angemerkt, dass das Register als Flipflop realisiert werden kann. Das Register kann ein beliebiges Mittel zum Speichern von Informationen sein; die gespeicherten Informationen können insbesondere (nur) zum Steuern der Lichtquelle verwendet werden, wobei die Lichtquelle direkt oder indirekt mit dem Ausgang des Registers gekoppelt sein kann. Für solche Zwecke kann das Register einen Eingang umfassen, an den das Aktualisierungssignal angelegt werden kann; ein aktives Aktualisierungssignal kann dann dazu führen, dass die Eingabe des Registers zu seinem Ausgang geleitet wird, um die mit dem Ausgang des Registers verbundene Lichtquelle entsprechend zu steuern. Anlegen des Aktualisierungssignals an mehrere Register gleichzeitig führt zur Steuerung mehrerer Lichtquellen, die jeweils über eine Ausgabe eines getrennten Registers zu einem solchen Zeitpunkt zugeführt wird; die Ausgabe zum Ansteuern der jeweiligen Lichtquellen stammt aus den Flipflops, denen das Datensignal über mehrere Zyklen des Taktsignals zugeführt wurde.
  • Ferner wird angemerkt, dass die Flipflops des Schieberegisters auf der Basis des Taktsignals folgendermaßen mit dem Datensignal gefüllt werden: das Datensignal umfasst einen Strom von Werten "0" und "1", wobei sie sequenziell in das Schieberegister geleitet werden: ein erstes Taktsignal erlaubt Eintritt eines ersten Werts des Datensignals in das erste Flipflop des Schieberegisters. Mit einem zweiten Taktsignal wird der erste Wert des Datensignals von dem ersten Flipflop zu dem zweiten Flipflop des Schieberegisters übermittelt, und der zweite Wert des Datensignals wird im ersten Flipflop gespeichert. Der Strom von Werten "0" oder "1" wird daher nachfolgend durch die mindestens zwei Flipflops der Schieberegister geleitet, wobei jeder Taktzyklus, z.B. eine ansteigende Flanke des Taktsignals, die Schiebeoperation triggert.
  • Daher erlaubt der Ansatz eine Matrixvorrichtung mit einer (Schiebe-)Registerfunktionalität zum einzelnen Zugreifen auf Pixel einer Matrix, wobei jedes Pixel eine Lichtquelle umfasst. Dieses Schieberegister erlaubt eine Umsetzung von seriell in parallel beim Adressieren der Pixel auf der Basis des Taktsignals.
  • Es ist eine Weiterbildung, dass das Flipflop ein D-Flipflop und das Register ein zusätzliches D-Flipflop ist, wobei das Aktualisierungssignal dem Taktanschluss des zusätzlichen D-Flipflops zugeführt wird.
  • Es ist eine Weiterbildung, dass die mehreren Lichtquellen in einer Matrixstruktur angeordnet sind, wobei die Matrix mindestens zwei Zeilen und mindestens zwei Spalten umfasst.
  • Es ist eine Weiterbildung, dass jeder Lichtquelle der Matrix eine Zelle der Schieberegister zugeordnet ist.
  • Es ist eine Weiterbildung, dass die Zellen der Schieberegister Teil einer Halbleitervorrichtung sind, wobei über der Halbleitervorrichtung die Matrixstruktur mit den mehreren Lichtquellen angeordnet ist.
  • Es ist eine Weiterbildung, dass die Zellen des Schieberegisters Teil einer Halbleitervorrichtung sind, wobei die Matrixstruktur, die die mehreren Lichtquellen umfasst, neben der Halbleitervorrichtung angeordnet ist.
  • Daher können sich die Matrixstruktur und die Halbleitervorrichtung nebeneinander, Seite and Seite oder in der Nähe voneinander befinden.
  • Es ist eine Weiterbildung, dass die Halbleitervorrichtung einen Treiber für jede Lichtquelle der Matrixstruktur umfasst.
  • Es ist eine Weiterbildung, dass der Treiber für jede Lichtquelle der Matrixstruktur einen Stromspiegel umfasst, dem mindestens ein Referenzstrom zugeführt wird.
  • Es ist eine Weiterbildung, dass der mindestens eine Referenzstrom in einem gemeinsamen Bereich der Halbleitervorrichtung erzeugt und allen Treibern für die Lichtquellen der Matrixstruktur zugeführt wird.
  • Es ist eine Weiterbildung, dass die Zelle des Schieberegisters und der Treiber, der einer einzelnen Lichtquelle der Matrix zugeordnet ist, auf einer Fläche angeordnet sind, die eine Größe aufweist, die (im Wesentlichen) der Größe der Fläche der einzelnen Lichtquelle der Matrix entspricht.
  • Daher können der Treiber und die Zelle des Schieberegisters, die für die einzelne Lichtquelle eingerichtet sind, auf der Halbleitervorrichtung unter der Lichtquelle angeordnet sein, erfordern aber nicht mehr als den Flächeninhalt der Halbleitervorrichtung, der dem Flächeninhalt dieser Lichtquelle entspricht. Dies erlaubt eine Bereitstellung der Matrix von Lichtquellen (z.B. LED-Matrix) auf der Halbleitervorrichtung und ein Verbinden der Lichtquellen der Matrixstruktur mit ihren jeweiligen Zellen.
  • Die hier dargestellte Lösung erlaubt eine flächeneffiziente Implementierung der Komponenten auf der Halbleitervorrichtung, die erforderlich sind, um die einzelne Lichtquelle der Matrixstruktur zu betreiben.
  • Der Treiber kann eine Stromquelle und/oder einen Stromspiegel zum Ansteuern einer einzelnen Lichtquelle umfassen.
  • Die Zelle des Schieberegisters kann Teil eines Pixeladressierungsblocks wie hier beschrieben sein.
  • Es ist eine Weiterbildung, dass die Halbleitervorrichtung einen gemeinsamen Schaltkreis für die Lichtquellen der Matrixstruktur umfasst.
  • Es ist eine Weiterbildung, dass der gemeinsame Schaltkreis in einem Bereich neben dem Schieberegister angeordnet ist.
  • Es ist eine Weiterbildung, dass jede Lichtquelle mindestens eine Halbleiterlichtquelle, insbesondere mindestens eine LED, umfasst.
  • Es ist eine Weiterbildung, dass die Vorrichtung eine integrierte Schaltung ist, die insbesondere als ein einzelner Chip realisiert ist.
  • Auch wird ein System bereitgestellt, das eine Vorrichtung wie hier beschrieben umfasst, wobei eine solche Vorrichtung eine Halbleitervorrichtung ist, umfassend:
    • – einen Pixelzellenschaltkreis auf einem ersten Bereich, über dem eine Matrixstruktur, die eine Matrix von Lichtquellen umfasst, verbunden ist, und
    • – einen gemeinsamen Schaltkreis auf einem zweiten Bereich, der neben dem ersten Bereich angeordnet ist, wobei der gemeinsame Schaltkreis dafür ausgelegt ist, den Pixelzellenschaltkreis zu betreiben und/oder zu versorgen.
  • Ausführungsformen werden mit Bezug auf die Zeichnungen gezeigt und dargestellt. Die Zeichnungen dienen zur Veranschaulichung des Grundprinzips, so dass nur für das Verständnis des Grundprinzips notwendige Aspekte dargestellt sind. Die Zeichnungen sind nicht maßstabsgetreu. In den Zeichnungen bezeichnen dieselben Bezugszeichen gleiche Merkmale.
  • 1 zeigt eine beispielhafte Anordnung mit einem LED-Array, das über einer Halbleitervorrichtung platziert wird;
  • 2 zeigt eine beispielhafte Blockdarstellung mit einer Matrix von LEDs und einer Halbleitervorrichtung mit einer LED-Treibermatrix und einem gemeinsamen Schaltkreis;
  • 3 zeigt High-Side-Stromquellen, die jeweils an der LED-Treibermatrix angeordnet sind, worauf LEDs angebracht werden;
  • 4 zeigt einen beispielhaften Pixeladressierungsschaltkreis, der auf der Halbleitervorrichtung für zwei Pixelzellen n und n + 1 angeordnet sein kann;
  • 5 zeigt eine schematische Blockdarstellung einer Pixelzelle mit einem Pixeladressierungsblock, einem Treiber und einem Komparator;
  • 6 zeigt eine beispielhafte Blockdarstellung einer Pixelzelle, die auf der in 5 gezeigten Pixelzelle basiert, aber keine Diagnosefunktionalität umfasst;
  • 7 zeigt eine beispielhafte Implementierung des Pixeladressierungsblocks;
  • 8 zeigt eine beispielhafte Implementierung des Treibers;
  • 9 zeigt eine beispielhafte Implementierung des Komparators.
  • Lichtquellen, z.B. Halbleiterlichtquellen, LEDs (Leuchtdioden), können zusammen als ein Array angeordnet werden. Das Array von Lichtquellen kann über einer Halbleitervorrichtung (Array) angeordnet werden, die als eine Steuerschaltung für die Lichtquellen ausgelegt ist. Die Lichtquellen können auf der Halbleitervorrichtung angebracht werden. Falls die Halbleitervorrichtung eine Stromquelle für jede Lichtquelle bereitstellt, kann eine solche Stromquelle einzeln angesteuert werden, um Steuerung der jeweiligen Lichtquelle zu ermöglichen.
  • 1 zeigt eine beispielhafte Anordnung mit einem LED-Array 101, das über einer Halbleitervorrichtung 102 platziert wird. Die Halbleitervorrichtung 102 kann auf einer Leiterplatte (PCB) 104 angeordnet sein; sie kann elektronisch über Bonddrähte 103 verbunden sein. Das auf der Halbleitervorrichtung 102 angebrachte LED-Array 101 wird auch als Chip-auf-Chip-Baugruppe bezeichnet.
  • Die Halbleitervorrichtung 102 kann mindestens eine der folgenden Alternativen umfassen:
    • – Stromquellen für die einzelnen LEDs, die auf dem LED-Array 101 angeordnet sind, insbesondere mindestens eine Stromquelle für jede LED;
    • – eine Kommunikationsschnittstelle zum Ansteuern der LEDs und für Verwaltungszwecke;
    • – Erzeugung mindestens eines Referenzstroms; und
    • – Diagnose- und Schutzfunktionalität.
  • Für diesen Zweck kann die Halbleitervorrichtung 102 ein Array von Siliziumzellen umfassen, wobei jede Siliziumzelle (die auch als Pixelzelle bezeichnet wird) eine Stromquelle umfassen kann, die direkt mit einer LED des LED-Arrays 101 verbunden sein kann. Zusätzlich kann die Halbleitervorrichtung 102 einen gemeinsamen Schaltkreis umfassen.
  • 2 zeigt eine beispielhafte Darstellung mit einer Matrix 201 von LEDs 206 (jedes Pixel der Matrix kann durch mindestens eine LED repräsentiert werden) und einer Halbleitervorrichtung 205, die eine LED-Treibermatrix 202 (d.h. einen Teil der Halbleitervorrichtung, der einem Pixel des LED-Arrays 101 zugeordnet ist) und einen gemeinsamen Schaltkreis 203 umfasst. Die Halbleitervorrichtung 205 kann mit einer seriellen Schnittstelle 204 verbunden sein. Die jeweiligen LEDs 206 der Matrix 201 können über die serielle Schnittstelle 204 gesteuert werden. Die Matrix 201 kann über der LED-Treibermatrix 202 angeordnet sein. Die LED-Treibermatrix 202 kann Teil der in 1 gezeigten Halbleitervorrichtung 102 sein und kann einen Pixelzellenbereich (der auch als "Pixelzelle" bezeichnet wird) für jede LED 206 der Matrix 201 umfassen. Es ist eine Möglichkeit, dass die LED-Treibermatrix 202 (z.B. im Wesentlichen) dieselbe Flächengröße wie die Matrix 201 aufweist. Insbesondere kann der Pixelzellenbereich der LED-Treibermatrix 202 (im Wesentlichen) denselben Flächeninhalt wie die LED 206 aufweisen. Die LEDs 206 der Matrix 201 können direkt mit den Pixelzellen der LED-Treibermatrix 202 verbunden sein. Die Matrix 201 kann insbesondere über der LED-Treibermatrix 202 angeordnet sein.
  • Der gemeinsame Schaltkreis 203 kann insbesondere eine serielle Schnittstelle zum Zugreifen auf die LEDs der Matrix 201, z.B. ein Register für Konfigurationszwecke, einen Referenzstromgenerator, einen Referenzspannungsgenerator und einen Temperatursensor umfassen.
  • Die Matrix 201 kann eine beliebige Anzahl von LEDs (Pixeln) umfassen, die in Spalten und Zeilen angeordnet sind. Die Matrix 201 kann z.B. 256 oder 1024 LEDs umfassen. In dem in 2 gezeigten Beispiel umfasst die Matrix 201 16 Zeilen und 16 Spalten von LEDs 206, also insgesamt 256 LEDs.
  • Es wird angemerkt, dass LED als ein Beispiel für eine Lichtquelle erwähnt wird. Es kann eine Möglichkeit sein, eine beliebige Art von Lichtquelle, insbesondere Halbleiterlichtquelle, zu verwenden. Eine weitere Möglichkeit ist, dass jede Lichtquelle ein Modul sein kann, das mindestens zwei Halbleiterlichtquellen umfasst.
  • Der gemeinsame Schaltkreis 203 kann in einem Bereich neben oder fern der LED-Treibermatrix 202 angeordnet sein.
  • Bei einer beispielhaften Anwendung kann jedes Pixel des LED-Arrays 101 einen Flächeninhalt verbrauchen, der z.B. weniger als 150 µm2 beträgt. Dieser Wert ist nur ein beispielhafter Wert für eine Fläche. Es kann jede für eine vorbestimmte Auflösung des LED-Arrays 101 geeignete Fläche ausgewählt werden. Die Halbleiterlichtquelle kann in der Mitte jeder Pixelzelle angeordnet werden. Angrenzende Pixelzellen können eine Lücke zwischen Lichtquellen aufweisen, die weniger als 150 µm beträgt. Jede LED kann einen mit der LED-Treibermatrix 202 verbundenen Kontakt und einen mit einem gemeinsamen Kontakt, z.B. GND, verbundenen Kontakt aufweisen. Dies ist ein beispielhaftes Szenario; andere Abmessungen, Distanzen und Verbindungen können entsprechend gelten.
  • Wenn jede LED direkt über der Halbleitervorrichtung angebracht ist, wird jede Stromquelle in einem Bereich definiert, der durch den Flächeninhalt der Pixelzelle definiert wird. In dem oben gegebenen Beispiel beträgt die Fläche 150 μm·150 μm = 0,022500 mm2.
  • Zur Erhöhung der Auflösung in der x- und y-Abmessung (z.B. 0,5°) des Lichts in großem Abstand und zur Vermeidung zusätzlicher mechanischer Komponenten zur Strahlennivellierungsjustierung ist ein kurzer Rasterabstand zwischen den Pixelzellen vorteilhaft. In dem oben gegebenen Beispiel kann der Rasterabstand zwischen Pixelzellen kleiner als 150 µm sein.
  • Aufgrund der kompakten Anordnung kann eine hohe Menge an Wärmequellen verschiedene Temperaturen erzeugen, die Temperaturgradienten beeinflussen und daher zu einer Fehlanpassung zwischen Pixeln führen können.
  • Zusätzlich kann der Ausgang jeder Stromquelle pro Pixelzelle nicht direkt zugänglich sein, da die LED-Treibermatrix direkt mit den LEDs verbunden ist.
  • Es ist daher eine Lösung erforderlich, die mindestens eine der folgenden Alternativen bereitstellt:
    • – eine Stromquelle, die der einzelnen LED Strom zuführt, wodurch die LED mit hoher Genauigkeit ein- oder ausgeschaltet werden kann, wobei gegebenenfalls Überstromschutz bereitgestellt wird;
    • – eine Diagnostikfunktionalität, die eine offene Last und einen Kurzschluss auf Masse des Ausgangskanals detektieren kann;
    • – eine geringe Fehlanpassung zwischen verschiedenen Pixeln, d.h. zwischen verschiedenen Stromquellen.
  • 3 zeigt High-Side-Stromquellen 301 bis 303, die jeweils auf der LED-Treibermatrix angeordnet sind, worauf die LEDs 304 bis 306 angebracht sind. In diesem Szenario ist die LED 304 über der Stromquelle 301 angeordnet, die LED 305 über der Stromquelle 302 angeordnet und die LED 306 über der Stromquelle 303 angeordnet.
  • Jede Stromquelle 301 bis 303 kann eine NMOS-Leistungsstufe sein, deren Drain mit einer Versorgungsspannung Vcc und deren Source in Richtung der jeweiligen LED 304 bis 306 verbunden ist. Das Gate jeder NMOS-Leistungsstufe kann über einen Fehlerverstärker 307 bis 309 gesteuert werden.
  • Der jeweilige Fehlerverstärker 307 bis 309 kann zur Steuerung des Ausgangsstroms unter Verwendung eines internen Referenzstroms verwendet werden. Der Fehlerverstärker 307 bis 309 kann durch ein Digital- oder durch ein Analogsignal freigegeben werden.
  • Eine LED-Treibermatrix kann somit eine enorme Anzahl von Stromquellen und/oder Schaltern auf der für eine Pixelzelle verfügbaren Fläche umfassen (falls sich die LED-Treibermatrix unter dem LED-Array befindet).
  • Hier angegebene Beispiele zeigen insbesondere, wie eine effiziente Lösung für das LED-Array und die darunterliegende LED-Treibermatrix selbst dann realisiert werden kann, wenn die LED-Treibermatrix auf einer Siliziumhalbleitervorrichtung (z.B. einem einzigen Chip) angeordnet ist. Angegebene Beispiele behandeln insbesondere eine hohe Anzahl von Wärmequellen sowie Wärmegradienten zwischen Stromquellen der Pixelzellen.
  • Hier angegebene Beispiele erlauben die Bereitstellung einer LED-Treibermatrix, die insbesondere mindestens eine der folgenden Alternativen umfasst:
    • – eine Kommunikationsschnittstelle zum Steuern der Treiber für jede Pixelzelle;
    • – eine Ausgangsstromregelung mit Selbstschutz vor Überstrom;
    • – eine Diagnostikfunktionalität für offene Lasten und Kurzschluss auf Masse; und
    • – eine geringe Temperaturempfindlichkeit.
  • Man kann dies insbesondere erreichen, indem eine Steuerlogik zwischen einem gemeinsamen Schaltkreis und der LED-Treibermatrix, die beide auf einer Halbleitervorrichtung integriert sind, verteilt wird. Der gemeinsame Schaltkreis kann neben der LED-Treibermatrix angeordnet werden und die LED-Treibermatrix kann denselben Flächeninhalt wie das LED-Array einnehmen, das wie oben erläutert über der LED-Treibermatrix angeordnet werden kann.
  • Als eine Möglichkeit kann der gemeinsame Schaltkreis in einem Bereich neben oder fern der LED-Treibermatrix angeordnet werden.
  • Ein Problem ist, wie die Stromquellen effizient angesteuert werden können, wobei eine Stromquelle einer Pixelzelle platziert (oder zugeordnet) wird. Wie in dem oben beschriebenen Beispiel gezeigt, kann der Abstand zwischen zwei Pixelzellen (z.B. weniger als 150 µm) begrenzende Einschränkungen darstellen, die es erschweren können, alle Stromquellen, die unter ihren zugeordneten Lichtquellen angeordnet sind, elektrisch so zu verbinden, dass sie durch den gemeinsamen Schaltkreis der Halbleitervorrichtung angesteuert werden können.
  • 4 zeigt einen beispielhaften Schaltkreis, der auf der Halbleitervorrichtung für zwei Pixelzellen n und n + 1 angeordnet sein kann. Dieses Beispiel legt nahe, dass der gemeinsame Schaltkreis ein Aktualisierungssignal UPD, ein Datensignal Data_i und ein Taktsignal CLK liefert. In dem Beispiel liefert die Pixelzelle n ein Datensignal Data_i + 1 an die Pixelzelle n + 1, und die Pixelzelle n + 1 liefert ein Datensignal Data_i + 2 an eine nachfolgende Pixelzelle (nicht gezeigt).
  • Das Datensignal Data_i ist eine Sequenz von Binärsignalen (z.B. "0" und "1"), die einem Schieberegister zugeführt werden. Jede Zelle des Schieberegisters kann ein D-Flipflop umfassen, d.h. ein D-Flipflop 401 für Pixel n und ein D-Flipflop 402 für Pixel n + 1. Das Datensignal Data_i wird mit dem D-Eingang des D-Flipflops 401 verbunden, der Q-Ausgang des D-Flipflops 401 wird mit dem D-Eingang des D-Flipflops 402 verbunden. Beide D-Flipflops 401, 402 werden auch durch das Taktsignal CLK angesteuert.
  • Daher kann eine Sequenz von Werten "0" und "1" den D-Flipflops 401, 402 zugeführt werden, wobei bei jedem Taktzyklus (ansteigende Flanke) des Taktsignals CLK der in dem D-Flipflop 401 gespeicherte tatsächliche Wert in das nachfolgende D-Flipflop 402 geschoben und der durch das Datensignal Data_i bereitgestellte nächste Wert in dem D-Flipflop 401 gespeichert wird.
  • Entsprechend dem in 4 gezeigten Beispiel wird eine Bitsequenz von zuerst 0 und dann 1 – nach zwei Taktzyklen – in den D-Flipflops 401, 402 gespeichert, so dass das D-Flipflop 401 einen Wert "1" und das D-Flipflop 402 den Wert "0" aufweist.
  • Eine Lichtquelle, z.B. LED, für Pixel n wird über einen Anschluss 404 eines Registers, z.B. eines D-Flipflops 403, angesteuert und eine Lichtquelle, z.B. LED, für Pixel n + 1 wird über einen Anschluss 406 eines Registers, z.B. eines D-Flipflops 405, angesteuert. Der D-Eingang des D-Flipflops 403 ist mit dem Q-Ausgang des D-Flipflops 401 verbunden und der D-Eingang des D-Flipflops 405 ist mit dem Q-Ausgang des D-Flipflops 402 verbunden. Die Freigabe-(oder Takt-)Eingänge beider D-Flipflops 403, 405 sind mit dem Aktualisierungssignal UPD verbunden. Wenn das Aktualisierungssignal UPD "1" wird, wird der in dem D-Flipflop 401 gespeicherte Wert am Q-Ausgang des D-Flipflops 403 sichtbar und wird daher zur Ansteuerung der Lichtquelle für dieses Pixel n verwendet. Dementsprechend wird der in dem D-Flipflop 402 gespeicherte Wert am Q-Ausgang des D-Flipflops 405 sichtbar und wird daher zur Ansteuerung der Lichtquelle von Pixel n + 1 verwendet.
  • Daher umfasst das beispielhafte in 4 gezeigte Schieberegister zwei Zellen, wobei die Zelle für Pixel n das D-Flipflop 401 und das Register 403 umfasst und die Zelle für Pixel n + 1 das D-Flipflop 402 und das Register 405 umfasst. Das Register kann als ein Flipflop, insbesondere als ein D-Flipflop, implementiert werden.
  • 4 zeigt nur einen beispielhaften Auszug einer Sequenz zweier Pixelzellen. Dieser Ansatz kann jedoch auf eine Sequenz von mehr als zwei Pixelzellen, z.B. eine Spalte oder eine Zeile einer Matrix von Pixeln, angewandt werden. Außerdem können mehrere Zeilen oder Spalten verbunden und durch ein noch längeres Schieberegister repräsentiert werden. Insofern kann das Schieberegister verwendet werden, um ein Datensignal allen Pixeln einer Spalte oder Zeile oder sogar Matrix zuzuführen und die Spalte, Zeile oder Matrix auf einmal zu aktualisieren.
  • Die Frequenz des Taktsignals CLK kann vorteilhafterweise hoch genug sein, um die Schieberegister für eine solche Sequenz von Pixeln zu füllen, bevor das Aktualisierungssignal UPD aktiviert wird und bevor die zu diesem Zeitpunkt in dem jeweiligen Schieberegister gespeicherten Werte zur Steuerung der Pixel dieser Sequenz, z.B. Spalte oder Zeile der Matrix von Pixeln, verwendet wird. Daher kann eine hohe Auffrischrate für jedes Pixel zu einer hohen Auflösung eines PWM-Dimmens führen. Deshalb kann eine hohe Taktfrequenz vorteilhaft sein, um die Informationen in dem Flipflop des Schieberegisters zu speichern, bevor das Aktualisierungssignal getriggert wird.
  • Durch Bereitstellung von Registern (z.B. D-Flipflops gemäß 4) auf hintereinandergeschaltete Weise (wobei ein Pixel das nächste ansteuert) und Anordnung dieser Register zusammen mit den jeweiligen Pixelzellen reicht vorteilhafterweise eine einzige Leitung aus, um das Datensignal Data_i einer Sequenz von Pixeln zuzuführen, während andernfalls jedes Pixel eine getrennte Verbindung zum Zuführen des Datensignals zur Steuerung dieses Pixels erfordern würde.
  • Es wird angemerkt, dass eine beliebige Art von Register oder Speicher verwendet werden kann, um das oben beschriebene Ergebnis zu erzielen. Das Register kann ein Flipflop, ein Latch, ein Register oder ein beliebiges anderes Element mit Gedächtnisfunktionalität sein.
  • 5 zeigt eine schematische Blockdarstellung einer Pixelzelle 501 mit einem Pixeladressierungsblock 502, einem Treiber 503 und einem Komparator 504. Der Komparator 504 kann gegebenenfalls für Diagnostikzwecke verwendet werden.
  • Die Pixelzelle 501 kann einem Teil der Halbleitervorrichtung mit dem Flächeninhalt eines Pixels des LED-Arrays entsprechen. Die Pixelzelle 501 kann einen Anschluss Out bereitstellen, der mit der Lichtquelle, z.B. einer LED 505 des LED-Arrays, verbunden werden kann. Die Lichtquelle kann direkt auf der Halbleitervorrichtung angebracht werden, z.B. über der Pixelzelle 501. Die an der Halbleitervorrichtung angebrachte LED kann daher als integraler Teil der Pixelzelle betrachtet werden. Als eine Möglichkeit kann sich der Ausdruck Pixelzelle auf das Element der Halbleitervorrichtung beziehen, das einer einzelnen LED zugeordnet ist, die auf dieses Element der Halbleitervorrichtung angebracht werden kann. Es wird angemerkt, dass die Pixelzelle 501 Teil der Halbleitervorrichtung 102, insbesondere der LED-Treibermatrix 202, sein kann. Bei einer Ausführungsform kann die Pixelzelle 501 der LED-Treibermatrix 202 gemäß 2 entsprechen.
  • Der Treiber 503 erhält eine Spannung Vcp und eine Spannung Vcc. Außerdem wird dem Treiber 503 ein Referenzstrom Iref zugeführt. Der Referenzstrom Iref kann von dem gemeinsamen Schaltkreis 203 geliefert werden, z.B. über eine mit diesem gemeinsamen Schaltkreis 203 angeordnete Stromquelle. Der Treiber 503 ist mit Masse (auch als Vss bezeichnet) verbunden.
  • Außerdem empfängt der Treiber 503 ein Signal 506 von dem Pixeladressierungsblock 502 und liefert sein Ausgangssignal zur Ansteuerung der jeweiligen Lichtquelle über einen Knoten 508. Der Knoten 508 ist mit dem Anschluss Out verbunden.
  • Der Pixeladressierungsblock 502 erhält das Aktualisierungssignal UPD, das Datensignal Data_i und das Taktsignal CLK. Er stellt das Datensignal Data_i + 1 für eine nachfolgende Pixelzelle (oder für den gemeinsamen Schaltkreis, wenn es keine nachfolgende Pixelzelle gibt) bereit.
  • Ferner liefert der Pixeladressierungsblock 502 das Signal 506 an den Treiber 503. Die Grundfunktionalität des Pixeladressierungsblocks 502 wird mit Bezug auf 4 und 7 erläutert.
  • Wenn die Pixelzelle 501 mit einer Diagnosefunktionalität ausgestattet ist, kann dem Pixeladressierungsblock 502 der Pixelzelle 501 ein Diagnosesignal Diag bereitgestellt werden. In einem solchen Szenario ist der Knoten 508 auch mit dem Komparator 504 verbunden, und ein durch den Komparator 504 verarbeitetes Ergebnis wird als Signal 507 dem Pixeladressierungsblock 502 zugeführt. Der Komparator 504 ist auch mit der Spannung Vcc und mit Masse Vss verbunden.
  • Als eine Möglichkeit können alle Verbindungen zu/von der Pixelzelle 501 bei dem gemeinsamen Schaltkreis sein, mit Ausnahme des Anschlusses Out, der mit der LED 505 verbunden ist, die über der Pixelzelle 501 angebracht sein kann.
  • 6 zeigt eine beispielhafte Pixelzelle 601, die auf der Pixelzelle 501 basiert, aber nicht die oben erwähnte Diagnosefunktionalität umfasst. Insofern weist die Pixelzelle 601 keinen Komparator 504 auf und es wird kein Diagnosesignal Diag an den Pixeladressierungsblock 502 angelegt.
  • Im Folgenden werden der Pixeladressierungsblock 502, der Treiber 503 und der Komparator 504 ausführlicher erläutert.
  • 7 zeigt eine beispielhafte Implementierung des Pixeladressierungsblocks 502. Außerdem wird auf die obige 4 verwiesen, die die Schieberegister, die zwischen mehreren Pixelzellen arbeiten, ausführlicher erläutert.
  • Zusätzlich zu 4 umfasst der Pixeladressierungsblock von 7 eine Diagnosefunktionalität. Das Signal 507 von dem Komparator 504 wird einer Eingabe "1" eines Multiplexers 702 zugeführt, während das Signal Data_i einer Eingabe "0" des Multiplexers 702 zugeführt wird. Über einen Eingang 703 des Multiplexers wird entweder die Eingabe "0" oder "1" des Multiplexers 702 ausgewählt. Der Ausgang des Multiplexers 702 ist mit dem D-Eingang des D-Flipflops 401 verbunden. Abhängig von einem dem Eingang 703 zugeführten Digitalwert wird einer der Eingänge des Multiplexers mit dem D-Eingang des D-Flipflops 401 verbunden.
  • Wenn der dem Eingang 703 zugeführte Wert "0" ist, wird das Signal Data_i dem D-Eingang des D-Flipflops 401 zugeführt, und wenn der Wert "1" ist, wird das Signal 507 dem D-Eingang des D-Flipflops 401 zugeführt.
  • Das Diagnosesignal Diag wird der ersten Eingabe eines AND-Gatters 701 (auch bezeichnet als UND-Gatter) zugeführt und die zweite Eingabe des AND-Gatters 701 ist mit dem Q-Ausgang des D-Flipflops 403 verbunden. Der Ausgang des AND-Gatters 701 ist mit dem Eingang 703 des Multiplexers 702 verbunden.
  • Gemäß diesem Beispiel wird, wenn das Signal Diag "1" ist und der Q-Ausgang des D-Flipflops 403 "1" ist, das Signal 507 durch den Multiplexer 703 zur Verbindung mit dem D-Eingang des D-Flipflops 401 ausgewählt. Andernfalls, d.h. falls mindestens einer der Eingänge des AND-Gatters 701 "0" ist, wird das Signal Data_i durch den Multiplexer 703 zur Verbindung mit dem D-Eingang des D-Flipflops 401 ausgewählt.
  • Der Q-Ausgang des D-Flipflops 403 führt das Signal 506 dem Treiber 503 zu. Der Q-Ausgang des D-Flipflops 401 liefert das nachfolgende Datensignal Data_i + 1.
  • 8 zeigt eine beispielhafte Implementierung des Treibers 503. Das Signal 506 von dem Pixeladressierungsblock 502 wird dem Gate eines n-Kanal-MOSFET 805 zugeführt. Der Drainanschluss des MOSFET 805 ist mit dem Gate eines n-Kanal-MOSFET 806 und mit dem Gate eines n-Kanal-MOSFET 807 verbunden. Der MOSFET 806 entspricht einer Lesestufe und der MOSFET 807 entspricht einer Leistungsstufe des Treibers 503.
  • Der Sourceanschluss des MOSFET 805 ist mit Masse Vss verbunden. Die Spannung Vcp wird über eine Stromquelle 801 einem Anschluss 808 eines Stromspiegels 804 zugeführt. Außerdem ist die Spannung Vcp über eine Stromquelle 803 mit einem Anschluss 810 des Stromspiegels 804 verbunden. Der Anschluss 810 ist mit dem Gate des MOSFET 806 verbunden. Ein Anschluss 809 des Stromspiegels 804 ist über eine Stromquelle 802 mit Masse Vss verbunden. Ein Anschluss 811 des Stromspiegels 804 ist mit dem Knoten 508 verbunden, der auch mit dem Anschluss Out verbunden ist.
  • Die Stromquellen 801 bis 803 spiegeln jeweils einen Vorstrom wieder.
  • Der Stromspiegel 804 umfasst zwei npn-Transistoren 812 und 813. Der Kollektor des Transistors 812 ist mit dem Anschluss 808 und mit der Basis des Transistors 812 sowie mit der Basis des Transistors 813 verbunden. Der Emitter des Transistors 812 ist mit dem Anschluss 809 verbunden. Der Kollektor des Transistors 813 ist mit dem Anschluss 810 verbunden, und der Emitter des Transistors 813 ist mit dem Anschluss 811 verbunden.
  • Die Spannung Vcc ist mit dem Drainanschluss des MOSFET 806 und mit dem Drainanschluss des MOSFET 807 verbunden. Der Referenzstrom Iref wird dem Sourceanschluss des MOSFET 806 und dem Anschluss 809 des Stromspiegels 804 zugeführt. Der Sourceanschluss des MOSFET 807 ist mit dem Knoten 508 verbunden.
  • Der MOSFET 807 wirkt als NMOS-Leistungsstufe, und der MOSFET 806 wirkt als NMOS-Lesezelle. Die Gate-Source-Spannung des MOSFET 807 wird über den Stromspiegel 804 auf der Basis des Referenzstroms Iref und eines vorbestimmten KILIS-Faktors (der z.B. 50 beträgt) geregelt.
  • Der KILIS-Faktor bezieht sich auf ein Verhältnis zwischen einem Laststrom und einem Lesestrom. Der Laststrom ist das KILIS-fache des Lesestroms.
  • Die Treibertopologie kann nützlich sein, um Verlustleistung der Zelle zu verringern, indem bei einem hohen Strom ein kleiner Spannungsabfall an der Leistungsstufe bereitgestellt wird.
  • Der Referenzstrom Iref kann durch den gemeinsamen Schaltkreis für alle Pixelzellen bereitgestellt werden. Daher wird der Referenzstrom Iref von den Wärmequellen der Pixelzellen entfernt erzeugt. Der Strom kann pro Pixelzelle, pro Zeile von Pixelzellen und/oder pro Spalte von Pixelzellen gespiegelt werden.
  • Das Erzeugen des Referenzstroms Iref für den Stromspiegel 804 außerhalb des Treibers 503 hat somit insbesondere den Vorteil, dass die Fläche, die auf der Halbleitervorrichtung erforderlich ist, die für die Pixelzelle erforderlich ist, weiter verringert werden kann. Ein weiterer Vorteil ist, dass der Referenzstrom Iref im Wesentlichen für alle Pixelzellen identisch ist.
  • Daher hat jeder Einfluss der Verlustleistung der Pixelzellen eine begrenzte Auswirkung auf angrenzende Pixelzellen, was zu einer hohen Genauigkeit des Ausgangsstroms pro Pixelzelle führt.
  • Es ist eine Möglichkeit, dass die Leistungsstufe mit einem KILIS-Faktor ausgelegt wird, der 4:200 beträgt, d.h. die NMOS-Lesestufe umfasst 4 Zellen, wobei jede dieser Zellen mit 50 Zellen der Leistungsstufe gespiegelt wird. Diese 4 Zellen können im Layout in einer kreuzgeschalteten Konfiguration angeordnet werden, um die Auswirkung verschiedener Temperaturgradienten zu verringern.
  • Der in 8 gezeigte Treiber stellt auch hohe Genauigkeit mit geringem Offset bereit. Er verbraucht nur eine kleine Fläche auf dem Chip und er erlaubt Schutz vor Überstrom im Fall eines Kurzschlusses auf Masse Vss. Wenn ein Kurzschluss an dem Anschluss Out erscheint, kann daher der Stromspiegel 804, der den Referenzstrom bereitstellt, nicht arbeiten, der MOSFET 807 (Leistungsstufe) wird heruntergezogen.
  • 9 zeigt eine beispielhafte Implementierung des Komparators 504. Der Komparator 504 stellt auch eine EXCLUSIVE-OR-Funktionalität bereit.
  • Der Knoten 508 ist auch mit dem Komparator 504 verbunden, d.h. mit dem Gate eines n-Kanal-MOSFET 905 und mit dem Gate eines p-Kanal-MOSFET 906 (beide Gates sind miteinander verbunden). Das Signal 507 wird über den Drainanschluss des MOSFET 905 geliefert. Der Drainanschluss des MOSFET 905 ist über eine Stromquelle 901 mit der Spannung Vcc verbunden. Der Drainanschluss des MOSFET 906 ist über eine Stromquelle 903 mit der Spannung Vcc verbunden. Der Sourceanschluss des MOSFET 905 ist mit dem Drainanschluss eines n-Kanal-MOSFET 907 verbunden. Der Sourceanschluss des MOSFET 907 ist über eine Stromquelle 902 mit Masse Vss verbunden. Der Sourceanschluss des MOSFET 906 ist mit dem Gate des MOSFET 907 verbunden. Außerdem ist der Sourceanschluss des MOSFET 906 über eine Stromquelle 904 mit Masse Vss verbunden.
  • Die Stromquellen 901 bis 904 spiegeln jeweils Vorströme wieder.
  • Die in dem Pixeladressierungsblock 502 gemäß 7 in Kombination mit dem Komparator von 9 gezeigte Diagnosefunktionalität erlaubt, für jede Pixelzelle zu bestimmen, ob eine Situation offener Last oder eines Kurzschlusses auf Masse besteht.
  • Der Komparator 504 kann als ein Fensterkomparator ausgelegt werden, der in der Lage ist, beide Bedingungen, z.B. offene Last und Kurzschluss, zu detektieren. Vorteilhafterweise erfordert der Komparator 504 nur eine kleine Fläche auf dem Chip. Der Pixeladressierungsblock 502 ist dafür ausgelegt, über den Multiplexer 702 den Ausgang 507 des Komparators 504 anstelle des Datensignals Data_i auszuwählen.
  • Der Status des Ausgangs 507 (der angibt, ob die Pixelzelle innerhalb von vordefinierten Parametern arbeitet oder einen Zustand offener Last oder eines Kurzschlusses zeigt) wird in das Schieberegister geladen und kann (nach einer vorbestimmten Anzahl von Taktzyklen) aus dem Schieberegister gelesen werden.
  • Zum Beispiel wird ein Datenrahmen von 256 Bit mit nur dem Pixel, das geprüft werden muss, in das Schieberegister geleitet und für diese zu prüfende Pixelzelle das Diagnosesignal Diag freigegeben (d.h. auf "1" gesetzt). Der Multiplexer 702 dieser Pixelzelle übermittelt nicht das Datensignal Data_i einer vorherigen Pixelzelle, sondern die Ausgabe 507 des Komparators 504. Ein anderer Datenrahmen von 256 Bit wird geliefert, um die Diagnoseinformationen von dem Schieberegister 401 dem gemeinsamen Schaltkreis und einem Mikrocontroller, der diese Diagnoseinformationen verarbeiten kann, zuzuführen.
  • Daher kann bestimmt werden, ob die zu diagnostizierende Pixelzelle innerhalb vordefinierter Parameter arbeitet (angegeben durch logisch "0") oder unter Problemen offener Last oder eines Kurzschlusses auf Masse leidet (angegeben durch logisch "1").
  • Diese Routine kann 256-mal wiederholt werden, um alle Pixelzellen zu prüfen. Der Komparator 504 liefert eine digitale logische Information "hoch", falls die Ausgangsspannung zu hoch ist (offene Last) oder zu niedrig (Kurzschluss auf Masse). Die verwendeten Referenzspannungen sind die Schwellenspannung des MOSFET 905 und des MOSFET 906.
  • Sobald die Spannung an dem Knoten 508 (die der Spannung an der LED 505 entspricht), kleiner als eine vorbestimmte Schwelle ist, wird der MOSFET 905 ausgeschaltet und der durch die Stromquelle 901 gelieferte Strom zieht das Signal 507 herauf, was dazu führt, dass eine logische "1" in dem D-Flipflop 401 gespeichert wird.
  • Sobald die Spannung an dem Knoten 508 höher als eine Spannung Vcc–Vth ist (wobei Vth die Schwellenspannung in diesem Beispiel des MOFSET ist), wird der MOSFET 906 ausgeschaltet, und der durch die Stromquelle 904 gelieferte Strom zieht das Gate des MOSFET 907 herunter (wodurch dieser ausgeschaltet wird), und deshalb zieht der Strom der Stromquellen 901 das Signal 507 herauf, was dazu führt, dass eine logische "1" in dem D-Flipflop 401 gespeichert wird.
  • Im Normalbetrieb (d.h. die Spannung an dem Knoten 508 ist nicht null oder zu hoch), ist der MOSFET 905 eingeschaltet und der MOSFET 906 eingeschaltet, was dazu führt, dass der MOSFET 907 eingeschaltet ist. Der durch die Stromquelle 902 gelieferte Strom ist höher als der durch die Stromquelle 901 gelieferte Strom, um das Signal 507 auf logisch "0" herunterzuziehen. Außerdem ist der Strom durch die Stromquelle 903 höher als der durch die Stromquelle 904 bereitgestellte Strom, so dass der MOSFET 907 eingeschaltet ist, und um Freigabe des linken Zweigs (Herunterziehen des Signals 507) zu erlauben. Daher wird das Signal logisch "0" in dem D-Flipflop 401 gespeichert.
  • Daher ist der Komparator 504 mit nur einigen wenigen MOSFETs in der Lage, das Signal 507 zu erzeugen, das logisch "1" beträgt, falls die Spannung an dem Knoten 508 kleiner als die vorbestimmte Schwelle ist (wodurch Detektion eines Kurzschlusses auf Masse ermöglicht wird) oder falls die Spannung an dem Knoten 508 höher als die Spannung Vcc–Vth ist (was Detektion eines Zustands offener Last erlaubt).
  • Daher kann jedes Pixel der Matrix von LEDs (siehe 2) auf schnelle und effiziente Weise geprüft werden.
  • Obwohl verschiedene beispielhafte Ausführungsformen der Erfindung offenbart wurden, ist für Fachleute erkennbar, dass verschiedene Änderungen und Modifikationen vorgenommen werden können, die einige der Vorteile der Erfindung erzielen, ohne vom Wesen und Schutzumfang der Erfindung abzuweichen. Ferner ist für Durchschnittsfachleute offensichtlich, dass geeigneterweise andere Komponenten, die dieselben Funktionen ausführen, substituiert werden können. Es sollte erwähnt werden, dass mit Bezug auf eine spezifische Figur erläuterte Merkmale mit Merkmalen anderer Figuren kombiniert werden können, selbst in den Fällen, in denen dies nicht ausdrücklich erwähnt wurde. Ferner können die Verfahren der Erfindung entweder in reinen Softwareimplementierungen unter Verwendung entsprechender Prozessoranweisungen erreicht werden, oder in hybriden Implementierungen, die eine Kombination von Hardwarelogik und Softwarelogik benutzen, um dieselben Ergebnisse zu erreichen. Solche Modifikationen des erfindungsgemäßen Konzepts sollen durch die angefügten Ansprüche abgedeckt werden.

Claims (15)

  1. Vorrichtung zum Ansteuern mehrerer Lichtquellen, die Folgendes umfasst: – ein Schieberegister mit mindestens zwei Zellen, wobei ein Ausgang jeder Zelle eine der mehreren Lichtquellen steuert; – wobei die mindestens zwei Zellen in Reihe geschaltet sind und durch ein Taktsignal angesteuert werden; – wobei jede Zelle des Schieberegisters ein Flipflop und ein Register umfasst; – wobei der Ausgang des Flipflops mit dem Eingang des Registers verbunden ist; – wobei das Register eingerichtet ist zum Speichern der Ausgabe des Registers auf der Basis eines Aktualisierungssignals und wobei der Ausgang des Registers eine der Lichtquellen steuert; – wobei die Flipflops der mindestens zwei Zellen auf der Basis des Taktsignals mit einem Datensignal gefüllt werden; und – wobei nach einer vorbestimmten Anzahl von Zyklen des Taktsignals das Aktualisierungssignal den Registern zugeführt wird, die die Lichtquellen gemäß den in den Flipflops der Zellen gespeicherten Werten ansteuern.
  2. Vorrichtung nach Anspruch 1, bei der das Flipflop ein D-Flipflop und das Register ein zusätzliches D-Flipflop ist, wobei das Aktualisierungssignal dem Taktanschluss des zusätzlichen D-Flipflops zugeführt wird.
  3. Vorrichtung nach einem der vorhergehenden Ansprüche, bei der die mehreren Lichtquellen in einer Matrixstruktur angeordnet sind, wobei die Matrix mindestens zwei Zeilen und mindestens zwei Spalten umfasst.
  4. Vorrichtung nach Anspruch 3, bei der jeder Lichtquelle der Matrix eine Zelle der Schieberegister zugeordnet ist.
  5. Vorrichtung nach einem der Ansprüche 3 oder 4, bei der die Zellen der Schieberegister Teil einer Halbleitervorrichtung sind, wobei über der Halbleitervorrichtung die Matrixstruktur mit den mehreren Lichtquellen angeordnet ist.
  6. Vorrichtung nach einem der Ansprüche 3 oder 4, bei der die Zellen des Schieberegisters Teil einer Halbleitervorrichtung sind, wobei die Matrixstruktur, die die mehreren Lichtquellen umfasst, neben der Halbleitervorrichtung angeordnet ist.
  7. Vorrichtung nach Anspruch 5, bei der die Halbleitervorrichtung einen Treiber für jede Lichtquelle der Matrixstruktur umfasst.
  8. Vorrichtung nach Anspruch 7, bei der der Treiber für jede Lichtquelle der Matrixstruktur einen Stromspiegel umfasst, dem mindestens ein Referenzstrom zugeführt wird.
  9. Vorrichtung nach Anspruch 8, bei der der mindestens eine Referenzstrom in einem gemeinsamen Bereich der Halbleitervorrichtung erzeugt und allen Treibern für die Lichtquellen der Matrixstruktur zugeführt wird.
  10. Vorrichtung nach einem der Ansprüche 7 oder 8, bei der die Zelle des Schieberegisters und der Treiber, der einer einzelnen Lichtquelle der Matrix zugeordnet ist, auf einer Fläche angeordnet sind, die eine Größe aufweist, die der Größe der Fläche der einzelnen Lichtquelle der Matrix entspricht.
  11. Vorrichtung nach Anspruch 5, bei der die Halbleitervorrichtung einen gemeinsamen Schaltkreis für die Lichtquellen der Matrixstruktur umfasst.
  12. Vorrichtung nach Anspruch 11, bei der der gemeinsame Schaltkreis in einem Bereich neben dem Schieberegister angeordnet ist.
  13. Vorrichtung nach einem der vorhergehenden Ansprüche, bei der jede Lichtquelle mindestens eine Halbleiterlichtquelle, insbesondere mindestens eine LED, umfasst.
  14. Vorrichtung nach einem der vorhergehenden Ansprüche, bei der die Vorrichtung eine integrierte Schaltung ist, die insbesondere als ein einzelner Chip realisiert ist.
  15. System, das die Vorrichtung nach einem der vorhergehenden Ansprüche umfasst, wobei eine solche Vorrichtung eine Halbleitervorrichtung ist, wobei das System Folgendes umfasst: – einen Pixelzellenschaltkreis auf einem ersten Bereich, über dem eine Matrixstruktur, die eine Matrix von Lichtquellen umfasst, verbunden ist, und – einen gemeinsamen Schaltkreis auf einem zweiten Bereich, der neben dem ersten Bereich angeordnet ist, wobei der gemeinsame Schaltkreis dafür ausgelegt ist, den Pixelzellenschaltkreis zu betreiben und/oder zu versorgen.
DE102016109293.2A 2015-05-21 2016-05-20 Ansteuern mehrerer lichtquellen Pending DE102016109293A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/718,956 US9974130B2 (en) 2015-05-21 2015-05-21 Driving several light sources
US14/718,956 2015-05-21

Publications (1)

Publication Number Publication Date
DE102016109293A1 true DE102016109293A1 (de) 2017-01-05

Family

ID=57326072

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102016109293.2A Pending DE102016109293A1 (de) 2015-05-21 2016-05-20 Ansteuern mehrerer lichtquellen

Country Status (3)

Country Link
US (1) US9974130B2 (de)
CN (1) CN106169285B (de)
DE (1) DE102016109293A1 (de)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9781800B2 (en) * 2015-05-21 2017-10-03 Infineon Technologies Ag Driving several light sources
US10206252B2 (en) 2016-09-08 2019-02-12 Infineon Technologies Ag Driving several light sources
US9661708B1 (en) * 2016-09-08 2017-05-23 Infineon Technologies Ag Driving several light sources
US9918367B1 (en) 2016-11-18 2018-03-13 Infineon Technologies Ag Current source regulation
EP3393205A1 (de) * 2017-04-21 2018-10-24 Infineon Technologies AG Synchronisation für lichtquellentreiberschaltung
EP3393206A1 (de) * 2017-04-21 2018-10-24 Infineon Technologies AG Pixelselektionsverfahren für einen lichtquellenmatrixtreiber

Family Cites Families (75)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2752105A1 (de) 1977-11-22 1979-05-23 Siemens Ag Koordinatenschreiber
US5184114A (en) 1982-11-04 1993-02-02 Integrated Systems Engineering, Inc. Solid state color display system and light emitting diode pixels therefor
JPH0736449B2 (ja) 1984-11-02 1995-04-19 ゼロツクス コーポレーシヨン 発光ダイオード印刷アレイの製造法
EP0282653B1 (de) 1987-03-18 1995-11-15 Agfa-Gevaert N.V. Monolithische Integration einer Matrix von lichtemittierenden Elementen und Steuerelektronik
US4967192A (en) 1987-04-22 1990-10-30 Hitachi, Ltd. Light-emitting element array driver circuit
EP0335553B1 (de) 1988-03-18 1999-09-15 Nippon Sheet Glass Co., Ltd. Selbstabtastende Anordnung von lichtemittierenden Bauelementen
GB2249428A (en) 1988-08-11 1992-05-06 Plessey Co Plc Connections for led arrays
DE3931262A1 (de) 1989-09-19 1991-03-28 Siemens Ag Monolithisch integrierte led-anordnung in zeilenform
JP3256225B2 (ja) 1990-06-26 2002-02-12 ネクスプレス・ソリューションズ・エルエルシー Ledアレイ・プリンタ
JPH04293274A (ja) 1991-03-22 1992-10-16 Eastman Kodak Japan Kk 発光装置
US5453386A (en) 1994-05-09 1995-09-26 Motorola, Inc. Method of fabrication of implanted LED array
US5449926A (en) 1994-05-09 1995-09-12 Motorola, Inc. High density LED arrays with semiconductor interconnects
JPH0830231A (ja) 1994-07-18 1996-02-02 Toshiba Corp Ledドットマトリクス表示器及びその調光方法
US5940683A (en) 1996-01-18 1999-08-17 Motorola, Inc. LED display packaging with substrate removal and method of fabrication
US5798535A (en) 1996-12-20 1998-08-25 Motorola, Inc. Monolithic integration of complementary transistors and an LED array
US5866922A (en) 1996-12-23 1999-02-02 Motorola, Inc. Color display with integrated semiconductor leds and organic electroluminescent devices
JP3381582B2 (ja) 1997-06-27 2003-03-04 カシオ電子工業株式会社 光書き込みヘッド駆動装置、及びその装置を使用する光書き込みヘッド駆動方法
US6965361B1 (en) 1998-06-16 2005-11-15 Agilent Technologies, Inc. Method of manufacture of active matrix addressed polymer LED display
TW515109B (en) * 1999-06-28 2002-12-21 Semiconductor Energy Lab EL display device and electronic device
JP3912207B2 (ja) * 2001-11-12 2007-05-09 セイコーエプソン株式会社 画像表示方法、画像表示装置及び電子機器
JP2003209280A (ja) 2002-01-11 2003-07-25 Hitachi Cable Ltd 発光ダイオードアレイ
JP3923341B2 (ja) 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
JP3989756B2 (ja) 2002-03-18 2007-10-10 シャープ株式会社 表示装置およびその走査回路検査方法
US6806497B2 (en) 2002-03-29 2004-10-19 Seiko Epson Corporation Electronic device, method for driving the electronic device, electro-optical device, and electronic equipment
JP4391128B2 (ja) * 2002-05-30 2009-12-24 シャープ株式会社 表示装置のドライバ回路およびシフトレジスタならびに表示装置
US7265572B2 (en) 2002-12-06 2007-09-04 Semicondcutor Energy Laboratory Co., Ltd. Image display device and method of testing the same
GB0228479D0 (en) 2002-12-06 2003-01-08 Koninkl Philips Electronics Nv Intergrated circuit arrangement,intergrated circuit,matrix array device and electronic device
JP4794810B2 (ja) 2003-03-20 2011-10-19 シャープ株式会社 半導体装置の製造方法
KR100749359B1 (ko) * 2003-05-13 2007-08-16 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 액티브 매트릭스형 표시 장치
US8264431B2 (en) 2003-10-23 2012-09-11 Massachusetts Institute Of Technology LED array with photodetector
JP2007535728A (ja) 2004-02-24 2007-12-06 ニューライト・コーポレイション フラットパネルディスプレイ用ペンライト・タッチスクリーン・データ入力システムおよび方法
US20050200291A1 (en) 2004-02-24 2005-09-15 Naugler W. E.Jr. Method and device for reading display pixel emission and ambient luminance levels
JP4319078B2 (ja) 2004-03-26 2009-08-26 シャープ株式会社 半導体装置の製造方法
JP4665419B2 (ja) 2004-03-30 2011-04-06 カシオ計算機株式会社 画素回路基板の検査方法及び検査装置
EP2104110B1 (de) * 2004-06-14 2013-08-21 Semiconductor Energy Laboratory Co, Ltd. Schieberegister und Halbleiter - Displayeinrichtung
US20060007206A1 (en) 2004-06-29 2006-01-12 Damoder Reddy Device and method for operating a self-calibrating emissive pixel
EP1794797B1 (de) 2004-07-28 2015-09-09 Quantum Semiconductor, LLC Layouts zur monolithischen integration von cmos und abgelagerten photonischen aktivschichten
US20070008297A1 (en) 2005-04-20 2007-01-11 Bassetti Chester F Method and apparatus for image based power control of drive circuitry of a display pixel
WO2006121914A2 (en) 2005-05-05 2006-11-16 Nuelight Corporation Pixel slice architecture for flat panel display technology
TWI341510B (en) 2006-01-26 2011-05-01 Au Optronics Corp Driver and driving method of semiconductor light emitting device array
US8199074B2 (en) 2006-08-11 2012-06-12 Chimei Innolux Corporation System and method for reducing mura defects
US8130420B2 (en) 2006-10-26 2012-03-06 Xerox Corporation System for programming a plurality of chips, such as photosensor chips or ink-jet chips, with operating parameters
US8188942B2 (en) 2007-03-08 2012-05-29 Lg Electronics Inc. Light emitting device
TWI374419B (en) 2007-05-15 2012-10-11 Analog Integrations Corp Control circuit of area control driving circuit for led light source and controlling method thereof
US7687812B2 (en) 2007-06-15 2010-03-30 Tpo Displays Corp. Light-emitting diode arrays and methods of manufacture
US20090033643A1 (en) 2007-07-30 2009-02-05 Honeywell International, Inc. Integrated display module
US8441018B2 (en) 2007-08-16 2013-05-14 The Trustees Of Columbia University In The City Of New York Direct bandgap substrates and methods of making and using
GB0721567D0 (en) * 2007-11-02 2007-12-12 Cambridge Display Tech Ltd Pixel driver circuits
US7514989B1 (en) 2007-11-28 2009-04-07 Dialog Semiconductor Gmbh Dynamic matching of current sources
US20090251391A1 (en) 2008-04-02 2009-10-08 Solomon Systech Limited Method and apparatus for power recycling in a display system
BRPI0907866A2 (pt) * 2008-04-18 2015-07-21 Sharp Kk Dispositivo de exibição e terminal móvel
GB0819448D0 (en) 2008-10-23 2008-12-03 Cambridge Display Tech Ltd Connected display pixel drive chiplets
KR101517207B1 (ko) * 2008-11-06 2015-05-04 페어차일드코리아반도체 주식회사 제어 장치 및 이를 이용하는 led 발광 장치
TWI462284B (zh) 2008-12-30 2014-11-21 Ind Tech Res Inst 畫素陣列佈局
JP5222165B2 (ja) 2009-01-27 2013-06-26 株式会社沖データ 光源装置及びそれを有するヘッドアップディスプレイ装置
US20100201275A1 (en) 2009-02-06 2010-08-12 Cok Ronald S Light sensing in display device
US20100277400A1 (en) 2009-05-01 2010-11-04 Leadis Technology, Inc. Correction of aging in amoled display
WO2011007677A1 (en) * 2009-07-17 2011-01-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5320270B2 (ja) 2009-11-25 2013-10-23 株式会社沖データ 表示パネルの製造方法
KR101038852B1 (ko) 2009-12-09 2011-06-03 삼성전기주식회사 에러 검출 기능을 갖는 led 구동 회로
TWI441119B (zh) 2010-04-02 2014-06-11 Arolltech Co Ltd 具內嵌觸控裝置之顯示器
EP2387021A1 (de) 2010-05-12 2011-11-16 Dialog Semiconductor GmbH Verbindungstest für OLED-Modul auf Grundlage eines Treiberchips
CN102792364B (zh) * 2010-06-01 2015-05-06 夏普株式会社 显示装置
JP5616768B2 (ja) 2010-12-08 2014-10-29 ローム株式会社 発光素子の駆動回路、それを用いた発光装置および電子機器
CN103609021B (zh) * 2011-06-30 2016-09-21 夏普株式会社 触发器、移位寄存器、显示面板以及显示装置
US9361823B2 (en) * 2012-03-14 2016-06-07 Sharp Kabushiki Kaisha Display device
DE202012104937U1 (de) 2012-03-22 2013-01-14 Insta Elektro Gmbh LED-Leuchtfeldschaltung
WO2013170460A1 (zh) 2012-05-16 2013-11-21 深圳市摩西尔电子有限公司 一种led显示屏恒流驱动控制系统及其输出电流控制方法
EP2890925B1 (de) 2012-08-31 2016-04-06 Koninklijke Philips N.V. Modularer led-anordnungsraster und verfahren zur bereitstellung eines derartigen modularen led-anordnungsrasters
KR101941696B1 (ko) 2012-09-10 2019-04-15 삼성디스플레이 주식회사 표시 장치
US9129578B2 (en) 2012-09-28 2015-09-08 Innocom Technology (Shenzhen) Co., Ltd. Shift register circuit and display device using the same
US9153171B2 (en) 2012-12-17 2015-10-06 LuxVue Technology Corporation Smart pixel lighting and display microcontroller
TWI505002B (zh) 2013-02-05 2015-10-21 Lextar Electronics Corp 發光二極體顯示面板
KR102022696B1 (ko) 2013-04-30 2019-11-05 삼성디스플레이 주식회사 유기 발광 표시 장치
JP6544674B2 (ja) 2015-03-02 2019-07-17 パナソニックIpマネジメント株式会社 点灯装置、前照灯装置及び車両

Also Published As

Publication number Publication date
CN106169285A (zh) 2016-11-30
US9974130B2 (en) 2018-05-15
US20160345397A1 (en) 2016-11-24
CN106169285B (zh) 2019-02-19

Similar Documents

Publication Publication Date Title
DE102016109296B4 (de) Ansteuern mehrerer Lichtquellen
DE102016109293A1 (de) Ansteuern mehrerer lichtquellen
DE102017127096A1 (de) Stromquellenregelung
DE2439577C2 (de) Verfahren zum Prüfen von hochintegrierten logischen Schaltungen und Einrichtung zur Durchführung des Verfahrens
DE3813664A1 (de) Ansteuerschaltung fuer ein feld aus lichtemittierenden elementen
DE2111979A1 (de) Feldeffekt-Halbleitereinrichtung
DE102014115204B4 (de) Testen von Vorrichtungen
DE102012111247A1 (de) Optoelektronisches Halbleiterbauteil
DE102006037342A1 (de) Schaltung für ein Kraftfahrzeug, insbesondere zur Ansteuerung einer Beleuchtungseinrichtung
DE1762172C3 (de) Verknüpfungsschaltung mit Stromübernahmeschaltern
DE60026140T2 (de) Elektrolumineszensanzeige mit aktiver matrix
DE102017120689A1 (de) Treiben mehrerer Lichtquellen
DE102009060873A1 (de) Integrierte Schaltung zum schnellen Schalten von hohen Strömen
DE112018002242T5 (de) Verbesserte strommessung für integrierte schaltungsanordnungen
DE10322246A1 (de) Für Energieversorgung bestimmtes internes Spannungs-Steuergerät mit zwei Schaltkreisen zur Erzeugung von zwei Referenzspannungen für interne Energiezufuhr
DE19527487C1 (de) Schaltungsanordnung zum Prüfen der Funktionsfähigkeit einer Stromüberwachungsschaltung für einen Leistungstransistor
EP0735493B1 (de) Bus-Treiberschaltung
DE102012219027A1 (de) Treiberschaltungen für lichtemittierende Elemente
DE112021006053T5 (de) Treibervorrichtung für ein lichtemittierendes element
EP3701276B1 (de) Integrierte schaltung und asic
DE102015101815B4 (de) Präzisionsstromerfassung
DE19813197B4 (de) Testschaltung zum Gleichstromtesten eines LSI und Verfahren zum Gleichstromtesten
DE19842208A1 (de) Integrierter Schaltkreis mit zwei Betriebszuständen
EP0037965A2 (de) Einrichtung zum Prüfen einer digitalen Schaltung mittels in diese Schaltung eingebauter Prüfschaltungen
DE102014012660A1 (de) Konfigurierbare Schnittstellenschaltung

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H05B0037020000

Ipc: H05B0045460000

R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H05B0047165000

Ipc: H05B0045460000

R016 Response to examination communication
R016 Response to examination communication