DE102014105824A1 - Phaseninterpolator - Google Patents

Phaseninterpolator Download PDF

Info

Publication number
DE102014105824A1
DE102014105824A1 DE102014105824.0A DE102014105824A DE102014105824A1 DE 102014105824 A1 DE102014105824 A1 DE 102014105824A1 DE 102014105824 A DE102014105824 A DE 102014105824A DE 102014105824 A1 DE102014105824 A1 DE 102014105824A1
Authority
DE
Germany
Prior art keywords
phase
capacitors
input
phase interpolator
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE102014105824.0A
Other languages
English (en)
Other versions
DE102014105824B4 (de
Inventor
Franz Kuttner
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Deutschland GmbH
Original Assignee
Intel Mobile Communications GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Mobile Communications GmbH filed Critical Intel Mobile Communications GmbH
Publication of DE102014105824A1 publication Critical patent/DE102014105824A1/de
Application granted granted Critical
Publication of DE102014105824B4 publication Critical patent/DE102014105824B4/de
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/10Angle modulation by means of variable impedance
    • H03C3/12Angle modulation by means of variable impedance by means of a variable reactive element
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S1/00Beacons or beacon systems transmitting signals having a characteristic or characteristics capable of being detected by non-directional receivers and defining directions, positions, or position lines fixed relatively to the beacon transmitters; Receivers co-operating therewith
    • G01S1/02Beacons or beacon systems transmitting signals having a characteristic or characteristics capable of being detected by non-directional receivers and defining directions, positions, or position lines fixed relatively to the beacon transmitters; Receivers co-operating therewith using radio waves
    • G01S1/08Systems for determining direction or position line
    • G01S1/20Systems for determining direction or position line using a comparison of transit time of synchronised signals transmitted from non-directional antennas or antenna systems spaced apart, i.e. path-difference systems
    • G01S1/30Systems for determining direction or position line using a comparison of transit time of synchronised signals transmitted from non-directional antennas or antenna systems spaced apart, i.e. path-difference systems the synchronised signals being continuous waves or intermittent trains of continuous waves, the intermittency not being for the purpose of determining direction or position line and the transit times being compared by measuring the phase difference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Theoretical Computer Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

Es wird ein Phaseninterpolator bereitgestellt. Der Phaseninterpolator umfasst eine Vielzahl von Kondensatoren, einen ersten Eingang für ein Taktsignal, einen zweiten Eingang für ein phasenverschobenes Taktsignal und einen Ausgang. Der Phaseninterpolator ist zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang eingerichtet.

Description

  • HINTERGRUND
  • Digital-Zeit-Wandler (DZW) werden zum Umwandeln von Digitalinformationen in eine Zeitinformation oder eine Phasenverschiebung benutzt. Diese Zeitinformation oder Phasenverschiebung kann zum Erzeugen eines frequenz- oder phasenmodulierten Takts in einem Sender benutzt werden.
  • Digital-Zeit-Wandler sind attraktiv geworden, da es in jüngsten Jahren möglich geworden ist, HFDAW (HFDAW = Hochfrequenz-Digital-Analog-Wandler) zu implementieren oder zu realisieren, die in der Lage sind, digitale Daten direkt in den HF-Bereich (HF = Hochfrequenz) zu übertragen. Diese HFDAW können im IQ-(I = in-phase-phasengleichen; Q = Quadratur-) oder Polarmodus betrieben werden.
  • Im IQ-Modus kann ein fester Takt benutzt werden und die Phasenmodulation geschieht durch Addieren von zwei orthogonalen Vektoren. Es wird kein besonderer Frequenz- oder Phasenmodulator benötigt, jedoch besteht ein Nachteil dieses Verfahrens in einem Verlust der Quadratwurzel von zwei von Wirkungsgrad, wenn die zwei Vektoren zusammensummiert werden müssen.
  • Energiewirtschaftlicher ist der Polarmodus, wo die Amplitudenmodulation durch einen HFDAW geschieht und die Phaseninformation durch Modulieren einer Phasenregelschleife (PLL = Phase Locked Loop) geliefert wird. Dieser Polarmodus wirkt gut für niedrige Basisbandsignalbandbreite, aber bei modernen Funknormen wie LTE (LTE = Long Term Evolution-Langzeitentwicklung) wird die Bandbreite 40 MHz und mehr. Diese Bandbreite ist zu hoch zum Modulieren einer PLL.
  • KURZE BESCHREIBUNG
  • Es wird ein Phaseninterpolator bereitgestellt. Der Phaseninterpolator umfasst eine Vielzahl von Kondensatoren, einen ersten Eingang für ein Taktsignal, einen zweiten Eingang für ein Phasenverschiebungstaktsignal und einen Ausgang. Der Phaseninterpolator ist eingerichtet zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang.
  • Es wird ein Digital-Zeit-Wandler (DZW) bereitgestellt. Der Digital-Zeit-Wandler umfasst einen Taktsignalgeber, einen Phaseninterpolator und ein Tiefpassfilter. Der Taktsignalgeber ist eingerichtet zum Bereitstellen eines Taktsignals und eines phasenverschobenen Taktsignals. Der Phaseninter-polator umfasst einen ersten Eingang für das Taktsignal, einen zweiten Eingang für das phasenverschobene Taktsignal und einen Ausgang. Der Phaseninterpolator ist eingerichtet zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang. Das Tiefpassfilter ist eingerichtet zum Tiefpassfiltern des interpolierten, modulierten Phaseninformationssignals zum Erhalten eines modulierten Phasensignals.
  • Es wird eine Mobilkommunikationsvorrichtung bereitgestellt. Die Mobilkommunikationsvorrichtung umfasst eine HF-Schaltung eingerichtet zum Bereitstellen oder Empfangen von HF-Signalen und eine an die HF-Schaltung angekoppelte Antenne. Die HF-Schaltung umfasst einen Phaseninterpolator umfassend einen ersten Eingang für ein Taktsignal, einen zweiten Eingang für ein Phasenverschiebungstaktsignal, einen Ausgang und eine Vielzahl von Kondensatoren. Der Phaseninterpolator ist eingerichtet zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang.
  • KURZE BESCHREIBUNG DER ZEICHNUNGEN
  • 1 zeigt ein Blockschaltbild einer beispielhaften Mobilkommunikationsvorrichtung;
  • 2 zeigt ein Blockschaltbild eines Phaseninterpolators;
  • 3 zeigt ein Blockschaltbild eines Digital-Zeit-Wandlers;
  • 4 zeigt ein Blockschaltbild des Digital-Zeit-Wandlers und Diagramme von an verschiedenen Knoten des Digital-Zeit-Wandlers gegenwärtigen Signalen;
  • 5 zeigt ein Blockschaltbild des Taktsignalgebers und des Phaseninterpolators;
  • 6 zeigt ein Blockschaltbild eines Phaseninterpolators umfassend ein Array von Kondensatorzellen;
  • 7a zeigt in einem Diagramm Simulationsergebnisse einer Zeitverschiebung des Digital-Zeit-Wandlers, und
  • 7b zeigt in einem Diagramm eine inhärente Nichtlinearität des Digital-Zeit-Wandlers.
  • 8 ist ein Flussdiagramm eines Verfahrens zum Betreiben eines Phaseninterpolators.
  • AUSFÜHRLICHE BESCHREIBUNG
  • In der folgenden Beschreibung werden gleiche oder gleichwertige Elemente oder Elemente mit gleicher oder gleichwertiger Funktionalität in der folgenden Beschreibung durch gleiche oder gleichwertige Bezugsziffern bezeichnet.
  • 1 zeigt ein Blockschaltbild einer beispielhaften Mobilkommunikationsvorrichtung 100 mit einem digitalen Basisbandprozessor 102 und einer an den Basisbandprozessor 102 und an einen Antennenanschluss 106 angekoppelten HF-Vorstufe 104. Der Antennenanschluss 106 ist vorgesehen, um Verbindung einer Antenne 108 mit der Mobilkommunikationsvorrichtung 100 zu erlauben. Der Basisbandprozessor 102 erzeugt über die Antenne 108 zu übertragende Signale, die zur HF-Vorstufe 104 weitergeleitet werden und ein zur Übertragung über die Antenne 108 zum Antennenanschluss 106 ausgegebenes Sendesignal erzeugen. Auch kann die HF-Vorstufe 104 Signale über den Antennenanschluss 106 von der Antenne 108 empfangen und jeweilige Signale zum Basisbandprozessor 102 zum Verarbeiten der Empfangssignale bereitstellen.
  • Der ausführlicher unten beschriebene Phasenmodulator kann in der HF-Vorstufe 104 der Mobilkommunikationsvorrichtung implementiert sein. Weiterhin kann der ausführlicher unten beschriebene Phaseninterpolator zum Implementieren oder Realisieren eines Digital-Zeit-Wandlers (DZW) der HF-Vorstufe 104 der Mobilkommunikationsvorrichtung 100 benutzt werden.
  • Die Mobilkommunikationsvorrichtung 100 kann eine tragbare Mobilkommunikationsvorrichtung sein und kann zum Durchführen einer Sprach- und/oder Datenkommunikation gemäß einer Mobilkommunikationsnorm mit anderen Kommunikationsvorrichtungen wie anderen Mobilkommunikationsvorrichtungen oder Basisstationen eines Mobilkommunikationsnetzes eingerichtet sein. Mobilkommunikationsvorrichtungen können ein mobiles Handgerät wie beispielsweise ein Mobiltelefon oder ein Smartphone, einen Tablet-PC, ein Breitbandmodem, einen Laptop, ein Notebook, einen Router, eine Vermittlung, einen Zwischenregenerator oder einen PC umfassen. Auch kann die Mobilkommunikationsvorrichtung 100 eine Basisstation eines Kommunikationsnetzes sein.
  • 2 zeigt ein Blockschaltbild eines Phaseninterpolators 120. Der Phaseninterpolator 120 umfasst eine Vielzahl von Kondensatoren 122_1 bis 122_n, einen ersten Eingang 124_1 für ein Taktsignal clk, einen zweiten Eingang 124_2 für ein phasenverschobenes Taktsignal clk_90 und einen Ausgang 126. Der Phaseninterpolator 120 ist eingerichtet zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals 128 durch Umschalten in Abhängigkeit von einer Modulationsinformation 130 einer ersten Anzahl der Kondensatoren 122_1 bis 122_i zwischen dem ersten Eingang 124_1 und dem Ausgang 126 und einer zweiten Anzahl der Kondensatoren 122_i+1 bis 122_n zwischen dem zweiten Eingang 124_2 und dem Ausgang 126.
  • Man beachte, dass der Phaseninterpolator 120 bis zu n Kondensatoren 122_1 bis 122_n umfassen kann, wobei n eine natürliche Zahl größer gleich 2 (n ≥ 2) ist. Beispielsweise kann der Phaseninterpolator 120 2, 4, 8, 16, 32, 64, 128, 256, 512, 1024, 2048, 4096, 8192 oder noch mehr Kondensatoren 122_1 bis 122_n umfassen.
  • Die erste Anzahl von Kondensatoren 122_1 bis 122_i und die zweite Anzahl von Kondensatoren 122_i+1 bis 122_n kann die Vielzahl von Kondensatoren 122_1 bis 222_n bilden. Anders gesagt kann der Phaseninterpolator 120 eingerichtet sein zum Verbinden in Abhängigkeit von der Modulationsinformation von i Kondensatoren 122_1 bis 122_i der Vielzahl von Kondensatoren 122_1 bis 122_n mit dem ersten Eingang 124_1 und zum Verbinden von n – i Kondensatoren 122_i+1 bis 122_n der Vielzahl von Kondensatoren 122_1 bis 122_n mit dem zweiten Eingang 124_2, wobei i eine natürliche Zahl größer gleich Null und kleiner gleich n (0 < i < n) ist. Anders gesagt kann der Phaseninterpolator 120 zum Verbinden in Abhängigkeit von der Modulationsinformation 130 jedes Kondensators der Vielzahl von Kondensatoren 122_1 bis 122_n entweder mit dem ersten Eingang 124_1 oder dem zweiten Eingang 124_2 eingerichtet sein. Anders gesagt kann der Phaseninterpolator zum Umschalten jedes Kondensators der Vielzahl von Kondensatoren 122_1 bis 122_n entweder zwischen dem ersten Eingang 124_1 und dem Ausgang 126 oder zwischen dem zweiten Eingang 124_2 und dem Ausgang 126 eingerichtet sein.
  • Natürlich kann der Phaseninterpolator 120 auch zum Verbinden in Abhängigkeit von der Modulationsinformation nur einer gewissen Anzahl der Vielzahl von Kondensatoren 122_1 bis 122_n zwischen dem ersten Eingang 124_1 und dem Ausgang bzw. zwischen dem zweiten Eingang 124_2 und dem Ausgang eingerichtet sein. So könnten in Abhängigkeit von der Modulationsinformation einige Kondensatoren der Vielzahl von Kondensatoren 122_1 bis 122_n weder mit dem ersten Eingang 124_1 noch mit dem zweiten Eingang 124_2 verbunden sein.
  • Die Vielzahl von Kondensatoren 122_1 bis 122_n kann in einer Ausführungsform den gleichen Kapazitätswert umfassen. Natürlich ist es auch möglich, dass die Vielzahl von Kondensatoren 122_1 bis 122_n in einer Ausführungsform unterschiedliche Kapazitätswerte umfasst. In diesem Fall kann der Phaseninterpolator 120 zum Verbinden der Kondensatoren der Vielzahl von Kondensatoren 122_1 bis 122_n mit dem jeweiligen Eingang 124_1 und 124_2 eingerichtet sein, die annähernd einem Kapazitätswert entsprechend der aktuellen Modulationsinformation 130 entsprechen.
  • Das phasenverschobene Taktsignal clk_90 kann eine phasenverschobene Fassung des Taktsignals clk sein, z.B. eine um 5°, 10°, 20°, 30°, 40°, 50° 60°, 70°, 80°, 90°, 100°, 110°, 120°, 130°, 140°, 150°, 160°, 170°, 180° phasenverschobene Fassung des Taktsignals clk.
  • 3 zeigt ein Blockschaltbild eines Digital-Zeit-Wandlers (DZW) 131. Der Digital-Zeit-Wandler 131 umfasst einen Taktsignalgeber 132, ein Tiefpassfilter 134 und den oben beschriebenen Phaseninterpolator 120. Der Taktsignalgeber 132 kann zum Bereitstellen des Taktsignals clk und des phasenverschobenen Taktsignals clk_90 eingerichtet sein. Das Tiefpassfilter 134 kann zum Tiefpassfiltern des interpolierten, modulierten Phaseninformationssignals 128 eingerichtet sein, um ein moduliertes Phasensignal 136 zu erhalten.
  • Das Tiefpassfilter 134 kann einen Eingang 144 eingerichtet zum Empfangen des interpolierten, modulierten Phaseninformationssignals 128 vom Ausgang 126 (Knoten CXXX) des Phaseninterpolators 120 und einen Ausgang 146 eingerichtet zum Bereitstellen des modulierten Phasensignals 136 umfassen. Der Eingang 144 des Tiefpassfilters 134 kann daher mit dem Ausgang 126 des Phaseninterpolators 120 verbunden sein.
  • Das Tiefpassfilter 134 kann einen Induktor L und einen Kondensator C umfassen, wobei der Induktor L in Reihe zwischen den Eingang 144 und den Ausgang 146 des Tiefpassfilters 134 geschaltet sein kann und wobei der Kondensator C in Reihe zwischen den Ausgang 146 des Tiefpassfilters 134 und einem Bezugsanschluss eingerichtet zum Bereitstellen eines Bezugspotentials, z.B. einem Erdanschluss eingerichtet zum Bereitstellen von Erdpotential, geschaltet sein kann.
  • Wie in 3 angedeutet kann der Phaseninterpolator 120 eine Vielzahl von Invertern 138_1 bis 138_n umfassen. Dadurch kann der Phaseninterpolator 120 zum Verbinden der ersten Anzahl der Kondensatoren 122_1 bis 122_i mit dem ersten Eingang 124_1 über eine erste Anzahl der Inverter 138_1 bis 138_i und zum Verbinden der zweiten Anzahl von Kondensatoren 122_i+1 bis 122_n mit dem zweiten Eingang 124_2 über eine zweite Anzahl der Inverter 138_i+1 bis 138_n eingerichtet sein.
  • Anders gesagt kann der Phaseninterpolator 120 eine Vielzahl von Kondensatorzellen 140_1 bis 140_n umfassen, wobei jede Kondensatorzelle der Vielzahl von Kondensatorzellen 140_1 bis 140_n einen Inverter der Vielzahl von Invertern 138_1 bis 138_n umfasst und einen Kondensator der Vielzahl von in Reihe geschalteten Kondensatoren 122_1 bis 122_n. Dadurch kann der Phaseninterpolator 120 zum Verbinden in Abhängigkeit von der Modulationsinformation 130 jeder Kondensatorzelle der Vielzahl von Kondensatorzellen 140_1 bis 140_n entweder zwischen dem ersten Eingang 124_1 und dem Ausgang 126 oder zwischen dem zweiten Eingang 124_2 und dem Ausgang 126 eingerichtet sein. Anders gesagt kann der Phaseninterpolator 120 zum Umschalten in Abhängigkeit von der Modulationsinformation 130 einer ersten Anzahl der Kondensatorzellen 140_1 bis 140_i zwischen dem ersten Eingang 124_1 und dem Ausgang 126 und einer zweiten Anzahl der Kondensatorzellen 140_i+1 bis 140_n zwischen dem zweiten Eingang 124_2 und dem Ausgang 126 eingerichtet sein.
  • Der Digital-Zeit-Wandler 131 kann einen Analog-Digital-Wandler 142 eingerichtet zum Umwandeln des z.B. am Knoten filt vorhandenen modulierten Phasensignals 136 in ein moduliertes Taktsignal 144 umfassen. Daher kann der Digital-Zeit-Wandler 131 mit dem Ausgang 146 des Tiefpassfilters 134 verbunden sein. Weiterhin kann der Analog-Digital-Wandler 142 wenigstens einen Inverter 143 oder Vergleicher umfassen.
  • Beispielsweise kann in der vorgeschlagenen Lösung ein Taktsignal clk und ein um 90° verschobenes Taktsignal clk_90 als Eingaben in den Phaseninterpolator 120 benutzt werden. Um Null und 90 Grad phasenverschobene Signale können durch einen Teiler aus einer höheren Taktfrequenz erzeugt werden (siehe 5). Diese zwei phasenverschobenen Taktsignale clk und clk_90 können durch das Kondensatornetzwerk des Phaseninterpolators 120 interpoliert werden.
  • Dadurch befindet sich die Information für die Phase in der Amplitude des am Knoten CXXX 126 vorhandenen Signals. Diese Information kann durch Filtern der Grundfrequenz durch ein passives LC-Filter 134 wiederhergestellt werden.
  • 4 zeigt ein Blockschaltbild des Digital-Zeit-Wandlers und Diagramme von an verschiedenen Knoten des Digital-Zeit-Wandlers 131 vorhandenen Signalen.
  • Ein erstes Diagramm 150 zeigt eine Wellenform des durch den Phaseninterpolator 120 am Ausgang 126 des Phaseninterpolators 120 bereitgestellten interpolierten, modulierten Phaseninformationssignals 128. Damit bezeichnet die Ordinate die Amplitude in Volt, wobei die Abszisse die Zeit in Sekunden bezeichnet.
  • Ein zweites Diagramm 152 zeigt eine Wellenform des durch das Tiefpassfilter 134 an seinem Ausgang 146 (Knoten filt) bereitgestellten modulierten Phasensignals 136. Dabei bezeichnet die Ordinate die Amplitude in Volt, wobei die Abszisse die Zeit in Sekunden bezeichnet.
  • Ein drittes Diagramm 154 zeigt eine Wellenform des durch den Analog-Digital-Wandler 142 bereitgestellten modulierten Taktsignals 144. Dabei bezeichnet die Ordinate die Amplitude in Volt, wobei die Abszisse die Zeit in Sekunden bezeichnet.
  • Anders gesagt zeigt 4 die Wellenformen der Signale des den Phaseninterpolator 120 umfassenden Digital-Zeit-Wandlers 131.
  • Der den Phaseninterpolator 120 umfassende Digital-Zeit-Wandler 131 besitzt den Vorteil einer verbesserten Rauschleistung, da der Induktor L und der Kondensator C des Tiefpassfilters 134 nicht zu dem Phasenrauschen beitragen. Der Hauptbeitragende für das Phasenrauschen ist der mit dem Ausgang des Tiefpassfilters 134 verbundene Analog-Digital-Wandler 142. Dieser (z.B. mittels wenigstens eines Inverters 143 (wie in 4 gezeigt) oder wenigstens eines Vergleichers realisierte oder implementierte) Analog-Digital-Wandler 142 kann zum Aufbereiten eines CMOS (CMOS = Complementary Metal Oxide Semiconductor – komplementärer Metall-Oxid-Halbleiter) Rechtecktakts aus einem sinusförmigen Signal am Knoten filt eingerichtet sein. Die begrenzte Nachführgeschwindigkeit des Sinussignals auf der Schaltebene des Wandlers 142 ist der Grund für Wärme- und Flimmerrauschen. Der Anfangs- und Endpunkt, z.B. 0° und 90°, sind durch die Konstruktion gegeben. Man beachte, dass eine Interpolation auch für andere grobe Phasenverschiedungen durchgeführt werden kann, z.B. 0° und 60°, in welchem Fall Anfangs- und Endpunkt 0° und 60° sind.
  • Das erzeugte Signal kann durch das LC-Tiefpassfilter 134 gefiltert werden, so dass zum Erhöhen der digitalen Auflösung Sigma-Delta-Modulation benutzt werden kann. Weit abgelegtes Rauschen, das für Senderanwendung kritisch ist, kann durch das LC-Filter unterdrückt werden.
  • 5 zeigt ein Blockschaltbild des Taktsignalgebers 132 und des Phaseninterpolators 120. Nach der Darstellung in 5 kann der Taktsignalgeber 132 zum Bereitstellen des Taktsignals clk und des phasenverschobenen Taktsignals clk_90 basierend auf einem Taktsignal mit einer höheren Taktfrequenz als das Taktsignal clk und das phasenverschobenene Taktsignal clk_90 eingerichtet sein.
  • Der Taktsignalgeber 132 kann einen Lokaloszillator 160 eingerichtet zum Bereitstellen eines Taktsignals mit einer höheren Taktfrequenz als die Taktfrequenz des Taktsignals und des phasenverschobenen Taktsignals clk_90 umfassen.
  • Weiterhin kann der Taktsignalgeber 132 einen ersten Teiler 162, einen zweiten Teiler 164, einen dritten Teiler 166 und einen Multiplexer 168 umfassen. Der erste Teiler 162 kann einen ersten mit dem Lokaloszillator verbundenen Eingang und vier Ausgänge umfassen. Der zweite Teiler 164 kann zwei mit zwei der vier Ausgänge des ersten Teilers 164 verbundene Eingänge und vier Ausgänge umfassen. Der dritte Teiler 166 kann zwei mit den anderen zwei der vier Ausgänge des ersten Teilers 164 verbundene Eingänge und vier Ausgänge umfassen. Der Multiplexer kann acht Eingänge und zwei Ausgänge zum Bereitstellen des Taktsignals clk und des phasenverschobenen Taktsignals clk_90 umfassen, wobei vier der acht Eingänge mit den vier Ausgängen des zweiten Teilers 164 verbunden sind und wobei die anderen vier der acht Eingänge mit den vier Ausgängen des zweiten Teilers 164 verbunden sind.
  • Beispielsweise kann der lokale Oszillator 160 zum Bereitstellen eines Taktsignals mit einer Taktfrequenz von 8 GHz eingerichtet sein, wobei der Taktsignalgeber 132 zum Bereitstellen eines Taktsignals clk und eines phasenverschobenen Taktsignals clk_90 eingerichtet sein kann, die jeweils eine Taktfrequenz von 2 GHz aufweisen, mittels des ersten Teilers 162, des zweiten Teilers 164, des dritten Teilers 166 und des Multiplexers 168.
  • 6 zeigt ein Blockschaltbild eines Phaseninterpolators 120 umfassend ein Array von Kondensatorzellen 140_1 bis 140_n (n = 256). Jede Kondensatorzelle umfasst einen Kondensator der Vielzahl von Kondensatoren 122_1 bis 122_n (n = 256) und einen Multiplexer 172_1 bis 172_n (n = 256) eingerichtet zum Verbinden des Kondensators 122_1 bis 122_n (n = 256) der jeweiligen Kondensatorzelle 140_1 bis 140_n (n = 256), in Abhängigkeit von der Modulationsinformation entweder mit dem ersten Eingang 124_1 des Phaseninterpolators 120 oder dem zweiten Eingang 124_2 des Phaseninterpolators 120.
  • Beispielsweise kann die erste Kondensatorzelle 140_1 der Vielzahl von Kondensatorzellen 122_1 bis 122_n (n = 256) einen ersten Multiplexer 172_1 und einen ersten Kondensator 122_1 in Reihe zwischen den ersten Multiplexer 172_1 und den Ausgang 126 des Phaseninterpolators 120 geschaltet umfassen. Der erste Multiplexer 172_1 kann zum Verbinden in Abhängigkeit von der Modulationsinformation des ersten Kondensators 122_1, entweder mit dem ersten Eingang 124_1 des Phaseninterpolators 120 oder dem zweiten Eingang 124_2 des Phaseninterpolators 120 eingerichtet sein.
  • Auf ähnliche Weise kann die zweite Kondensatorzelle 140_2 der Vielzahl von Kondensatorzellen 122_1 bis 122_n (n = 256) einen zweiten Multiplexer 172_2 und einen zweiten Kondensator 122_2 in Reihe zwischen den zweiten Multiplexer 172_2 und den Ausgang 126 des Phaseninterpolators 120 geschaltet umfassen. Der zweite Multiplexer 172_2 kann zum Verbinden in Abhängigkeit von der Modulationsinformation des zweiten Kondensators 122_2 entweder mit dem ersten Eingang 124_1 des Phaseninterpolators 120 oder mit dem zweiten Eingang 124_2 des Phaseninterpolators 120 eingerichtet sein.
  • Jeder Multiplexer 172_1 bis 172_n kann in einer Ausführungsform zwei Inverter umfassen, wobei ein erster Inverter der zwei Inverter mit dem ersten Eingang 124_1 des Phaseninterpolators 120 verbunden sein kann, wobei ein zweiter Inverter der zwei Inverter mit dem zweiten Eingang 124_1 des Phaseninterpolators 120 verbunden sein kann. Dabei kann jeder Multiplexer 172_1 bis 172_n zum Aktivieren eines der zwei Inverter und zum Deaktivieren des anderen in Abhängigkeit von der Modulationsinformation eingerichtet sein.
  • Beispielsweise kann der erste Multiplexer 172_1 der ersten Kondensatorzelle 140_1 einen ersten Inverter 138_1_1 und einen zweiten Inverter 138_1_2 umfassen. Der erste Inverter 138_1_1 kann in Reihe zwischen den ersten Eingang 124_1 des Phaseninterpolators 120 und den ersten Kondensator 122_1 geschaltet sein, wobei der zweite Inverter 138_1_2 in Reihe zwischen den zweiten Eingang 124_2 des Phaseninterpolators 120 und den ersten Kondensator 122_1 geschaltet sein kann. Dabei kann der erste Multiplexer 172_1 zum Verbinden des ersten Kondensators 122_1 entweder mit dem ersten Eingang 124_1 des Phaseninterpolators 120 über den ersten Inverter 138_1_1 oder dem zweiten Eingang 124_2 des Phaseninterpolators 120 über den zweiten Inverter 138_1_2 eingerichtet sein.
  • Natürlich ist es auch möglich, dass jede Kondensatorzelle der Vielzahl von Kondensatorzellen 140_1 bis 140_n zwei Kondensatoren umfasst, wobei einer der zwei Kondensatoren in Reihe zwischen den ersten Inverter des Multiplexers der jeweiligen Kondensatorzelle und den Ausgang 126 des Phaseninterpolators 120 geschaltet sein kann, und wobei der andere der zwei Kondensatoren in Reihe zwischen den zweiten Inverter des Multiplexers der jeweiligen Kondensatorzelle und den Ausgang 126 des Phaseninterpolators 120 geschaltet sein kann.
  • Man beachte, dass in der Ausführungsform der 6 der Phaseninterpolator 120 ein Array von 256 Kondensatorzellen 140_1 bis 140_n (n = 256) umfasst. Natürlich kann der Phaseninterpolators auch ein Array von 2, 4, 8, 16, 32, 64, 128, 256, 512, 1024, 2048, 4096, 8192 oder noch mehr Kondensatorzellen 140_1 bis 140_n umfassen.
  • Wie in der 6 dargestellt kann das Array von Kondensatorzellen 140_1 bis 140_n in einer Vielzahl von Zeilen und Spalten angeordnet sein, wobei der Phaseninterpolator 120 zum Umsetzen der Modulationsinformation 130 in eine Vielzahl von Zeilensteuersignalen und eine Vielzahl von Spaltensteuersignalen unter Verwendung eines Thermometercodes und zum Steuern der Multiplexer 172_1 bis 172_n der Kondensatorzellen 140_1 bis 140_2 mit den Zeilensteuersignalen und den Spaltensteuersignalen eingerichtet sein kann.
  • Bezugnehmend auf 6 können beispielsweise die Kondensatorzellen 140_1 bis 140_n in 16 Zeilen und 16 Spalten angeordnet sein, wobei der Phaseninterpolator 120 zum Umsetzen der Modulationsinformation 130 in 16 Spaltensteuersignale splt_0 bis splt_15 und 16 Zeilensteuersignale zl_0 bis zl_15 eingerichtet sein kann.
  • Weiterhin kann jede Kondensatorzelle 140_1 bis 140_n der Vielzahl von Kondensatorzellen 140_1 bis 140_n ein Logikgatter 174_1 bis 174_n eingerichtet zum Bereitstellen eines Steuersignals für den Multiplexer 172_1 bis 172_n der jeweiligen Kondensatorzelle 140_1 bis 140_n in Abhängigkeit von einem Spaltensteuersignal der Vielzahl von Spaltensteuersignalen splt_0 bis splt_15 und eines Zeilensteuersignals der Vielzahl von Zeilensteuersignalen zl_0 bis zl_15 entsprechend der jeweiligen Kondensatorzelle 140_1 bis 140_n umfassen.
  • Beispielsweise kann die erste Kondensatorzelle 140_1 der Vielzahl von Kondensatorzellen 140_1 bis 140_n ein erstes Logikgatter 174_1 eingerichtet zum Empfangen eines ersten Spaltensteuersignals splt_0 der Vielzahl von Spaltensteuersignalen splt_0 bis splt_15 und eines ersten Zeilensteuersignals zl_0 der Vielzahl von Zeilensteuersignalen zl_0 bis zl_15 und zum Bereitstellen eines Steuersignals für den ersten Multiplexer 172_1 in Abhängigkeit von dem ersten Spaltensteuersignal splt_0 und dem ersten Zeilensteuersignal zl_0 umfassen.
  • Die Logikgatter 174_1 bis 174_n können zum Durchführen einer logischen UND-Operation des Spaltensteuersignals der Vielzahl von Spaltensteuersignalen splt_0 bis splt_15 und des Zeilensteuersignals der Vielzahl von Zeilensteuersignalen zl_0 bis zl_15 entsprechend der jeweiligen Kondensatorzelle 140_1 to 140_n eingerichtet sein, wobei das Steuersignal für den Multiplexer 172_1 bis 172_n der jeweiligen Kondensatorzelle 140_1 bis 140_n is auf dem Ergebnis der UND-Operation basiert.
  • Darüber hinaus können die Logikgatter 174_1 bis 174_n der Kondensatorzellen einer Spalte mit niedrigerer Ordnung weiterhin zum Empfangen eines Spaltensteuersignals entsprechend einer Spalte mit einer höheren Ordnung (oder höheren Index) und zum Übersteuern des jeweiligen Spaltensteuersignals und des jeweiligen Zeilensteuersignals in Abhängigkeit von dem Spaltensteuersignal entsprechend der Spalte mit der höheren Ordnung (oder höheren Index) eingerichtet sein.
  • Die Logikgatter 174_1 bis 174_n können zum Durchführen einer logischen ODER-Operation des Spaltensteuersignals entsprechend der Spalte mit der höheren Ordnung und dem Ergebnis der UND-Operation eingerichtet sein, um das Steuersignal für den Multiplexer 172_1 bis 172_n der jeweiligen Kondensatorzelle 140_1 bis 140_n zu erhalten.
  • Für diesen Zweck kann jedes Logikgatter 174_1 bis 174_n ein UND-Gatter und ein ODER-Gatter umfassen, wobei das UND-Gatter zum Empfangen des Spaltensteuersignals der Vielzahl von Spaltensteuersignalen splt_0 bis splt_15 und des Zeilensteuersignals der Vielzahl von Zeilensteuersignalen zl_0 bis zl_15 entsprechend der jeweiligen Kondensatorzelle 140_1 bis 140_n eingerichtet sein kann. Das ODER-Gatter kann zum Empfangen des Spaltensteuersignals entsprechend der Spalte mit der höheren Ordnung und des durch das UND-Gatter bereitgestellten Signals zum Erhalten des Steuersignals für den Multiplexer eingerichtet sein.
  • Beispielsweise kann das erste Logikgatter ein UND-Gatter und ein ODER-Gatter umfassen, wobei das UND-Gatter zum Empfangen des ersten Spaltensteuersignals splt_0 und des ersten Zeilensteuersignals zl_0 eingerichtet ist. Das ODER-Gatter kann zum Empfangen des zweiten Spaltensteuersignals splt_1 und des durch das UND-Gatter bereitgestellten Signals zum Erhalten des Steuersignals für den ersten Multiplexer 172_1 eingerichtet sein.
  • Auf ähnliche Weise kann das zweite Logikgatter 174_2 ein UND-Gatter und ein ODER-Gatter umfassen, wobei das UND-Gatter zum Empfangen des zweiten Spaltensteuersignals splt_1 und des ersten Zeilensteuersignals zl_0 eingerichtet ist. Das ODER-Gatter kann zum Empfangen des dritten Spaltensteuersignals splt_2 und des durch das UND-Gatter bereitgestellten Signals zum Erhalten des Steuersignals für den zweiten Multiplexer 172_2 eingerichtet sein.
  • Wie in 6 dargestellt kann der Phaseninterpolator 120 einen Spaltendecodierer 190 eingerichtet zum Bereitstellen der Vielzahl von Spaltensteuersignalen basierend auf der Modulationsinformation 130 (z.B. einer 8- oder mehr-Bit-Modulationsinformation) und einen Zeilendecodierer 192 eingerichtet zum Bereitstellen der Vielzahl der Steuersignale basierend auf der Modulationsinformation umfassen.
  • Anders gesagt kann der Phaseninterpolator 120 ein Kondensatorarray mit Multiplexern sein. Sie kann wie in 6 dargestellt angeordnet sein. Bei dieser Anordnung ist eine digitale Auflösung für ein thermometercodierte Array von bis 12 Bit (4096 Schritte) oder noch mehr möglich.
  • Anders gesagt kann der Digital-Zeit-Wandler zum Durchführen einer Phaseninterpolation durch ein Kondensatornetzwerk und Umschalten eines Teils der Kondensatoren zu einem Taktsignal clk und eines anderen Teils zu einem phasenverschobenen Taktsignal clk_90 eingerichtet sein. Das Verhältnis zwischen den zwei Teilen bestimmt die sich ergebende Phasenverschiebung. Darüber hinaus kann der Digital-Zeit-Wandler zum Filtern der Information für die Phase durch ein passives LC-Filter eingerichtet sein. Weiterhin kann der Digital-Zeit-Wandler zum Wiederherstellen des Takts nach dem Filter durch Inverter oder einen Vergleicher eingerichtet sein.
  • Der Digital-Zeit-Wandler 131 kann einen Kondensator mit Multiplexer angeordnet in einem Array umfassen. Weiterhin kann der Digital-Zeit-Wandler 131 zum Kompensieren der inhärenten Nichtlinearität durch digitale Vorverzerrung oder durch nichtlineare Bemessung der Kondensatoren eingerichtet sein.
  • 7a zeigt in einem Diagramm Simulationsergebnisse einer Zeitverschiebung des Digital-Zeit-Wandlers. Dabei bezeichnet die Ordinate die Zeit, wenn die Ausgabe des Phaseninterpolators 50% Vollausschlag in ns = 10–9 Sekunden überquert, wobei die Abszisse die Modulationsinformation (10 Bit oder 1024 Schritte) bezeichnet.
  • 7b zeigt in einem Diagramm eine inhärente Nichtlinearität des Digital-Zeit-Wandlers. Dabei bezeichnet die Ordinate den Fehler der 50% Überquerungszeit verglichen mit der Idealzeit in ps (Picosekunden = 10–12 Sekunden), wobei die Abszisse die Modulationsinformation bezeichnet (10 Bit oder 1024 Schritte).
  • Anders gesagt zeigt 7a die gemessene Zeit, zu der das Ausgangssignal (154 in 4) die halbe Höhe erreicht, in Abhängigkeit von der Modulationsinformation. Dabei wäre eine gerade Linie ideal. 7b zeigt den Fehler, d.h. die Abweichung (oder Differenz) von der geraden Linie.
  • Wie in 7b angezeigt zeigt Simulation, dass diese Struktur eine inhärente Nichtlinearität aufweist. Die Nichtlinearität ist durch das System gegeben und konstant, weshalb durch digitale Vorverzerrung oder durch nichtlineare Bemessung der Kondensatoren kompensiert werden kann.
  • 8 zeigt ein Flussdiagramm eines Verfahrens 300 zum Betreiben eines Phaseninterpolators 120. Der Phaseninterpolator umfasst einen ersten Eingang 124_1 für ein Taktsignal clk, einen zweiten Eingang 124_2 für ein phasenverschobenes Taktsignal clk_90, einen Ausgang 126 und eine Vielzahl von Kondensatoren 122_1 bis 122_n. Das Verfahren umfasst Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren 122_1 bis 122_i zwischen dem ersten Eingang 124_1 und dem Ausgang 126 und einer zweiten Anzahl der Kondensatoren 122_i+1 bis 122_n zwischen dem ersten Eingang 124_2 und dem Ausgang 126 bei 302.
  • Obwohl einige Aspekte im Zusammenhang mit einer Einrichtung beschrieben worden sind, ist es klar, dass diese Aspekte auch eine Beschreibung des entsprechenden Verfahrens darstellen, wobei ein Block oder eine Vorrichtung einem Verfahrensschritt oder einem Merkmal eines Verfahrensschritts entspricht. Analog stellen die im Zusammenhang mit einem Verfahrensschritt beschriebenen Aspekte auch eine Beschreibung eines entsprechenden Blocks oder Gegenstands oder Merkmals einer entsprechenden Einrichtung dar. Einige oder alle der Verfahrensschritte können mit (oder verwenden) einer Hardwareeinrichtung wie einem Mikroprozessor, einem programmierbaren Computer oder einer Elektronikschaltung ausgeführt werden. Einige einzelne oder mehrere der wichtigsten Verfahrensschritte können durch eine solche Einrichtung ausgeführt werden.
  • Die Ausführung kann in Hardware oder in Software stattfinden oder kann unter Verwendung eines digitalen Speichermediums wie beispielsweise einer Diskette, einer DVD, einer Blu-Ray, einer CD, eines ROM, eines PROM, eines EPROM, eines EEPROM oder eines FLASH-Speichers mit darauf gespeicherten elektronisch lesbaren Steuersignalen durchgeführt werden, die mit einem programmierbaren Computersystem zusammenwirken (oder zusammenwirken können), so dass das jeweilige Verfahren durchgeführt wird. Es kann ein Datenträger bereitgestellt werden, der elektronisch lesbare Steuersignale aufweist, die des Zusammenwirkens mit einem programmierbaren Computersystem fähig sind, so dass das hier beschriebene Verfahren durchgeführt wird.
  • Auch kann die Ausführung in der Form eines Computerprogrammprodukts mit einem Programmcode auf einem nichtflüchtigen Medium stattfinden, wobei der Programmcode zum Durchführen des Verfahrens wirksam ist, wenn das Computerprogrammprodukt auf einem Computer abläuft. Der Programmcode kann auf einem maschinenlesbaren Träger gespeichert sein.
  • Das oben beschriebene dient nur zur Erläuterung und es versteht sich, dass Abänderungen und Veränderungen der Anordnungen und der hier beschriebenen Einzelheiten anderen Fachleuten offenbar sein werden. Es besteht daher die Absicht, nur durch den Schutzbereich der beiliegenden Ansprüche und nicht durch die mittels der obigen Beschreibung und Erläuterung dargestellten bestimmten Einzelheiten begrenzt zu sein.

Claims (22)

  1. Phaseninterpolator umfassend: eine Vielzahl von Kondensatoren; einen ersten Eingang eingerichtet zum Empfangen eines Taktsignals; einen zweiten Eingang eingerichtet zum Empfangen eines phasenverschobenen Taktsignals; und einen Ausgang, wobei der Phaseninterpolator zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang eingerichtet ist.
  2. Phaseninterpolator nach Anspruch 1, wobei der Phaseninterpolator weiterhin eine Vielzahl von Invertern umfasst, wobei der Phaseninterpolator zum Verbinden der ersten Anzahl der Kondensatoren mit dem ersten Eingang über eine erste Anzahl der Inverter und zum Verbinden der zweiten Anzahl von Kondensatoren mit dem zweiten Eingang über eine zweite Anzahl der Inverter eingerichtet ist.
  3. Phaseninterpolator nach einem der vorhergehenden Ansprüche, wobei die erste Anzahl der Kondensatoren und die zweite Anzahl der Kondensatoren die Vielzahl von Kondensatoren bilden.
  4. Phaseninterpolator nach einem der vorhergehenden Ansprüche, wobei jeder der Vielzahl von Kondensatoren den gleichen Kapazitätswert umfasst.
  5. Phaseninterpolator nach einem der vorhergehenden Ansprüche, wobei das phasenverschobene Taktsignal eine phasenverschobene Fassung des Taktsignals ist.
  6. Phaseninterpolator nach einem der vorhergehenden Ansprüche, wobei der Phaseninterpolator weiterhin eine Vielzahl von Multiplexern eingerichtet zum Verbinden in Abhängigkeit von der Modulationsinformation der ersten Anzahl von Kondensatoren mit dem ersten Eingang und der zweiten Anzahl der Kondensatoren mit dem zweiten Eingang umfasst.
  7. Phaseninterpolator nach Anspruch 6, wobei jeder Multiplexer zwei Inverter umfasst, wobei ein erster Inverter der zwei Inverter mit dem ersten Eingang und ein zweiter Inverter der zwei Inverter mit dem zweiten Eingang verbunden ist und wobei jeder Multiplexer zum Aktivieren eines der zwei Inverter und zum Deaktivieren des anderen in Abhängigkeit von der Modulationsinformation eingerichtet ist.
  8. Phaseninterpolator nach Anspruch 7, wobei der erste Inverter in Reihe zwischen den ersten Eingang und einen Kondensator der Vielzahl von Kondensatoren geschaltet ist und wobei der zweite Inverter in Reihe zwischen den zweiten Eingang und den jeweiligen Kondensator geschaltet ist.
  9. Phaseninterpolator nach Anspruch 7 oder 8, wobei der erste Inverter in Reihe zwischen den ersten Eingang und einen Kondensator der Vielzahl von Kondensatoren geschaltet ist und wobei der zweite Inverter in Reihe zwischen einen weiteren Kondensator der Vielzahl von Kondensatoren geschaltet ist.
  10. Phaseninterpolator nach einem der vorhergehenden Ansprüche, wobei der Phaseninterpolator ein Array von Kondensatorzellen umfasst, wobei jede Kondensatorzelle einen Kondensator der Vielzahl von Kondensatoren und einen Multiplexer eingerichtet zum Verbinden des Kondensators der jeweiligen Kondensatorzelle in Abhängigkeit von der Modulationsinformation entweder mit dem ersten Eingang des Phaseninterpolators oder mit dem zweiten Eingang des Phaseninterpolators umfasst.
  11. Phaseninterpolator nach Anspruch 10, wobei das Array von Kondensatorzellen in einer Vielzahl von Zeilen und Spalten angeordnet ist, wobei der Phaseninterpolator zum Umsetzen der Modulationsinformation in eine Vielzahl von Zeilensteuersignalen und eine Vielzahl von Spaltensteuersignalen unter Verwendung eines Thermometercodes und zum Steuern der Multiplexer der Kondensatorzellen mit den Zeilensteuersignalen und den Spaltensteuersignalen eingerichtet ist.
  12. Phaseninterpolator nach Anspruch 11, wobei jede Kondensatorzelle ein Logikgatter eingerichtet zum Bereitstellen eines Steuersignals für den Multiplexer der jeweiligen Kondensatorzelle in Abhängigkeit von einem Spaltensteuersignal der Vielzahl von Spaltensteuersignalen und von einem Zeilensteuersignal der Vielzahl von Zeilensteuersignalen entsprechend der jeweiligen Kondensatorzelle umfasst.
  13. Phaseninterpolator nach Anspruch 10, 11 oder 12, wobei der Phaseninterpolator weiterhin umfasst: einen Spaltendecodierer eingerichtet zum Bereitstellen einer Vielzahl von Spaltensteuersignalen basierend auf der Modulationsinformation; und einen Zeilendecodierer eingerichtet zum Bereitstellen einer Vielzahl von Zeilensteuersignalen basierend auf der Modulationsinformation, wobei das Array von Kondensatorzellen in einer Vielzahl von Zeilen und Spalten angeordnet ist, wobei jede Kondensatorzelle ein Logikgatter eingerichtet zum Empfangen eines Spaltensteuersignals der Vielzahl von Spaltensteuersignalen und eines Zeilensteuersignals der Vielzahl von Zeilensteuersignalen entsprechend der jeweiligen Kondensatorzelle und Bereitstellen eines Steuersignals zum Steuern des Multiplexers der jeweiligen Kondensatorzelle basierend auf dem jeweiligen Spaltensteuersignal und dem jeweiligen Zeilensteuersignal umfasst.
  14. Phaseninterpolator nach Anspruch 13, wobei Logikgatter von Kondensatorzellen einer Spalte mit einer niedrigeren Ordnung weiterhin zum Empfangen eines Spaltensignals entsprechend einer Spalte mit einer höheren Ordnung und zum Aufheben des jeweiligen Spaltensteuersignals und des jeweiligen Zeilensteuersignals in Abhängigkeit von dem Spaltensteuersignal entsprechend der Spalte mit der höheren Ordnung eingerichtet sind.
  15. Digital-Zeit-Wandler umfassend: einen Taktsignalgeber eingerichtet zum Bereitstellen eines Taktsignals und eines phasenverschobenen Taktsignals; einen Phaseninterpolator umfassend einen ersten Eingang eingerichtet zum Empfangen des Taktsignals, einen zweiten Eingang eingerichtet zum Empfangen des phasenverschobenen Taktsignals und einen Ausgang, wobei der Phaseninterpolator zum Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten einer ersten Anzahl von Kondensatoren zwischen den ersten Eingang und den Ausgang und einer zweiten Anzahl von Kondensatoren zwischen den zweiten Eingang und den Ausgang in Abhängigkeit von einer Modulationsinformation eingerichtet ist; und ein Tiefpassfilter eingerichtet zum Tiefpassfiltern des interpolierten, modulierten Phaseninformationssignals zum Erhalten eines modulierten Phasensignals.
  16. Digital-Zeit-Wandler nach Anspruch 15, weiterhin umfassend einen Analog-Digital-Wandler eingerichtet zum Umwandeln des modulierten Phasensignals in ein moduliertes Taktsignal.
  17. Digital-Zeit-Wandler nach Anspruch 16, wobei der Digital-Zeit-Wandler durch einen Inverter oder einen Vergleicher implementiert ist.
  18. Digital-Zeit-Wandler nach einem der Ansprüche 15 bis 17, wobei das Tiefpassfilter einen Induktor und einen Kondensator umfasst.
  19. Digital-Zeit-Wandler nach einem der Ansprüche 15 bis 18, wobei der Taktsignalgeber zum Bereitstellen des Taktsignals und des phasenverschobenen Taktsignals basierend auf einem Anfangstaktsignal mit einer höheren Taktfrequenz als das Taktsignal und das phasenverschobene Taktsignal eingerichtet ist.
  20. Mobilkommunikationsvorrichtung umfassend: eine HF-Schaltung eingerichtet zum Bereitstellen oder Empfangen von HF-Signalen; und einen an die HF-Schaltung angekoppelten Antennenanschluss; wobei die HF-Schaltung einen Phaseninterpolator umfassend einen ersten Eingang eingerichtet zum Empfangen eines Taktsignals, einen zweiten Eingang eingerichtet zum Empfangen eines phasenverschobenen Taktsignals, einen Ausgang und eine Vielzahl von Kondensatoren umfasst, wobei der Phaseninterpolator zum Bereitstellen eines interpolierten, modulierten Informationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang eingerichtet ist.
  21. Verfahren zum Betreiben eines Phaseninterpolators umfassend einen ersten Eingang eingerichtet zum Empfangen eines Taktsignals, einen zweiten Eingang eingerichtet zum Empfangen eines phasenverschobenen Taktsignals, einen Ausgang und eine Vielzahl von Kondensatoren, wobei das Verfahren umfasst: Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und dem Ausgang.
  22. Nichtflüchtiges Speichermedium mit einem darauf gespeicherten Computerprogramm mit einem Programmcode zum Durchführen beim Ablaufen auf einem Computer oder Mikroprozessor eines Verfahrens zum Betreiben eines Phaseninterpolators umfassend einen ersten Eingang eingerichtet zum Empfangen eines Taktsignals, einen zweiten Eingang eingerichtet zum Empfangen eines phasenverschobenen Taktsignals, einen Ausgang und eine Vielzahl von Kondensatoren, wobei das Verfahren umfasst: Bereitstellen eines interpolierten, modulierten Phaseninformationssignals durch Umschalten in Abhängigkeit von einer Modulationsinformation einer ersten Anzahl der Kondensatoren zwischen dem ersten Eingang und dem Ausgang und einer zweiten Anzahl der Kondensatoren zwischen dem zweiten Eingang und den Ausgang.
DE102014105824.0A 2013-04-30 2014-04-25 Phaseninterpolator Active DE102014105824B4 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/873,622 2013-04-30
US13/873,622 US8908804B2 (en) 2013-04-30 2013-04-30 Phase interpolator

Publications (2)

Publication Number Publication Date
DE102014105824A1 true DE102014105824A1 (de) 2014-10-30
DE102014105824B4 DE102014105824B4 (de) 2020-08-27

Family

ID=51685208

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102014105824.0A Active DE102014105824B4 (de) 2013-04-30 2014-04-25 Phaseninterpolator

Country Status (4)

Country Link
US (1) US8908804B2 (de)
KR (1) KR101681802B1 (de)
CN (1) CN104135251B (de)
DE (1) DE102014105824B4 (de)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9054925B1 (en) * 2013-12-04 2015-06-09 Intel Corporation Parallel digital-to-time converter architecture
US9331722B2 (en) * 2013-12-26 2016-05-03 Intel IP Corporation Feedback calibration of digital to time converter
EP3312996A1 (de) * 2015-01-28 2018-04-25 Huawei Technologies Co., Ltd. Unterabtastungsphasenregelkreis
US9584304B2 (en) * 2015-03-30 2017-02-28 Global Unichip Corporation Phase interpolator and clock and data recovery circuit
CN107959487B (zh) * 2016-10-14 2021-04-09 瑞昱半导体股份有限公司 相位内插器以及相位内插信号产生方法
EP3340470A1 (de) * 2016-12-21 2018-06-27 Intel IP Corporation Vorrichtung zur interpolation zwischen einem ersten signalrand und einem zweiten signalrand, verfahren zur steuerung solch einer vorrichtung und interpolationszelle für einen digital-zeit-wandler
CN109104170B (zh) * 2018-08-23 2019-07-02 上海奥令科电子科技有限公司 一种自适应宽频带数字时钟插值器单元
US11088682B2 (en) * 2018-12-14 2021-08-10 Intel Corporation High speed digital phase interpolator with duty cycle correction circuitry
CN109818606B (zh) * 2018-12-29 2023-03-28 晶晨半导体(上海)股份有限公司 一种高速判决器
CN109981086B (zh) * 2018-12-29 2023-04-28 晶晨半导体(上海)股份有限公司 一种相位插值器
CN109672443B (zh) * 2019-02-19 2023-08-11 合肥奕斯伟集成电路有限公司 数模转换器以及显示装置
CN112994685B (zh) * 2019-12-12 2022-08-16 上海交通大学 数字相位转换器提高输出线性度的方法
KR20220163795A (ko) 2021-06-03 2022-12-12 삼성전자주식회사 디지털 위상 보간기, 클럭 신호 발생기, 및 이를 포함하는 휘발성 메모리 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5721127A (en) * 1980-07-15 1982-02-03 Sanyo Electric Co Ltd Digital-to-analog converter
US5489864A (en) * 1995-02-24 1996-02-06 Intel Corporation Delay interpolation circuitry
KR19990026117A (ko) * 1997-09-22 1999-04-15 윤종용 강유전체 메모리 셀을 구비한 불 휘발성 메모리 장치
US6696876B2 (en) * 2001-01-12 2004-02-24 Sun Microsystems, Inc. Clock interpolation through capacitive weighting
US6667896B2 (en) * 2002-05-24 2003-12-23 Agilent Technologies, Inc. Grouped plate line drive architecture and method
US7532679B2 (en) * 2004-08-12 2009-05-12 Texas Instruments Incorporated Hybrid polar/cartesian digital modulator
US7460612B2 (en) * 2004-08-12 2008-12-02 Texas Instruments Incorporated Method and apparatus for a fully digital quadrature modulator
US8045670B2 (en) * 2007-06-22 2011-10-25 Texas Instruments Incorporated Interpolative all-digital phase locked loop
US8035436B2 (en) * 2009-09-24 2011-10-11 Oracle America, Inc. Passive capacitively injected phase interpolator
KR20110132864A (ko) * 2010-06-03 2011-12-09 삼성전자주식회사 와이드 랜지 주파수 입력에 적합한 위상 보간 회로 및 그에 따른 출력 특성안정화 방법
JP5306400B2 (ja) * 2011-03-24 2013-10-02 株式会社東芝 Dc−dcコンバータ
CN102427359B (zh) * 2011-12-06 2014-03-26 四川和芯微电子股份有限公司 插值电路及插值系统
US8427217B1 (en) * 2012-03-29 2013-04-23 Panasonic Corporation Phase interpolator based on an injected passive RLC resonator
US9148323B2 (en) * 2012-09-07 2015-09-29 Agency For Science, Technology And Research Transmitter

Also Published As

Publication number Publication date
US8908804B2 (en) 2014-12-09
CN104135251A (zh) 2014-11-05
US20140321577A1 (en) 2014-10-30
DE102014105824B4 (de) 2020-08-27
CN104135251B (zh) 2017-04-12
KR101681802B1 (ko) 2016-12-01
KR20140130064A (ko) 2014-11-07

Similar Documents

Publication Publication Date Title
DE102014105824B4 (de) Phaseninterpolator
DE102014113922B4 (de) Digital-zu-Analog-Wandler-Schaltungen, Sender und Verfahren zum Erzeugen eines Hochfrequenz-Sendesignals und Verfahren einer Digital-zu-Analog-Umwandlung
DE112018002643T5 (de) Multimodale datengetriebene taktwiederherstellungsschaltung
DE102014105828B4 (de) Phaseninterpolierer
DE102014012120A1 (de) Digital-zeit-wandler und verfahren für das erzeugen phasenmodulierter signale
DE102014103362B4 (de) Hochfrequenz-Digital-Analog-Wandler
DE3032749A1 (de) Funkempfaenger
DE102009029425B4 (de) Sprunglose Phasenmodulation in einer Polarmodulationsumgebung
DE102013114367B4 (de) Eine Schaltung, ein Verfahren und ein Synthesizer für das Generieren eines synthetisierten Signals mit einer wählbaren Frequenz
DE2359465A1 (de) Diversity-empfangsanlage
DE102016120228A1 (de) Gemischter Analog-Digital-Pulsweitenmodulator
DE102011075796A1 (de) Mischerzelle, Modulator und Verfahren
DE69924097T2 (de) Phasenmodulierender sender
WO2000065789A1 (de) Digitales gmsk-filter
DE60102709T2 (de) Digitaler phasen- und amplitudenmodulator, und verfahren dazu
DE102016221870A1 (de) Integrierte analoge Verzögerungsleitung eines Pulsbreitenmodulators
DE102022212775A1 (de) Zeit-digital-wandler mit selbstreferenzierter verzögerungszelle
DE102014118284A1 (de) Quantisierer
EP2214364B1 (de) Frequenzumtastung-Sendemodul
EP1012965B1 (de) Schaltung zum erzeugen eines modulierten signals
DE102012108547A1 (de) Breitbandiger LC-I/Q-Phasenverschieber mit niedrigem Verlust
DE102011122940B3 (de) Modulator
DE3716054C2 (de) Modulator
DE60030337T2 (de) Sende-Empfänger für drahtlose Kommunikation
DE102013010376B4 (de) Vorrichtung und Verfahren zur Erzeugung von in der Pulsweite und Pulsposition modulierten HF-Signalen

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R081 Change of applicant/patentee

Owner name: INTEL DEUTSCHLAND GMBH, DE

Free format text: FORMER OWNER: INTEL MOBILE COMMUNICATIONS GMBH, 85579 NEUBIBERG, DE

R082 Change of representative

Representative=s name: 2SPL PATENTANWAELTE PARTG MBB SCHULER SCHACHT , DE

R016 Response to examination communication
R018 Grant decision by examination section/examining division
R130 Divisional application to

Ref document number: 102014020015

Country of ref document: DE

R020 Patent grant now final