CN207398137U - 一种倒装芯片封装结构及使用其的电子器件 - Google Patents

一种倒装芯片封装结构及使用其的电子器件 Download PDF

Info

Publication number
CN207398137U
CN207398137U CN201721452467.5U CN201721452467U CN207398137U CN 207398137 U CN207398137 U CN 207398137U CN 201721452467 U CN201721452467 U CN 201721452467U CN 207398137 U CN207398137 U CN 207398137U
Authority
CN
China
Prior art keywords
groove
lead frame
chip
copper post
packaging structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201721452467.5U
Other languages
English (en)
Inventor
江汉
江一汉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Great Team Backend Foundry Dongguan Co Ltd
Original Assignee
Great Team Backend Foundry Dongguan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Great Team Backend Foundry Dongguan Co Ltd filed Critical Great Team Backend Foundry Dongguan Co Ltd
Priority to CN201721452467.5U priority Critical patent/CN207398137U/zh
Application granted granted Critical
Publication of CN207398137U publication Critical patent/CN207398137U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

本实用新型公开一种倒装芯片封装结构,包括芯片以及用于固定所述芯片的引线框架,所述芯片上朝向所述引线框架的一侧凸出于所述引线框架的表面设置有铜柱,所述芯片与所述引线框架通过所述铜柱电连接,所述引线框架上与所述铜柱对应的位置设置有凹槽,所述铜柱插入所述凹槽中,并通过设置在所述凹槽中的焊接材料与所述引线框架焊接连接。通过在引线框架上设置凹槽能够避免焊接后芯片与引线框架之间的位置发生转动,将焊接材料放置在凹槽中进行焊接能够避免焊接后焊接材料坍塌,同时该封装结构能够降低芯片封装结构的高度,采用该芯片封装结构的电子器件体积小,便于电子产品的空间布局。

Description

一种倒装芯片封装结构及使用其的电子器件
技术领域
本实用新型涉及芯片加工技术领域,尤其涉及一种倒装芯片封装结构及使用其的电子器件。
背景技术
随着半导体的技术发展和应用需求,倒装芯片封装以其优越的性能越来越受市场欢迎,由于倒装芯片是通过锡膏(焊接材料)把芯片上铜柱和引线框架焊接而成,在焊接过程中会发生芯片旋转,焊锡坍塌等问题。
实用新型内容
本实用新型实施例的一个目的在于:提供一种倒装芯片封装结构及使用其的电子器件,采用该封装结构能够避免焊接后芯片与引线框架之间的位置发生转动。
本实用新型实施例的另一个目的在于:提供一种倒装芯片封装结构及使用其的电子器件,采用该封装结构能够避免焊接后焊接材料坍塌。
本实用新型实施例的再一个目的在于:提供一种倒装芯片封装结构及使用其的电子器件,采用该封装结构能够降低芯片封装结构的高度,减小电子器件的体积。
为达上述目的,本实用新型采用以下技术方案:
一方面,提供一种倒装芯片封装结构,包括芯片以及用于固定所述芯片的引线框架,所述芯片上朝向所述引线框架的一侧凸出于所述引线框架的表面设置有铜柱,所述芯片与所述引线框架通过所述铜柱电连接,所述引线框架上与所述铜柱对应的位置设置有凹槽,所述铜柱插入所述凹槽中,并通过设置在所述凹槽中的焊接材料与所述引线框架焊接连接。
作为所述的倒装芯片封装结构的一种优选技术方案,所述引线框架上的所述凹槽的数量与所述芯片上所述铜柱的数量相对应,所述凹槽的外形尺寸大于所述铜柱的外形尺寸。
作为所述的倒装芯片封装结构的一种优选技术方案,所述铜柱呈圆柱形结构,所述凹槽为圆柱状凹槽,所述凹槽的直径比所述铜柱的直径大25μm-50μm。
作为所述的倒装芯片封装结构的一种优选技术方案,所述铜柱至少具有第一限位柱、第二限位柱以及第三限位柱,所述第一限位柱、所述第二限位柱以及所述第三限位柱具有朝向同一侧的第一侧面,以及与所述第一侧面相对的第二侧面,在组装状态下所述第一限位柱、所述第二限位柱的第一侧面与所述凹槽抵接,所述第三限位柱的第二侧面与所述凹槽抵接。
作为所述的倒装芯片封装结构的一种优选技术方案,所述铜柱呈圆柱形,所述凹槽为正方形,所述铜柱所在圆周为所述凹槽所在正方形的内切圆。
作为所述的倒装芯片封装结构的一种优选技术方案,所述凹槽的截面呈台阶状结构,包括相互连接的定位槽以及焊接槽,所述定位槽的外形尺寸与所述铜柱的外形尺寸相对应,所述焊接槽的外形尺寸大于所述铜柱的外形尺寸,所述定位槽位于所述引线框架靠近所述芯片的一侧。
作为所述的倒装芯片封装结构的一种优选技术方案,所述凹槽的截面呈台阶状结构,包括相互连接的定位槽以及焊接槽,所述定位槽的外形尺寸与所述铜柱的外形尺寸相对应,所述焊接槽的外形尺寸大于所述铜柱的外形尺寸,所述定位槽位于所述引线框架远离所述芯片的一侧。
作为所述的倒装芯片封装结构的一种优选技术方案,所述凹槽的深度小于所述铜柱的长度。
作为所述的倒装芯片封装结构的一种优选技术方案,还包括封装胶体,所述封装胶体位于所述芯片的周部并填充于所述芯片与所述引线框架之间。
另一方面,提供一种电子器件,采用如上所述的倒装芯片封装结构。
本实用新型的有益效果为:通过在引线框架上设置凹槽能够避免焊接后芯片与引线框架之间的位置发生转动,将焊接材料放置在凹槽中进行焊接能够避免焊接后焊接材料坍塌,同时该封装结构能够降低芯片封装结构的高度,采用该芯片封装结构的电子器件体积小,便于电子产品的空间布局。
附图说明
下面根据附图和实施例对本实用新型作进一步详细说明。
图1为本实用新型实施例所述倒装芯片封装结构示意图。
图2为本实用新型一优选实施例所述倒装芯片封装结构示意图。
图3为本实用新型一优选实施例所述凹槽以及铜柱布局图。
图4为本实用新型另一实施例所述凹槽以及铜柱布局图。
图5为本实用新型又一实施例所述引线框架结构示意图。
图6为本实用新型再一实施例所述引线框架结构示意图。
图中:
1、芯片;2、引线框架;3、铜柱;4、凹槽;5、焊接材料;6、第一限位柱;7、第二限位柱;8、第三限位柱;9、定位槽;10、焊接槽;11、封装胶体。
具体实施方式
为使本实用新型解决的技术问题、采用的技术方案和达到的技术效果更加清楚,下面将结合附图对本实用新型实施例的技术方案作进一步的详细描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
在本实用新型的描述中,除非另有明确的规定和限定,术语“相连”、“连接”、“固定”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
在本实用新型中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
如图1所示,于本实施例中,本实用新型所述的一种倒装芯片封装结构,包括芯片1以及用于固定所述芯片1的引线框架2,所述芯片1上朝向所述引线框架2的一侧凸出于所述引线框架2的表面设置有铜柱3,所述芯片1与所述引线框架2通过所述铜柱3电连接,所述引线框架2上与所述铜柱3对应的位置设置有凹槽4,所述铜柱3插入所述凹槽4中,并通过设置在所述凹槽4中的焊接材料5与所述引线框架2焊接连接。
通过在引线框架2上设置凹槽4能够避免焊接后芯片1与引线框架2之间的位置发生转动,将焊接材料5放置在凹槽4中进行焊接能够避免焊接后焊接材料5坍塌,同时该封装结构能够降低芯片1封装结构的高度。
所述引线框架2上的所述凹槽4的数量与所述芯片1上所述铜柱3的数量相对应,所述凹槽4的外形尺寸大于所述铜柱3的外形尺寸。
本方案中将凹槽4的外形尺寸设计为大于铜柱3的尺寸是为了在凹槽4中填充焊接材料5,本方案中焊接材料5为焊锡,在其他实施例中还可以采用其他材质作为焊接材料5。
本方案中所述铜柱3呈圆柱形结构,所述凹槽4为圆柱状凹槽4,所述凹槽4的直径比所述铜柱3的直径大25μm-50μm。
具体的,本实施例中所述凹槽4的直径大于所述铜柱3的直径50μm。
如图2、3所示,在本实用新型的一个优选实施例中,所述铜柱3至少具有第一限位柱6、第二限位柱7以及第三限位柱8,所述第一限位柱6、所述第二限位柱7以及所述第三限位柱8具有朝向同一侧的第一侧面,以及与所述第一侧面相对的第二侧面,在组装状态下所述第一限位柱6、所述第二限位柱7的第一侧面与所述凹槽4抵接,所述第三限位柱8的第二侧面与所述凹槽4抵接。
本方案中第一限位柱6、第二限位柱7以及第三限位柱8并不作为对具体限位柱位置的限定,其需要表示的方案为在所有铜柱3中有至少三个铜柱3起定位作用,并且分别于两侧抵接所述凹槽4,由此可以保证至少有三个固定点与引线框架2抵接,并且可以避免芯片1相对于引线框架2之间发生相对转动。
所述凹槽4一级铜柱3的结构并不局限于本实施例所述的情况,在如图4所示的另一个实施例中所述铜柱3呈圆柱形,所述凹槽4为正方形,所述铜柱3所在圆周为所述凹槽4所在正方形的内切圆。
采用上述方式可以对芯片1进行良好的固定,并且可以在凹槽4中的其余位置中填充焊接材料5,以利于芯片1与引线框架2的焊接。本实施例中所述凹槽4的深度小于所述铜柱3的长度。还包括封装胶体11,所述封装胶体11位于所述芯片1的周部并填充于所述芯片1与所述引线框架2之间。
如图5所示,在本实用新型的又一个优选实施例中,所述凹槽4的截面呈台阶状结构,包括相互连接的定位槽9以及焊接槽10,所述定位槽9的外形尺寸与所述铜柱3的外形尺寸相对应,所述焊接槽10的外形尺寸大于所述铜柱3的外形尺寸,所述定位槽9位于所述引线框架2靠近所述芯片1的一侧。
如图6所示,在本实用新型的再一个优选实施例中,所述凹槽4的截面呈台阶状结构,包括相互连接的定位槽9以及焊接槽10,所述定位槽9的外形尺寸与所述铜柱3的外形尺寸相对应,所述焊接槽10的外形尺寸大于所述铜柱3的外形尺寸,所述定位槽9位于所述引线框架2远离所述芯片1的一侧。
另外,本实施例中还提供一种电子器件,其采用如上所述的倒装芯片1封装结构。
于本文的描述中,需要理解的是,术语“上”、“下”、“右”、等方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述和简化操作,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”,仅仅用于在描述上加以区分,并没有特殊的含义。
在本说明书的描述中,参考术语“一实施例”、“示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本实用新型的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以适当组合,形成本领域技术人员可以理解的其他实施方式。
以上结合具体实施例描述了本实用新型的技术原理。这些描述只是为了解释本实用新型的原理,而不能以任何方式解释为对本实用新型保护范围的限制。基于此处的解释,本领域的技术人员不需要付出创造性的劳动即可联想到本实用新型的其它具体实施方式,这些方式都将落入本实用新型的保护范围之内。

Claims (10)

1.一种倒装芯片封装结构,其特征在于,包括芯片以及用于固定所述芯片的引线框架,所述芯片上朝向所述引线框架的一侧凸出于所述引线框架的表面设置有铜柱,所述芯片与所述引线框架通过所述铜柱电连接,所述引线框架上与所述铜柱对应的位置设置有凹槽,所述铜柱插入所述凹槽中,并通过设置在所述凹槽中的焊接材料与所述引线框架焊接连接。
2.根据权利要求1所述的倒装芯片封装结构,其特征在于,所述引线框架上的所述凹槽的数量与所述芯片上所述铜柱的数量相对应,所述凹槽的外形尺寸大于所述铜柱的外形尺寸。
3.根据权利要求2所述的倒装芯片封装结构,其特征在于,所述铜柱呈圆柱形结构,所述凹槽为圆柱状凹槽,所述凹槽的直径比所述铜柱的直径大25μm-50μm。
4.根据权利要求3所述的倒装芯片封装结构,其特征在于,所述铜柱至少具有第一限位柱、第二限位柱以及第三限位柱,所述第一限位柱、所述第二限位柱以及所述第三限位柱具有朝向同一侧的第一侧面以及与所述第一侧面相对的第二侧面,在组装状态下所述第一限位柱、所述第二限位柱的第一侧面与所述凹槽抵接,所述第三限位柱的第二侧面与所述凹槽抵接。
5.根据权利要求3所述的倒装芯片封装结构,其特征在于,所述铜柱呈圆柱形,所述凹槽为正方形,所述铜柱所在圆周为所述凹槽所在正方形的内切圆。
6.根据权利要求3所述的倒装芯片封装结构,其特征在于,所述凹槽的截面呈台阶状结构,包括相互连接的定位槽以及焊接槽,所述定位槽的外形尺寸与所述铜柱的外形尺寸相对应,所述焊接槽的外形尺寸大于所述铜柱的外形尺寸,所述定位槽位于所述引线框架靠近所述芯片的一侧。
7.根据权利要求5所述的倒装芯片封装结构,其特征在于,所述凹槽的截面呈台阶状结构,包括相互连接的定位槽以及焊接槽,所述定位槽的外形尺寸与所述铜柱的外形尺寸相对应,所述焊接槽的外形尺寸大于所述铜柱的外形尺寸,所述定位槽位于所述引线框架远离所述芯片的一侧。
8.根据权利要求1所述的倒装芯片封装结构,其特征在于,所述凹槽的深度小于所述铜柱的长度。
9.根据权利要求1所述的倒装芯片封装结构,其特征在于,还包括封装胶体,所述封装胶体位于所述芯片的周部并填充于所述芯片与所述引线框架之间。
10.一种电子器件,其特征在于,采用权利要求1至9中任一项所述的倒装芯片封装结构。
CN201721452467.5U 2017-11-02 2017-11-02 一种倒装芯片封装结构及使用其的电子器件 Active CN207398137U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201721452467.5U CN207398137U (zh) 2017-11-02 2017-11-02 一种倒装芯片封装结构及使用其的电子器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201721452467.5U CN207398137U (zh) 2017-11-02 2017-11-02 一种倒装芯片封装结构及使用其的电子器件

Publications (1)

Publication Number Publication Date
CN207398137U true CN207398137U (zh) 2018-05-22

Family

ID=62324437

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201721452467.5U Active CN207398137U (zh) 2017-11-02 2017-11-02 一种倒装芯片封装结构及使用其的电子器件

Country Status (1)

Country Link
CN (1) CN207398137U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116613132A (zh) * 2023-07-19 2023-08-18 青岛泰睿思微电子有限公司 射频类的芯片封装结构及方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116613132A (zh) * 2023-07-19 2023-08-18 青岛泰睿思微电子有限公司 射频类的芯片封装结构及方法

Similar Documents

Publication Publication Date Title
CN207398137U (zh) 一种倒装芯片封装结构及使用其的电子器件
CN201226592Y (zh) 软性线路板封装的硅麦克风
CN103288044B (zh) 精准集成三轴mems装置到基板的方法
CN102683322B (zh) Pop封装结构及其制造方法
CN103682049B (zh) 一种防水贴片led及其生产工艺
CN205488108U (zh) 一种ic倒焊贴片红外接收头
CN102437134A (zh) 一种超小型封装体及其制作方法
CN206595249U (zh) 承载大电流的sop器件封装结构
CN202839596U (zh) 半导体元件
CN207199611U (zh) 一种芯片堆栈立体封装结构
CN206789544U (zh) 一种新结构薄型桥式整流器
CN206789542U (zh) 一种半导体器件堆叠封装结构
CN203260633U (zh) 不用焊线的led封装结构
CN206672937U (zh) 一种芯片封装结构
CN205507840U (zh) 一种具有Type-c3.0接口的U盘
CN206532770U (zh) 芯片封装的新型sop结构
CN207183249U (zh) 一种硅通孔内存芯片与铜基板的封装结构
CN201898130U (zh) 半导体芯片封装结构
CN204464271U (zh) 封装体集成电路结构
CN205984974U (zh) 一种超薄低热阻的全波整流桥新结构
CN206116711U (zh) 一种新型连接器
CN107742625A (zh) 一种元件垂直贴装封装结构及其工艺方法
CN100416783C (zh) 晶穴朝下型芯片封装构造的制造方法及构造
CN100499097C (zh) 增进嵌埋凸块接合性的高频集成电路封装构造及制造方法
CN209016048U (zh) 一种具有高可靠性铜柱的封装结构

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant