CN204190746U - 一种延迟锁相环和占空比矫正电路 - Google Patents

一种延迟锁相环和占空比矫正电路 Download PDF

Info

Publication number
CN204190746U
CN204190746U CN201420570001.5U CN201420570001U CN204190746U CN 204190746 U CN204190746 U CN 204190746U CN 201420570001 U CN201420570001 U CN 201420570001U CN 204190746 U CN204190746 U CN 204190746U
Authority
CN
China
Prior art keywords
dcc
dll
input
output
delay chain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201420570001.5U
Other languages
English (en)
Inventor
亚历山大
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Unilc Semiconductors Co Ltd
Original Assignee
Shandong Sinochip Semiconductors Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Sinochip Semiconductors Co Ltd filed Critical Shandong Sinochip Semiconductors Co Ltd
Priority to CN201420570001.5U priority Critical patent/CN204190746U/zh
Application granted granted Critical
Publication of CN204190746U publication Critical patent/CN204190746U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

本实用新型涉及一种延迟锁相环和占空比矫正电路,包括:第一占空比矫正电路DCC1:DCC输入时钟的占空比进行矫正后输出DCC输出时钟;延迟锁相环DLL:接收DCC输出时钟作为DLL输入时钟进行时钟同步后输出DLL输出时钟;以及第二占空比矫正电路DCC2:接收DLL输出时钟作为DCC2输入时钟进行占空比矫正后输出DCC2输出时钟。本实用新型解决了现有的DLL和DCC电路存在受输入最小脉冲的限制,或输出占空比不能精确到50%的技术问题,本实用新型的整个电路的输出时钟可以精确保证是50%的占空比。

Description

一种延迟锁相环和占空比矫正电路
技术领域
本实用新型涉及一种延迟锁相环和占空比矫正电路。
背景技术
延迟锁相环(DLL)和占空比矫正电路(DCC)广泛用于微处理器、存储器接口、芯片之间的接口和大规模集成电路的时钟分布网络。延迟锁相环DLL用于时钟同步来解决时钟的偏斜问题,使得芯片内部或芯片之间的时钟延迟有足够的余量,从而提高系统的时序功能。占空比矫正电路DCC用于调整时钟的占空比(通常为50%),使时钟的上升沿和下降沿都可用于采样数据,从而提高信号的传输速率。DLL和DCC经常会在各种应用系统中配合使用。
DLL电路工作原理:DLL由DLL延迟链、DLL鉴相器、DLL控制器和DLL反馈电路组成。
DLL的输入时钟经过延时链后产生DLL输出时钟,DLL输出时钟经过DLL反馈延时后产生反馈时钟,反馈时钟与输入时钟均输入至DLL鉴相器。DLL鉴相器对输入时钟和反馈时钟进行抽样、比较,并将比较结果输出给DLL控制器。DLL控制器根据比较结果调整可变延时链的延时,实现反馈时钟与输入时钟的相位对齐,从而实现与输入时钟具有特定延时要求的输出时钟。
DCC电路工作原理:DCC电路由两个相同的延迟链(DCC延迟链1和DCC延迟链2)、DCC鉴相器、DCC控制器和上升沿触发电路组成。
DCC输入时钟通过两个相同的延迟链得到时钟360。DCC输入时钟和时钟360输入到DCC鉴相器,受DCC鉴相器输出和DCC控制器的控制,DCC延迟链1和DCC延迟链2会自动调整延迟时间,最终稳定到时钟360上升沿和输入时钟的下个周期上升沿对齐。达到稳态之后,由于输入时钟的上升沿和时钟360的上升沿相差一个周期(tclk),故可知DCC延迟链1的输出时钟(时钟180)的上升沿必然和输入时钟的上升沿相差半个周期。这样,DCC输入时钟和时钟180经过上升沿触发电路后,便可得到一个占空比50%的输出时钟信号。
传统的DLL和DCC电路通常有以下两种结构,第一种结构为输入时钟首先输入DLL,DLL输出时钟作为DCC输入时钟,DCC输出时钟作为最终输出时钟,如图1所示。
工作原理:输入时钟首先经过DLL电路进行时钟同步,然后通过DCC电路完成占空比矫正,输出50%占空比的同步时钟。
存在缺点:在此结构中,DLL和DCC的输出时钟占空比为50%。但由于在高频时候,输入时钟需要经过较长的DLL延时链和DLL反馈电路,时钟会在此段路径中出现占空比失真甚至丢失现象,所以此结构对整个DLL和DCC的输入时钟的最小脉冲要求较为严格,即电路受输入时钟占空比的限制较大。
第二种结构为输入时钟首先输入DCC,DCC输出时钟作为DLL输入时钟,DLL输出时钟作为最终输出时钟,具体如图2所示。
工作原理:输入时钟首先通过DCC电路完成时钟占空比矫正,再经过DLL电路进行时钟同步,输出50%占空比的同步时钟。
存在的缺点:在此结构中,由于输入时钟首先经过了占空比矫正,故当时钟传入至DLL电路时不再受输入时钟占空比的限制。但由于后面DLL电路的延迟链对时钟的传输会产生占空比失真,故整个DLL&DCC电路的输出时钟不再能保证为理想的50%占空比。
可见,传统的DLL和DCC电路由于结构的影响,存在两个问题,受输入最小脉冲的限制,或输出占空比不能精确到50%。本实用新型提出了一种新的DLL和DCC电路结构,在传统电路的结构的基础上进行了改进,使电路可以很好的同时克服上面的两个问题。
发明内容
为了解决现有的DLL和DCC电路存在受输入最小脉冲的限制,或输出占空比不能精确到50%的技术问题,本实用新型提供一种延迟锁相环和占空比矫正电路。
本实用新型的技术解决方案为:
一种延迟锁相环和占空比矫正电路,其特殊之处在于:包括
第一占空比矫正电路DCC1:DCC输入时钟的占空比进行矫正后输出DCC输出时钟;
延迟锁相环DLL:接收DCC输出时钟作为DLL输入时钟进行时钟同步后输出DLL输出时钟;
以及第二占空比矫正电路DCC2:接收DLL输出时钟作为DCC2输入时钟进行占空比矫正后输出DCC2输出时钟。
上述第一占空比矫正电路DCC1包括第一DCC延迟链、第二DCC延迟链、DCC鉴相器、DCC控制器以及上升沿触发器,所述第一DCC延迟链的输出端与上升沿触发器以及第二DCC延迟链的输入端连接,第二DCC延迟链的输出端与DCC鉴相器的输入端连接,所述DCC鉴相器的输出端与DCC控制器的输入端连接,所述DCC控制器的输出端同时控制第一DCC延迟链和第二DCC延迟链,所述第一DCC延迟链的输入端、DCC鉴相器的输入端和上升沿触发器的输入端均接收DCC输入时钟;
所述延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,所述DLL延迟链的输出端与DLL反馈电路的输入端连接,所述DLL反馈电路的输出端与DLL鉴相器的输入端连接,所述DLL鉴相器的输出端与DLL控制器连接,所述DLL控制器的输出端控制DLL延迟链,所述上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
所述第二占空比矫正电路DCC2与第一占空比矫正电路DCC1的结构相同。
上述第一占空比矫正电路DCC1包括DCC延迟链和第一上升沿触发器,所述DCC延迟链的输出端与第一上升沿触发器的输入端连接,DCC输入信号同时输入给DCC延迟链和第一上升沿触发器;
所述延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,所述DLL延迟链的输出端与DLL反馈电路的输入端连接,所述DLL反馈电路的输出端与DLL鉴相器的输入端连接,所述DLL鉴相器的输出端与DLL控制器连接,所述DLL控制器的输出端控制DLL延迟链,所述上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
所述第二占空比矫正电路DCC2包括第一DCC延迟链、第二DCC延迟链、DCC鉴相器、DCC控制器以及第二上升沿触发器,所述第一DCC延迟链的输出端与第二上升沿触发器以及第二DCC延迟链的输入端连接,第二DCC延迟链的输出端与DCC鉴相器的输入端连接,所述DCC鉴相器的输出端与DCC控制器的输入端连接,所述DCC控制器的输出端同时控制第一DCC延迟链、第二DCC延迟链以及DCC延迟链,所述第一DCC延迟链的输入端与DLL延迟链的输出端连接,所述DLL电路的输出端与第一DCC延迟链的输入端、第二上升沿触发器的输入端和DCC鉴相器的输入端均连接。
本实用新型所具有的有益效果:
1、本实用新型第一种延迟锁相环和占空比矫正电路,输入时钟首先经过第一占空比矫正电路DCC1进行输入时钟的占空比矫正,然后通过延迟锁相环DLL进行时钟同步,最后再通过第二占空比矫正电路DCC2电路完成输出时钟的占空比矫正,输出50%占空比的同步时钟。
2、本实用新型第一种延迟锁相环和占空比矫正电路,由于输入时钟在进入延迟锁相环DLL前已经利用第一占空比矫正电路DCC1进行占空比矫正,所以不会存在现有电路受输入时钟最小脉冲限制较大的问题。最终时钟输出前又利用第二占空比矫正电路DCC2电路进行了占空比矫正,所以整个电路的输出时钟可以精确保证是50%的占空比。
附图说明
图1为传统的DLL和DCC电路的一种结构示意图;
图2为传统的DLL和DCC电路的另一种结构示意图;
图3为本实用新型DLL和DCC电路的一种结构示意图;
图4为本实用新型DLL和DCC电路的另一种结构示意图。
具体实施方式
延迟锁相环和占空比矫正电路,包括第一占空比矫正电路DCC1:DCC输入时钟的占空比进行矫正后输出DCC输出时钟;延迟锁相环DLL:接收DCC输出时钟作为DLL输入时钟进行时钟同步后输出DLL输出时钟;以及第二占空比矫正电路DCC2:接收DLL输出时钟作为DCC2输入时钟进行占空比矫正后输出DCC2输出时钟。
本实用新型给出两种具体结构;
第一种延迟锁相环和占空比矫正电路,如图3所示。第一占空比矫正电路DCC1包括第一DCC延迟链、第二DCC延迟链、DCC鉴相器、DCC控制器以及上升沿触发器,第一DCC延迟链的输出端与上升沿触发器以及第二DCC延迟链的输入端连接,第二DCC延迟链的输出端与DCC鉴相器的输入端连接,DCC鉴相器的输出端与DCC控制器的输入端连接,DCC控制器的输出端同时控制第一DCC延迟链和第二DCC延迟链,第一DCC延迟链的输入端、DCC鉴相器的输入端和上升沿触发器的输入端均接收DCC输入时钟;
延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,DLL延迟链的输出端与DLL反馈电路的输入端连接,DLL反馈电路的输出端与DLL鉴相器的输入端连接,DLL鉴相器的输出端与DLL控制器连接,DLL控制器的输出端控制DLL延迟链,上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;第二占空比矫正电路DCC2与第一占空比矫正电路DCC1的结构相同。
原理及优点:输入时钟首先经过第一占空比矫正电路DCC1电路进行输入时钟的占空比矫正,然后通过延迟锁相环DLL进行时钟同步,最后再通过第二占空比矫正电路DCC2完成输出时钟的占空比矫正,输出50%占空比的同步时钟。
由于输入时钟在进入延迟锁相环DLL前已经利用第一占空比矫正电路DCC1进行了占空比矫正,所以不会存在第一种传统DLL和DCC电路中电路受输入时钟最小脉冲限制较大的问题。最终时钟输出前又利用第二占空比矫正电路DCC2进行了占空比矫正,所以整个电路的输出时钟可以精确保证是50%的占空比,也不会出现第二中传统DLL和DCC电路的问题。
第二种延迟锁相环和占空比矫正电路,如图4所示:第一占空比矫正电路DCC1包括DCC延迟链和第一上升沿触发器,DCC延迟链的输出端与第一上升沿触发器的输入端连接,DCC输入信号同时输入给DCC延迟链和第一上升沿触发器;
延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,DLL延迟链的输出端与DLL反馈电路的输入端连接,DLL反馈电路的输出端与DLL鉴相器的输入端连接,DLL鉴相器的输出端与DLL控制器连接,DLL控制器的输出端控制DLL延迟链,上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
第二占空比矫正电路DCC2包括第一DCC延迟链、第二DCC延迟链、DCC鉴相器、DCC控制器以及第二上升沿触发器,第一DCC延迟链的输出端与第二上升沿触发器以及第二DCC延迟链的输入端连接,第二DCC延迟链的输出端与DCC鉴相器的输入端连接,DCC鉴相器的输出端与DCC控制器的输入端连接,DCC控制器的输出端同时控制第一DCC延迟链、第二DCC延迟链以及DCC延迟链,第一DCC延迟链的输入端与DLL延迟链的输出端连接,DLL电路的输出端与第一DCC延迟链的输入端、第二上升沿触发器的输入端和DCC鉴相器的输入端均连接。
输入时钟首先输入第一占空比矫正电路DCC1,再经过延迟锁相环DLL,最后再经过第二占空比矫正电路DCC2输出最终时钟。此处第一占空比矫正电路DCC1仅包括一个与第二占空比矫正电路DCC2电路中相同的DCC延迟链和上升沿触发电路,第二占空比矫正电路DCC2与传统DCC电路相同,DLL电路也同传统DLL电路。
原理及优点:DCC1电路的DCC延迟链1由于受DCC2电路的DCC控制器控制,所以当稳态时此延迟链的延迟时间必然为半个周期。这样,DCC1电路的DCC输入时钟和时钟180经过上升沿触发电路后,便同样可得到一个占空比50%的输出时钟信号,也就是DCC1电路此时也同样可起到矫正占空比的功能。
输入时钟首先经过DCC1电路进行输入时钟的占空比矫正,然后通过DLL电路进行时钟同步,最后再通过DCC2电路完成输出时钟的占空比矫正,输出50%占空比的同步时钟。
由于输入时钟在进入DLL电路前已经利用DCC1电路进行了占空比矫正,所以不会存在上面第一种传统DLL和DCC电路1中电路受输入时钟最小脉冲限制较大的问题。最终时钟输出前又利用DCC2电路进行了占空比矫正,所以整个电路的输出时钟可以精确保证是50%的占空比,也不会出现第二种传统DLL和DCC电路的问题。

Claims (3)

1.一种延迟锁相环和占空比矫正电路,其特征在于:包括
第一占空比矫正电路DCC1:DCC输入时钟的占空比进行矫正后输出DCC输出时钟;
延迟锁相环DLL:接收DCC输出时钟作为DLL输入时钟进行时钟同步后输出DLL输出时钟;
以及第二占空比矫正电路DCC2:接收DLL输出时钟作为DCC2输入时钟进行占空比矫正后输出DCC2输出时钟。
2.根据权利要求1所述的延迟锁相环和占空比矫正电路,其特征在于:所述第一占空比矫正电路DCC1包括第一DCC延迟链、第二DCC延迟链、DCC鉴相器、DCC控制器以及上升沿触发器,所述第一DCC延迟链的输出端与上升沿触发器以及第二DCC延迟链的输入端连接,第二DCC延迟链的输出端与DCC鉴相器的输入端连接,所述DCC鉴相器的输出端与DCC控制器的输入端连接,所述DCC控制器的输出端同时控制第一DCC延迟链和第二DCC延迟链,所述第一DCC延迟链的输入端、DCC鉴相器的输入端和上升沿触发器的输入端均接收DCC输入时钟;
所述延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,所述DLL延迟链的输出端与DLL反馈电路的输入端连接,所述DLL反馈电路的输出端与DLL鉴相器的输入端连接,所述DLL鉴相器的输出端与DLL控制器连接,所述DLL控制器的输出端控制DLL延迟链,所述上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
所述第二占空比矫正电路DCC2与第一占空比矫正电路DCC1的结构相同。
3.根据权利要求1所述的延迟锁相环和占空比矫正电路,其特征在于:
所述第一占空比矫正电路DCC1包括DCC延迟链和第一上升沿触发器,所述DCC延迟链的输出端与第一上升沿触发器的输入端连接,DCC输入信号同时输入给DCC延迟链和第一上升沿触发器;
所述延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,所述DLL延迟链的输出端与DLL反馈电路的输入端连接,所述DLL反馈电路的输出端与DLL鉴相器的输入端连接,所述DLL鉴相器的输出端与DLL控制器连接,所述DLL控制器的输出端控制DLL延迟链,所述上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
所述第二占空比矫正电路DCC2包括第一DCC延迟链、第二DCC延迟链、DCC鉴相器、DCC控制器以及第二上升沿触发器,所述第一DCC延迟链的输出端与第二上升沿触发器以及第二DCC延迟链的输入端连接,第二DCC延迟链的输出端与DCC鉴相器的输入端连接,所述DCC鉴相器的输出端与DCC控制器的输入端连接,所述DCC控制器的输出端同时控制第一DCC延迟链、第二DCC延迟链以及DCC延迟链,所述第一DCC延迟链的输入端与DLL延迟链的输出端连接,所述DLL电路的输出端与第一DCC延迟链的输入端、第二上升沿触发器的输入端和DCC鉴相器的输入端均连接。
CN201420570001.5U 2014-09-29 2014-09-29 一种延迟锁相环和占空比矫正电路 Withdrawn - After Issue CN204190746U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201420570001.5U CN204190746U (zh) 2014-09-29 2014-09-29 一种延迟锁相环和占空比矫正电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201420570001.5U CN204190746U (zh) 2014-09-29 2014-09-29 一种延迟锁相环和占空比矫正电路

Publications (1)

Publication Number Publication Date
CN204190746U true CN204190746U (zh) 2015-03-04

Family

ID=52622714

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201420570001.5U Withdrawn - After Issue CN204190746U (zh) 2014-09-29 2014-09-29 一种延迟锁相环和占空比矫正电路

Country Status (1)

Country Link
CN (1) CN204190746U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104283550A (zh) * 2014-09-29 2015-01-14 山东华芯半导体有限公司 一种延迟锁相环和占空比矫正电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104283550A (zh) * 2014-09-29 2015-01-14 山东华芯半导体有限公司 一种延迟锁相环和占空比矫正电路
CN104283550B (zh) * 2014-09-29 2017-11-10 西安紫光国芯半导体有限公司 一种延迟锁相环和占空比矫正电路

Similar Documents

Publication Publication Date Title
CN102025276B (zh) 一种数字控制开关电源跨时钟域控制器及其控制方法
CN106936531B (zh) 一种多片基于jesd204b协议adc的同步方法
CN106257835B (zh) 一种25%占空比时钟信号产生电路
CN103546151B (zh) 一种高速延迟锁相环
US10691074B2 (en) Time-to-digital converter circuit
CN104283550A (zh) 一种延迟锁相环和占空比矫正电路
CN101694991A (zh) 用于实现任意脉宽的异步脉冲信号同步的电路
CN204168276U (zh) 延迟锁相环和占空比矫正电路结构
CN204190746U (zh) 一种延迟锁相环和占空比矫正电路
CN104242921A (zh) 一种高频延迟锁相环及其时钟处理方法
CN104320132A (zh) 延迟锁相环和占空比矫正电路
TW201703439A (zh) 無突波之數位控制振盪器碼更新技術
CN105406838A (zh) 数字倍频电路及修正时钟占空比的方法
CN108540128B (zh) 一种时钟分频电路及其分频方法
CN204190747U (zh) 延迟锁相环和占空比矫正电路
CN204481794U (zh) 一种自动调整延迟锁相环初始延迟的延迟锁相电路
CN204836104U (zh) 一种基于逻辑延时锁定的抗干扰电路
CN104320131A (zh) 延迟锁相环和占空比矫正电路结构
CN105577173A (zh) 一种检测最终时钟输出的延迟锁相环和占空比矫正电路
CN205407759U (zh) 时钟占空比调整装置
CN203563053U (zh) 一种高速延迟锁相环
CN105610413B (zh) 一种占空比矫正电路及增大输入时钟范围的方法
CN105162435A (zh) 一种宽调整范围的时钟占空比调整电路
CN102118147B (zh) 脉冲产生电路
CN205407760U (zh) 一种占空比矫正电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20170427

Address after: 710055 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4

Patentee after: XI'AN UNIIC SEMICONDUCTORS Co.,Ltd.

Address before: Xinluo Avenue high tech Zone of Ji'nan City, Shandong province 250101 No. 1768 Qilu Software building B block two layer

Patentee before: Shandong Sinochip Semiconductors Co., Ltd.

TR01 Transfer of patent right
AV01 Patent right actively abandoned

Granted publication date: 20150304

Effective date of abandoning: 20171110

AV01 Patent right actively abandoned

Granted publication date: 20150304

Effective date of abandoning: 20171110

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned