CN204190747U - 延迟锁相环和占空比矫正电路 - Google Patents
延迟锁相环和占空比矫正电路 Download PDFInfo
- Publication number
- CN204190747U CN204190747U CN201420570317.4U CN201420570317U CN204190747U CN 204190747 U CN204190747 U CN 204190747U CN 201420570317 U CN201420570317 U CN 201420570317U CN 204190747 U CN204190747 U CN 204190747U
- Authority
- CN
- China
- Prior art keywords
- dll
- dcc
- circuit
- input
- delay chain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 101100081581 Chlamydomonas reinhardtii ODA1 gene Proteins 0.000 claims abstract description 21
- 101000911790 Homo sapiens Sister chromatid cohesion protein DCC1 Proteins 0.000 claims abstract description 19
- 102100027040 Sister chromatid cohesion protein DCC1 Human genes 0.000 claims abstract description 19
- 230000000630 rising effect Effects 0.000 claims description 41
- 230000005540 biological transmission Effects 0.000 description 9
- 230000001360 synchronised effect Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000000052 comparative effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000008676 import Effects 0.000 description 1
Landscapes
- Pulse Circuits (AREA)
Abstract
本实用新型涉及延迟锁相环和占空比矫正电路,包括第一占空比矫正电路DCC1、延迟锁相环DLL、第二占空比矫正电路DCC2以及反相器。本实用新型解决了现有的DLL和DCC电路存在受输入最小脉冲的限制,或输出占空比不能精确到50%的技术问题,本实用新型所提供得电路,输出时钟的占空比比传统DLL和DCC电路有很大的改善。
Description
技术领域
本实用新型涉及延迟锁相环和占空比矫正电路。
背景技术
延迟锁相环(DLL)和占空比矫正电路(DCC)广泛用于微处理器、存储器接口、芯片之间的接口和大规模集成电路的时钟分布网络。延迟锁相环DLL用于时钟同步来解决时钟的偏斜问题,使得芯片内部或芯片之间的时钟延迟有足够的余量,从而提高系统的时序功能。占空比矫正电路DCC用于调整时钟的占空比(通常为50%),使时钟的上升沿和下降沿都可用于采样数据,从而提高信号的传输速率。DLL和DCC经常会在各种应用系统中配合使用。
DLL电路工作原理:DLL由DLL延迟链、DLL鉴相器、DCC控制器和DLL反馈电路组成。
DLL的输入时钟经过延时链后产生DLL输出时钟,DLL输出时钟经过DLL反馈延时后产生反馈时钟,反馈时钟与输入时钟均输入至DLL鉴相器。DLL鉴相器对输入时钟和反馈时钟进行抽样、比较,并将比较结果输出给DLL控制器。DLL控制器根据比较结果调整可变延时链的延时,实现反馈时钟与输入时钟的相位对齐,从而实现与输入时钟具有特定延时要求的输出时钟。
DCC电路工作原理:DCC电路由两个相同的延迟链(DCC延迟链1和DCC延迟链2)、DCC鉴相器、DCC控制器和上升沿触发电路组成。
DCC输入时钟通过两个相同的延迟链得到时钟360。DCC输入时钟和时钟360输入到DCC鉴相器,受DCC鉴相器输出和DCC控制器的控制,DCC延迟链1和DCC延迟链2会自动调整延迟时间,最终稳定到时钟360上升沿和输入时钟的下个周期上升沿对齐。达到稳态之后,由于输入时钟的上升沿和时钟360的上升沿相差一个周期(tclk),故可知DCC延迟链1的输出时钟(时钟180)的上升沿必然和输入时钟的上升沿相差半个周期。这样,DCC输入时钟和时钟180经过上升沿触发电路后,便可得到一个占空比50%的输出时钟信号。
传统的DLL和DCC电路通常有以下两种结构,第一种结构为输入时钟首先输入DLL,DLL输出时钟作为DCC输入时钟,DCC输出时钟作为最终输出时钟,如图1所示。工作原理:输入时钟首先经过DLL电路进行时钟同步,然后通过DCC电路完成占空比矫正,输出50%占空比的同步时钟。
存在缺点:在此结构中,DLL和DCC的输出时钟占空比为50%。但由于在高频时候,输入时钟需要经过较长的DLL延时链和DLL反馈电路,时钟会在此段路径中出现占空比失真甚至丢失现象,所以此结构对整个DLL和DCC的输入时钟的占空比要求较为严格,即电路受输入时钟最小脉冲的限制较大。
第二种结构为输入时钟首先输入DCC,DCC输出时钟作为DLL输入时钟,DLL输出时钟作为最终输出时钟,具体如图2所示。
工作原理:输入时钟首先通过DCC电路完成时钟占空比矫正,再经过DLL电路进行时钟同步,输出50%占空比的同步时钟。
存在的缺点:在此结构中,由于输入时钟首先经过了占空比矫正,故当时钟传入至DLL电路时不再受输入时钟占空比的限制。但由于后面DLL电路的延迟链对时钟的传输会产生占空比失真,故整个DLL&DCC电路的输出时钟不再能保证为理想的50%占空比。
可见,传统的DLL和DCC电路由于结构的影响,存在两个问题,受输入最小脉冲的限制,或输出占空比不能精确到50%。本实用新型提出了一种新的DLL和DCC电路结构,在传统电路的结构的基础上进行了改进,使电路可以很好的同时克服上面的两个问题。
发明内容
为了解决现有的DLL和DCC电路存在受输入最小脉冲的限制,或输出占空比不能精确到50%的技术问题,本实用新型提供一种延迟锁相环和占空比矫正电路。
本实用新型的技术解决方案为:
延迟锁相环和占空比矫正电路,其特殊之处在于:包括第一占空比矫正电路DCC1、延迟锁相环DLL、第二占空比矫正电路DCC2以及反相器;
所述第一占空比矫正电路DCC1包括第一DCC延迟链和第一上升沿触发器,所述第一DCC延迟链的输出端与第一上升沿触发器的输入端连接,DCC输入信号同时输入给DCC延迟链和第一上升沿触发器;
所述延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,所述DLL延迟链的输出端与DLL反馈电路的输入端连接,所述DLL反馈电路的输出端与DLL鉴相器的输入端连接,所述DLL鉴相器的输出端与DLL控制器连接,所述DLL控制器的输出端控制DLL延迟链,所述第一上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
所述第二占空比矫正电路DCC2包括第二DCC延迟链、DCC鉴相器、DCC控制器以及第二上升沿触发器,所述第二DCC延迟链的输出端与第二上升沿触发器输入端连接,所述延迟锁相环DLL的输出端分别与第二DCC延迟链的输入端、DCC鉴相器的输入端以及第二上升沿触发器的输入端连接,所述DCC鉴相器的输出端与DCC控制器的输入端连接,所述DCC控制器的输出端同时控制第一DCC延迟链以及第二DCC延迟链,所述第二DCC延迟链的输出端通过反相器与DCC鉴相器的输入端连接。
本实用新型所具有优点:
本实用新型延迟锁相环和占空比矫正电路中,由于输入时钟在进入延迟锁相环DLL前已经利用第一占空比矫正电路DCC1电路进行了较好的占空比矫正,所以不会存在第一种传统DLL和DCC电路中电路受输入时钟占空比限制大的问题。最终时钟输出前又利用第二占空比矫正电路DCC2电路进行了占空比矫正,对DCC电路和DLL电路的延时链传输占空比失真(δdcc和δdll)起到减半的作用,所以整个电路的输出时钟的占空比比传统DLL和DCC电路有很大的改善。
附图说明
图1为传统的DLL和DCC电路的一种结构示意图;
图2为传统的DLL和DCC电路的另一种结构示意图;
图3为本实用新型DLL和DCC电路的结构示意图;
图4为图3的时序图。
具体实施方式
如图3所示,本实用新型延迟锁相环和占空比矫正电路;输入时钟首先输入第一占空比矫正电路DCC1(下称DCC1电路),再经过延迟锁相环DLL(下称DLL电路),最后再经过第二占空比矫正电路DCC2(下称DCC2电路)输出最终时钟。此处第一占空比矫正电路DCC1与第二占空比矫正电路DCC2的DCC延迟链和上升沿触发电路相同。第二占空比矫正电路DCC2与传统DCC电路相比,用一个反相器替换了原来的DCC延迟链2。DLL电路同传统DLL电路。具体如图所示。
第一占空比矫正电路DCC1包括第一DCC延迟链和第一上升沿触发器,第一DCC延迟链的输出端与第一上升沿触发器的输入端连接,DCC输入信号同时输入给DCC延迟链和第一上升沿触发器;
延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,DLL延迟链的输出端与DLL反馈电路的输入端连接,DLL反馈电路的输出端与DLL鉴相器的输入端连接,DLL鉴相器的输出端与DLL控制器连接,DLL控制器的输出端控制DLL延迟链,第一上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
第二占空比矫正电路DCC2包括第二DCC延迟链、DCC鉴相器、DCC控制器以及第二上升沿触发器,第二DCC延迟链的输出端与第二上升沿触发器输入端连接,延迟锁相环DLL的输出端分别与第二DCC延迟链的输入端、DCC鉴相器的输入端以及第二上升沿触发器的输入端连接,DCC鉴相器的输出端与DCC控制器的输入端连接,DCC控制器的输出端同时控制第一DCC延迟链以及第二DCC延迟链,第二DCC延迟链的输出端通过反相器与DCC鉴相器的输入端连接。
原理及优点:改进的DLL&DCC电路时序图如图4所示,其中
tdcc1rr:DCC1电路中,时钟信号在第一DCC延迟链传输时上升沿至上升沿的延迟时间;
tdcc2rr:DCC2电路中,时钟信号在第二DCC延迟链传输时上升沿至上升沿的延迟时间;
tdcc2ff:DCC2电路中,时钟信号在第二DCC延迟链传输时下降沿至下降沿的延迟时间;
tdllrr:DLL电路中,时钟信号在DLL延迟链传输时上升沿至上升沿的延迟时间;
tdllff:DLL电路中,时钟信号在DLL延迟链传输时下降沿至下降沿的延迟时间;
从图中可以看出,时钟信号从A点传输至B点的延时为:tdllrr。时钟信号从A点至C点的延时为:tdcc1rr+tdllff+tdcc2ff,故有
tdcc1rr+tdllff+tdcc2ff-tdllrr=tclk (1)
由结构可知,必有tdcc1rr=tdcc2rr。
下面我们分两种情况来进行分析:
1)假设DCC电路和DLL电路延时链均无时钟占空比失真,即DCC1电路和DCC2电路中延迟链的上升沿和下降沿传输时间相同,DLL电路中延迟链的上升沿和下降沿传输时间也相同,即
tdcc1rr=tdcc2rr=tdcc2ff,tdllrr=tdllff (2)
结合(1)(2),有
由上可知,DCC1电路与DCC2电路的延迟链延时时间均为半个周期,所以DCC1电路和DCC2电路均能很好的起到占空比矫正的功能。
由于输入时钟在进入DLL电路前已经利用DCC1电路进行了占空比矫正,所以不会存在第一种传统DLL和DCC电路中电路受输入时钟占最小脉冲限制较大的问题。最终时钟输出前又利用DCC2电路进行了占空比矫正,所以整个电路的输出时钟可以保证是精确50%的占空比,也不会出现第二种传统DLL和DCC电路的问题。
2)假设DCC电路和DLL电路延时链均存在时钟占空比失真,即DCC1电路和DCC2电路中延迟链的上升沿和下降沿传输时间相差δdcc,DLL电路中延迟链的上升沿和下降沿传输时间相差δdll,即
tdcc1rr=tdcc2rr=tdcc2ff+δdcc,
tdllrr=tdllff+δdll (4)
结合(1)(4),有
由上可知,DCC1电路与DCC2电路的延迟链延时时间不是精确的半个周期,但对DCC电路和DLL电路的延时链传输占空比失真(δdcc和δdll)可以起到减半的作用,所以DCC1电路和DCC2电路仍能较好的起到占空比矫正的功能。
由于输入时钟在进入DLL电路前已经利用DCC1电路进行了较好的占空比矫正,所以不会存在上面传统DLL&DCC电路1中电路受输入时钟最小脉冲限制大的问题。最终时钟输出前又利用DCC2电路进行了占空比矫正,对DCC电路和DLL电路的延时链传输占空比失真(δdcc和δdll)起到减半的作用,所以整个电路的输出时钟的占空比比传统DLL&DCC电路有很大的改善。
Claims (1)
1.延迟锁相环和占空比矫正电路,其特征在于:包括第一占空比矫正电路DCC1、延迟锁相环DLL、第二占空比矫正电路DCC2以及反相器;
所述第一占空比矫正电路DCC1包括第一DCC延迟链和第一上升沿触发器,所述第一DCC延迟链的输出端与第一上升沿触发器的输入端连接,DCC输入信号同时输入给DCC延迟链和第一上升沿触发器;
所述延迟锁相环DLL包括DLL延迟链、DLL鉴相器、DLL控制器以及DLL反馈电路,所述DLL延迟链的输出端与DLL反馈电路的输入端连接,所述DLL反馈电路的输出端与DLL鉴相器的输入端连接,所述DLL鉴相器的输出端与DLL控制器连接,所述DLL控制器的输出端控制DLL延迟链,所述第一上升沿触发器的输出端与DLL延迟链的输入端以及DLL鉴相器的输入端均连接;
所述第二占空比矫正电路DCC2包括第二DCC延迟链、DCC鉴相器、DCC控制器以及第二上升沿触发器,所述第二DCC延迟链的输出端与第二上升沿触发器输入端连接,所述延迟锁相环DLL的输出端分别与第二DCC延迟链的输入端、DCC鉴相器的输入端以及第二上升沿触发器的输入端连接,所述DCC鉴相器的输出端与DCC控制器的输入端连接,所述DCC控制器的输出端同时控制第一DCC延迟链以及第二DCC延迟链,所述第二DCC延迟链的输出端通过反相器与DCC鉴相器的输入端连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420570317.4U CN204190747U (zh) | 2014-09-29 | 2014-09-29 | 延迟锁相环和占空比矫正电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201420570317.4U CN204190747U (zh) | 2014-09-29 | 2014-09-29 | 延迟锁相环和占空比矫正电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN204190747U true CN204190747U (zh) | 2015-03-04 |
Family
ID=52622715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201420570317.4U Expired - Lifetime CN204190747U (zh) | 2014-09-29 | 2014-09-29 | 延迟锁相环和占空比矫正电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN204190747U (zh) |
-
2014
- 2014-09-29 CN CN201420570317.4U patent/CN204190747U/zh not_active Expired - Lifetime
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106257835B (zh) | 一种25%占空比时钟信号产生电路 | |
CN103258561A (zh) | 半导体装置的数据输出定时控制电路 | |
CN106936531B (zh) | 一种多片基于jesd204b协议adc的同步方法 | |
CN102035472B (zh) | 可编程数字倍频器 | |
US10496041B2 (en) | Time-to-digital converter circuit | |
CN103546151B (zh) | 一种高速延迟锁相环 | |
CN101694991A (zh) | 用于实现任意脉宽的异步脉冲信号同步的电路 | |
CN204168276U (zh) | 延迟锁相环和占空比矫正电路结构 | |
CN104283550B (zh) | 一种延迟锁相环和占空比矫正电路 | |
CN104320132A (zh) | 延迟锁相环和占空比矫正电路 | |
CN105162435A (zh) | 一种宽调整范围的时钟占空比调整电路 | |
CN104320131A (zh) | 延迟锁相环和占空比矫正电路结构 | |
CN204190746U (zh) | 一种延迟锁相环和占空比矫正电路 | |
CN106342405B (zh) | 雷达数字频率合成器控制脉冲产生电路 | |
CN204190747U (zh) | 延迟锁相环和占空比矫正电路 | |
CN105406838A (zh) | 数字倍频电路及修正时钟占空比的方法 | |
CN204836104U (zh) | 一种基于逻辑延时锁定的抗干扰电路 | |
CN102118147B (zh) | 脉冲产生电路 | |
CN203563053U (zh) | 一种高速延迟锁相环 | |
WO2020077557A1 (zh) | 一种占空比校准电路、电子设备及方法 | |
CN105306022A (zh) | 一种用于异步电路四相位握手协议的非对称延时装置 | |
CN105577173A (zh) | 一种检测最终时钟输出的延迟锁相环和占空比矫正电路 | |
CN205407759U (zh) | 时钟占空比调整装置 | |
CN105610413B (zh) | 一种占空比矫正电路及增大输入时钟范围的方法 | |
CN205407760U (zh) | 一种占空比矫正电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20170424 Address after: 710055 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4 Patentee after: XI'AN UNIIC SEMICONDUCTORS Co.,Ltd. Address before: Xinluo Avenue high tech Zone of Ji'nan City, Shandong province 250101 No. 1768 Qilu Software building B block two layer Patentee before: SHANDONG SINOCHIP SEMICONDUCTORS Co.,Ltd. |
|
CX01 | Expiry of patent term |
Granted publication date: 20150304 |